source: branches/arm/compiler/ARM/arm2.lisp @ 14099

Last change on this file since 14099 was 14099, checked in by gb, 11 years ago

Register usage in ARM2-ASET2; subprim changes.

File size: 377.5 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37(defparameter *arm2-operator-supports-u8-target* ())
38
39
40
41
42 
43
44(defmacro with-arm-p2-declarations (declsform &body body)
45  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
46          (*arm2-reckless* *arm2-reckless*)
47          (*arm2-open-code-inline* *arm2-open-code-inline*)
48          (*arm2-trust-declarations* *arm2-trust-declarations*)
49          (*arm2-full-safety* *arm2-full-safety*)
50          (*arm2-float-safety* *arm2-float-safety*))
51     (arm2-decls ,declsform)
52     ,@body))
53
54
55(defun arm2-emit-vinsn (vlist name vinsn-table &rest vregs)
56  (arm2-update-regmap (apply #'%emit-vinsn vlist name vinsn-table vregs)))
57
58(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
59  (declare (ignorable xfer-var))
60  (let* ((template-name-var (gensym))
61         (template-temp (gensym))
62         (args-var (gensym))
63         (labelnum-var (gensym))
64         (retvreg-var (gensym))
65         (label-var (gensym)))
66    `(macrolet ((! (,template-name-var &rest ,args-var)
67                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
68                    (unless ,template-temp
69                      (warn "VINSN \"~A\" not defined" ,template-name-var))
70                    `(arm2-emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
71       (macrolet ((<- (,retvreg-var)
72                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
73                  (@  (,labelnum-var)
74                    `(progn
75                      (arm2-invalidate-regmap)
76                      (backend-gen-label ,',segvar ,,labelnum-var)))
77                  (-> (,label-var)
78                    `(! jump (aref *backend-labels* ,,label-var)))
79                  (^ (&rest branch-args)
80                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
81                  (? (&key (class :gpr)
82                          (mode :lisp))
83                   (let* ((class-val
84                           (ecase class
85                             (:gpr hard-reg-class-gpr)
86                             (:fpr hard-reg-class-fpr)
87                             (:crf hard-reg-class-crf)))
88                          (mode-val
89                           (if (eq class :gpr)
90                             (gpr-mode-name-value mode)
91                             (if (eq class :fpr)
92                               (if (eq mode :single-float)
93                                 hard-reg-class-fpr-mode-single
94                                 hard-reg-class-fpr-mode-double)
95                               0))))
96                     `(make-unwired-lreg nil
97                       :class ,class-val
98                       :mode ,mode-val)))
99                  ($ (reg &key (class :gpr) (mode :lisp))
100                   (let* ((class-val
101                           (ecase class
102                             (:gpr hard-reg-class-gpr)
103                             (:fpr hard-reg-class-fpr)
104                             (:crf hard-reg-class-crf)))
105                          (mode-val
106                           (if (eq class :gpr)
107                             (gpr-mode-name-value mode)
108                             (if (eq class :fpr)
109                               (if (eq mode :single-float)
110                                 hard-reg-class-fpr-mode-single
111                                 hard-reg-class-fpr-mode-double)
112                               0))))
113                     `(make-wired-lreg ,reg
114                       :class ,class-val
115                       :mode ,mode-val))))
116         ,@body))))
117
118
119(defvar *arm-current-context-annotation* nil)
120(defvar *arm2-woi* nil)
121(defvar *arm2-open-code-inline* nil)
122(defvar *arm2-optimize-for-space* nil)
123(defvar *arm2-register-restore-count* 0)
124(defvar *arm2-register-restore-ea* nil)
125(defvar *arm2-compiler-register-save-label* nil)
126
127(defparameter *arm2-tail-call-aliases*
128  ()
129  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
130 
131)
132
133(defvar *arm2-popreg-labels* nil)
134(defvar *arm2-popj-labels* nil)
135(defvar *arm2-valret-labels* nil)
136(defvar *arm2-nilret-labels* nil)
137
138(defvar *arm2-icode* nil)
139(defvar *arm2-undo-stack* nil)
140(defvar *arm2-undo-because* nil)
141
142
143(defvar *arm2-cur-afunc* nil)
144(defvar *arm2-vstack* 0)
145(defvar *arm2-cstack* 0)
146(defvar *arm2-undo-count* 0)
147(defvar *arm2-returning-values* nil)
148(defvar *arm2-vcells* nil)
149(defvar *arm2-fcells* nil)
150(defvar *arm2-entry-vsp-saved-p* nil)
151
152(defvar *arm2-entry-label* nil)
153(defvar *arm2-tail-label* nil)
154(defvar *arm2-tail-vsp* nil)
155(defvar *arm2-tail-nargs* nil)
156(defvar *arm2-tail-allow* t)
157(defvar *arm2-reckless* nil)
158(defvar *arm2-full-safety* nil)
159(defvar *arm2-float-safety* nil)
160(defvar *arm2-trust-declarations* nil)
161(defvar *arm2-entry-vstack* nil)
162(defvar *arm2-fixed-nargs* nil)
163(defvar *arm2-need-nargs* t)
164
165(defparameter *arm2-inhibit-register-allocation* nil)
166(defvar *arm2-record-symbols* nil)
167(defvar *arm2-recorded-symbols* nil)
168(defvar *arm2-emitted-source-notes* nil)
169
170(defvar *arm2-result-reg* arm::arg_z)
171(defvar *arm2-gpr-locations* nil)
172(defvar *arm2-gpr-locations-valid-mask* 0)
173
174
175
176
177
178
179
180(declaim (fixnum *arm2-vstack* *arm2-cstack*))
181
182 
183
184
185;;; Before any defarm2's, make the *arm2-specials* vector.
186
187(defvar *arm2-all-lcells* ())
188
189
190
191
192     
193(defun arm2-free-lcells ()
194  (without-interrupts 
195   (let* ((prev (pool.data *lcell-freelist*)))
196     (dolist (r *arm2-all-lcells*)
197       (setf (lcell-kind r) prev
198             prev r))
199     (setf (pool.data *lcell-freelist*) prev)
200     (setq *arm2-all-lcells* nil))))
201
202(defun arm2-note-lcell (c)
203  (push c *arm2-all-lcells*)
204  c)
205
206(defvar *arm2-top-vstack-lcell* ())
207(defvar *arm2-bottom-vstack-lcell* ())
208
209(defun arm2-new-lcell (kind parent width attributes info)
210  (arm2-note-lcell (make-lcell kind parent width attributes info)))
211
212(defun arm2-new-vstack-lcell (kind width attributes info)
213  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
214
215(defun arm2-reserve-vstack-lcells (n)
216  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
217
218(defun arm2-vstack-mark-top ()
219  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
220
221;;; Alist mapping VARs to lcells/lregs
222(defvar *arm2-var-cells* ())
223
224(defun arm2-note-var-cell (var cell)
225  ;(format t "~& ~s -> ~s" (var-name var) cell)
226  (push (cons var cell) *arm2-var-cells*))
227
228(defun arm2-note-top-cell (var)
229  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
230
231(defun arm2-lookup-var-cell (var)
232  (or (cdr (assq var *arm2-var-cells*))
233      (and nil (warn "Cell not found for ~s" (var-name var)))))
234
235(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
236  (do* ((res ())
237        (cell top (lcell-parent cell)))
238       ((eq cell bottom) res)
239    (if (null cell)
240      (compiler-bug "Horrible compiler bug.")
241      (if (eq (lcell-kind cell) kind)
242        (push cell res)))))
243
244
245
246 
247;;; ensure that lcell's offset matches what we expect it to.
248;;; For bootstrapping.
249
250(defun arm2-ensure-lcell-offset (c expected)
251  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
252
253(defun arm2-check-lcell-depth (&optional (context "wherever"))
254  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
255    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
256      (or (= depth *arm2-vstack*)
257          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
258
259(defun arm2-do-lexical-reference (seg vreg ea)
260  (when vreg
261    (with-arm-local-vinsn-macros (seg vreg) 
262      (if (memory-spec-p ea)
263        (ensuring-node-target (target vreg)
264          (progn
265            (arm2-stack-to-register seg ea target)
266            (if (addrspec-vcell-p ea)
267              (! vcell-ref target target))))
268        (<- ea)))))
269
270(defun arm2-do-lexical-setq (seg vreg ea valreg)
271  (with-arm-local-vinsn-macros (seg vreg)
272    (cond ((typep ea 'lreg)
273            (arm2-copy-register seg ea valreg))
274          ((addrspec-vcell-p ea)     ; closed-over vcell
275           (arm2-copy-register seg arm::arg_z valreg)
276           (arm2-stack-to-register seg ea arm::arg_x)
277           (arm2-lri seg arm::arg_y 0)
278           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
279          ((memory-spec-p ea)    ; vstack slot
280           (arm2-register-to-stack seg valreg ea))
281          (t
282           (arm2-copy-register seg ea valreg)))
283    (when vreg
284      (<- valreg))))
285
286;;; ensure that next-method-var is heap-consed (if it's closed over.)
287;;; it isn't ever setqed, is it ?
288(defun arm2-heap-cons-next-method-var (seg var)
289  (with-arm-local-vinsn-macros (seg)
290    (when (eq (ash 1 $vbitclosed)
291              (logand (logior (ash 1 $vbitclosed)
292                              (ash 1 $vbitcloseddownward))
293                      (the fixnum (nx-var-bits var))))
294      (let* ((ea (var-ea var))
295             (arg ($ arm::arg_z))
296             (result ($ arm::arg_z)))
297        (arm2-do-lexical-reference seg arg ea)
298        (arm2-set-nargs seg 1)
299        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
300        (! call-known-symbol arg)
301        (arm2-do-lexical-setq seg nil ea result)))))
302
303
304
305
306
307
308(defun acode-condition-to-arm-cr-bit (cond)
309  (condition-to-arm-cr-bit (cadr cond)))
310
311(defun condition-to-arm-cr-bit (cond)
312  (case cond
313    (:EQ (values arm::arm-cond-eq t))
314    (:NE (values arm::arm-cond-eq nil))
315    (:GT (values arm::arm-cond-gt t))
316    (:LE (values arm::arm-cond-gt nil))
317    (:LT (values arm::arm-cond-lt t))
318    (:GE (values arm::arm-cond-lt nil))))
319
320
321(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
322  (case cr-bit
323    (#.arm::arm-cond-eq arm::arm-cond-eq)
324    (#.arm::arm-cond-ne arm::arm-cond-ne)
325    (#.arm::arm-cond-gt arm::arm-cond-hi)
326    (#.arm::arm-cond-le arm::arm-cond-ls)
327    (#.arm::arm-cond-lt arm::arm-cond-lo)
328    (#.arm::arm-cond-ge arm::arm-cond-hs)))
329
330;;; If we have to change the order of operands in a comparison, we
331;;; generally need to change the condition we're testing.
332(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
333  (ecase cr-bit
334    (#.arm::arm-cond-eq arm::arm-cond-eq)
335    (#.arm::arm-cond-ne arm::arm-cond-ne)
336    (#.arm::arm-cond-lt arm::arm-cond-gt)
337    (#.arm::arm-cond-le arm::arm-cond-ge)
338    (#.arm::arm-cond-gt arm::arm-cond-lt)
339    (#.arm::arm-cond-ge arm::arm-cond-le)))
340
341   
342   
343
344(defun arm2-ensure-binding-indices-for-vcells (vcells)
345  (dolist (cell vcells)
346    (ensure-binding-index (car cell)))
347  vcells)
348
349(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
350  (progn
351    (dolist (a  (afunc-inner-functions afunc))
352      (unless (afunc-lfun a)
353        (arm2-compile a 
354                      (if lambda-form 
355                        (afunc-lambdaform a)) 
356                      *arm2-record-symbols*))) ; always compile inner guys
357    (let* ((*arm2-cur-afunc* afunc)
358           (*arm2-returning-values* nil)
359           (*arm-current-context-annotation* nil)
360           (*arm2-woi* nil)
361           (*next-lcell-id* -1)
362           (*arm2-open-code-inline* nil)
363           (*arm2-optimize-for-space* nil)
364           (*arm2-register-restore-count* nil)
365           (*arm2-compiler-register-save-label* nil)
366           (*arm2-register-restore-ea* nil)
367           (*arm2-vstack* 0)
368           (*arm2-cstack* 0)
369           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
370           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
371           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
372           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
373           (*arm2-target-node-size* *arm2-target-lcell-size*)
374           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
375           (*arm2-all-lcells* ())
376           (*arm2-top-vstack-lcell* nil)
377           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
378           (*arm2-var-cells* nil)
379           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
380           (*backend-node-regs* arm-node-regs)
381           (*backend-node-temps* arm-temp-node-regs)
382           (*available-backend-node-temps* arm-temp-node-regs)
383           (*backend-imm-temps* arm-imm-regs)
384           (*available-backend-imm-temps* arm-imm-regs)
385           (*backend-fp-temps* arm-temp-fp-regs)
386           (*available-backend-fp-temps* arm-temp-fp-regs)
387           (*backend-crf-temps* arm-cr-fields)
388           (*available-backend-crf-temps* arm-cr-fields)
389           (bits 0)
390           (*logical-register-counter* -1)
391           (*backend-all-lregs* ())
392           (*arm2-popj-labels* nil)
393           (*arm2-popreg-labels* nil)
394           (*arm2-valret-labels* nil)
395           (*arm2-nilret-labels* nil)
396           (*arm2-undo-count* 0)
397           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
398           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
399           (*arm2-undo-because* (arm2-make-stack 64))
400           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
401           (*arm2-entry-label* nil)
402           (*arm2-tail-label* nil)
403           (*arm2-tail-vsp* nil)
404           (*arm2-tail-nargs* nil)
405           (*arm2-inhibit-register-allocation* nil)
406           (*arm2-tail-allow* t)
407           (*arm2-reckless* nil)
408           (*arm2-full-safety* nil)
409           (*arm2-float-safety* nil)
410           (*arm2-trust-declarations* t)
411           (*arm2-entry-vstack* nil)
412           (*arm2-fixed-nargs* nil)
413           (*arm2-need-nargs* t)
414           (fname (afunc-name afunc))
415           (*arm2-entry-vsp-saved-p* nil)
416           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
417           (*arm2-fcells* (afunc-fcells afunc))
418           *arm2-recorded-symbols*
419           (*arm2-emitted-source-notes* '())
420           (*arm2-gpr-locations-valid-mask* 0)
421           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
422      (declare (dynamic-extent *arm2-gpr-locations*))
423      (set-fill-pointer
424       *backend-labels*
425       (set-fill-pointer
426        *arm2-undo-stack*
427        (set-fill-pointer 
428         *arm2-undo-because*
429         (set-fill-pointer
430          *backend-immediates* 0))))
431      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
432      (with-dll-node-freelist (vinsns *vinsn-freelist*)
433        (unwind-protect
434             (progn
435               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
436               (dotimes (i (length *backend-immediates*))
437                 (let ((imm (aref *backend-immediates* i)))
438                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
439               (optimize-vinsns vinsns)
440               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
441                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
442                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
443                 (format t "~%~%"))
444           
445               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
446                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
447                   (let* ((sections (vector code data))
448                          (arm::*lap-labels* nil)
449                          (arm::*last-constant-pool-origin* nil)
450                          debug-info)
451                     (declare (dynamic-extent sections))
452                     (arm2-expand-vinsns vinsns code sections)
453                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
454                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
455                     (setq debug-info (afunc-lfun-info afunc))
456                     (when lambda-form
457                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
458                     (when *arm2-recorded-symbols*
459                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
460                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
461                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
462                     (when debug-info
463                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
464                       (backend-new-immediate debug-info))
465                     (if (or fname lambda-form *arm2-recorded-symbols*)
466                       (backend-new-immediate fname)
467                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
468                     
469                     (unless (afunc-parent afunc)
470                       (arm2-fixup-fwd-refs afunc))
471                     (setf (afunc-all-vars afunc) nil)
472                     (setf (afunc-argsword afunc) bits)
473                     (setf (afunc-lfun afunc)
474                           (arm2-xmake-function
475                            code
476                            data
477                            *backend-immediates*
478                            bits))
479                     (when (getf debug-info 'pc-source-map)
480                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
481                     (when (getf debug-info 'function-symbol-map)
482                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
483          (backend-remove-labels))))
484    afunc))
485
486(defun arm2-xmake-function (code data imms bits)
487  (collect ((lap-imms))
488    (dotimes (i (length imms))
489      (lap-imms (cons (aref imms i) i)))
490    (let* ((arm::*arm-constants* (lap-imms)))
491      (arm-lap-generate-code code
492                             (arm::arm-finalize code data)
493                             bits))))
494
495
496     
497   
498(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
499  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
500
501(defun arm2-fixup-fwd-refs (afunc)
502  (dolist (f (afunc-inner-functions afunc))
503    (arm2-fixup-fwd-refs f))
504  (let ((fwd-refs (afunc-fwd-refs afunc)))
505    (when fwd-refs
506      (let* ((v (afunc-lfun afunc))
507             (vlen (uvsize v)))
508        (declare (fixnum vlen))
509        (dolist (ref fwd-refs)
510          (let* ((ref-fun (afunc-lfun ref)))
511            (do* ((i 1 (1+ i)))
512                 ((= i vlen))
513              (declare (fixnum i))
514              (if (eq (%svref v i) ref)
515                (setf (%svref v i) ref-fun)))))))))
516
517(eval-when (:compile-toplevel)
518  (declaim (inline arm2-invalidate-regmap)))
519
520(defun arm2-invalidate-regmap ()
521  (setq *arm2-gpr-locations-valid-mask* 0))
522
523(defun arm2-update-regmap (vinsn)
524  (if (vinsn-attribute-p vinsn :call)
525    (arm2-invalidate-regmap)
526    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
527  vinsn)
528
529(defun arm2-regmap-note-store (gpr loc)
530  (let* ((gpr (%hard-regspec-value gpr)))
531    ;; Any other GPRs that had contained loc no longer do so.
532    (dotimes (i 16)
533      (unless (eql i gpr)
534        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
535                   (memq loc (svref *arm2-gpr-locations* i)))
536          (when (null (setf (svref *arm2-gpr-locations* i)
537                            (delete loc (svref *arm2-gpr-locations* i))))
538            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
539    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
540      (push loc (svref *arm2-gpr-locations* gpr))
541      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
542   
543    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
544 
545;;; For vpush: nothing else should claim to contain loc.
546(defun arm2-regmap-note-reg-location (gpr loc)
547  (let* ((gpr (%hard-regspec-value gpr)))
548    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
549      (push loc (svref *arm2-gpr-locations* gpr))
550      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
551    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
552 
553(defun arm2-regmap-note-vstack-delta (new old)
554  (when (< new old)
555    (let* ((mask *arm2-gpr-locations-valid-mask*)
556           (info *arm2-gpr-locations*))
557    (unless (eql 0 mask)
558      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
559        (when (logbitp i mask)
560          (let* ((locs (svref info i))
561                 (head (cons nil locs))
562                 (tail head))
563            (declare (dynamic-extent head))
564            (dolist (loc locs)
565              (if (>= loc new)
566                (setf (cdr tail) (cddr tail))
567                (setq tail (cdr tail))))
568            (when (null (setf (svref info i) (cdr head)))
569              (setq mask (logandc2 mask (ash 1 i)))))))))))
570
571(defun arm2-copy-regmap (mask from to)
572  (dotimes (i 16)
573    (when (logbitp i mask)
574      (setf (svref to i) (copy-list (svref from i))))))
575
576(defmacro with-arm2-saved-regmap ((mask map) &body body)
577  `(let* ((,mask *arm2-gpr-locations-valid-mask*)
578          (,map (make-array 16 :initial-element nil)))
579    (declare (dynamic-extent ,map))
580    (arm2-copy-regmap ,mask *arm2-gpr-locations* ,map)
581    ,@body))
582
583(defun arm2-generate-pc-source-map (debug-info)
584  (let* ((definition-source-note (getf debug-info '%function-source-note))
585         (emitted-source-notes (getf debug-info 'pc-source-map))
586         (def-start (source-note-start-pos definition-source-note))
587         (n (length emitted-source-notes))
588         (nvalid 0)
589         (max 0)
590         (pc-starts (make-array n))
591         (pc-ends (make-array n))
592         (text-starts (make-array n))
593         (text-ends (make-array n)))
594    (declare (fixnum n nvalid)
595             (dynamic-extent pc-starts pc-ends text-starts text-ends))
596    (dolist (start emitted-source-notes)
597      (let* ((pc-start (arm2-vinsn-note-label-address start t))
598             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
599             (source-note (aref (vinsn-note-info start) 0))
600             (text-start (- (source-note-start-pos source-note) def-start))
601             (text-end (- (source-note-end-pos source-note) def-start)))
602        (declare (fixnum pc-start pc-end text-start text-end))
603        (when (and (plusp pc-start)
604                   (plusp pc-end)
605                   (plusp text-start)
606                   (plusp text-end))
607          (if (> pc-start max) (setq max pc-start))
608          (if (> pc-end max) (setq max pc-end))
609          (if (> text-start max) (setq max text-start))
610          (if (> text-end max) (setq max text-end))
611          (setf (svref pc-starts nvalid) pc-start
612                (svref pc-ends nvalid) pc-end
613                (svref text-starts nvalid) text-start
614                (svref text-ends nvalid) text-end)
615          (incf nvalid))))
616    (let* ((nentries (* nvalid 4))
617           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
618                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
619                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
620      (declare (fixnum nentries))
621      (do* ((i 0 (+ i 4))
622            (j 1 (+ j 4))
623            (k 2 (+ k 4))
624            (l 3 (+ l 4))
625            (idx 0 (1+ idx)))
626          ((= i nentries) vec)
627        (declare (fixnum i j k l idx))
628        (setf (aref vec i) (svref pc-starts idx)
629              (aref vec j) (svref pc-ends idx)
630              (aref vec k) (svref text-starts idx)
631              (aref vec l) (svref text-ends idx))))))
632
633(defun arm2-vinsn-note-label-address (note &optional start-p sym)
634  (let* ((label (vinsn-note-label note))
635         (lap-label (if label (vinsn-label-info label))))
636    (if lap-label
637      (arm::lap-label-address lap-label)
638      (compiler-bug "Missing or bad ~s label: ~s" 
639                    (if start-p 'start 'end) sym))))
640
641(defun arm2-digest-symbols ()
642  (when *arm2-recorded-symbols*
643    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
644 (let* ((symlist *arm2-recorded-symbols*)
645           (len (length symlist))
646           (syms (make-array len))
647           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
648           (i -1)
649           (j -1))
650      (declare (fixnum i j))
651      (dolist (info symlist (progn (%rplaca symlist syms)
652                                   (%rplacd symlist ptrs)))
653        (destructuring-bind (var sym startlab endlab) info
654          (let* ((ea (var-ea var))
655                 (ea-val (ldb (byte 16 0) ea)))
656            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
657                                         (logior (ash ea-val 6) #o77)
658                                         ea-val)))
659          (setf (aref syms (incf j)) sym)
660          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
661          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
662      *arm2-recorded-symbols*)))
663
664(defun arm2-decls (decls)
665  (if (fixnump decls)
666    (locally (declare (fixnum decls))
667      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
668            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
669            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
670            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
671            *arm2-float-safety* (not *arm2-reckless*)
672            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
673
674
675
676
677
678         
679   
680;;; Vpush the last N non-volatile-registers.
681;;; Could use a STM here, especially if N is largish or optimizing for space.
682#+maybe-someday
683(defun arm2-save-nvrs (seg n)
684  (declare (fixnum n))
685  (when (> n 0)
686    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
687    (with-arm-local-vinsn-macros (seg)
688      (if *arm2-open-code-inline*
689        (! save-nvrs-individually (- 32 n))
690        (! save-nvrs (- 32 n))))
691    (dotimes (i n)
692      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
693    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
694    (setq *arm2-register-restore-ea* *arm2-vstack*
695          *arm2-register-restore-count* n)))
696
697
698;;; If there are an indefinite number of args/values on the vstack,
699;;; we have to restore from a register that matches the compiler's
700;;; notion of the vstack depth.  This can be computed by the caller
701;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
702;;; args pushed, etc.)
703;;; We DON'T try to compute this from the saved context, since the
704;;; saved vsp may belong to a different stack segment.  (It's cheaper
705;;; to compute/copy than to load it, anyway.)
706
707#+maybe-later-that-same-day
708(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
709  (when (null from-fp)
710    (setq from-fp arm::vsp))
711  (when (and ea nregs)
712    (with-arm-local-vinsn-macros (seg)
713      (let* ((first (- 32 nregs)))
714        (declare (fixnum first))
715        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
716
717
718
719(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
720                             &aux (vloc 0) (numopt (list-length (%car opt)))
721                             (nkeys (list-length (%cadr keys))) 
722                             reg)
723  (declare (fixnum vloc))
724  (arm2-check-lcell-depth)
725  (dolist (arg inherited)
726    (if (memq arg passed-in-regs)
727      (arm2-set-var-ea seg arg (var-ea arg))
728      (let* ((lcell (pop lcells)))
729        (if (setq reg (nx2-assign-register-var arg))
730          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
731          (arm2-bind-var seg arg vloc lcell))
732        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
733  (dolist (arg req)
734    (if (memq arg passed-in-regs)
735      (arm2-set-var-ea seg arg (var-ea arg))
736      (let* ((lcell (pop lcells)))
737        (if (setq reg (nx2-assign-register-var arg))
738          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
739          (arm2-bind-var seg arg vloc lcell))
740        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
741  (when opt
742    (if (arm2-hard-opt-p opt)
743      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
744            lcells (nthcdr numopt lcells))
745
746      (dolist (var (%car opt))
747        (if (memq var passed-in-regs)
748          (arm2-set-var-ea seg var (var-ea var))
749          (let* ((lcell (pop lcells)))
750            (if (setq reg (nx2-assign-register-var var))
751              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
752              (arm2-bind-var seg var vloc lcell))
753            (setq vloc (+ vloc *arm2-target-node-size*)))))))
754  (when rest
755    (if lexpr
756      (progn
757        (if (setq reg (nx2-assign-register-var rest))
758          (progn
759            (arm2-load-lexpr-address seg reg)
760            (arm2-set-var-ea seg rest reg))
761          (with-imm-temps () ((nargs-cell :natural))
762            (arm2-load-lexpr-address seg nargs-cell)
763            (let* ((loc *arm2-vstack*))
764              (arm2-vpush-register seg nargs-cell :reserved)
765              (arm2-note-top-cell rest)
766              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
767      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
768        (if (setq reg (nx2-assign-register-var rest))
769          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
770          (arm2-bind-var seg rest rvloc (pop lcells))))))
771  (when keys
772    (apply #'arm2-init-keys seg vloc lcells keys)) 
773  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
774
775(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
776  (with-arm-local-vinsn-macros (seg)
777    (dolist (var vars vloc)
778      (let* ((initform (pop inits))
779             (spvar (pop spvars))
780             (lcell (pop lcells))
781             (splcell (pop splcells))
782             (reg (nx2-assign-register-var var))
783             (sp-reg ($ arm::arg_z))
784             (regloadedlabel (if reg (backend-get-next-label))))
785        (unless (nx-null initform)
786          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
787          (let ((skipinitlabel (backend-get-next-label)))
788            (with-crf-target () crf
789              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
790            (if reg
791              (arm2-form seg reg regloadedlabel initform)
792              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
793            (@ skipinitlabel)))
794        (if reg
795          (progn
796            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
797            (@ regloadedlabel))
798          (arm2-bind-var seg var vloc lcell))
799        (when spvar
800          (if (setq reg (nx2-assign-register-var spvar))
801            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
802            (arm2-bind-var seg spvar spvloc splcell))))
803      (setq vloc (%i+ vloc *arm2-target-node-size*))
804      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
805
806(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
807  (declare (ignore keykeys allow-others))
808  (with-arm-local-vinsn-macros (seg)
809    (dolist (var keyvars)
810      (let* ((spvar (pop keysupp))
811             (initform (pop keyinits))
812             (reg (nx2-assign-register-var var))
813             (regloadedlabel (if reg (backend-get-next-label)))
814             (var-lcell (pop lcells))
815             (sp-lcell (pop lcells))
816             (sp-reg ($ arm::arg_z))
817             (sploc (%i+ vloc *arm2-target-node-size*)))
818        (unless (nx-null initform)
819          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
820          (let ((skipinitlabel (backend-get-next-label)))
821            (with-crf-target () crf
822              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
823            (if reg
824              (arm2-form seg reg regloadedlabel initform)
825              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
826            (@ skipinitlabel)))
827        (if reg
828          (progn
829            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
830            (@ regloadedlabel))
831          (arm2-bind-var seg var vloc var-lcell))
832        (when spvar
833          (if (setq reg (nx2-assign-register-var spvar))
834            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
835            (arm2-bind-var seg spvar sploc sp-lcell))))
836      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
837
838;;; Vpush register r, unless var gets a globally-assigned register.
839;;; Return NIL if register was vpushed, else var.
840(defun arm2-vpush-arg-register (seg reg var)
841  (when var
842    (if (var-nvr var)
843      var
844      (progn 
845        (arm2-vpush-register seg reg :reserved)
846        nil))))
847
848
849;;; nargs has been validated, arguments defaulted and canonicalized.
850;;; Save caller's context, then vpush any argument registers that
851;;; didn't get global registers assigned to their variables.
852;;; Return a list of vars/nils for each argument register
853;;;  (nil if vpushed, var if still in arg_reg).
854(defun arm2-argregs-entry (seg revargs)
855  (with-arm-local-vinsn-macros (seg)
856    (let* ((nargs (length revargs))
857           (reg-vars ()))
858      (declare (type (unsigned-byte 16) nargs))
859      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
860        (! save-lisp-context-vsp)
861        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
862          (declare (fixnum offset))
863          (! save-lisp-context-offset offset)))
864      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
865        (declare (ignore xvar yvar))
866        (let* ((nstackargs (length stack-args)))
867          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
868          (dotimes (i nstackargs)
869            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
870          (if (>= nargs 3)
871            (progn
872              (! vpush-xyz)
873              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
874              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
875              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
876              (dotimes (i 3)
877                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
878              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
879            (if (= nargs 2)
880              (progn
881                (! vpush-yz)
882                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
883                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
884                (dotimes (i 2)
885                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
886                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
887              (if (= nargs 1)
888                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
889      reg-vars)))
890
891;;; Just required args.
892;;; Since this is just a stupid bootstrapping port, always save
893;;; lisp context.
894(defun arm2-req-nargs-entry (seg rev-fixed-args)
895  (let* ((nargs (length rev-fixed-args)))
896    (declare (type (unsigned-byte 16) nargs))
897    (with-arm-local-vinsn-macros (seg)
898      (unless *arm2-reckless*
899        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
900          (! check-exact-nargs nargs)
901          (! check-exact-nargs-large nargs)))
902      (arm2-argregs-entry seg rev-fixed-args))))
903
904;;; No more than three &optional args; all default to NIL and none have
905;;; supplied-p vars.  No &key/&rest.
906(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
907  (let* ((min (length rev-req-args))
908         (nopt (length rev-opt-args))
909         (max (+ min nopt)))
910    (declare (type (unsigned-byte 16) min nopt max))
911    (with-arm-local-vinsn-macros (seg)
912      (unless *arm2-reckless*
913        (when rev-req-args
914          (if (arm::encode-arm-immediate min)
915            (! check-min-nargs min)
916            (! check-min-nargs-large min)))
917        (if (arm::encode-arm-immediate max)
918          (! check-max-nargs max)
919          (! check-max-nargs-large max)))
920      (if (= nopt 1)
921        (! default-1-arg min)
922        (if (= nopt 2)
923          (! default-2-args min)
924          (! default-3-args min)))
925      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
926
927;;; if "num-fixed" is > 0, we've already ensured that at least that many args
928;;; were provided; that may enable us to generate better code for saving the
929;;; argument registers.
930;;; We're responsible for computing the caller's VSP and saving
931;;; caller's state.
932(defun arm2-lexpr-entry (seg num-fixed)
933  (with-arm-local-vinsn-macros (seg)
934    (! save-lexpr-argregs num-fixed)
935    (dotimes (i num-fixed)
936      (! copy-lexpr-argument))
937    (! save-lisp-context-vsp)))
938
939(defun arm2-load-lexpr-address (seg dest)
940  (with-arm-local-vinsn-macros (seg)
941    (! load-vframe-address dest *arm2-vstack*)))
942
943
944(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
945  (with-arm-local-vinsn-macros (seg)
946    (dolist (var vars vloc)
947      (let* ((initform (pop inits))
948             (spvar (pop spvars))
949             (spvloc (%i+ vloc *arm2-target-node-size*))
950             (var-lcell (pop lcells))
951             (sp-reg ($ arm::arg_z))
952             (sp-lcell (pop lcells)))
953        (unless (nx-null initform)
954          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
955          (let ((skipinitlabel (backend-get-next-label)))
956            (with-crf-target () crf
957              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
958            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
959            (@ skipinitlabel)))
960        (arm2-bind-structured-var seg var vloc var-lcell context)
961        (when spvar
962          (arm2-bind-var seg spvar spvloc sp-lcell)))
963      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
964
965
966
967(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
968  (declare (ignore keykeys allow-others))
969  (with-arm-local-vinsn-macros (seg)
970    (dolist (var keyvars)
971      (let* ((spvar (pop keysupp))
972             (initform (pop keyinits))
973             (sploc (%i+ vloc *arm2-target-node-size*))
974             (var-lcell (pop lcells))
975             (sp-reg ($ arm::arg_z))
976             (sp-lcell (pop lcells)))
977        (unless (nx-null initform)
978          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
979          (let ((skipinitlabel (backend-get-next-label)))
980            (with-crf-target () crf
981              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
982            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
983            (@ skipinitlabel)))
984        (arm2-bind-structured-var seg var vloc var-lcell context)
985        (when spvar
986          (arm2-bind-var seg spvar sploc sp-lcell)))
987      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
988
989(defun arm2-vloc-ea (n &optional vcell-p)
990  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
991  (if vcell-p
992    (make-vcell-memory-spec n)
993    n))
994
995
996(defun arm2-acode-operator-function (form)
997  (or (and (acode-p form)
998           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
999      (compiler-bug "arm2-form ? ~s" form)))
1000
1001(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
1002  (let* ((note (gensym "NOTE"))
1003         (code-note (gensym "CODE-NOTE"))
1004         (source-note (gensym "SOURCE-NOTE"))
1005         (start (gensym "START"))
1006         (end (gensym "END"))
1007         (with-note-body (gensym "WITH-NOTE-BODY")))
1008    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
1009       (let ((,note (acode-note ,form-var)))
1010         (if ,note
1011           (let* ((,code-note (and (code-note-p ,note) ,note))
1012                  (,source-note (if ,code-note
1013                                  (code-note-source-note ,note)
1014                                  ,note))
1015                  (,start (and ,source-note
1016                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
1017             (prog2
1018                 (when ,code-note
1019                   (with-arm-local-vinsn-macros (,seg-var)
1020                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1021                     (with-node-temps (arm::temp0) (zero)
1022                       (! lri zero 0)
1023                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1024                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1025               (when ,source-note
1026                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1027                   (setf (vinsn-note-peer ,start) ,end
1028                         (vinsn-note-peer ,end) ,start)
1029                   (push ,start *arm2-emitted-source-notes*)))))
1030           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1031
1032(defun arm2-toplevel-form (seg vreg xfer form)
1033  (let* ((code-note (acode-note form))
1034         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1035    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1036
1037(defun arm2-form (seg vreg xfer form)
1038  (with-note (form seg vreg xfer)
1039    (if (nx-null form)
1040      (arm2-nil seg vreg xfer)
1041      (if (nx-t form)
1042        (arm2-t seg vreg xfer)
1043        (let ((fn (arm2-acode-operator-function form))
1044              (op (acode-operator form)))
1045          (if (and (null vreg)
1046                   (%ilogbitp operator-acode-subforms-bit op)
1047                   (%ilogbitp operator-assignment-free-bit op))
1048            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1049              (arm2-form seg nil nil f ))
1050            (apply fn seg vreg xfer (%cdr form))))))))
1051
1052;;; dest is a float reg - form is acode
1053(defun arm2-form-float (seg freg xfer form)
1054  (declare (ignore xfer))
1055  (with-note (form seg freg)
1056    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1057    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1058               (arm2-form-typep form 'double-float))
1059                                        ; kind of screwy - encoding the source type in the dest register spec
1060      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1061    (let* ((fn (arm2-acode-operator-function form)))
1062      (apply fn seg freg nil (%cdr form)))))
1063
1064
1065
1066(defun arm2-form-typep (form type)
1067  (acode-form-typep form type *arm2-trust-declarations*)
1068)
1069
1070(defun arm2-form-type (form)
1071  (acode-form-type form *arm2-trust-declarations*))
1072 
1073(defun arm2-use-operator (op seg vreg xfer &rest forms)
1074  (declare (dynamic-extent forms))
1075  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1076
1077;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1078;;; Punts a lot ...
1079(defun arm2-var-not-set-by-form-p (var form)
1080  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1081      (arm2-setqed-var-not-set-by-form-p var form)))
1082
1083(defun arm2-setqed-var-not-set-by-form-p (var form)
1084  (setq form (acode-unwrapped-form form))
1085  (or (atom form)
1086      (arm-constant-form-p form)
1087      (arm2-lexical-reference-p form)
1088      (let ((op (acode-operator form))
1089            (subforms nil))
1090        (if (eq op (%nx1-operator setq-lexical))
1091          (and (neq var (cadr form))
1092               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1093          (and (%ilogbitp operator-side-effect-free-bit op)
1094               (flet ((not-set-in-formlist (formlist)
1095                        (dolist (subform formlist t)
1096                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1097                 (if
1098                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1099                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1100                   (not-set-in-formlist subforms)
1101                   (and (or (eq op (%nx1-operator call))
1102                            (eq op (%nx1-operator lexical-function-call)))
1103                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1104                        (setq subforms (caddr form))
1105                        (not-set-in-formlist (car subforms))
1106                        (not-set-in-formlist (cadr subforms))))))))))
1107 
1108(defun arm2-nil (seg vreg xfer)
1109  (with-arm-local-vinsn-macros (seg vreg xfer)
1110    (if (arm2-for-value-p vreg)
1111      (ensuring-node-target (target vreg)
1112        (! load-nil target)))
1113    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1114
1115(defun arm2-t (seg vreg xfer)
1116  (with-arm-local-vinsn-macros (seg vreg xfer)
1117    (if (arm2-for-value-p vreg)
1118      (ensuring-node-target (target vreg)
1119        (! load-t target)))
1120    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1121
1122(defun arm2-for-value-p (vreg)
1123  (and vreg (not (backend-crf-p vreg))))
1124
1125(defun arm2-mvpass (seg form &optional xfer)
1126  (with-arm-local-vinsn-macros (seg)
1127    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1128
1129(defun arm2-adjust-vstack (delta)
1130  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1131
1132(defun arm2-set-vstack (new)
1133  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1134  (setq *arm2-vstack* new))
1135
1136
1137;;; Emit a note at the end of the segment.
1138(defun arm2-emit-note (seg class &rest info)
1139  (declare (dynamic-extent info))
1140  (let* ((note (make-vinsn-note class info)))
1141    (append-dll-node (vinsn-note-label note) seg)
1142    note))
1143
1144;;; Emit a note immediately before the target vinsn.
1145(defun arm-prepend-note (vinsn class &rest info)
1146  (declare (dynamic-extent info))
1147  (let* ((note (make-vinsn-note class info)))
1148    (insert-dll-node-before (vinsn-note-label note) vinsn)
1149    note))
1150
1151(defun arm2-close-note (seg note)
1152  (let* ((end (close-vinsn-note note)))
1153    (append-dll-node (vinsn-note-label end) seg)
1154    end))
1155
1156
1157(defun arm2-register-for-frame-offset (offset &optional suggested)
1158  (let* ((mask *arm2-gpr-locations-valid-mask*)
1159         (info *arm2-gpr-locations*))
1160    (if (and suggested
1161             (logbitp suggested mask)
1162             (memq offset (svref info suggested)))
1163      suggested
1164      (dotimes (reg 16)
1165        (when (and (logbitp reg mask)
1166                   (memq offset (svref info reg)))
1167          (return reg))))))
1168
1169 
1170
1171
1172
1173(defun arm2-stack-to-register (seg memspec reg)
1174  (with-arm-local-vinsn-macros (seg)
1175    (let* ((offset (memspec-frame-address-offset memspec))
1176           (mask *arm2-gpr-locations-valid-mask*)
1177           (info *arm2-gpr-locations*)
1178           (regno (%hard-regspec-value reg))
1179           (other (arm2-register-for-frame-offset offset regno)))
1180      (unless (eql regno other)
1181        (cond (other
1182                 (let* ((vinsn (! copy-node-gpr reg other)))
1183                   (setq *arm2-gpr-locations-valid-mask*
1184                         (logior mask (ash 1 regno)))
1185                   (setf (svref info regno)
1186                         (copy-list (svref info other)))
1187                   vinsn))
1188                (t
1189                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1190                   (setq *arm2-gpr-locations-valid-mask*
1191                         (logior mask (ash 1 regno)))
1192                   (setf (svref info regno) (list offset))
1193                   vinsn)))))))
1194
1195(defun arm2-lcell-to-register (seg lcell reg)
1196  (with-arm-local-vinsn-macros (seg)
1197    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1198
1199(defun arm2-register-to-lcell (seg reg lcell)
1200  (with-arm-local-vinsn-macros (seg)
1201    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1202
1203(defun arm2-register-to-stack (seg reg memspec)
1204  (with-arm-local-vinsn-macros (seg)
1205    (let* ((offset (memspec-frame-address-offset memspec))
1206           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1207      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1208      vinsn)))
1209
1210
1211(defun arm2-ea-open (ea)
1212  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1213    (make-memory-spec (memspec-frame-address-offset ea))
1214    ea))
1215
1216(defun arm2-set-NARGS (seg n)
1217  (if (> n call-arguments-limit)
1218    (compiler-bug "~s exceeded." call-arguments-limit)
1219    (if (< n 256)     
1220      (with-arm-local-vinsn-macros (seg)
1221        (! set-nargs n))
1222      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1223
1224(defun arm2-single-float-bits (the-sf)
1225  (single-float-bits the-sf))
1226
1227(defun arm2-double-float-bits (the-df)
1228  (double-float-bits the-df))
1229
1230(defun arm2-immediate (seg vreg xfer form)
1231  (with-arm-local-vinsn-macros (seg vreg xfer)
1232    (if vreg
1233      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1234               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1235                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1236        (if (zerop form)
1237          (if (eql form 0.0d0)
1238            (! zero-double-float-register vreg)
1239            (! zero-single-float-register vreg))
1240          (if (typep form 'short-float)
1241            (let* ((bits (arm2-single-float-bits form)))
1242              (with-imm-temps () ((bitsreg :u32))
1243                (! lri bitsreg bits)
1244                (! load-single-float-constant vreg bitsreg)))
1245            (multiple-value-bind (high low) (arm2-double-float-bits form)
1246              (declare (integer high low))
1247              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1248                (! lri highreg high)
1249                (! lri lowreg low)
1250                (! load-double-float-constant vreg highreg lowreg)))))
1251        (if (and (typep form '(unsigned-byte 32))
1252                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1253                 (= (get-regspec-mode vreg)
1254                    hard-reg-class-gpr-mode-u32))
1255          (arm2-lri seg vreg form)
1256          (ensuring-node-target
1257           (target vreg)
1258           (if (characterp form)
1259             (! load-character-constant target (char-code form))
1260             (arm2-store-immediate seg form target)))))
1261      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1262        (arm2-store-immediate seg form ($ arm::temp0))))
1263    (^)))
1264
1265(defun arm2-register-constant-p (form)
1266  (and (consp form)
1267           (or (memq form *arm2-vcells*)
1268               (memq form *arm2-fcells*))
1269           (%cdr form)))
1270
1271(defun arm2-store-immediate (seg imm dest)
1272  (with-arm-local-vinsn-macros (seg)
1273    (let* ((reg (arm2-register-constant-p imm)))
1274      (if reg
1275        (arm2-copy-register seg dest reg)
1276        (let* ((idx (backend-immediate-index imm)))
1277          (if (< idx 4094)
1278            (! ref-constant dest idx)
1279            (with-imm-target () (idxreg :s32)
1280              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1281              (! ref-indexed-constant dest idxreg)))))
1282      dest)))
1283
1284
1285;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1286(defun arm2-go-label (form)
1287  (let ((current-stack (arm2-encode-stack)))
1288    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1289                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1290      (setq form (caadr form)))
1291    (when (acode-p form)
1292      (let ((op (acode-operator form)))
1293        (if (and (eq op (%nx1-operator local-go))
1294                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1295          (%cadr (%cadr form))
1296          (if (and (eq op (%nx1-operator local-return-from))
1297                   (nx-null (caddr form)))
1298            (let ((tagdata (car (cadr form))))
1299              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1300                   (null (caar tagdata))
1301                   (< 0 (cdar tagdata) $backend-mvpass)
1302                   (cdar tagdata)))))))))
1303
1304(defun arm2-single-valued-form-p (form)
1305  (setq form (acode-unwrapped-form-value form))
1306  (or (nx-null form)
1307      (nx-t form)
1308      (if (acode-p form)
1309        (let ((op (acode-operator form)))
1310          (or (%ilogbitp operator-single-valued-bit op)
1311              (and (eql op (%nx1-operator values))
1312                   (let ((values (cadr form)))
1313                     (and values (null (cdr values)))))
1314              nil                       ; Learn about functions someday
1315              )))))
1316
1317
1318(defun arm2-box-s32 (seg node-dest s32-src)
1319  (with-arm-local-vinsn-macros (seg)
1320    (if *arm2-open-code-inline*
1321      (! s32->integer node-dest s32-src)
1322      (let* ((arg_z ($ arm::arg_z))
1323             (imm0 ($ arm::imm0 :mode :s32)))
1324        (arm2-copy-register seg imm0 s32-src)
1325        (! call-subprim (subprim-name->offset '.SPmakes32))
1326        (arm2-copy-register seg node-dest arg_z)))))
1327
1328
1329
1330(defun arm2-box-u32 (seg node-dest u32-src)
1331  (with-arm-local-vinsn-macros (seg)
1332    (if *arm2-open-code-inline*
1333      (! u32->integer node-dest u32-src)
1334      (let* ((arg_z ($ arm::arg_z))
1335             (imm0 ($ arm::imm0 :mode :u32)))
1336        (arm2-copy-register seg imm0 u32-src)
1337        (! call-subprim (subprim-name->offset '.SPmakeu32))
1338        (arm2-copy-register seg node-dest arg_z)))))
1339
1340
1341
1342(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1343  (with-arm-local-vinsn-macros (seg vreg xfer)
1344    (when vreg
1345      (let* ((arch (backend-target-arch *target-backend*))
1346             (is-node (member type-keyword (arch::target-gvector-types arch)))
1347             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1348
1349             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1350             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1351             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1352             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1353             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1354             (vreg-class (hard-regspec-class vreg))
1355             (vreg-mode
1356              (if (or (eql vreg-class hard-reg-class-gpr)
1357                      (eql vreg-class hard-reg-class-fpr))
1358                (get-regspec-mode vreg)
1359                hard-reg-class-gpr-mode-invalid))
1360             (temp-is-vreg nil))
1361        (cond
1362          (is-node
1363           (ensuring-node-target (target vreg)
1364             (if (and index-known-fixnum (<= index-known-fixnum
1365                                             (arch::target-max-32-bit-constant-index arch)))
1366               (! misc-ref-c-node target src index-known-fixnum)
1367               (with-imm-target () (idx-reg :u64)
1368                 (if index-known-fixnum
1369                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1370                   (! scale-node-misc-index idx-reg unscaled-idx))
1371                 (! misc-ref-node target src idx-reg)))))
1372          (is-32-bit
1373           (with-imm-target () (temp :u32)
1374             (with-fp-target () (fp-val :single-float)
1375               (if (eql vreg-class hard-reg-class-gpr)
1376                 (if
1377                   (if is-signed
1378                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1379                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1380                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1381                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1382                   (setq temp vreg temp-is-vreg t)
1383                   (if is-signed
1384                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1385                 (if (and (eql vreg-class hard-reg-class-fpr)
1386                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1387                   (setf fp-val vreg temp-is-vreg t)))
1388               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1389                 (cond ((eq type-keyword :single-float-vector)
1390                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1391                       (t
1392                        (if is-signed
1393                          (! misc-ref-c-s32 temp src index-known-fixnum)
1394                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1395                 (with-imm-target () idx-reg
1396                   (if index-known-fixnum
1397                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1398                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1399                   (cond ((eq type-keyword :single-float-vector)
1400                          (! misc-ref-single-float fp-val src idx-reg))
1401                         (t
1402                          (if is-signed
1403                            (! misc-ref-s32 temp src idx-reg)
1404                            (! misc-ref-u32 temp src idx-reg))))))
1405               (case type-keyword
1406                 (:single-float-vector
1407                  (if (eq vreg-class hard-reg-class-fpr)
1408                    (<- fp-val)
1409                    (ensuring-node-target (target vreg)
1410                      (! single->node target fp-val))))
1411                 (:signed-32-bit-vector
1412                  (unless temp-is-vreg
1413                    (ensuring-node-target (target vreg)
1414                      (arm2-box-s32 seg target temp))))
1415                 (:fixnum-vector
1416                  (unless temp-is-vreg
1417                    (ensuring-node-target (target vreg)
1418                      (! box-fixnum target temp))))
1419                 (:simple-string
1420                  (ensuring-node-target (target vreg)
1421                    (! u32->char target temp)))
1422                 (t
1423                  (unless temp-is-vreg
1424                    (ensuring-node-target (target vreg)
1425                      (arm2-box-u32 seg target temp))))))))
1426          (is-8-bit
1427           (with-imm-target () (temp :u8)
1428             (if (and (eql vreg-class hard-reg-class-gpr)
1429                      (or
1430                       (and is-signed
1431                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1432                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1433                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1434                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1435                       (and (not is-signed)
1436                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1437                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1438                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1439                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1440                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1441                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1442                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1443               (setq temp vreg temp-is-vreg t)
1444               (if is-signed
1445                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1446             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1447               (if is-signed
1448                 (! misc-ref-c-s8 temp src index-known-fixnum)
1449                 (! misc-ref-c-u8 temp src index-known-fixnum))
1450               (with-imm-target () idx-reg
1451                 (if index-known-fixnum
1452                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1453                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1454                 (if is-signed
1455                   (! misc-ref-s8 temp src idx-reg)
1456                   (! misc-ref-u8 temp src idx-reg))))
1457             (ecase type-keyword
1458               (:unsigned-8-bit-vector
1459                (unless temp-is-vreg
1460                  (ensuring-node-target (target vreg)
1461                    (! box-fixnum target temp))))
1462               (:signed-8-bit-vector
1463                (unless temp-is-vreg
1464                  (ensuring-node-target (target vreg)
1465                    (! box-fixnum target temp))))
1466               (:simple-string
1467                (ensuring-node-target (target vreg)
1468                  (! u32->char target temp))))))
1469          (is-16-bit
1470           (ensuring-node-target (target vreg)
1471             (with-imm-target () temp
1472               (if (and index-known-fixnum
1473                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1474                 (if is-signed
1475                   (! misc-ref-c-s16 temp src index-known-fixnum)
1476                   (! misc-ref-c-u16 temp src index-known-fixnum))
1477                 (with-imm-target () idx-reg
1478                   (if index-known-fixnum
1479                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1480                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1481                   (if is-signed
1482                     (! misc-ref-s16 temp src idx-reg)
1483                     (! misc-ref-u16 temp src idx-reg))))
1484               (! box-fixnum target temp))))
1485          (is-64-bit
1486           (with-fp-target () (fp-val :double-float)
1487             (with-imm-target () (temp :u64)
1488               (if (and (eql vreg-class hard-reg-class-fpr)
1489                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1490                 (setq fp-val vreg)
1491                 (if (eql vreg-class hard-reg-class-gpr)
1492                   (if (or (and is-signed
1493                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1494                           (and (not is-signed)
1495                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1496                     (setf temp vreg temp-is-vreg t)
1497                     (if is-signed
1498                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1499               (case type-keyword
1500                 (:double-float-vector
1501                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1502                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1503                    (with-imm-target () idx-reg
1504                      (if index-known-fixnum
1505                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1506                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1507                      (! misc-ref-double-float fp-val src idx-reg)))
1508                  (if (eq vreg-class hard-reg-class-fpr)
1509                    (<- fp-val)
1510                    (ensuring-node-target (target vreg)
1511                      (! double->heap target fp-val))))
1512                 ((:signed-64-bit-vector :fixnum-vector)
1513                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1514                    (! misc-ref-c-s64 temp src index-known-fixnum)
1515                    (with-imm-target () idx-reg
1516                      (if index-known-fixnum
1517                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1518                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1519                      (! misc-ref-s64 temp src idx-reg)))
1520                  (if (eq type-keyword :fixnum-vector)
1521                    (ensuring-node-target (target vreg)
1522                      (! box-fixnum target temp))
1523                    (unless temp-is-vreg
1524                      (ensuring-node-target (target vreg)
1525                        (! s64->integer target temp)))))
1526                 (t
1527                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1528                    (! misc-ref-c-u64 temp src index-known-fixnum)
1529                    (with-imm-target () idx-reg
1530                      (if index-known-fixnum
1531                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1532                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1533                      (! misc-ref-u64  temp src idx-reg)))
1534                  (unless temp-is-vreg
1535                    (ensuring-node-target (target vreg)
1536                      (! u64->integer target temp))))))))
1537          (t
1538           (unless is-1-bit
1539             (nx-error "~& unsupported vector type: ~s"
1540                       type-keyword))
1541           (ensuring-node-target (target vreg)
1542             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1543               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1544               (with-imm-temps () (word-index bitnum)
1545                 (if index-known-fixnum
1546                   (progn
1547                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1548                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1549                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1550                 (let* ((dest word-index))
1551                   (! misc-ref-u32 dest src word-index)
1552                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1553    (^)))
1554             
1555   
1556
1557;;; safe = T means assume "vector" is miscobj, do bounds check.
1558;;; safe = fixnum means check that subtag of vector = "safe" and do
1559;;;        bounds check.
1560;;; safe = nil means crash&burn.
1561;;; This mostly knows how to reference the elements of an immediate miscobj.
1562(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1563  (with-arm-local-vinsn-macros (seg vreg xfer)
1564    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1565           (unscaled-idx nil)
1566           (src nil))
1567      (if (or safe (not index-known-fixnum))
1568        (multiple-value-setq (src unscaled-idx)
1569          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1570        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1571      (when safe
1572        (if (typep safe 'fixnum)
1573          (! trap-unless-typecode= src safe))
1574        (unless index-known-fixnum
1575          (! trap-unless-fixnum unscaled-idx))
1576        (! check-misc-bound unscaled-idx src))
1577      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1578
1579
1580
1581(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1582  (with-arm-local-vinsn-macros (seg vreg xfer)
1583    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1584           (j-known-fixnum (acode-fixnum-form-p j))
1585           (arch (backend-target-arch *target-backend*))
1586           (is-node (member type-keyword (arch::target-gvector-types arch)))
1587           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1588           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1589           (src)
1590           (unscaled-i)
1591           (unscaled-j)
1592           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1593           (constidx
1594            (and dim0 dim1 i-known-fixnum j-known-fixnum
1595                 (>= i-known-fixnum 0)
1596                 (>= j-known-fixnum 0)
1597                 (< i-known-fixnum dim0)
1598                 (< j-known-fixnum dim1)
1599                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1600      (progn
1601        (if constidx
1602          (multiple-value-setq (src val-reg)
1603            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1604          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1605            (if needs-memoization
1606              (progn
1607                (arm2-four-targeted-reg-forms seg
1608                                              array ($ arm::temp0)
1609                                              i ($ arm::arg_x)
1610                                              j ($ arm::arg_y)
1611                                              new val-reg)
1612                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1613              (arm2-four-untargeted-reg-forms seg
1614                                              array ($ arm::temp0)
1615                                              i ($ arm::arg_x)
1616                                              j ($ arm::arg_y)
1617                                              new val-reg))))
1618        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1619          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1620                     (logbitp (hard-regspec-value val-reg)
1621                              *backend-imm-temps*))
1622            (use-imm-temp (hard-regspec-value val-reg)))
1623          (when safe     
1624            (when (typep safe 'fixnum)
1625              (let* ((*available-backend-node-temps* *available-backend-node-temps*))
1626                (when unscaled-i
1627                  (use-node-temp (hard-regspec-value unscaled-i)))
1628                (when unscaled-j
1629                  (use-node-temp (hard-regspec-value unscaled-j)))
1630                (with-node-target (src val-reg) expected
1631                  (! lri expected
1632                     (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1633                               (ash 1 $arh_simple_bit))
1634                          arm::fixnumshift))
1635                  (! trap-unless-simple-array-2 src expected))))
1636            (unless i-known-fixnum
1637              (! trap-unless-fixnum unscaled-i))
1638            (unless j-known-fixnum
1639              (! trap-unless-fixnum unscaled-j)))
1640          (with-imm-target () dim1
1641            (let* ((idx-reg ($ arm::arg_y)))
1642              (unless constidx
1643                (if safe                 
1644                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1645                  (! 2d-dim1 dim1 src))
1646                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1647              (let* ((v ($ arm::arg_x)))
1648                (! array-data-vector-ref v src)
1649                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1650
1651
1652(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1653  (with-arm-local-vinsn-macros (seg target)
1654    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1655           (j-known-fixnum (acode-fixnum-form-p j))
1656           (k-known-fixnum (acode-fixnum-form-p k))
1657           (arch (backend-target-arch *target-backend*))
1658           (is-node (member type-keyword (arch::target-gvector-types arch)))
1659           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1660           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1661           (src)
1662           (unscaled-i)
1663           (unscaled-j)
1664           (unscaled-k)
1665           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1666           (constidx
1667            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1668                 (>= i-known-fixnum 0)
1669                 (>= j-known-fixnum 0)
1670                 (>= k-known-fixnum 0)
1671                 (< i-known-fixnum dim0)
1672                 (< j-known-fixnum dim1)
1673                 (< k-known-fixnum dim2)
1674                 (+ (* i-known-fixnum dim1 dim2)
1675                    (* j-known-fixnum dim2)
1676                    k-known-fixnum))))
1677      (progn
1678        (if constidx
1679          (multiple-value-setq (src val-reg)
1680            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1681          (progn
1682            (setq src ($ arm::temp1)
1683                  unscaled-i ($ arm::temp0)
1684                  unscaled-j ($ arm::arg_x)
1685                  unscaled-k ($ arm::arg_y))
1686            (arm2-push-register
1687             seg
1688             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1689            (arm2-four-targeted-reg-forms seg
1690                                          i ($ arm::temp0)
1691                                          j ($ arm::arg_x)
1692                                          k ($ arm::arg_y)
1693                                          new val-reg)
1694            (arm2-pop-register seg src)))
1695        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1696          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1697                     (logbitp (hard-regspec-value val-reg)
1698                              *backend-imm-temps*))
1699            (use-imm-temp (hard-regspec-value val-reg)))
1700
1701          (when safe     
1702            (when (typep safe 'fixnum)
1703              (with-node-target (src unscaled-i unscaled-j unscaled-k val-reg) expected
1704                (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1705                                          (ash 1 $arh_simple_bit))
1706                                     arm::fixnumshift))
1707              (! trap-unless-simple-array-3
1708                 src
1709                 expected)))
1710            (unless i-known-fixnum
1711              (! trap-unless-fixnum unscaled-i))
1712            (unless j-known-fixnum
1713              (! trap-unless-fixnum unscaled-j))
1714            (unless k-known-fixnum
1715              (! trap-unless-fixnum unscaled-k)))
1716          (with-imm-target () dim1
1717            (with-imm-target (dim1) dim2
1718              (let* ((idx-reg ($ arm::arg_y)))
1719                (unless constidx
1720                  (if safe                 
1721                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1722                    (! 3d-dims dim1 dim2 src))
1723                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1724                (let* ((v ($ arm::arg_x)))
1725                  (! array-data-vector-ref v src)
1726                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1727
1728(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1729  (with-arm-local-vinsn-macros (seg vreg xfer)
1730    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1731           (j-known-fixnum (acode-fixnum-form-p j))
1732           (src)
1733           (unscaled-i)
1734           (unscaled-j)
1735           (constidx
1736            (and dim0 dim1 i-known-fixnum j-known-fixnum
1737                 (>= i-known-fixnum 0)
1738                 (>= j-known-fixnum 0)
1739                 (< i-known-fixnum dim0)
1740                 (< j-known-fixnum dim1)
1741                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1742      (if constidx
1743        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1744        (multiple-value-setq (src unscaled-i unscaled-j)
1745          (arm2-three-untargeted-reg-forms seg
1746                                           array arm::arg_x
1747                                           i arm::arg_y
1748                                           j arm::arg_z)))
1749      (when safe       
1750        (when (typep safe 'fixnum)
1751          (let* ((*available-backend-node-temps* *available-backend-node-temps*))
1752            (when unscaled-i
1753              (setq *available-backend-node-temps* (logandc2 *available-backend-node-temps*
1754                                                             (ash 1 (hard-regspec-value unscaled-i)))))
1755            (when unscaled-j
1756              (setq *available-backend-node-temps* (logandc2 *available-backend-node-temps*
1757                                                             (ash 1 (hard-regspec-value unscaled-j)))))
1758            (with-node-target (src) expected
1759              (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1760                                        (ash 1 $arh_simple_bit))
1761                                   arm::fixnumshift))
1762              (! trap-unless-simple-array-2 src expected))))
1763        (unless i-known-fixnum
1764          (! trap-unless-fixnum unscaled-i))
1765        (unless j-known-fixnum
1766          (! trap-unless-fixnum unscaled-j)))
1767      (with-node-target (src) idx-reg
1768        (with-imm-target () dim1
1769          (unless constidx
1770            (if safe                   
1771              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1772              (! 2d-dim1 dim1 src))
1773            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1774          (with-node-target (idx-reg) v
1775            (! array-data-vector-ref v src)
1776            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1777
1778
1779
1780(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1781  (with-arm-local-vinsn-macros (seg vreg xfer)
1782    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1783           (j-known-fixnum (acode-fixnum-form-p j))
1784           (k-known-fixnum (acode-fixnum-form-p k))
1785           (src)
1786           (unscaled-i)
1787           (unscaled-j)
1788           (unscaled-k)
1789           (constidx
1790            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1791                 (>= i-known-fixnum 0)
1792                 (>= j-known-fixnum 0)
1793                 (>= k-known-fixnum 0)
1794                 (< i-known-fixnum dim0)
1795                 (< j-known-fixnum dim1)
1796                 (< k-known-fixnum dim2)
1797                 (+ (* i-known-fixnum dim1 dim2)
1798                    (* j-known-fixnum dim2)
1799                    k-known-fixnum))))
1800      (if constidx
1801        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1802        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1803          (arm2-four-untargeted-reg-forms seg
1804                                           array arm::temp0
1805                                           i arm::arg_x
1806                                           j arm::arg_y
1807                                           k arm::arg_z)))
1808      (when safe       
1809        (when (typep safe 'fixnum)
1810          (with-node-target (src unscaled-i unscaled-j unscaled-k) expected
1811            (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1812                                      (ash 1 $arh_simple_bit))
1813                                 arm::fixnumshift))
1814            (! trap-unless-simple-array-3 src expected)))
1815        (unless i-known-fixnum
1816          (! trap-unless-fixnum unscaled-i))
1817        (unless j-known-fixnum
1818          (! trap-unless-fixnum unscaled-j))
1819        (unless k-known-fixnum
1820          (! trap-unless-fixnum unscaled-k)))
1821      (with-node-target (src) idx-reg
1822        (with-imm-target () dim1
1823          (with-imm-target (dim1) dim2
1824            (unless constidx
1825              (if safe                   
1826                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1827                (! 3d-dims dim1 dim2 src))
1828              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1829        (with-node-target (idx-reg) v
1830          (! array-data-vector-ref v src)
1831          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1832
1833
1834(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1835  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1836           (or (eq (acode-operator form) (%nx1-operator immediate))
1837               (eq (acode-operator form) (%nx1-operator fixnum))))
1838    (let* ((val (%cadr form))
1839           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1840                         (typep val '(signed-byte 32)))
1841                        ((eq type-keyword :single-float-vector)
1842                         (typep val 'short-float))
1843                        ((eq type-keyword :double-float-vector)
1844                         (typep val 'double-float))
1845                        ((eq type-keyword :simple-string)
1846                         (typep val 'base-char))
1847                        ((eq type-keyword :signed-8-bit-vector)
1848                         (typep val '(signed-byte 8)))
1849                        ((eq type-keyword :unsigned-8-bit-vector)
1850                         (typep val '(unsigned-byte 8)))
1851                        ((eq type-keyword :signed-16-bit-vector) 
1852                         (typep val '(signed-byte 16)))
1853                        ((eq type-keyword :unsigned-16-bit-vector)
1854                         (typep val '(unsigned-byte 16)))
1855                        ((eq type-keyword :bit-vector)
1856                         (typep val 'bit)))))
1857      (if typep val))))
1858
1859(defun arm2-target-reg-for-aset (vreg type-keyword)
1860  (let* ((arch (backend-target-arch *target-backend*))
1861         (is-node (member type-keyword (arch::target-gvector-types arch)))
1862         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1863         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1864         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1865         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1866         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1867         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1868         (vreg-class (if vreg (hard-regspec-class vreg)))
1869         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1870                            (eql vreg-class hard-reg-class-fpr))
1871                      (get-regspec-mode vreg)))
1872         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1873         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1874         (acc (make-wired-lreg arm::arg_z)))
1875    (cond ((or is-node
1876               is-1-bit
1877               (eq type-keyword :simple-string)
1878               (eq type-keyword :fixnum-vector)
1879               (and (eql vreg-class hard-reg-class-gpr)
1880                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1881           acc)
1882          ;; If there's no vreg - if we're setting for effect only, and
1883          ;; not for value - we can target an unboxed register directly.
1884          ;; Usually.
1885          ((null vreg)
1886           (cond (is-64-bit
1887                  (if (eq type-keyword :double-float-vector)
1888                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1889                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1890                 (is-32-bit
1891                  (if (eq type-keyword :single-float-vector)
1892                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1893                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1894                 (is-16-bit
1895                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1896                 (is-8-bit
1897                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1898                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1899          ;; Vreg is non-null.  We might be able to use it directly.
1900          (t
1901           (let* ((lreg (if vreg-mode
1902                          (make-unwired-lreg (lreg-value vreg)))))
1903             (if 
1904               (cond
1905                 (is-64-bit
1906                  (if (eq type-keyword :double-float-vector)
1907                    (and (eql vreg-class hard-reg-class-fpr)
1908                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1909                      (if is-signed
1910                        (and (eql vreg-class hard-reg-class-gpr)
1911                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1912                        (and (eql vreg-class hard-reg-class-gpr)
1913                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1914                   (is-32-bit
1915                    (if (eq type-keyword :single-float-vector)
1916                      (and (eql vreg-class hard-reg-class-fpr)
1917                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1918                      (if is-signed
1919                        (and (eql vreg-class hard-reg-class-gpr)
1920                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1921                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1922                        (and (eql vreg-class hard-reg-class-gpr)
1923                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1924                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1925                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1926                   (is-16-bit
1927                    (if is-signed
1928                      (and (eql vreg-class hard-reg-class-gpr)
1929                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1930                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1931                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1932                      (and (eql vreg-class hard-reg-class-gpr)
1933                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1934                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1935                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1936                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1937                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1938                   (t
1939                    (if is-signed
1940                      (and (eql vreg-class hard-reg-class-gpr)
1941                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1942                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1943                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1944                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1945                      (and (eql vreg-class hard-reg-class-gpr)
1946                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1947                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1948                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1949                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1950                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1951                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1952                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1953               lreg
1954               acc))))))
1955
1956(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1957  (with-arm-local-vinsn-macros (seg)
1958    (let* ((arch (backend-target-arch *target-backend*))
1959           (is-node (member type-keyword (arch::target-gvector-types arch)))
1960           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1961           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1962           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1963           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1964           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1965           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1966                                         hard-reg-class-gpr)
1967                                    (eql (get-regspec-mode result-reg)
1968                                         hard-reg-class-gpr-mode-node)))
1969           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1970           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1971      (if (or is-node (not result-is-node-gpr))
1972        result-reg
1973        (cond (is-64-bit
1974               (if (eq type-keyword :double-float-vector)
1975                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1976                   (if safe
1977                     (! get-double? reg result-reg)
1978                     (! get-double reg result-reg))
1979                   reg)))
1980              (is-32-bit
1981               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1982               ;; case here.
1983               (if is-signed             
1984                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1985                   (if (eq type-keyword :fixnum-vector)
1986                     (progn
1987                       (when safe
1988                         (! trap-unless-fixnum result-reg))
1989                       (! fixnum->signed-natural reg result-reg))
1990                     (! unbox-s32 reg result-reg))
1991                   reg)
1992                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1993                   (cond ((eq type-keyword :simple-string)
1994                          (if (characterp constval)
1995                            (arm2-lri seg reg (char-code constval))
1996                            (! unbox-base-char reg result-reg)))
1997                         ((eq type-keyword :single-float-vector)
1998                          (if (typep constval 'single-float)
1999                            (arm2-lri seg reg (single-float-bits constval))
2000                            (progn
2001                              (when safe
2002                                (! trap-unless-single-float result-reg))
2003                              (! single-float-bits reg result-reg))))
2004                         (t
2005                          (if (typep constval '(unsigned-byte 32))
2006                            (arm2-lri seg reg constval)
2007                            (! unbox-u32 reg result-reg))))
2008                   reg)))
2009              (is-16-bit
2010               (if is-signed
2011                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
2012                   (if (typep constval '(signed-byte 16))
2013                     (arm2-lri seg reg constval)
2014                     (! unbox-s16 reg result-reg))
2015                   reg)
2016                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
2017                   (if (typep constval '(unsigned-byte 16))
2018                     (arm2-lri seg reg constval)
2019                     (! unbox-u16 reg result-reg))
2020                   reg)))
2021              (is-8-bit
2022               (if is-signed
2023                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
2024                   (if (typep constval '(signed-byte 8))
2025                     (arm2-lri seg reg constval)
2026                     (! unbox-s8 reg result-reg))
2027                   reg)
2028                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2029                   (if (typep constval '(unsigned-byte 8))
2030                     (arm2-lri seg reg constval)
2031                     (! unbox-u8 reg result-reg))
2032                   reg)))
2033              (t
2034                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2035                   (unless (typep constval 'bit)
2036                     (! unbox-bit reg result-reg))
2037                   reg)))))))
2038                   
2039     
2040;;; "val-reg" might be boxed, if the vreg requires it to be.
2041(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
2042  (with-arm-local-vinsn-macros (seg vreg xfer)
2043    (let* ((arch (backend-target-arch *target-backend*))
2044           (is-node (member type-keyword (arch::target-gvector-types arch)))
2045           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2046           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2047           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2048           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2049           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2050           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2051      (cond ((and is-node node-value-needs-memoization)
2052             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2053                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2054                          (eql (hard-regspec-value val-reg) arm::arg_z))
2055               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2056             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2057            (is-node
2058             (if (and index-known-fixnum (<= index-known-fixnum
2059                                             (arch::target-max-32-bit-constant-index arch)))
2060               (! misc-set-c-node val-reg src index-known-fixnum)
2061               (with-imm-target () scaled-idx
2062
2063                 (if index-known-fixnum
2064                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2065                   (! scale-node-misc-index scaled-idx unscaled-idx))
2066                 (! misc-set-node val-reg src scaled-idx))))
2067            (t
2068             (cond
2069               (is-64-bit
2070                (with-imm-target (arm::imm0 arm::imm1) scaled-idx
2071                  (if (and index-known-fixnum
2072                           (<= index-known-fixnum
2073                               (arch::target-max-64-bit-constant-index arch)))
2074                    (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2075                    (progn
2076                      (if index-known-fixnum
2077                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2078                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2079                      (! misc-set-double-float unboxed-val-reg src scaled-idx)))))
2080                 (t
2081                  (with-imm-target (unboxed-val-reg) scaled-idx
2082                    (cond
2083                      (is-32-bit
2084                       (if (and index-known-fixnum
2085                                (<= index-known-fixnum
2086                                    (arch::target-max-32-bit-constant-index arch)))
2087                         (if (eq type-keyword :single-float-vector)
2088                           (if (eq (hard-regspec-class unboxed-val-reg)
2089                                   hard-reg-class-fpr)
2090                             (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2091                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2092                           (if is-signed
2093                             (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2094                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2095                         (progn
2096                           (if index-known-fixnum
2097                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2098                             (! scale-32bit-misc-index scaled-idx unscaled-idx))
2099                           (if (and (eq type-keyword :single-float-vector)
2100                                    (eql (hard-regspec-class unboxed-val-reg)
2101                                         hard-reg-class-fpr))
2102                             (! misc-set-single-float unboxed-val-reg src scaled-idx)
2103                             (if is-signed
2104                               (! misc-set-s32 unboxed-val-reg src scaled-idx)
2105                               (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2106                      (is-16-bit
2107                       (if (and index-known-fixnum
2108                                (<= index-known-fixnum
2109                                    (arch::target-max-16-bit-constant-index arch)))
2110                         (if is-signed
2111                           (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2112                           (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2113                         (progn
2114                           (if index-known-fixnum
2115                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2116                             (! scale-16bit-misc-index scaled-idx unscaled-idx))
2117                           (if is-signed
2118                             (! misc-set-s16 unboxed-val-reg src scaled-idx)
2119                             (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2120                      (is-8-bit
2121                       (if (and index-known-fixnum
2122                                (<= index-known-fixnum
2123                                    (arch::target-max-8-bit-constant-index arch)))
2124                         (if is-signed
2125                           (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2126                           (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2127                         (progn
2128                           (if index-known-fixnum
2129                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2130                             (! scale-8bit-misc-index scaled-idx unscaled-idx))
2131                           (if is-signed
2132                             (! misc-set-s8 unboxed-val-reg src scaled-idx)
2133                             (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2134                      (t
2135                       (unless is-1-bit
2136                         (nx-error "~& unsupported vector type: ~s"
2137                                   type-keyword))
2138                       (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2139                         (with-imm-target (unboxed-val-reg) word
2140                           (let* ((word-index (ash index-known-fixnum -5))
2141                                  (bit-number (logand index-known-fixnum #x1f)))
2142                             (! misc-ref-c-u32 word src word-index)
2143                             (if constval
2144                               (if (zerop constval)
2145                                 (! set-constant-arm-bit-to-0 word word bit-number)
2146                                 (! set-constant-arm-bit-to-1 word word bit-number))
2147                               (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2148                             (! misc-set-c-u32 word src word-index)))
2149                         (with-crf-target () crf
2150                           (with-imm-temps () (word-index bit-number temp)
2151                             (unless constval
2152                               (! compare-immediate crf unboxed-val-reg 0))
2153                             (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2154                             (! lri temp 1)
2155                             (! shift-left-variable-word bit-number temp bit-number)
2156                             (! misc-ref-u32 temp src word-index)
2157                             (if constval
2158                               (if (zerop constval)
2159                                 (! u32logandc2 temp temp bit-number)
2160                                 (! u32logior temp temp bit-number))
2161                               (progn
2162                                 (! set-or-clear-bit temp temp bit-number crf)))
2163                             (! misc-set-u32 temp src word-index)))))))))))
2164      (when (and vreg val-reg) (<- val-reg))
2165    (^))))
2166                   
2167
2168(defun arm2-code-coverage-entry (seg note)
2169  (let* ((afunc *arm2-cur-afunc*))
2170    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2171    (with-arm-local-vinsn-macros (seg)
2172      (let* ((ccreg ($ arm::temp0)))
2173        (arm2-store-immediate seg note ccreg)
2174        (with-node-temps (ccreg) (zero)
2175          (! lri zero 0)
2176          (! misc-set-c-node zero ccreg 1))))))
2177
2178(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2179  (with-arm-local-vinsn-macros (seg)
2180    (let* ((arch (backend-target-arch *target-backend*))
2181           (is-node (member type-keyword (arch::target-gvector-types arch)))
2182           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2183           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2184           (index-known-fixnum (acode-fixnum-form-p index)))
2185      (let* ((src ($ arm::arg_x))
2186             (unscaled-idx ($ arm::arg_y))
2187             (result-reg ($ arm::arg_z)))
2188        (cond (needs-memoization
2189               (arm2-three-targeted-reg-forms seg
2190                                              vector src
2191                                              index unscaled-idx
2192                                              value result-reg))
2193              (t
2194               (multiple-value-setq (src unscaled-idx result-reg)
2195                 (arm2-three-untargeted-reg-forms seg
2196                                              vector src
2197                                              index unscaled-idx
2198                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2199        (when safe
2200          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2201                 (value (if (eql (hard-regspec-class result-reg)
2202                                 hard-reg-class-gpr)
2203                          (hard-regspec-value result-reg))))
2204            (when (and value (logbitp value *available-backend-imm-temps*))
2205              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2206            (if (typep safe 'fixnum)
2207              (! trap-unless-typecode= src safe))
2208            (unless index-known-fixnum
2209              (! trap-unless-fixnum unscaled-idx))
2210            (! check-misc-bound unscaled-idx src)))
2211        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2212
2213
2214(defun arm2-tail-call-alias (immref sym &optional arglist)
2215  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2216    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2217      (make-acode (%nx1-operator immediate) (car alias))
2218      immref)))
2219
2220;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2221;;; consing it.
2222(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2223  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2224    (when (eq (logand (the fixnum (nx-var-bits rest))
2225                      (logior $vsetqmask (ash -1 $vbitspecial)
2226                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2227              0)               ; Nothing but simple references
2228      (do* ()
2229           ((not (acode-p body)))
2230        (let* ((op (acode-operator body)))
2231          (if (or (eq op (%nx1-operator lexical-function-call))
2232                  (eq op (%nx1-operator call)))
2233            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2234               (unless (and (eq spread-p t)
2235                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2236                (return nil))
2237              (flet ((independent-of-all-values (form)       
2238                       (setq form (acode-unwrapped-form-value form))
2239                       (or (arm-constant-form-p form)
2240                           (let* ((lexref (arm2-lexical-reference-p form)))
2241                             (and lexref 
2242                                  (neq lexref rest)
2243                                  (dolist (val rest-values t)
2244                                    (unless (arm2-var-not-set-by-form-p lexref val)
2245                                      (return))))))))
2246                (unless (or (eq op (%nx1-operator lexical-function-call))
2247                            (independent-of-all-values fn-form))
2248                  (return nil))
2249                (if (dolist (s stack-args t)
2250                          (unless (independent-of-all-values s)
2251                            (return nil)))
2252                  (let* ((arglist (append stack-args rest-values)))
2253                    (return
2254                     (make-acode op 
2255                                 fn-form 
2256                                 (if (<= (length arglist) $numarmargregs)
2257                                   (list nil (reverse arglist))
2258                                   (list (butlast arglist $numarmargregs)
2259                                         (reverse (last arglist $numarmargregs))))
2260                                 nil)))
2261                  (return nil))))
2262            (if (eq op (%nx1-operator local-block))
2263              (setq body (%cadr body))
2264              (if (and (eq op (%nx1-operator if))
2265                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2266                (setq body (%caddr body))
2267                (return nil)))))))))
2268
2269(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2270  (with-arm-local-vinsn-macros (seg vreg xfer)
2271    (when spread-p
2272      (destructuring-bind (stack-args reg-args) arglist
2273        (when (and (null (cdr reg-args))
2274                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2275          (setq spread-p nil)
2276          (let* ((nargs (length stack-args)))
2277            (declare (fixnum nargs))
2278            (if (<= nargs $numarmargregs)
2279              (setq arglist (list nil (reverse stack-args)))
2280              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2281    (let* ((lexref (arm2-lexical-reference-p fn))
2282           (simple-case (or (fixnump fn)
2283                            (typep fn 'lreg)
2284                            (arm2-immediate-function-p fn)
2285                            (and 
2286                             lexref
2287                             (not spread-p)
2288                             (flet ((all-simple (args)
2289                                      (dolist (arg args t)
2290                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2291                                          (return)))))
2292                               (and (all-simple (car arglist))
2293                                    (all-simple (cadr arglist))
2294                                    (setq fn (var-ea lexref)))))))
2295           (cstack *arm2-cstack*)
2296           (top *arm2-top-vstack-lcell*)
2297           (vstack *arm2-vstack*))
2298      (setq xfer (or xfer 0))
2299      (when (and (eq xfer $backend-return)
2300                 (eq 0 *arm2-undo-count*)
2301                 (acode-p fn)
2302                 (eq (acode-operator fn) (%nx1-operator immediate))
2303                 (symbolp (cadr fn)))
2304        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2305     
2306      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2307        (progn
2308          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2309          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2310          (setq  *arm2-cstack* cstack)
2311          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2312        (let* ((mv-p (arm2-mv-p xfer)))
2313          (unless simple-case
2314            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2315            (setq fn (arm2-vloc-ea vstack)))
2316          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2317          (if (and (logbitp $backend-mvpass-bit xfer)
2318                   (not simple-case))
2319            (progn
2320              (! save-values)
2321              (! vstack-discard 1)
2322              (arm2-set-nargs seg 0)
2323              (! recover-values))
2324            (unless (or mv-p simple-case)
2325              (! vstack-discard 1)))
2326          (arm2-set-vstack vstack)
2327          (setq *arm2-top-vstack-lcell* top)
2328          (setq *arm2-cstack* cstack)
2329          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2330            (<- arm::arg_z)
2331            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2332      nil)))
2333
2334(defun arm2-restore-full-lisp-context (seg)
2335  (with-arm-local-vinsn-macros (seg)
2336    (! restore-full-lisp-context)))
2337
2338(defun arm2-call-symbol (seg jump-p)
2339  ; fname contains a symbol; we can either call it via
2340  ; a call to .SPjmpsym or expand the instructions inline.
2341  ; Since the branches are unconditional, the call doesn't
2342  ; cost much, but doing the instructions inline would give
2343  ; an instruction scheduler some opportunities to improve
2344  ; performance, so this isn't a strict time/speed tradeoff.
2345  ; This should probably dispatch on something other than
2346  ; *arm2-open-code-inline*, since that does imply a time/speed
2347  ; tradeoff.
2348  (with-arm-local-vinsn-macros (seg)
2349    (if *arm2-optimize-for-space*
2350      (if jump-p
2351        (! jump-known-symbol-ool)
2352        (! call-known-symbol-ool))
2353      (if jump-p
2354        (! jump-known-symbol)
2355        (! call-known-symbol arm::arg_z)))))
2356
2357;;; Nargs = nil -> multiple-value case.
2358(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2359  (with-arm-local-vinsn-macros (seg)
2360    (let* ((f-op (acode-unwrapped-form-value fn))
2361           (immp (and (consp f-op)
2362                      (eq (%car f-op) (%nx1-operator immediate))))
2363           (symp (and immp (symbolp (%cadr f-op))))
2364           (label-p (and (fixnump fn) 
2365                         (locally (declare (fixnum fn))
2366                           (and (= fn -1) (- fn)))))
2367           (tail-p (eq xfer $backend-return))
2368           (func (if (consp f-op) (%cadr f-op)))
2369           (a-reg nil)
2370           (lfunp (and (acode-p f-op) 
2371                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2372           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2373           (callable (or symp lfunp label-p))
2374           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2375           (alternate-tail-call
2376            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2377           )
2378      (when expression-p
2379        ;;Have to do this before spread args, since might be vsp-relative.
2380        (if nargs
2381          (arm2-do-lexical-reference seg destreg fn)
2382          (arm2-copy-register seg destreg fn)))
2383      (if (or symp lfunp)
2384        (setq func (if symp (arm2-symbol-entry-locative func)
2385                     (arm2-afunc-lfun-ref func))
2386              a-reg (arm2-register-constant-p func)))
2387      (when tail-p
2388        #-no-compiler-bugs
2389        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2390        (when a-reg
2391          (arm2-copy-register seg destreg a-reg)))
2392      (if spread-p
2393        (progn
2394          (arm2-set-nargs seg (%i- nargs 1))
2395          (if (eq spread-p 0)
2396            (! spread-lexpr)
2397            (! spread-list)))
2398        (if nargs
2399          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2400          (! pop-argument-registers)))
2401      (if callable
2402        (if (not tail-p)
2403          (if (arm2-mvpass-p xfer)
2404            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2405              (if label-p
2406                (arm2-copy-register seg call-reg ($ arm::fn))
2407                (if a-reg
2408                  (arm2-copy-register seg call-reg  a-reg)
2409                  (arm2-store-immediate seg func call-reg)))
2410              (if symp
2411                (! pass-multiple-values-symbol)
2412                (! pass-multiple-values)))
2413            (progn 
2414              (if label-p
2415                (progn
2416                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2417                  (! call-label (aref *backend-labels* 1)))
2418                (progn
2419                  (if a-reg
2420                    (arm2-copy-register seg destreg a-reg)
2421                    (arm2-store-immediate seg func destreg))
2422                  (if symp
2423                    (arm2-call-symbol seg nil)
2424                    (! call-known-function))))))
2425          (if alternate-tail-call
2426            (progn
2427              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2428              (! jump (aref *backend-labels* *arm2-tail-label*)))
2429            (progn
2430              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2431              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2432                (progn
2433                  (if label-p
2434                    (arm2-copy-register seg arm::nfn arm::fn))
2435                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2436                  (arm2-restore-full-lisp-context seg)
2437                  (if label-p
2438                    (! jump (aref *backend-labels* 1))
2439                    (progn
2440                      (if symp
2441                        (arm2-call-symbol seg t)
2442                        (! jump-known-function)))))
2443                (progn
2444                  (if label-p
2445                    (arm2-copy-register seg arm::nfn arm::fn)
2446                    (unless a-reg (arm2-store-immediate seg func destreg)))
2447                  (cond ((or spread-p (null nargs))
2448                         (if symp
2449                           (! tail-call-sym-gen)
2450                           (! tail-call-fn-gen)))
2451                        ((%i> nargs $numarmargregs)
2452                         (if symp
2453                           (! tail-call-sym-slide)
2454                           (! tail-call-fn-slide)))
2455                        (t
2456                         (! restore-full-lisp-context)
2457                         (if symp
2458                           (! jump-known-symbol)
2459                           (! jump-known-function)))))))))
2460        ;; The general (funcall) case: we don't know (at compile-time)
2461        ;; for sure whether we've got a symbol or a (local, constant)
2462        ;; function.
2463        (progn
2464          (unless (or (fixnump fn) (typep fn 'lreg))
2465            (arm2-one-targeted-reg-form seg fn destreg))
2466          (if (not tail-p)
2467            (if (arm2-mvpass-p xfer)
2468              (! pass-multiple-values)
2469              (! funcall))                 
2470            (cond ((or (null nargs) spread-p)
2471                   (! tail-funcall-gen))
2472                  ((%i> nargs $numarmargregs)
2473                   (! tail-funcall-slide))
2474                  (t
2475                   (! tail-funcall-vsp)))))))
2476    nil))
2477
2478(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2479  (let* ((old-stack (arm2-encode-stack))
2480         (copy afuncs)
2481         (func nil))
2482    (with-arm-p2-declarations p2decls 
2483      (dolist (var vars) 
2484        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2485          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2486      (arm2-undo-body seg vreg xfer body old-stack)
2487      (dolist (var vars)
2488        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2489          (arm2-close-var seg var))))))
2490
2491(defun arm2-make-closure (seg afunc downward-p)
2492  (with-arm-local-vinsn-macros (seg)
2493    (flet ((var-to-reg (var target)
2494             (let* ((ea (var-ea (var-bits var))))
2495               (if ea
2496                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2497                 (! load-nil target))
2498               target))
2499           (set-some-cells (dest cellno c0 c1 c2 c3)
2500             (declare (fixnum cellno))
2501             (! misc-set-c-node c0 dest cellno)
2502             (incf cellno)
2503             (when c1
2504               (! misc-set-c-node c1 dest cellno)
2505               (incf cellno)
2506               (when c2
2507                 (! misc-set-c-node c2 dest cellno)
2508                 (incf cellno)
2509                 (when c3
2510                   (! misc-set-c-node c3 dest cellno)
2511                   (incf cellno))))
2512             cellno))
2513      (let* ((inherited-vars (afunc-inherited-vars afunc))
2514             (arch (backend-target-arch *target-backend*))
2515             (dest ($ arm::arg_z))
2516             (vsize (+ (length inherited-vars) 
2517                       3                ; entrypoint,%closure-code%, afunc
2518                       2)))             ; name, lfun-bits
2519        (declare (list inherited-vars))
2520        (if downward-p
2521          (progn
2522            (let* ((*arm2-vstack* *arm2-vstack*)
2523                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2524              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2525              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2526              (! %closure-code% arm::arg_y)
2527              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2528              (arm2-vpush-register-arg seg arm::arg_x)
2529              (arm2-vpush-register-arg seg arm::temp0)
2530              (arm2-vpush-register-arg seg arm::arg_y)
2531              (arm2-vpush-register-arg seg arm::arg_z)
2532              ;; Could be smarter about memory traffic here.
2533              (dolist (v inherited-vars)
2534                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2535              (! load-nil arm::arg_z)
2536              (arm2-vpush-register-arg seg arm::arg_z)
2537              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2538              (arm2-vpush-register-arg seg arm::arg_z)
2539              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2540              (! make-stack-gvector))
2541            (arm2-open-undo $undostkblk))
2542          (let* ((cell 1))
2543            (declare (fixnum cell))
2544            (progn
2545              (arm2-lri seg
2546                        arm::imm0
2547                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2548              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2549              )
2550            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2551            (! misc-set-c-node arm::arg_x dest 0)
2552            (! %closure-code% arm::arg_x)
2553            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2554            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2555              (do* ((ccode arm::arg_x nil)
2556                    (func arm::arg_y nil))
2557                   ((null inherited-vars))
2558                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2559                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2560                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2561                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2562                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2563            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2564            (! load-nil arm::arg_x)
2565            (! misc-set-c-node arm::arg_x dest cell)
2566            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2567        dest))))
2568       
2569(defun arm2-symbol-entry-locative (sym)
2570  (setq sym (require-type sym 'symbol))
2571  (when (eq sym '%call-next-method-with-args)
2572    (setf (afunc-bits *arm2-cur-afunc*)
2573          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2574  (or (assq sym *arm2-fcells*)
2575      (let ((new (list sym)))
2576        (push new *arm2-fcells*)
2577        new)))
2578
2579(defun arm2-symbol-value-cell (sym)
2580  (setq sym (require-type sym 'symbol))
2581  (or (assq sym *arm2-vcells*)
2582      (let ((new (list sym)))
2583        (push new *arm2-vcells*)
2584        (ensure-binding-index sym)
2585        new)))
2586
2587
2588(defun arm2-symbol-locative-p (imm)
2589  (and (consp imm)
2590       (or (memq imm *arm2-vcells*)
2591           (memq imm *arm2-fcells*))))
2592
2593
2594
2595
2596(defun arm2-immediate-function-p (f)
2597  (setq f (acode-unwrapped-form-value f))
2598  (and (acode-p f)
2599       (or (eq (%car f) (%nx1-operator immediate))
2600           (eq (%car f) (%nx1-operator simple-function)))))
2601
2602(defun arm-constant-form-p (form)
2603  (setq form (nx-untyped-form form))
2604  (if form
2605    (or (nx-null form)
2606        (nx-t form)
2607        (and (consp form)
2608             (or (eq (acode-operator form) (%nx1-operator immediate))
2609                 (eq (acode-operator form) (%nx1-operator fixnum))
2610                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2611
2612
2613 
2614(defun arm2-integer-constant-p (form mode)
2615  (let* ((val 
2616         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2617             (and (acode-p form)
2618                  (eq (acode-operator form) (%nx1-operator immediate))
2619                  (setq form (%cadr form))
2620                  (if (typep form 'integer)
2621                    form)))))
2622    (and val (%typep val (mode-specifier-type mode)) val)))
2623
2624
2625(defun arm-side-effect-free-form-p (form)
2626  (when (consp (setq form (acode-unwrapped-form-value form)))
2627    (or (arm-constant-form-p form)
2628        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2629        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2630          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2631
2632(defun arm2-formlist (seg stkargs &optional revregargs)
2633  (with-arm-local-vinsn-macros (seg) 
2634    (let* ((nregs (length revregargs))
2635           (n nregs))
2636      (declare (fixnum n))
2637      (dolist (arg stkargs)
2638        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2639          (arm2-vpush-register-arg seg reg)
2640          (incf n)))
2641      (when revregargs
2642        (let* ((zform (%car revregargs))
2643               (yform (%cadr revregargs))
2644               (xform (%caddr revregargs)))
2645          (if (eq 3 nregs)
2646            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2647            (if (eq 2 nregs)
2648              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2649              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2650      n)))
2651
2652(defun arm2-arglist (seg args)
2653  (arm2-formlist seg (car args) (cadr args)))
2654
2655
2656
2657
2658
2659(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2660  (let* ((mode (case ffi-arg-type
2661                 ((nil) :natural)
2662                 (:signed-byte :s8)
2663                 (:unsigned-byte :u8)
2664                 (:signed-halfword :s16)
2665                 (:unsigned-halfword :u16)
2666                 (:signed-fullword :s32)
2667                 (:unsigned-fullword :u32)
2668                 (:unsigned-doubleword :u64)
2669                 (:signed-doubleword :s64)))
2670         (modeval (gpr-mode-name-value mode)))
2671    (with-arm-local-vinsn-macros (seg)
2672      (let* ((value (arm2-integer-constant-p form mode)))
2673        (if value
2674            (progn
2675              (unless (typep immreg 'lreg)
2676                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2677              (arm2-lri seg immreg value)
2678              immreg)
2679          (progn 
2680            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2681
2682
2683(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2684  (arm2-one-targeted-reg-form seg
2685                              form 
2686                              address-reg))
2687
2688
2689(defun arm2-one-lreg-form (seg form lreg)
2690  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2691    (if is-float
2692      (arm2-form-float seg lreg nil form)
2693      (arm2-form seg lreg nil form))
2694    lreg))
2695
2696(defun arm2-one-targeted-reg-form (seg form reg)
2697  (arm2-one-lreg-form seg form reg))
2698
2699(defun arm2-one-untargeted-lreg-form (seg form reg)
2700  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2701
2702(defun arm2-one-untargeted-reg-form (seg form suggested)
2703  (with-arm-local-vinsn-macros (seg)
2704    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2705           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2706      (if node-p
2707        (let* ((ref (arm2-lexical-reference-ea form))
2708               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2709          (if reg
2710            ref
2711            (if (nx-null form)
2712              (progn
2713                (! load-nil suggested)
2714                suggested)
2715              (if (and (acode-p form) 
2716                       (eq (acode-operator form) (%nx1-operator immediate)) 
2717                       (setq reg (arm2-register-constant-p (cadr form))))
2718                reg
2719                (if (and (acode-p form)
2720                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2721                  arm::rcontext
2722                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2723        (arm2-one-untargeted-lreg-form seg form suggested)))))
2724             
2725
2726(defun arm2-push-register (seg areg)
2727  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2728         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2729         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2730         vinsn)
2731    (with-arm-local-vinsn-macros (seg)
2732      (if a-node
2733        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2734        (progn
2735          (setq vinsn
2736                (if a-float
2737                  (if a-double
2738                    (! temp-push-double-float areg)
2739                    (! temp-push-single-float areg))
2740                  (! temp-push-unboxed-word areg)))
2741          (arm2-open-undo $undostkblk)))
2742      vinsn)))
2743
2744(defun arm2-pop-register (seg areg)
2745  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2746         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2747         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2748         vinsn)
2749    (with-arm-local-vinsn-macros (seg)
2750      (if a-node
2751        (setq vinsn (arm2-vpop-register seg areg))
2752        (progn
2753          (setq vinsn
2754                (if a-float
2755                  (if a-double
2756                    (! temp-pop-double-float areg)
2757                    (! temp-pop-single-float areg))
2758                  (! temp-pop-unboxed-word areg)))
2759          (arm2-close-undo)))
2760      vinsn)))
2761
2762(defun arm2-acc-reg-for (reg)
2763  (with-arm-local-vinsn-macros (seg)
2764    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2765             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2766      ($ arm::arg_z)
2767      reg)))
2768
2769;;; The compiler often generates superfluous pushes & pops.  Try to
2770;;; eliminate them.
2771;;; It's easier to elide pushes and pops to the TSP.
2772(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2773  (with-arm-local-vinsn-macros (seg)
2774    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2775           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2776           (same-reg (eq (hard-regspec-value pushed-reg)
2777                         (hard-regspec-value popped-reg)))
2778           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2779      (when (and sp-p t)               ; vsp case is harder.
2780        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2781          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2782                                     push-vinsn pop-vinsn pushed-reg))
2783                 (popped-reg-is-set (if same-reg
2784                                      pushed-reg-is-set
2785                                      (vinsn-sequence-sets-reg-p
2786                                       push-vinsn pop-vinsn popped-reg))))
2787            (unless (and pushed-reg-is-set popped-reg-is-set)
2788              (unless same-reg
2789                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2790                                     hard-reg-class-fpr)
2791                               (if (eql (get-regspec-mode pushed-reg)
2792                                        hard-reg-class-fpr-mode-single)
2793                                 (! single-to-single popped-reg pushed-reg)
2794                                 (! double-to-double popped-reg pushed-reg))
2795                               (! copy-gpr popped-reg pushed-reg))))
2796                  (remove-dll-node copy)
2797                  (if pushed-reg-is-set
2798                    (insert-dll-node-after copy push-vinsn)
2799                    (insert-dll-node-before copy push-vinsn))))
2800              (elide-vinsn push-vinsn)
2801              (elide-vinsn pop-vinsn))))))))
2802               
2803       
2804;;; we never leave the first form pushed (the 68K compiler had some subprims that
2805;;; would vpop the first argument out of line.)
2806(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2807  (let* ((avar (arm2-lexical-reference-p aform))
2808         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2809         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2810                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2811         (apushed (not (or atriv aconst))))
2812    (progn
2813      (unless aconst
2814        (if atriv
2815          (arm2-one-targeted-reg-form seg aform areg)
2816          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2817      (arm2-one-targeted-reg-form seg bform breg)
2818      (if aconst
2819        (arm2-one-targeted-reg-form seg aform areg)
2820        (if apushed
2821          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2822    (values areg breg)))
2823
2824
2825(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2826  (with-arm-local-vinsn-macros (seg)
2827    (let* ((avar (arm2-lexical-reference-p aform))
2828           (adest areg)
2829           (bdest breg)
2830           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2831           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2832                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2833           (apushed (not (or atriv aconst))))
2834      (progn
2835        (unless aconst
2836          (if atriv
2837            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2838            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2839        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2840        (if aconst
2841          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2842          (if apushed
2843            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2844      (values adest bdest))))
2845
2846
2847(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2848  (let* ((bnode (nx2-node-gpr-p breg))
2849         (cnode (nx2-node-gpr-p creg))
2850         (dnode (nx2-node-gpr-p dreg))
2851         (atriv (or (null aform) 
2852                    (and (arm2-trivial-p bform)
2853                         (arm2-trivial-p cform)
2854                         (arm2-trivial-p dform)
2855                         bnode
2856                         cnode
2857                         dnode)))
2858         (btriv (or (null bform)
2859                    (and (arm2-trivial-p cform)
2860                         (arm2-trivial-p dform)
2861                         cnode
2862                         dnode)))
2863         (ctriv (or (null cform)
2864                    (and (arm2-trivial-p dform) dnode)))
2865         
2866         (aconst (and (not atriv) 
2867                      (or (arm-side-effect-free-form-p aform)
2868                          (let ((avar (arm2-lexical-reference-p aform)))
2869                            (and avar 
2870                                 (arm2-var-not-set-by-form-p avar bform)
2871                                 (arm2-var-not-set-by-form-p avar cform)
2872                                 (arm2-var-not-set-by-form-p avar dform))))))
2873         (bconst (and (not btriv)
2874                      (or (arm-side-effect-free-form-p bform)
2875                          (let ((bvar (arm2-lexical-reference-p bform)))
2876                            (and bvar
2877                                 (arm2-var-not-set-by-form-p bvar cform)
2878                                 (arm2-var-not-set-by-form-p bvar dform))))))
2879         (cconst (and (not ctriv)
2880                      (or (arm-side-effect-free-form-p cform)
2881                          (let ((cvar (arm2-lexical-reference-p cform)))
2882                            (and cvar
2883                                 (arm2-var-not-set-by-form-p cvar dform))))))
2884         (apushed nil)
2885         (bpushed nil)
2886         (cpushed nil))
2887    (if (and aform (not aconst))
2888      (if atriv
2889        (arm2-one-targeted-reg-form seg aform areg)
2890        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2891    (if (and bform (not bconst))
2892      (if btriv
2893        (arm2-one-targeted-reg-form seg bform breg)
2894        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2895    (if (and cform (not cconst))
2896      (if ctriv
2897        (arm2-one-targeted-reg-form seg cform creg)
2898        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2899    (arm2-one-targeted-reg-form seg dform dreg)
2900    (unless ctriv
2901      (if cconst
2902        (arm2-one-targeted-reg-form seg cform creg)
2903        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2904    (unless btriv 
2905      (if bconst
2906        (arm2-one-targeted-reg-form seg bform breg)
2907        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2908    (unless atriv
2909      (if aconst
2910        (arm2-one-targeted-reg-form seg aform areg)
2911        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2912    (values areg breg creg dreg)))
2913
2914(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2915  (let* ((bnode (nx2-node-gpr-p breg))
2916         (cnode (nx2-node-gpr-p creg))
2917         (atriv (or (null aform) 
2918                    (and (arm2-trivial-p bform)
2919                         (arm2-trivial-p cform)
2920                         bnode
2921                         cnode)))
2922         (btriv (or (null bform)
2923                    (and (arm2-trivial-p cform)
2924                         cnode)))
2925         (aconst (and (not atriv) 
2926                      (or (arm-side-effect-free-form-p aform)
2927                          (let ((avar (arm2-lexical-reference-p aform)))
2928                            (and avar 
2929                                 (arm2-var-not-set-by-form-p avar bform)
2930                                 (arm2-var-not-set-by-form-p avar cform))))))
2931         (bconst (and (not btriv)
2932                      (or
2933                       (arm-side-effect-free-form-p bform)
2934                       (let ((bvar (arm2-lexical-reference-p bform)))
2935                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2936         (apushed nil)
2937         (bpushed nil))
2938    (if (and aform (not aconst))
2939      (if atriv
2940        (arm2-one-targeted-reg-form seg aform areg)
2941        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2942    (if (and bform (not bconst))
2943      (if btriv
2944        (arm2-one-targeted-reg-form seg bform breg)
2945        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2946    (arm2-one-targeted-reg-form seg cform creg)
2947    (unless btriv 
2948      (if bconst
2949        (arm2-one-targeted-reg-form seg bform breg)
2950        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2951    (unless atriv
2952      (if aconst
2953        (arm2-one-targeted-reg-form seg aform areg)
2954        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2955    (values areg breg creg)))
2956
2957(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2958  (with-arm-local-vinsn-macros (seg)
2959    (let* ((bnode (nx2-node-gpr-p breg))
2960           (cnode (nx2-node-gpr-p creg))
2961           (atriv (or (null aform) 
2962                      (and (arm2-trivial-p bform)
2963                           (arm2-trivial-p cform)
2964                           bnode
2965                           cnode)))
2966           (btriv (or (null bform)
2967                      (and (arm2-trivial-p cform)
2968                           cnode)))
2969           (aconst (and (not atriv) 
2970                        (or (arm-side-effect-free-form-p aform)
2971                            (let ((avar (arm2-lexical-reference-p aform)))
2972                              (and avar 
2973                                   (arm2-var-not-set-by-form-p avar bform)
2974                                   (arm2-var-not-set-by-form-p avar cform))))))
2975           (bconst (and (not btriv)
2976                        (or
2977                         (arm-side-effect-free-form-p bform)
2978                         (let ((bvar (arm2-lexical-reference-p bform)))
2979                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2980           (adest areg)
2981           (bdest breg)
2982           (cdest creg)
2983           (apushed nil)
2984           (bpushed nil))
2985      (if (and aform (not aconst))
2986        (if atriv
2987          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2988          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2989      (if (and bform (not bconst))
2990        (if btriv
2991          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2992          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2993      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2994      (unless btriv 
2995        (if bconst
2996          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2997          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2998      (unless atriv
2999        (if aconst
3000          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3001          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3002      (values adest bdest cdest))))
3003
3004(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
3005  (let* ((bnode (nx2-node-gpr-p breg))
3006         (cnode (nx2-node-gpr-p creg))
3007         (dnode (nx2-node-gpr-p dreg))
3008         (atriv (or (null aform) 
3009                    (and (arm2-trivial-p bform)
3010                         (arm2-trivial-p cform)
3011                         (arm2-trivial-p dform)
3012                         bnode
3013                         cnode
3014                         dnode)))
3015         (btriv (or (null bform)
3016                    (and (arm2-trivial-p cform)
3017                         (arm2-trivial-p dform)
3018                         cnode
3019                         dnode)))
3020         (ctriv (or (null cform)
3021                    (and (arm2-trivial-p dform) dnode)))
3022         (aconst (and (not atriv) 
3023                      (or (arm-side-effect-free-form-p aform)
3024                          (let ((avar (arm2-lexical-reference-p aform)))
3025                            (and avar 
3026                                 (arm2-var-not-set-by-form-p avar bform)
3027                                 (arm2-var-not-set-by-form-p avar cform)
3028                                 (arm2-var-not-set-by-form-p avar dform))))))
3029         (bconst (and (not btriv)
3030                      (or
3031                       (arm-side-effect-free-form-p bform)
3032                       (let ((bvar (arm2-lexical-reference-p bform)))
3033                         (and bvar
3034                              (arm2-var-not-set-by-form-p bvar cform)
3035                              (arm2-var-not-set-by-form-p bvar dform))))))
3036         (cconst (and (not ctriv)
3037                      (or
3038                       (arm-side-effect-free-form-p cform)
3039                       (let ((cvar (arm2-lexical-reference-p cform)))
3040                         (and cvar
3041                              (arm2-var-not-set-by-form-p cvar dform))))))
3042         (adest areg)
3043         (bdest breg)
3044         (cdest creg)
3045         (ddest dreg)
3046         (apushed nil)
3047         (bpushed nil)
3048         (cpushed nil))
3049    (if (and aform (not aconst))
3050      (if atriv
3051        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3052        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3053    (if (and bform (not bconst))
3054      (if btriv
3055        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3056        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3057    (if (and cform (not cconst))
3058      (if ctriv
3059        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3060        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3061    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3062    (unless ctriv 
3063      (if cconst
3064        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3065        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3066    (unless btriv 
3067      (if bconst
3068        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3069        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3070    (unless atriv
3071      (if aconst
3072        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3073        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3074    (values adest bdest cdest ddest)))
3075
3076(defun arm2-lri (seg reg value)
3077  (with-arm-local-vinsn-macros (seg)
3078    (if (>= value 0)
3079      (! lri reg value)
3080      (! lri reg (logand value #xffffffff)))))
3081
3082
3083(defun arm2-multiple-value-body (seg form)
3084  (let* ((lab (backend-get-next-label))
3085         (*arm2-vstack* *arm2-vstack*)
3086         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3087         (old-stack (arm2-encode-stack)))
3088    (with-arm-local-vinsn-macros (seg)
3089      (arm2-open-undo $undomvexpect)
3090      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3091      (@ lab))))
3092
3093(defun arm2-afunc-lfun-ref (afunc)
3094  (or
3095   (afunc-lfun afunc)
3096   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3097          afunc)))
3098
3099(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3100  (let ((inherited-args (afunc-inherited-vars afunc)))
3101    (when inherited-args
3102      (let* ((current-afunc *arm2-cur-afunc*)
3103             (stkargs (car arglist))
3104             (regargs (cadr arglist))
3105             (inhforms nil)
3106             (numregs (length regargs))
3107             (own-inhvars (afunc-inherited-vars current-afunc)))
3108        (dolist (var inherited-args)
3109          (let* ((root-var (nx-root-var var))
3110                 (other-guy 
3111                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3112                    (when (eq root-var (nx-root-var v)) (return v)))))
3113            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3114        (dolist (form inhforms)
3115          (if (%i< numregs maxregs)
3116            (progn
3117              (setq regargs (nconc regargs (list form)))
3118              (setq numregs (%i+ numregs 1)))
3119            (push form stkargs)))
3120        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3121        (%rplaca arglist stkargs)))) 
3122  arglist)
3123
3124(defun arm2-constant-for-compare-p (form)
3125  (setq form (acode-unwrapped-form form))
3126  (when (acode-p form)
3127    (let* ((op (acode-operator form)))
3128      (if (eql op (%nx1-operator fixnum))
3129        (let* ((val (ash (cadr form) arm::fixnumshift)))
3130          (if (or (arm::encode-arm-immediate val)
3131                  (arm::encode-arm-immediate (- val)))
3132            (logand val #xffffffff)))
3133        (if (eql op (%nx1-operator %unbound-marker))
3134          arm::unbound-marker
3135          (if (eql op (%nx1-operator %slot-unbound-marker))
3136            arm::slot-unbound-marker))))))
3137
3138(defun arm2-acode-operator-supports-u8 (form)
3139  (setq form (acode-unwrapped-form-value form))
3140  (when (acode-p form)
3141    (let* ((operator (acode-operator form)))
3142      (if (member operator *arm2-operator-supports-u8-target*)
3143        (values operator (acode-operand 1 form))))))
3144
3145(defun arm2-compare-u8 (seg vreg xfer form u8constant cr-bit true-p u8-operator)
3146  (with-arm-local-vinsn-macros (seg vreg xfer)
3147    (with-imm-target () (u8 :u8)
3148      (with-crf-target () crf
3149        (if (and (eql u8-operator (%nx1-operator lisptag))
3150                 (eql 0 u8constant)
3151                 (eql cr-bit arm::arm-cond-eq))
3152          (let* ((formreg (arm2-one-untargeted-reg-form seg form arm::arg_z)))
3153            (! test-fixnum crf formreg))
3154          (progn
3155           (arm2-use-operator u8-operator seg u8 nil form)
3156           (! compare-immediate crf u8 u8constant))))
3157      ;; Flags set.  Branch or return a boolean value ?
3158      (regspec-crf-gpr-case 
3159       (vreg dest)
3160       (^ cr-bit true-p)
3161       (progn
3162         (ensuring-node-target (target dest)
3163           (if (not true-p)
3164             (setq cr-bit (logxor 1 cr-bit)))
3165           (! cond->boolean target cr-bit))
3166         (^))))))
3167
3168;;; There are other cases involving constants that are worth exploiting.
3169(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3170  (with-arm-local-vinsn-macros (seg vreg xfer)
3171    (let* ((iu8 (let* ((i-fixnum (acode-fixnum-form-p i)))
3172                  (if (typep i-fixnum '(unsigned-byte 8))
3173                    i-fixnum)))
3174           (ju8 (let* ((j-fixnum (acode-fixnum-form-p j)))
3175                  (if (typep j-fixnum '(unsigned-byte 8))
3176                    j-fixnum)))
3177           (u8 (or iu8 ju8))
3178           (other-u8 (if iu8 j (if ju8 i)))
3179           (jconst (arm2-constant-for-compare-p j))
3180           (iconst (arm2-constant-for-compare-p i))
3181           (boolean (backend-crf-p vreg)))
3182      (multiple-value-bind (u8-operator u8-operand) (if other-u8 (arm2-acode-operator-supports-u8 other-u8))
3183        (if u8-operator
3184          (arm2-compare-u8 seg vreg xfer u8-operand u8 (if (and iu8 (not (eq cr-bit arm::arm-cond-eq))) (logxor 1 cr-bit) cr-bit) true-p u8-operator)
3185          (if (and boolean (or iconst jconst))
3186            (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3187              (! compare-immediate vreg reg (or jconst iconst))
3188              (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3189                (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3190              (^ cr-bit true-p))
3191            (if (and (eq cr-bit arm::arm-cond-eq) 
3192                     (or jconst iconst))
3193              (arm2-test-reg-%izerop 
3194               seg 
3195               vreg 
3196               xfer 
3197               (arm2-one-untargeted-reg-form 
3198                seg 
3199                (if jconst i j) 
3200                arm::arg_z) 
3201               cr-bit 
3202               true-p 
3203               (or jconst iconst))
3204              (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3205                (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))))
3206
3207
3208
3209(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3210  (with-arm-local-vinsn-macros (seg vreg xfer)
3211    (if vreg
3212      (regspec-crf-gpr-case 
3213       (vreg dest)
3214       (progn
3215         (! compare dest ireg jreg)
3216         (^ cr-bit true-p))
3217       (with-crf-target () crf
3218         (! compare crf ireg jreg)
3219         (ensuring-node-target (target vreg)
3220           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3221         (^)))
3222      (^))))
3223
3224(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3225  (with-arm-local-vinsn-macros (seg vreg xfer)
3226    (if vreg
3227      (regspec-crf-gpr-case 
3228       (vreg dest)
3229       (progn
3230         (! compare-to-nil dest ireg)
3231         (^ cr-bit true-p))
3232       (with-crf-target () crf
3233         (! compare-to-nil crf ireg)
3234         (ensuring-node-target (target dest)
3235           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3236         (^)))
3237      (^))))
3238
3239(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3240  (with-arm-local-vinsn-macros (seg vreg xfer)
3241    (if vreg
3242      (regspec-crf-gpr-case 
3243       (vreg dest)
3244       (progn
3245         (! double-float-compare dest ireg jreg)
3246         (^ cr-bit true-p))
3247       (progn
3248         (with-crf-target () flags
3249           (! double-float-compare flags ireg jreg)
3250
3251           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3252         (^)))
3253      (^))))
3254
3255(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3256  (with-arm-local-vinsn-macros (seg vreg xfer)
3257    (if vreg
3258      (regspec-crf-gpr-case 
3259       (vreg dest)
3260       (progn
3261         (! single-float-compare dest ireg jreg)
3262         (^ cr-bit true-p))
3263       (progn
3264         (with-crf-target () flags
3265           (! single-float-compare flags ireg jreg)
3266
3267           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3268         (^)))
3269      (^))))
3270
3271
3272
3273
3274(defun arm2-immediate-form-p (form)
3275  (if (and (consp form)
3276           (or (eq (%car form) (%nx1-operator immediate))
3277               (eq (%car form) (%nx1-operator simple-function))))
3278    t))
3279
3280(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3281  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3282
3283(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3284  (declare (fixnum reg))
3285  (with-arm-local-vinsn-macros (seg vreg xfer)
3286    (regspec-crf-gpr-case 
3287     (vreg dest)
3288     (progn
3289       (if (or (arm::encode-arm-immediate zero)
3290               (arm::encode-arm-immediate (- zero)))
3291         (! compare-immediate dest reg zero)
3292         (with-node-target (reg) other
3293           (arm2-lri seg other zero)
3294           (! compare dest reg other)))
3295       (^ cr-bit true-p))
3296     (with-crf-target () crf
3297       (if (or (arm::encode-arm-immediate zero)
3298               (arm::encode-arm-immediate (- zero)))
3299         (! compare-immediate crf reg (logand #xffffffff zero))
3300         (with-node-target (reg) other
3301           (arm2-lri seg other zero)
3302           (! compare crf reg other)))
3303       (ensuring-node-target (target dest)
3304         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3305       (^)))))
3306
3307(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3308  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3309    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3310      (let* ((addr (var-ea (%cadr form))))
3311        (if (typep addr 'lreg)
3312          addr
3313          (unless (and no-closed-p (addrspec-vcell-p addr ))
3314            addr))))))
3315
3316
3317(defun arm2-vpush-register (seg src &optional why info attr)
3318  (with-arm-local-vinsn-macros (seg)
3319    (prog1
3320      (! vpush-register src)
3321      (arm2-regmap-note-store src *arm2-vstack*)
3322      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3323      (arm2-adjust-vstack *arm2-target-node-size*))))
3324
3325(defun arm2-vpush-register-arg (seg src)
3326  (arm2-vpush-register seg src :outgoing-argument))
3327
3328
3329(defun arm2-vpop-register (seg dest)
3330  (with-arm-local-vinsn-macros (seg)
3331    (prog1
3332      (! vpop-register dest)
3333      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3334      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3335
3336(defun arm2-copy-register (seg dest src)
3337  (with-arm-local-vinsn-macros (seg)
3338    (when dest
3339      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3340             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3341             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3342             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3343             (src-mode (if src (get-regspec-mode src)))
3344             (dest-mode (get-regspec-mode dest))
3345             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3346        (if (null src)
3347          (if dest-gpr
3348            (! load-nil dest-gpr)
3349            (if dest-crf
3350              (! set-eq-bit dest-crf)))
3351          (if (and dest-crf src-gpr)
3352            ;; "Copying" a GPR to a CR field means comparing it to rnil
3353            (! compare-to-nil dest src)
3354            (if (and dest-gpr src-gpr)
3355              (case dest-mode
3356                (#.hard-reg-class-gpr-mode-node ; boxed result.
3357                 (case src-mode
3358                   (#.hard-reg-class-gpr-mode-node
3359                    (unless (eql  dest-gpr src-gpr)
3360                      (! copy-gpr dest src)))
3361                   (#.hard-reg-class-gpr-mode-u32
3362                    (arm2-box-u32 seg dest src))
3363                   (#.hard-reg-class-gpr-mode-s32
3364                    (arm2-box-s32 seg dest src))
3365                   (#.hard-reg-class-gpr-mode-u16
3366                    (! u16->fixnum dest src))
3367                   (#.hard-reg-class-gpr-mode-s16
3368                    (! s16->fixnum dest src))
3369                   (#.hard-reg-class-gpr-mode-u8
3370                    (! u8->fixnum dest src))
3371                   (#.hard-reg-class-gpr-mode-s8
3372                    (! s8->fixnum dest src))
3373                   (#.hard-reg-class-gpr-mode-address
3374                    (! macptr->heap dest src))))
3375                ((#.hard-reg-class-gpr-mode-u32
3376                  #.hard-reg-class-gpr-mode-address)
3377                 (case src-mode
3378                   (#.hard-reg-class-gpr-mode-node
3379                    (let* ((src-type (get-node-regspec-type-modes src)))
3380                      (declare (fixnum src-type))
3381                      (case dest-mode
3382                        (#.hard-reg-class-gpr-mode-u32
3383                         (! unbox-u32 dest src))
3384                        (#.hard-reg-class-gpr-mode-address
3385                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3386                                     *arm2-reckless*)
3387                           (! trap-unless-macptr src))
3388                         (! deref-macptr dest src)))))
3389                   ((#.hard-reg-class-gpr-mode-u32
3390                     #.hard-reg-class-gpr-mode-s32
3391                     #.hard-reg-class-gpr-mode-address)
3392                    (unless (eql  dest-gpr src-gpr)
3393                      (! copy-gpr dest src)))
3394                   ((#.hard-reg-class-gpr-mode-u16
3395                     #.hard-reg-class-gpr-mode-s16)
3396                    (! u16->u32 dest src))
3397                   ((#.hard-reg-class-gpr-mode-u8
3398                     #.hard-reg-class-gpr-mode-s8)
3399                    (! u8->u32 dest src))))
3400                (#.hard-reg-class-gpr-mode-s32
3401                 (case src-mode
3402                   (#.hard-reg-class-gpr-mode-node
3403                    (! unbox-s32 dest src))
3404                   ((#.hard-reg-class-gpr-mode-u32
3405                     #.hard-reg-class-gpr-mode-s32
3406                     #.hard-reg-class-gpr-mode-address)
3407                    (unless (eql  dest-gpr src-gpr)
3408                      (! copy-gpr dest src)))
3409                   (#.hard-reg-class-gpr-mode-u16
3410                    (! u16->u32 dest src))                 
3411                   (#.hard-reg-class-gpr-mode-s16
3412                    (! s16->s32 dest src))
3413                   (#.hard-reg-class-gpr-mode-u8
3414                    (! u8->u32 dest src))
3415                   (#.hard-reg-class-gpr-mode-s8
3416                    (! s8->s32 dest src))))
3417                (#.hard-reg-class-gpr-mode-u16
3418                 (case src-mode
3419                   (#.hard-reg-class-gpr-mode-node
3420                    (! unbox-u16 dest src))
3421                   ((#.hard-reg-class-gpr-mode-u8
3422                     #.hard-reg-class-gpr-mode-s8)
3423                    (! u8->u32 dest src))
3424                   (t
3425                    (unless (eql dest-gpr src-gpr)
3426                      (! copy-gpr dest src)))))
3427                (#.hard-reg-class-gpr-mode-s16
3428                 (case src-mode
3429                   (#.hard-reg-class-gpr-mode-node
3430                    (! unbox-s16 dest src))
3431                   (#.hard-reg-class-gpr-mode-s8
3432                    (! s8->s32 dest src))
3433                   (#.hard-reg-class-gpr-mode-u8
3434                    (! u8->u32 dest src))
3435                   (t
3436                    (unless (eql dest-gpr src-gpr)
3437                      (! copy-gpr dest src)))))
3438                (#.hard-reg-class-gpr-mode-u8
3439                 (case src-mode
3440                   (#.hard-reg-class-gpr-mode-node
3441                    (if *arm2-reckless*
3442                      (! %unbox-u8 dest src)
3443                      (! unbox-u8 dest src)))
3444                   (t
3445                    (unless (eql dest-gpr src-gpr)
3446                      (! copy-gpr dest src)))))
3447                (#.hard-reg-class-gpr-mode-s8
3448                 (case src-mode
3449                   (#.hard-reg-class-gpr-mode-node
3450                    (! unbox-s8 dest src))
3451                   (t
3452                    (unless (eql dest-gpr src-gpr)
3453                      (! copy-gpr dest src))))))
3454              (if src-gpr
3455                (if dest-fpr
3456                  (progn
3457                    (case src-mode
3458                      (#.hard-reg-class-gpr-mode-node
3459                       (case dest-mode
3460                         (#.hard-reg-class-fpr-mode-double
3461                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3462                                               (get-node-regspec-type-modes src))
3463                                      *arm2-reckless*)
3464                            (! trap-unless-double-float src))
3465                          (! get-double dest src))
3466                         (#.hard-reg-class-fpr-mode-single
3467                          (unless *arm2-reckless*
3468                            (! trap-unless-single-float src))
3469                          (! get-single dest src)))))))
3470                (if dest-gpr
3471                  (case dest-mode
3472                    (#.hard-reg-class-gpr-mode-node
3473                     (case src-mode
3474                       (#.hard-reg-class-fpr-mode-double
3475                        (! double->heap dest src))
3476                       (#.hard-reg-class-fpr-mode-single
3477                        (! single->node dest src)))))
3478                  (if (and src-fpr dest-fpr)
3479                    (unless (eql dest-fpr src-fpr)
3480                      (case src-mode
3481                        (#.hard-reg-class-fpr-mode-single
3482                         (case dest-mode
3483                           (#.hard-reg-class-fpr-mode-single
3484                            (! single-to-single dest src))
3485                           (#.hard-reg-class-fpr-mode-double
3486                            (! single-to-double dest src))))
3487                        (#.hard-reg-class-fpr-mode-double
3488                         (case dest-mode
3489                           (#.hard-reg-class-fpr-mode-single
3490                            (! double-to-single dest src))
3491                           (#.hard-reg-class-fpr-mode-double
3492                            (! double-to-double dest src))))))))))))))))
3493 
3494(defun arm2-unreachable-store (&optional vreg)
3495  ;; I don't think that anything needs to be done here,
3496  ;; but leave this guy around until we're sure.
3497  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3498  ;; if code to -load- that "something" never gets generated.
3499  ;; If I'm right about this, that means that the compile-time
3500  ;; stack-discipline problem that this is supposed to deal
3501  ;; with can't happen.)
3502  (declare (ignore vreg))
3503  nil)
3504
3505;;; bind vars to initforms, as per let*, &aux.
3506(defun arm2-seq-bind (seg vars initforms)
3507  (dolist (var vars)
3508    (arm2-seq-bind-var seg var (pop initforms))))
3509
3510(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3511  (when (acode-p form)
3512    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3513      (with-arm-local-vinsn-macros (seg)
3514        (let* ((op (acode-operator form)))
3515          (cond ((eq op (%nx1-operator list))
3516                 (let* ((*arm2-vstack* *arm2-vstack*)
3517                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3518                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3519                   (arm2-open-undo $undostkblk curstack)
3520                   (! stack-cons-list))
3521                 (setq val arm::arg_z))
3522                ((eq op (%nx1-operator list*))
3523                 (let* ((arglist (%cadr form)))                   
3524                   (let* ((*arm2-vstack* *arm2-vstack*)
3525                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3526                     (arm2-arglist seg arglist))
3527                   (when (car arglist)
3528                     (arm2-set-nargs seg (length (%car arglist)))
3529                     (! stack-cons-list*)
3530                     (arm2-open-undo $undostkblk curstack))
3531                   (setq val arm::arg_z)))
3532                ((eq op (%nx1-operator multiple-value-list))
3533                 (arm2-multiple-value-body seg (%cadr form))
3534                 (arm2-open-undo $undostkblk curstack)
3535                 (! stack-cons-list)
3536                 (setq val arm::arg_z))
3537                ((eq op (%nx1-operator cons))
3538                 (let* ((y ($ arm::arg_y))
3539                        (z ($ arm::arg_z))
3540                        (result ($ arm::arg_z)))
3541                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3542                   (arm2-open-undo $undostkblk )
3543                   (! make-stack-cons result y z) 
3544                   (setq val result)))
3545                ((eq op (%nx1-operator %consmacptr%))
3546                 (with-imm-target () (address :address)
3547                   (arm2-one-targeted-reg-form seg form address)
3548                   (with-node-temps () (node)
3549                     (! macptr->stack node address)
3550                     (arm2-open-undo $undostkblk)
3551                     (setq val node))))
3552                ((eq op (%nx1-operator %new-ptr))
3553                 (let* ((clear-form (caddr form))
3554                        (cval (nx2-constant-form-value clear-form)))
3555                   (if cval
3556                       (progn 
3557                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3558                         (if (nx-null cval)
3559                             (! make-stack-block)
3560                             (! make-stack-block0)))
3561                       (with-crf-target () crf
3562                         (let ((stack-block-0-label (backend-get-next-label))
3563                               (done-label (backend-get-next-label))
3564                               (rval ($ arm::arg_z))
3565                               (rclear ($ arm::arg_y)))
3566                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3567                           (! compare-to-nil crf rclear)
3568                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3569                           (! make-stack-block)
3570                           (-> done-label)
3571                           (@ stack-block-0-label)
3572                           (! make-stack-block0)
3573                           (@ done-label)))))
3574                 (arm2-open-undo $undostkblk)
3575                 (setq val ($ arm::arg_z)))
3576                ((eq op (%nx1-operator make-list))
3577                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3578                 (arm2-open-undo $undostkblk curstack)
3579                 (! make-stack-list)
3580                 (setq val arm::arg_z))       
3581                ((eq op (%nx1-operator vector))
3582                 (let* ((*arm2-vstack* *arm2-vstack*)
3583                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3584                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3585                   (! make-stack-vector))
3586                 (arm2-open-undo $undostkblk)
3587                 (setq val arm::arg_z))
3588                ((eq op (%nx1-operator %gvector))
3589                 (let* ((*arm2-vstack* *arm2-vstack*)
3590                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3591                        (arglist (%cadr form)))
3592                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3593                   (! make-stack-gvector))
3594                 (arm2-open-undo $undostkblk)
3595                 (setq val arm::arg_z)) 
3596                ((eq op (%nx1-operator closed-function)) 
3597                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3598                ((eq op (%nx1-operator %make-uvector))
3599                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3600                   (if init-p
3601                       (progn
3602                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3603                         (! stack-misc-alloc-init))
3604                       (progn
3605                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3606                         (! stack-misc-alloc)))
3607                   (arm2-open-undo $undostkblk)
3608                   (setq val ($ arm::arg_z)))))))))
3609  val)
3610
3611(defun arm2-addrspec-to-reg (seg addrspec reg)
3612  (if (memory-spec-p addrspec)
3613    (arm2-stack-to-register seg addrspec reg)
3614    (arm2-copy-register seg reg addrspec)))
3615 
3616(defun arm2-seq-bind-var (seg var val)
3617  (with-arm-local-vinsn-macros (seg)
3618    (let* ((sym (var-name var))
3619           (bits (nx-var-bits var))
3620           (closed-p (and (%ilogbitp $vbitclosed bits)
3621                          (%ilogbitp $vbitsetq bits)))
3622           (curstack (arm2-encode-stack))
3623           (make-vcell (and closed-p (eq bits (var-bits var))))
3624           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3625      (unless (fixnump val)
3626        (setq val (nx-untyped-form val))
3627        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3628          (setq val (arm2-dynamic-extent-form seg curstack val))))
3629      (if (%ilogbitp $vbitspecial bits)
3630        (progn
3631          (arm2-dbind seg val sym)
3632          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3633        (let ((puntval nil))
3634          (flet ((arm2-puntable-binding-p (var initform)
3635                   ; The value returned is acode.
3636                   (let* ((bits (nx-var-bits var)))
3637                     (if (%ilogbitp $vbitpuntable bits)
3638                       initform))))
3639            (declare (inline arm2-puntable-binding-p))
3640            (if (and (not (arm2-load-ea-p val))
3641                     (setq puntval (arm2-puntable-binding-p var val)))
3642              (progn
3643                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3644                (nx2-replace-var-refs var puntval)
3645                (arm2-set-var-ea seg var puntval))
3646              (progn
3647                (let* ((vloc *arm2-vstack*)
3648                       (reg (let* ((r (nx2-assign-register-var var)))
3649                              (if r ($ r)))))
3650                  (if (arm2-load-ea-p val)
3651                    (if reg
3652                      (arm2-addrspec-to-reg seg val reg)
3653                      (if (memory-spec-p val)
3654                        (with-node-temps () (temp)
3655                          (arm2-addrspec-to-reg seg val temp)
3656                          (arm2-vpush-register seg temp :node var bits))
3657                        (arm2-vpush-register seg val :node var bits)))
3658                    (if reg
3659                      (arm2-one-targeted-reg-form seg val reg)
3660                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3661                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3662                  (if reg
3663                    (arm2-note-var-cell var reg)
3664                    (arm2-note-top-cell var))
3665                  (when make-vcell
3666                    (with-node-temps () (vcell closed)
3667                        (arm2-stack-to-register seg vloc closed)
3668                        (if closed-downward
3669                          (progn
3670                            (! make-stack-vcell vcell closed)
3671                            (arm2-open-undo $undostkblk))
3672                          (! make-vcell vcell closed))
3673                        (arm2-register-to-stack seg vcell vloc))))))))))))
3674
3675
3676
3677;;; Never make a vcell if this is an inherited var.
3678;;; If the var's inherited, its bits won't be a fixnum (and will
3679;;; therefore be different from what NX-VAR-BITS returns.)
3680(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3681                          (bits (nx-var-bits var)) 
3682                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3683                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3684                          (make-vcell (and closed-p (eq bits (var-bits var))))
3685                          (addr (arm2-vloc-ea vloc)))
3686  (with-arm-local-vinsn-macros (seg)
3687    (if (%ilogbitp $vbitspecial bits)
3688      (progn
3689        (arm2-dbind seg addr (var-name var))
3690        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3691        t)
3692      (progn
3693        (when (%ilogbitp $vbitpunted bits)
3694          (compiler-bug "bind-var: var ~s was punted" var))
3695        (when make-vcell
3696          (with-node-temps () (vcell closed)
3697            (arm2-stack-to-register seg vloc closed)
3698            (if closed-downward
3699              (progn
3700                (! make-stack-vcell vcell closed)
3701                (arm2-open-undo $undostkblk))
3702              (! make-vcell vcell closed))
3703            (arm2-register-to-stack seg vcell vloc)))
3704        (when lcell
3705          (setf (lcell-kind lcell) :node
3706                (lcell-attributes lcell) bits
3707                (lcell-info lcell) var)
3708          (arm2-note-var-cell var lcell))         
3709        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3710        closed-downward))))
3711
3712(defun arm2-set-var-ea (seg var ea)
3713  (setf (var-ea var) ea)
3714  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3715    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3716      (push (list var (var-name var) start (close-vinsn-note start))
3717            *arm2-recorded-symbols*)))
3718  ea)
3719
3720(defun arm2-close-var (seg var)
3721  (let ((bits (nx-var-bits var)))
3722    (when (and *arm2-record-symbols*
3723               (or (logbitp $vbitspecial bits)
3724                   (not (logbitp $vbitpunted bits))))
3725      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3726        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3727        (setf (vinsn-note-class endnote) :end-variable-scope)
3728        (append-dll-node (vinsn-note-label endnote) seg)))))
3729
3730(defun arm2-load-ea-p (ea)
3731  (or (typep ea 'fixnum)
3732      (typep ea 'lreg)
3733      (typep ea 'lcell)))
3734
3735(defun arm2-dbind (seg value sym)
3736  (with-arm-local-vinsn-macros (seg)
3737    (let* ((ea-p (arm2-load-ea-p value))
3738           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3739           (self-p (unless ea-p (and (or
3740                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3741                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3742                                     (eq (cadr value) sym)))))
3743      (cond ((eq sym '*interrupt-level*)
3744             (let* ((fixval (acode-fixnum-form-p value)))
3745               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3746                                       (! bind-interrupt-level-0-inline)
3747                                       (! bind-interrupt-level-0)))
3748                     ((eql fixval -1) (if *arm2-open-code-inline*
3749                                        (! bind-interrupt-level-m1-inline)
3750                                        (! bind-interrupt-level-m1)))
3751                     (t
3752                      (if ea-p 
3753                        (arm2-store-ea seg value arm::arg_z)
3754                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3755                      (! bind-interrupt-level))))
3756             (arm2-open-undo $undointerruptlevel))
3757            (t
3758             (if (or nil-p self-p)
3759               (progn
3760                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3761                 (if nil-p
3762                   (! bind-nil)
3763                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3764                     (! bind-self)
3765                     (! bind-self-boundp-check))))
3766               (progn
3767                 (if ea-p 
3768                   (arm2-store-ea seg value arm::arg_z)
3769                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3770                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3771                 (! bind)))
3772             (arm2-open-undo $undospecial)))
3773      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3774      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3775      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3776      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3777
3778;;; Store the contents of EA - which denotes either a vframe location
3779;;; or a hard register - in reg.
3780
3781(defun arm2-store-ea (seg ea reg)
3782  (if (typep ea 'fixnum)
3783    (if (memory-spec-p ea)
3784      (arm2-stack-to-register seg ea reg)
3785      (arm2-copy-register seg reg ea))
3786    (if (typep ea 'lreg)
3787      (arm2-copy-register seg reg ea)
3788      (if (typep ea 'lcell)
3789        (arm2-lcell-to-register seg ea reg)))))
3790
3791
3792     
3793
3794;;; Callers should really be sure that this is what they want to use.
3795(defun arm2-absolute-natural (seg vreg xfer value)
3796  (with-arm-local-vinsn-macros (seg vreg xfer)
3797    (when vreg
3798      (arm2-lri seg vreg value))
3799    (^)))
3800
3801
3802
3803(defun arm2-store-macptr (seg vreg address-reg)
3804  (with-arm-local-vinsn-macros (seg vreg)
3805    (when (arm2-for-value-p vreg)
3806      (if (logbitp vreg arm-imm-regs)
3807        (<- address-reg)
3808        (! macptr->heap vreg address-reg)))))
3809
3810(defun arm2-store-signed-longword (seg vreg imm-reg)
3811  (with-arm-local-vinsn-macros (seg vreg)
3812    (when (arm2-for-value-p vreg)
3813      (if (logbitp vreg arm-imm-regs)
3814        (<- imm-reg)
3815        (arm2-box-s32 seg vreg imm-reg)))))
3816
3817(defun arm2-store-signed-halfword (seg vreg imm-reg)
3818  (with-arm-local-vinsn-macros (seg vreg)
3819    (when (arm2-for-value-p vreg)
3820      (if (logbitp vreg arm-imm-regs)
3821        (<- imm-reg)
3822        (! s16->fixnum vreg imm-reg)))))
3823
3824
3825(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3826  (with-arm-local-vinsn-macros (seg vreg)
3827    (when (arm2-for-value-p vreg)
3828      (if (logbitp vreg arm-imm-regs)
3829        (<- imm-reg)
3830        (! u16->fixnum vreg imm-reg)))))
3831
3832
3833
3834;;; If "value-first-p" is true and both "offset" and "val" need to be
3835;;; evaluated, evaluate "val" before evaluating "offset".
3836(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3837  (with-arm-local-vinsn-macros (seg vreg xfer)
3838    (let* ((intval (acode-absolute-ptr-p val))
3839           (offval (acode-fixnum-form-p offset))
3840           (for-value (arm2-for-value-p vreg)))
3841      (flet ((address-and-node-regs ()
3842               (if for-value
3843                 (progn
3844                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3845                   (progn
3846                     (if intval
3847                       (arm2-lri seg arm::imm0 intval)
3848                       (! deref-macptr arm::imm0 arm::arg_z))
3849                     (values arm::imm0 arm::arg_z)))
3850                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3851
3852        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3853        (if offval
3854                                        ; Easier: need one less register than in the general case.
3855          (with-imm-target () (ptr-reg :address)
3856            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3857            (if intval
3858              (with-imm-target (ptr-reg) (val-target :address)
3859                (arm2-lri seg val-target intval)
3860                (! mem-set-c-address val-target ptr-reg offval)
3861                (if for-value
3862                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3863              (progn
3864                (! temp-push-unboxed-word ptr-reg)
3865                (arm2-open-undo $undostkblk)
3866                (multiple-value-bind (address node) (address-and-node-regs)
3867                  (with-imm-target (address) (ptr-reg :address)
3868                    (! temp-pop-unboxed-word ptr-reg)
3869                    (arm2-close-undo)
3870                    (! mem-set-c-address address ptr-reg offval)
3871                    (if for-value
3872                      (<- node)))))))
3873          ;; No (16-bit) constant offset.  Might still have a 32-bit
3874          ;; constant offset; might have a constant value.  Might
3875          ;; not.  Might not.  Easiest to special-case the
3876          ;; constant-value case first ...
3877          (let* ((xptr-reg nil)
3878                 (xoff-reg nil)
3879                 (xval-reg nil)
3880                 (node-arg_z nil)
3881                 (constant-offset (acode-fixnum-form-p offset)))
3882            (if intval
3883              (if constant-offset
3884                (with-imm-target () (ptr-reg :address)
3885                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3886                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3887                    (arm2-lri seg off-reg constant-offset)
3888                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3889                      (arm2-lri seg val-reg intval)
3890                      (setq xptr-reg ptr-reg
3891                            xoff-reg off-reg
3892                            xval-reg val-reg))))
3893                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3894                ;; and unbox the offset, load the value, pop the pointer.
3895                (progn
3896                  (with-imm-target () (ptr-reg :address)
3897                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3898                    (! temp-push-unboxed-word ptr-reg)
3899                    (arm2-open-undo $undostkblk))
3900                  (with-imm-target () (off-reg :signed-natural)
3901                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3902                    (with-imm-target (off-reg) (val-reg :signed-natural)
3903                      (arm2-lri seg val-reg intval)
3904                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3905                        (! temp-pop-unboxed-word ptr-reg)
3906                        (arm2-close-undo)
3907                        (setq xptr-reg ptr-reg
3908                              xoff-reg off-reg
3909                              xval-reg val-reg))))))
3910              ;; No intval; maybe constant-offset.
3911              (with-imm-target () (ptr-reg :address)
3912                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3913                (! temp-push-unboxed-word ptr-reg)
3914                (arm2-open-undo $undostkblk)
3915                (progn
3916                  (if (not constant-offset)
3917                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3918                  (multiple-value-bind (address node) (address-and-node-regs)
3919                    (with-imm-target (address) (off-reg :s32)
3920                      (if constant-offset
3921                        (arm2-lri seg off-reg constant-offset)
3922                        (with-node-temps (arm::arg_z) (temp)
3923                          (arm2-vpop-register seg temp)
3924                          (! fixnum->signed-natural off-reg temp)))
3925                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3926                        (! temp-pop-unboxed-word ptr-reg)
3927                        (arm2-close-undo)
3928                        (setq xptr-reg ptr-reg
3929                              xoff-reg off-reg
3930                              xval-reg address
3931                              node-arg_z node)))))))
3932            (! mem-set-address xval-reg xptr-reg xoff-reg)
3933            (when for-value
3934              (if node-arg_z
3935                (<- node-arg_z)
3936                (<- (set-regspec-mode 
3937                     xval-reg
3938                     (gpr-mode-name-value :address)))))))
3939        (^)))))
3940 
3941(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3942  (with-arm-local-vinsn-macros (seg)
3943    (case size
3944      (8 (! mem-set-c-doubleword valreg basereg displacement))
3945      (4 (! mem-set-c-fullword valreg basereg displacement))
3946      (2 (! mem-set-c-halfword valreg basereg displacement))
3947      (1 (! mem-set-c-byte valreg basereg displacement)))))
3948
3949(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3950  (with-arm-local-vinsn-macros (seg)
3951    (case size
3952      (8 (! mem-set-doubleword valreg basereg idxreg))
3953      (4 (! mem-set-fullword valreg basereg idxreg))
3954      (2 (! mem-set-halfword valreg basereg idxreg))
3955      (1 (! mem-set-byte valreg basereg idxreg)))))
3956     
3957(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3958  (with-arm-local-vinsn-macros (seg vreg xfer)
3959    (if (eql 0 (%ilogand #xf bits))
3960      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3961      (let* ((size (logand #xf bits))
3962             (nbits (ash size 3))
3963             (signed (not (logbitp 5 bits)))
3964             (intval (acode-integer-constant-p val nbits))
3965             (offval (acode-fixnum-form-p offset))
3966             (for-value (arm2-for-value-p vreg)))
3967        (declare (fixnum size))
3968        (flet ((val-to-argz-and-imm0 ()
3969                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3970                 (if (eq size 8)
3971                   (if signed
3972                     (! gets64)
3973                     (! getu64))
3974                   (if (eq size 4)
3975                     (if signed
3976                       (! gets32)
3977                       (! getu32))
3978                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3979
3980          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3981          (if offval
3982                                        ; Easier: need one less register than in the general case.
3983            (with-imm-target () (ptr-reg :address)
3984              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3985              (if intval
3986                (with-imm-target (ptr-reg) (val-target :s32)                   
3987                  (arm2-lri seg val-target intval)
3988                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3989                  (if for-value
3990                    (<- (set-regspec-mode 
3991                         val-target 
3992                         (gpr-mode-name-value
3993                          (case size
3994                            (8 (if signed :s64 :u64))
3995                            (4 (if signed :s32 :u32))
3996                            (2 (if signed :s16 :u16))
3997                            (1 (if signed :s8 :u8))))))))
3998                (progn
3999                  (! temp-push-unboxed-word ptr-reg)
4000                  (arm2-open-undo $undostkblk)
4001                  (val-to-argz-and-imm0)                 
4002                  (with-imm-target (arm::imm0) (ptr-reg :address)
4003                    (! temp-pop-unboxed-word ptr-reg)
4004                    (arm2-close-undo)
4005                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
4006                    (if for-value
4007                      (<- arm::arg_z))))))
4008            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
4009            ;; might have a constant value.  Might not.  Might not.
4010            ;; Easiest to special-case the constant-value case first ...
4011            (let* ((xptr-reg nil)
4012                   (xoff-reg nil)
4013                   (xval-reg nil)
4014                   (node-arg_z nil)
4015                   (constant-offset (acode-fixnum-form-p offset)))
4016              (if intval
4017                (if constant-offset
4018                  (with-imm-target () (ptr-reg :address)
4019                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
4020                    (with-imm-target (ptr-reg) (off-reg :s32)
4021                      (arm2-lri seg off-reg constant-offset)
4022                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
4023                        (arm2-lri seg val-reg intval)
4024                        (setq xptr-reg ptr-reg
4025                              xoff-reg off-reg
4026                              xval-reg val-reg))))
4027                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
4028                                        ; and unbox the offset, load the value, pop the pointer.
4029                  (progn
4030                    (with-imm-target () (ptr-reg :address)
4031                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
4032                      (! temp-push-unboxed-word ptr-reg)
4033                      (arm2-open-undo $undostkblk))
4034                    (with-imm-target () (off-reg :s32)
4035                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
4036                      (with-imm-target (off-reg) (val-reg :s32)
4037                        (arm2-lri seg val-reg intval)
4038                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
4039                          (! temp-pop-unboxed-word ptr-reg)
4040                          (arm2-close-undo)
4041                          (setq xptr-reg ptr-reg
4042                                xoff-reg off-reg
4043                                xval-reg val-reg))))))
4044                ;; No intval; maybe constant-offset.
4045                (with-imm-target () (ptr-reg :address)
4046                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
4047                  (! temp-push-unboxed-word ptr-reg)
4048                  (arm2-open-undo $undostkblk)
4049                  (progn
4050                    (if (not constant-offset)
4051                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
4052                    (val-to-argz-and-imm0)
4053                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
4054                      (if constant-offset
4055                        (arm2-lri seg off-reg constant-offset)
4056                        (with-node-temps (arm::arg_z) (temp)
4057                          (arm2-vpop-register seg temp)
4058                          (! fixnum->signed-natural off-reg temp)))
4059                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
4060                        (! temp-pop-unboxed-word ptr-reg)
4061                        (arm2-close-undo)
4062                        (setq xptr-reg ptr-reg
4063                              xoff-reg off-reg
4064                              xval-reg arm::imm0
4065                              node-arg_z t))))))
4066              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4067              (when for-value
4068                (if node-arg_z
4069                  (<- arm::arg_z)
4070                  (<- (set-regspec-mode 
4071                       xval-reg
4072                       (gpr-mode-name-value
4073                        (case size
4074                          (8 (if signed :s64 :u64))
4075                          (4 (if signed :s32 :u32))
4076                          (2 (if signed :s16 :u16))
4077                          (1 (if signed :s8 :u8))))))))))
4078          (^))))))
4079
4080
4081
4082
4083
4084(defun arm2-encoding-undo-count (encoding)
4085 (svref encoding 0))
4086
4087(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4088  (svref encoding 1))
4089
4090(defun arm2-encoding-vstack-depth (encoding)
4091  (svref encoding 2))
4092
4093(defun arm2-encoding-vstack-top (encoding)
4094  (svref encoding 3))
4095
4096(defun arm2-encode-stack ()
4097  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4098
4099(defun arm2-decode-stack (encoding)
4100  (values (arm2-encoding-undo-count encoding)
4101          (arm2-encoding-cstack-depth encoding)
4102          (arm2-encoding-vstack-depth encoding)
4103          (arm2-encoding-vstack-top encoding)))
4104
4105(defun arm2-equal-encodings-p (a b)
4106  (dotimes (i 3 t)
4107    (unless (eq (svref a i) (svref b i)) (return))))
4108
4109(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4110  (set-fill-pointer 
4111   *arm2-undo-stack*
4112   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4113  (vector-push-extend curstack *arm2-undo-stack*)
4114  (vector-push-extend reason *arm2-undo-because*)
4115  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4116
4117(defun arm2-close-undo (&aux
4118                        (new-count (%i- *arm2-undo-count* 1))
4119                        (i (aref *arm2-undo-stack* new-count)))
4120  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4121    (arm2-decode-stack i))
4122  (set-fill-pointer 
4123   *arm2-undo-stack*
4124   (set-fill-pointer *arm2-undo-because* new-count)))
4125
4126
4127
4128
4129
4130;;; "Trivial" means can be evaluated without allocating or modifying registers.
4131;;; Interim definition, which will probably stay here forever.
4132(defun arm2-trivial-p (form &aux op bits)
4133  (setq form (nx-untyped-form form))
4134  (and
4135   (consp form)
4136   (not (eq (setq op (%car form)) (%nx1-operator call)))
4137   (or
4138    (nx-null form)
4139    (nx-t form)
4140    (eq op (%nx1-operator simple-function))
4141    (eq op (%nx1-operator fixnum))
4142    (eq op (%nx1-operator immediate))
4143    #+nil
4144    (eq op (%nx1-operator bound-special-ref))
4145    (and (or (eq op (%nx1-operator inherited-arg)) 
4146             (eq op (%nx1-operator lexical-reference)))
4147         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4148             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4149                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4150
4151(defun arm2-lexical-reference-p (form)
4152  (when (acode-p form)
4153    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4154      (when (or (eq op (%nx1-operator lexical-reference))
4155                (eq op (%nx1-operator inherited-arg)))
4156        (%cadr form)))))
4157
4158
4159
4160(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4161  (declare (ignorable check-boundp))
4162  (setq check-boundp (not *arm2-reckless*))
4163  (with-arm-local-vinsn-macros (seg vreg xfer)
4164    (when (or check-boundp vreg)
4165      (unless vreg (setq vreg ($ arm::arg_z)))
4166      (if (eq sym '*interrupt-level*)
4167          (ensuring-node-target (target vreg)
4168            (! ref-interrupt-level target))
4169          (if *arm2-open-code-inline*
4170            (ensuring-node-target (target vreg)
4171              (with-node-target (target) src
4172                (let* ((vcell (arm2-symbol-value-cell sym))
4173                       (reg (arm2-register-constant-p vcell)))
4174                  (if reg
4175                    (setq src reg)
4176                    (arm2-store-immediate seg vcell src)))
4177                (if check-boundp
4178                  (! ref-symbol-value-inline target src)
4179                  (! %ref-symbol-value-inline target src))))
4180            (let* ((src ($ arm::arg_z))
4181                   (dest ($ arm::arg_z)))
4182              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4183              (if check-boundp
4184                (! ref-symbol-value dest src)
4185                (! %ref-symbol-value dest src))
4186              (<- dest)))))
4187    (^)))
4188
4189#|
4190(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4191  (with-arm-local-vinsn-macros (seg vreg xfer)
4192    (when vreg
4193      (if (eq sym '*interrupt-level*)
4194        (ensuring-node-target (target vreg)
4195          (! ref-interrupt-level target))
4196        (let* ((src ($ arm::arg_z))
4197               (dest ($ arm::arg_z)))
4198          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4199          (if check-boundp
4200            (! ref-symbol-value dest src)
4201            (! %ref-symbol-value dest src))
4202          (<- dest))))
4203    (^)))
4204||#
4205
4206;;; Should be less eager to box result
4207(defun arm2-extract-charcode (seg vreg xfer char safe)
4208  (with-arm-local-vinsn-macros (seg vreg xfer)
4209    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4210      (when safe
4211        (! trap-unless-character src))
4212      (if vreg
4213        (ensuring-node-target (target vreg)
4214          (! character->fixnum target src)))
4215      (^))))
4216 
4217
4218(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4219  (if (arm2-form-typep listform 'list)
4220    (setq