source: branches/arm/compiler/ARM/arm2.lisp @ 14059

Last change on this file since 14059 was 14059, checked in by gb, 10 years ago

arm2.lisp: in ARM2-SPREAD-LAMBDA-LIST, get the bits in the doadlword
bitmap to be sane and consistent with wha the kernel expects.
optimizers.lisp: do REALP via a single comparison/logbitp on ARM.
(aside from being a bit faster, the old approach was returning T
for (REALP NIL)).

File size: 376.6 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37(defparameter *arm2-operator-supports-u8-target* ())
38
39
40
41
42 
43
44(defmacro with-arm-p2-declarations (declsform &body body)
45  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
46          (*arm2-reckless* *arm2-reckless*)
47          (*arm2-open-code-inline* *arm2-open-code-inline*)
48          (*arm2-trust-declarations* *arm2-trust-declarations*)
49          (*arm2-full-safety* *arm2-full-safety*)
50          (*arm2-float-safety* *arm2-float-safety*))
51     (arm2-decls ,declsform)
52     ,@body))
53
54
55(defun arm2-emit-vinsn (vlist name vinsn-table &rest vregs)
56  (arm2-update-regmap (apply #'%emit-vinsn vlist name vinsn-table vregs)))
57
58(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
59  (declare (ignorable xfer-var))
60  (let* ((template-name-var (gensym))
61         (template-temp (gensym))
62         (args-var (gensym))
63         (labelnum-var (gensym))
64         (retvreg-var (gensym))
65         (label-var (gensym)))
66    `(macrolet ((! (,template-name-var &rest ,args-var)
67                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
68                    (unless ,template-temp
69                      (warn "VINSN \"~A\" not defined" ,template-name-var))
70                    `(arm2-emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
71       (macrolet ((<- (,retvreg-var)
72                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
73                  (@  (,labelnum-var)
74                    `(progn
75                      (arm2-invalidate-regmap)
76                      (backend-gen-label ,',segvar ,,labelnum-var)))
77                  (-> (,label-var)
78                    `(! jump (aref *backend-labels* ,,label-var)))
79                  (^ (&rest branch-args)
80                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
81                  (? (&key (class :gpr)
82                          (mode :lisp))
83                   (let* ((class-val
84                           (ecase class
85                             (:gpr hard-reg-class-gpr)
86                             (:fpr hard-reg-class-fpr)
87                             (:crf hard-reg-class-crf)))
88                          (mode-val
89                           (if (eq class :gpr)
90                             (gpr-mode-name-value mode)
91                             (if (eq class :fpr)
92                               (if (eq mode :single-float)
93                                 hard-reg-class-fpr-mode-single
94                                 hard-reg-class-fpr-mode-double)
95                               0))))
96                     `(make-unwired-lreg nil
97                       :class ,class-val
98                       :mode ,mode-val)))
99                  ($ (reg &key (class :gpr) (mode :lisp))
100                   (let* ((class-val
101                           (ecase class
102                             (:gpr hard-reg-class-gpr)
103                             (:fpr hard-reg-class-fpr)
104                             (:crf hard-reg-class-crf)))
105                          (mode-val
106                           (if (eq class :gpr)
107                             (gpr-mode-name-value mode)
108                             (if (eq class :fpr)
109                               (if (eq mode :single-float)
110                                 hard-reg-class-fpr-mode-single
111                                 hard-reg-class-fpr-mode-double)
112                               0))))
113                     `(make-wired-lreg ,reg
114                       :class ,class-val
115                       :mode ,mode-val))))
116         ,@body))))
117
118
119(defvar *arm-current-context-annotation* nil)
120(defvar *arm2-woi* nil)
121(defvar *arm2-open-code-inline* nil)
122(defvar *arm2-optimize-for-space* nil)
123(defvar *arm2-register-restore-count* 0)
124(defvar *arm2-register-restore-ea* nil)
125(defvar *arm2-compiler-register-save-label* nil)
126
127(defparameter *arm2-tail-call-aliases*
128  ()
129  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
130 
131)
132
133(defvar *arm2-popreg-labels* nil)
134(defvar *arm2-popj-labels* nil)
135(defvar *arm2-valret-labels* nil)
136(defvar *arm2-nilret-labels* nil)
137
138(defvar *arm2-icode* nil)
139(defvar *arm2-undo-stack* nil)
140(defvar *arm2-undo-because* nil)
141
142
143(defvar *arm2-cur-afunc* nil)
144(defvar *arm2-vstack* 0)
145(defvar *arm2-cstack* 0)
146(defvar *arm2-undo-count* 0)
147(defvar *arm2-returning-values* nil)
148(defvar *arm2-vcells* nil)
149(defvar *arm2-fcells* nil)
150(defvar *arm2-entry-vsp-saved-p* nil)
151
152(defvar *arm2-entry-label* nil)
153(defvar *arm2-tail-label* nil)
154(defvar *arm2-tail-vsp* nil)
155(defvar *arm2-tail-nargs* nil)
156(defvar *arm2-tail-allow* t)
157(defvar *arm2-reckless* nil)
158(defvar *arm2-full-safety* nil)
159(defvar *arm2-float-safety* nil)
160(defvar *arm2-trust-declarations* nil)
161(defvar *arm2-entry-vstack* nil)
162(defvar *arm2-fixed-nargs* nil)
163(defvar *arm2-need-nargs* t)
164
165(defparameter *arm2-inhibit-register-allocation* nil)
166(defvar *arm2-record-symbols* nil)
167(defvar *arm2-recorded-symbols* nil)
168(defvar *arm2-emitted-source-notes* nil)
169
170(defvar *arm2-result-reg* arm::arg_z)
171(defvar *arm2-gpr-locations* nil)
172(defvar *arm2-gpr-locations-valid-mask* 0)
173
174
175
176
177
178
179
180(declaim (fixnum *arm2-vstack* *arm2-cstack*))
181
182 
183
184
185;;; Before any defarm2's, make the *arm2-specials* vector.
186
187(defvar *arm2-all-lcells* ())
188
189
190
191
192     
193(defun arm2-free-lcells ()
194  (without-interrupts 
195   (let* ((prev (pool.data *lcell-freelist*)))
196     (dolist (r *arm2-all-lcells*)
197       (setf (lcell-kind r) prev
198             prev r))
199     (setf (pool.data *lcell-freelist*) prev)
200     (setq *arm2-all-lcells* nil))))
201
202(defun arm2-note-lcell (c)
203  (push c *arm2-all-lcells*)
204  c)
205
206(defvar *arm2-top-vstack-lcell* ())
207(defvar *arm2-bottom-vstack-lcell* ())
208
209(defun arm2-new-lcell (kind parent width attributes info)
210  (arm2-note-lcell (make-lcell kind parent width attributes info)))
211
212(defun arm2-new-vstack-lcell (kind width attributes info)
213  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
214
215(defun arm2-reserve-vstack-lcells (n)
216  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
217
218(defun arm2-vstack-mark-top ()
219  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
220
221;;; Alist mapping VARs to lcells/lregs
222(defvar *arm2-var-cells* ())
223
224(defun arm2-note-var-cell (var cell)
225  ;(format t "~& ~s -> ~s" (var-name var) cell)
226  (push (cons var cell) *arm2-var-cells*))
227
228(defun arm2-note-top-cell (var)
229  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
230
231(defun arm2-lookup-var-cell (var)
232  (or (cdr (assq var *arm2-var-cells*))
233      (and nil (warn "Cell not found for ~s" (var-name var)))))
234
235(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
236  (do* ((res ())
237        (cell top (lcell-parent cell)))
238       ((eq cell bottom) res)
239    (if (null cell)
240      (compiler-bug "Horrible compiler bug.")
241      (if (eq (lcell-kind cell) kind)
242        (push cell res)))))
243
244
245
246 
247;;; ensure that lcell's offset matches what we expect it to.
248;;; For bootstrapping.
249
250(defun arm2-ensure-lcell-offset (c expected)
251  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
252
253(defun arm2-check-lcell-depth (&optional (context "wherever"))
254  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
255    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
256      (or (= depth *arm2-vstack*)
257          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
258
259(defun arm2-do-lexical-reference (seg vreg ea)
260  (when vreg
261    (with-arm-local-vinsn-macros (seg vreg) 
262      (if (memory-spec-p ea)
263        (ensuring-node-target (target vreg)
264          (progn
265            (arm2-stack-to-register seg ea target)
266            (if (addrspec-vcell-p ea)
267              (! vcell-ref target target))))
268        (<- ea)))))
269
270(defun arm2-do-lexical-setq (seg vreg ea valreg)
271  (with-arm-local-vinsn-macros (seg vreg)
272    (cond ((typep ea 'lreg)
273            (arm2-copy-register seg ea valreg))
274          ((addrspec-vcell-p ea)     ; closed-over vcell
275           (arm2-copy-register seg arm::arg_z valreg)
276           (arm2-stack-to-register seg ea arm::arg_x)
277           (arm2-lri seg arm::arg_y 0)
278           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
279          ((memory-spec-p ea)    ; vstack slot
280           (arm2-register-to-stack seg valreg ea))
281          (t
282           (arm2-copy-register seg ea valreg)))
283    (when vreg
284      (<- valreg))))
285
286;;; ensure that next-method-var is heap-consed (if it's closed over.)
287;;; it isn't ever setqed, is it ?
288(defun arm2-heap-cons-next-method-var (seg var)
289  (with-arm-local-vinsn-macros (seg)
290    (when (eq (ash 1 $vbitclosed)
291              (logand (logior (ash 1 $vbitclosed)
292                              (ash 1 $vbitcloseddownward))
293                      (the fixnum (nx-var-bits var))))
294      (let* ((ea (var-ea var))
295             (arg ($ arm::arg_z))
296             (result ($ arm::arg_z)))
297        (arm2-do-lexical-reference seg arg ea)
298        (arm2-set-nargs seg 1)
299        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
300        (! call-known-symbol arg)
301        (arm2-do-lexical-setq seg nil ea result)))))
302
303
304
305
306
307
308(defun acode-condition-to-arm-cr-bit (cond)
309  (condition-to-arm-cr-bit (cadr cond)))
310
311(defun condition-to-arm-cr-bit (cond)
312  (case cond
313    (:EQ (values arm::arm-cond-eq t))
314    (:NE (values arm::arm-cond-eq nil))
315    (:GT (values arm::arm-cond-gt t))
316    (:LE (values arm::arm-cond-gt nil))
317    (:LT (values arm::arm-cond-lt t))
318    (:GE (values arm::arm-cond-lt nil))))
319
320
321(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
322  (case cr-bit
323    (#.arm::arm-cond-eq arm::arm-cond-eq)
324    (#.arm::arm-cond-ne arm::arm-cond-ne)
325    (#.arm::arm-cond-gt arm::arm-cond-hi)
326    (#.arm::arm-cond-le arm::arm-cond-ls)
327    (#.arm::arm-cond-lt arm::arm-cond-lo)
328    (#.arm::arm-cond-ge arm::arm-cond-hs)))
329
330;;; If we have to change the order of operands in a comparison, we
331;;; generally need to change the condition we're testing.
332(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
333  (ecase cr-bit
334    (#.arm::arm-cond-eq arm::arm-cond-eq)
335    (#.arm::arm-cond-ne arm::arm-cond-ne)
336    (#.arm::arm-cond-lt arm::arm-cond-gt)
337    (#.arm::arm-cond-le arm::arm-cond-ge)
338    (#.arm::arm-cond-gt arm::arm-cond-lt)
339    (#.arm::arm-cond-ge arm::arm-cond-le)))
340
341   
342   
343
344(defun arm2-ensure-binding-indices-for-vcells (vcells)
345  (dolist (cell vcells)
346    (ensure-binding-index (car cell)))
347  vcells)
348
349(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
350  (progn
351    (dolist (a  (afunc-inner-functions afunc))
352      (unless (afunc-lfun a)
353        (arm2-compile a 
354                      (if lambda-form 
355                        (afunc-lambdaform a)) 
356                      *arm2-record-symbols*))) ; always compile inner guys
357    (let* ((*arm2-cur-afunc* afunc)
358           (*arm2-returning-values* nil)
359           (*arm-current-context-annotation* nil)
360           (*arm2-woi* nil)
361           (*next-lcell-id* -1)
362           (*arm2-open-code-inline* nil)
363           (*arm2-optimize-for-space* nil)
364           (*arm2-register-restore-count* nil)
365           (*arm2-compiler-register-save-label* nil)
366           (*arm2-register-restore-ea* nil)
367           (*arm2-vstack* 0)
368           (*arm2-cstack* 0)
369           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
370           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
371           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
372           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
373           (*arm2-target-node-size* *arm2-target-lcell-size*)
374           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
375           (*arm2-all-lcells* ())
376           (*arm2-top-vstack-lcell* nil)
377           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
378           (*arm2-var-cells* nil)
379           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
380           (*backend-node-regs* arm-node-regs)
381           (*backend-node-temps* arm-temp-node-regs)
382           (*available-backend-node-temps* arm-temp-node-regs)
383           (*backend-imm-temps* arm-imm-regs)
384           (*available-backend-imm-temps* arm-imm-regs)
385           (*backend-fp-temps* arm-temp-fp-regs)
386           (*available-backend-fp-temps* arm-temp-fp-regs)
387           (*backend-crf-temps* arm-cr-fields)
388           (*available-backend-crf-temps* arm-cr-fields)
389           (bits 0)
390           (*logical-register-counter* -1)
391           (*backend-all-lregs* ())
392           (*arm2-popj-labels* nil)
393           (*arm2-popreg-labels* nil)
394           (*arm2-valret-labels* nil)
395           (*arm2-nilret-labels* nil)
396           (*arm2-undo-count* 0)
397           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
398           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
399           (*arm2-undo-because* (arm2-make-stack 64))
400           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
401           (*arm2-entry-label* nil)
402           (*arm2-tail-label* nil)
403           (*arm2-tail-vsp* nil)
404           (*arm2-tail-nargs* nil)
405           (*arm2-inhibit-register-allocation* nil)
406           (*arm2-tail-allow* t)
407           (*arm2-reckless* nil)
408           (*arm2-full-safety* nil)
409           (*arm2-float-safety* nil)
410           (*arm2-trust-declarations* t)
411           (*arm2-entry-vstack* nil)
412           (*arm2-fixed-nargs* nil)
413           (*arm2-need-nargs* t)
414           (fname (afunc-name afunc))
415           (*arm2-entry-vsp-saved-p* nil)
416           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
417           (*arm2-fcells* (afunc-fcells afunc))
418           *arm2-recorded-symbols*
419           (*arm2-emitted-source-notes* '())
420           (*arm2-gpr-locations-valid-mask* 0)
421           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
422      (declare (dynamic-extent *arm2-gpr-locations*))
423      (set-fill-pointer
424       *backend-labels*
425       (set-fill-pointer
426        *arm2-undo-stack*
427        (set-fill-pointer 
428         *arm2-undo-because*
429         (set-fill-pointer
430          *backend-immediates* 0))))
431      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
432      (with-dll-node-freelist (vinsns *vinsn-freelist*)
433        (unwind-protect
434             (progn
435               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
436               (dotimes (i (length *backend-immediates*))
437                 (let ((imm (aref *backend-immediates* i)))
438                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
439               (optimize-vinsns vinsns)
440               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
441                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
442                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
443                 (format t "~%~%"))
444           
445               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
446                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
447                   (let* ((sections (vector code data))
448                          (arm::*lap-labels* nil)
449                          (arm::*last-constant-pool-origin* nil)
450                          (arm::*called-subprim-jmp-labels* nil)
451                          debug-info)
452                     (declare (dynamic-extent sections))
453                     (arm2-expand-vinsns vinsns code sections)
454                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
455                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
456                     (setq debug-info (afunc-lfun-info afunc))
457                     (when lambda-form
458                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
459                     (when *arm2-recorded-symbols*
460                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
461                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
462                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
463                     (when debug-info
464                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
465                       (backend-new-immediate debug-info))
466                     (if (or fname lambda-form *arm2-recorded-symbols*)
467                       (backend-new-immediate fname)
468                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
469                     
470                     (unless (afunc-parent afunc)
471                       (arm2-fixup-fwd-refs afunc))
472                     (setf (afunc-all-vars afunc) nil)
473                     (setf (afunc-argsword afunc) bits)
474                     (setf (afunc-lfun afunc)
475                           (arm2-xmake-function
476                            code
477                            data
478                            *backend-immediates*
479                            bits))
480                     (when (getf debug-info 'pc-source-map)
481                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
482                     (when (getf debug-info 'function-symbol-map)
483                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
484          (backend-remove-labels))))
485    afunc))
486
487(defun arm2-xmake-function (code data imms bits)
488  (collect ((lap-imms))
489    (dotimes (i (length imms))
490      (lap-imms (cons (aref imms i) i)))
491    (let* ((arm::*arm-constants* (lap-imms)))
492      (arm-lap-generate-code code
493                             (arm::arm-finalize code data)
494                             bits))))
495
496
497     
498   
499(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
500  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
501
502(defun arm2-fixup-fwd-refs (afunc)
503  (dolist (f (afunc-inner-functions afunc))
504    (arm2-fixup-fwd-refs f))
505  (let ((fwd-refs (afunc-fwd-refs afunc)))
506    (when fwd-refs
507      (let* ((v (afunc-lfun afunc))
508             (vlen (uvsize v)))
509        (declare (fixnum vlen))
510        (dolist (ref fwd-refs)
511          (let* ((ref-fun (afunc-lfun ref)))
512            (do* ((i 1 (1+ i)))
513                 ((= i vlen))
514              (declare (fixnum i))
515              (if (eq (%svref v i) ref)
516                (setf (%svref v i) ref-fun)))))))))
517
518(eval-when (:compile-toplevel)
519  (declaim (inline arm2-invalidate-regmap)))
520
521(defun arm2-invalidate-regmap ()
522  (setq *arm2-gpr-locations-valid-mask* 0))
523
524(defun arm2-update-regmap (vinsn)
525  (if (vinsn-attribute-p vinsn :call)
526    (arm2-invalidate-regmap)
527    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
528  vinsn)
529
530(defun arm2-regmap-note-store (gpr loc)
531  (let* ((gpr (%hard-regspec-value gpr)))
532    ;; Any other GPRs that had contained loc no longer do so.
533    (dotimes (i 16)
534      (unless (eql i gpr)
535        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
536                   (memq loc (svref *arm2-gpr-locations* i)))
537          (when (null (setf (svref *arm2-gpr-locations* i)
538                            (delete loc (svref *arm2-gpr-locations* i))))
539            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
540    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
541      (push loc (svref *arm2-gpr-locations* gpr))
542      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
543   
544    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
545 
546;;; For vpush: nothing else should claim to contain loc.
547(defun arm2-regmap-note-reg-location (gpr loc)
548  (let* ((gpr (%hard-regspec-value gpr)))
549    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
550      (push loc (svref *arm2-gpr-locations* gpr))
551      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
552    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
553 
554(defun arm2-regmap-note-vstack-delta (new old)
555  (when (< new old)
556    (let* ((mask *arm2-gpr-locations-valid-mask*)
557           (info *arm2-gpr-locations*))
558    (unless (eql 0 mask)
559      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
560        (when (logbitp i mask)
561          (let* ((locs (svref info i))
562                 (head (cons nil locs))
563                 (tail head))
564            (declare (dynamic-extent head))
565            (dolist (loc locs)
566              (if (>= loc new)
567                (setf (cdr tail) (cddr tail))
568                (setq tail (cdr tail))))
569            (when (null (setf (svref info i) (cdr head)))
570              (setq mask (logandc2 mask (ash 1 i)))))))))))
571
572(defun arm2-copy-regmap (mask from to)
573  (dotimes (i 16)
574    (when (logbitp i mask)
575      (setf (svref to i) (copy-list (svref from i))))))
576
577(defmacro with-arm2-saved-regmap ((mask map) &body body)
578  `(let* ((,mask *arm2-gpr-locations-valid-mask*)
579          (,map (make-array 16 :initial-element nil)))
580    (declare (dynamic-extent ,map))
581    (arm2-copy-regmap ,mask *arm2-gpr-locations* ,map)
582    ,@body))
583
584(defun arm2-generate-pc-source-map (debug-info)
585  (let* ((definition-source-note (getf debug-info '%function-source-note))
586         (emitted-source-notes (getf debug-info 'pc-source-map))
587         (def-start (source-note-start-pos definition-source-note))
588         (n (length emitted-source-notes))
589         (nvalid 0)
590         (max 0)
591         (pc-starts (make-array n))
592         (pc-ends (make-array n))
593         (text-starts (make-array n))
594         (text-ends (make-array n)))
595    (declare (fixnum n nvalid)
596             (dynamic-extent pc-starts pc-ends text-starts text-ends))
597    (dolist (start emitted-source-notes)
598      (let* ((pc-start (arm2-vinsn-note-label-address start t))
599             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
600             (source-note (aref (vinsn-note-info start) 0))
601             (text-start (- (source-note-start-pos source-note) def-start))
602             (text-end (- (source-note-end-pos source-note) def-start)))
603        (declare (fixnum pc-start pc-end text-start text-end))
604        (when (and (plusp pc-start)
605                   (plusp pc-end)
606                   (plusp text-start)
607                   (plusp text-end))
608          (if (> pc-start max) (setq max pc-start))
609          (if (> pc-end max) (setq max pc-end))
610          (if (> text-start max) (setq max text-start))
611          (if (> text-end max) (setq max text-end))
612          (setf (svref pc-starts nvalid) pc-start
613                (svref pc-ends nvalid) pc-end
614                (svref text-starts nvalid) text-start
615                (svref text-ends nvalid) text-end)
616          (incf nvalid))))
617    (let* ((nentries (* nvalid 4))
618           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
619                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
620                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
621      (declare (fixnum nentries))
622      (do* ((i 0 (+ i 4))
623            (j 1 (+ j 4))
624            (k 2 (+ k 4))
625            (l 3 (+ l 4))
626            (idx 0 (1+ idx)))
627          ((= i nentries) vec)
628        (declare (fixnum i j k l idx))
629        (setf (aref vec i) (svref pc-starts idx)
630              (aref vec j) (svref pc-ends idx)
631              (aref vec k) (svref text-starts idx)
632              (aref vec l) (svref text-ends idx))))))
633
634(defun arm2-vinsn-note-label-address (note &optional start-p sym)
635  (let* ((label (vinsn-note-label note))
636         (lap-label (if label (vinsn-label-info label))))
637    (if lap-label
638      (arm::lap-label-address lap-label)
639      (compiler-bug "Missing or bad ~s label: ~s" 
640                    (if start-p 'start 'end) sym))))
641
642(defun arm2-digest-symbols ()
643  (when *arm2-recorded-symbols*
644    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
645 (let* ((symlist *arm2-recorded-symbols*)
646           (len (length symlist))
647           (syms (make-array len))
648           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
649           (i -1)
650           (j -1))
651      (declare (fixnum i j))
652      (dolist (info symlist (progn (%rplaca symlist syms)
653                                   (%rplacd symlist ptrs)))
654        (destructuring-bind (var sym startlab endlab) info
655          (let* ((ea (var-ea var))
656                 (ea-val (ldb (byte 16 0) ea)))
657            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
658                                         (logior (ash ea-val 6) #o77)
659                                         ea-val)))
660          (setf (aref syms (incf j)) sym)
661          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
662          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
663      *arm2-recorded-symbols*)))
664
665(defun arm2-decls (decls)
666  (if (fixnump decls)
667    (locally (declare (fixnum decls))
668      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
669            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
670            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
671            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
672            *arm2-float-safety* (not *arm2-reckless*)
673            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
674
675
676
677
678
679         
680   
681;;; Vpush the last N non-volatile-registers.
682;;; Could use a STM here, especially if N is largish or optimizing for space.
683#+maybe-someday
684(defun arm2-save-nvrs (seg n)
685  (declare (fixnum n))
686  (when (> n 0)
687    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
688    (with-arm-local-vinsn-macros (seg)
689      (if *arm2-open-code-inline*
690        (! save-nvrs-individually (- 32 n))
691        (! save-nvrs (- 32 n))))
692    (dotimes (i n)
693      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
694    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
695    (setq *arm2-register-restore-ea* *arm2-vstack*
696          *arm2-register-restore-count* n)))
697
698
699;;; If there are an indefinite number of args/values on the vstack,
700;;; we have to restore from a register that matches the compiler's
701;;; notion of the vstack depth.  This can be computed by the caller
702;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
703;;; args pushed, etc.)
704;;; We DON'T try to compute this from the saved context, since the
705;;; saved vsp may belong to a different stack segment.  (It's cheaper
706;;; to compute/copy than to load it, anyway.)
707
708#+maybe-later-that-same-day
709(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
710  (when (null from-fp)
711    (setq from-fp arm::vsp))
712  (when (and ea nregs)
713    (with-arm-local-vinsn-macros (seg)
714      (let* ((first (- 32 nregs)))
715        (declare (fixnum first))
716        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
717
718
719
720(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
721                             &aux (vloc 0) (numopt (list-length (%car opt)))
722                             (nkeys (list-length (%cadr keys))) 
723                             reg)
724  (declare (fixnum vloc))
725  (arm2-check-lcell-depth)
726  (dolist (arg inherited)
727    (if (memq arg passed-in-regs)
728      (arm2-set-var-ea seg arg (var-ea arg))
729      (let* ((lcell (pop lcells)))
730        (if (setq reg (nx2-assign-register-var arg))
731          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
732          (arm2-bind-var seg arg vloc lcell))
733        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
734  (dolist (arg req)
735    (if (memq arg passed-in-regs)
736      (arm2-set-var-ea seg arg (var-ea arg))
737      (let* ((lcell (pop lcells)))
738        (if (setq reg (nx2-assign-register-var arg))
739          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
740          (arm2-bind-var seg arg vloc lcell))
741        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
742  (when opt
743    (if (arm2-hard-opt-p opt)
744      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
745            lcells (nthcdr numopt lcells))
746
747      (dolist (var (%car opt))
748        (if (memq var passed-in-regs)
749          (arm2-set-var-ea seg var (var-ea var))
750          (let* ((lcell (pop lcells)))
751            (if (setq reg (nx2-assign-register-var var))
752              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
753              (arm2-bind-var seg var vloc lcell))
754            (setq vloc (+ vloc *arm2-target-node-size*)))))))
755  (when rest
756    (if lexpr
757      (progn
758        (if (setq reg (nx2-assign-register-var rest))
759          (progn
760            (arm2-load-lexpr-address seg reg)
761            (arm2-set-var-ea seg rest reg))
762          (with-imm-temps () ((nargs-cell :natural))
763            (arm2-load-lexpr-address seg nargs-cell)
764            (let* ((loc *arm2-vstack*))
765              (arm2-vpush-register seg nargs-cell :reserved)
766              (arm2-note-top-cell rest)
767              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
768      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
769        (if (setq reg (nx2-assign-register-var rest))
770          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
771          (arm2-bind-var seg rest rvloc (pop lcells))))))
772  (when keys
773    (apply #'arm2-init-keys seg vloc lcells keys)) 
774  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
775
776(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
777  (with-arm-local-vinsn-macros (seg)
778    (dolist (var vars vloc)
779      (let* ((initform (pop inits))
780             (spvar (pop spvars))
781             (lcell (pop lcells))
782             (splcell (pop splcells))
783             (reg (nx2-assign-register-var var))
784             (sp-reg ($ arm::arg_z))
785             (regloadedlabel (if reg (backend-get-next-label))))
786        (unless (nx-null initform)
787          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
788          (let ((skipinitlabel (backend-get-next-label)))
789            (with-crf-target () crf
790              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
791            (if reg
792              (arm2-form seg reg regloadedlabel initform)
793              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
794            (@ skipinitlabel)))
795        (if reg
796          (progn
797            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
798            (@ regloadedlabel))
799          (arm2-bind-var seg var vloc lcell))
800        (when spvar
801          (if (setq reg (nx2-assign-register-var spvar))
802            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
803            (arm2-bind-var seg spvar spvloc splcell))))
804      (setq vloc (%i+ vloc *arm2-target-node-size*))
805      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
806
807(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
808  (declare (ignore keykeys allow-others))
809  (with-arm-local-vinsn-macros (seg)
810    (dolist (var keyvars)
811      (let* ((spvar (pop keysupp))
812             (initform (pop keyinits))
813             (reg (nx2-assign-register-var var))
814             (regloadedlabel (if reg (backend-get-next-label)))
815             (var-lcell (pop lcells))
816             (sp-lcell (pop lcells))
817             (sp-reg ($ arm::arg_z))
818             (sploc (%i+ vloc *arm2-target-node-size*)))
819        (unless (nx-null initform)
820          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
821          (let ((skipinitlabel (backend-get-next-label)))
822            (with-crf-target () crf
823              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
824            (if reg
825              (arm2-form seg reg regloadedlabel initform)
826              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
827            (@ skipinitlabel)))
828        (if reg
829          (progn
830            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
831            (@ regloadedlabel))
832          (arm2-bind-var seg var vloc var-lcell))
833        (when spvar
834          (if (setq reg (nx2-assign-register-var spvar))
835            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
836            (arm2-bind-var seg spvar sploc sp-lcell))))
837      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
838
839;;; Vpush register r, unless var gets a globally-assigned register.
840;;; Return NIL if register was vpushed, else var.
841(defun arm2-vpush-arg-register (seg reg var)
842  (when var
843    (if (var-nvr var)
844      var
845      (progn 
846        (arm2-vpush-register seg reg :reserved)
847        nil))))
848
849
850;;; nargs has been validated, arguments defaulted and canonicalized.
851;;; Save caller's context, then vpush any argument registers that
852;;; didn't get global registers assigned to their variables.
853;;; Return a list of vars/nils for each argument register
854;;;  (nil if vpushed, var if still in arg_reg).
855(defun arm2-argregs-entry (seg revargs)
856  (with-arm-local-vinsn-macros (seg)
857    (let* ((nargs (length revargs))
858           (reg-vars ()))
859      (declare (type (unsigned-byte 16) nargs))
860      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
861        (! save-lisp-context-vsp)
862        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
863          (declare (fixnum offset))
864          (! save-lisp-context-offset offset)))
865      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
866        (declare (ignore xvar yvar))
867        (let* ((nstackargs (length stack-args)))
868          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
869          (dotimes (i nstackargs)
870            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
871          (if (>= nargs 3)
872            (progn
873              (! vpush-xyz)
874              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
875              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
876              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
877              (dotimes (i 3)
878                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
879              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
880            (if (= nargs 2)
881              (progn
882                (! vpush-yz)
883                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
884                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
885                (dotimes (i 2)
886                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
887                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
888              (if (= nargs 1)
889                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
890      reg-vars)))
891
892;;; Just required args.
893;;; Since this is just a stupid bootstrapping port, always save
894;;; lisp context.
895(defun arm2-req-nargs-entry (seg rev-fixed-args)
896  (let* ((nargs (length rev-fixed-args)))
897    (declare (type (unsigned-byte 16) nargs))
898    (with-arm-local-vinsn-macros (seg)
899      (unless *arm2-reckless*
900        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
901          (! check-exact-nargs nargs)
902          (! check-exact-nargs-large nargs)))
903      (arm2-argregs-entry seg rev-fixed-args))))
904
905;;; No more than three &optional args; all default to NIL and none have
906;;; supplied-p vars.  No &key/&rest.
907(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
908  (let* ((min (length rev-req-args))
909         (nopt (length rev-opt-args))
910         (max (+ min nopt)))
911    (declare (type (unsigned-byte 16) min nopt max))
912    (with-arm-local-vinsn-macros (seg)
913      (unless *arm2-reckless*
914        (when rev-req-args
915          (if (arm::encode-arm-immediate min)
916            (! check-min-nargs min)
917            (! check-min-nargs-large min)))
918        (if (arm::encode-arm-immediate max)
919          (! check-max-nargs max)
920          (! check-max-nargs-large max)))
921      (if (= nopt 1)
922        (! default-1-arg min)
923        (if (= nopt 2)
924          (! default-2-args min)
925          (! default-3-args min)))
926      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
927
928;;; if "num-fixed" is > 0, we've already ensured that at least that many args
929;;; were provided; that may enable us to generate better code for saving the
930;;; argument registers.
931;;; We're responsible for computing the caller's VSP and saving
932;;; caller's state.
933(defun arm2-lexpr-entry (seg num-fixed)
934  (with-arm-local-vinsn-macros (seg)
935    (! save-lexpr-argregs num-fixed)
936    (dotimes (i num-fixed)
937      (! copy-lexpr-argument))
938    (! save-lisp-context-vsp)))
939
940(defun arm2-load-lexpr-address (seg dest)
941  (with-arm-local-vinsn-macros (seg)
942    (! load-vframe-address dest *arm2-vstack*)))
943
944
945(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
946  (with-arm-local-vinsn-macros (seg)
947    (dolist (var vars vloc)
948      (let* ((initform (pop inits))
949             (spvar (pop spvars))
950             (spvloc (%i+ vloc *arm2-target-node-size*))
951             (var-lcell (pop lcells))
952             (sp-reg ($ arm::arg_z))
953             (sp-lcell (pop lcells)))
954        (unless (nx-null initform)
955          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
956          (let ((skipinitlabel (backend-get-next-label)))
957            (with-crf-target () crf
958              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
959            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
960            (@ skipinitlabel)))
961        (arm2-bind-structured-var seg var vloc var-lcell context)
962        (when spvar
963          (arm2-bind-var seg spvar spvloc sp-lcell)))
964      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
965
966
967
968(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
969  (declare (ignore keykeys allow-others))
970  (with-arm-local-vinsn-macros (seg)
971    (dolist (var keyvars)
972      (let* ((spvar (pop keysupp))
973             (initform (pop keyinits))
974             (sploc (%i+ vloc *arm2-target-node-size*))
975             (var-lcell (pop lcells))
976             (sp-reg ($ arm::arg_z))
977             (sp-lcell (pop lcells)))
978        (unless (nx-null initform)
979          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
980          (let ((skipinitlabel (backend-get-next-label)))
981            (with-crf-target () crf
982              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
983            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
984            (@ skipinitlabel)))
985        (arm2-bind-structured-var seg var vloc var-lcell context)
986        (when spvar
987          (arm2-bind-var seg spvar sploc sp-lcell)))
988      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
989
990(defun arm2-vloc-ea (n &optional vcell-p)
991  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
992  (if vcell-p
993    (make-vcell-memory-spec n)
994    n))
995
996
997(defun arm2-acode-operator-function (form)
998  (or (and (acode-p form)
999           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
1000      (compiler-bug "arm2-form ? ~s" form)))
1001
1002(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
1003  (let* ((note (gensym "NOTE"))
1004         (code-note (gensym "CODE-NOTE"))
1005         (source-note (gensym "SOURCE-NOTE"))
1006         (start (gensym "START"))
1007         (end (gensym "END"))
1008         (with-note-body (gensym "WITH-NOTE-BODY")))
1009    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
1010       (let ((,note (acode-note ,form-var)))
1011         (if ,note
1012           (let* ((,code-note (and (code-note-p ,note) ,note))
1013                  (,source-note (if ,code-note
1014                                  (code-note-source-note ,note)
1015                                  ,note))
1016                  (,start (and ,source-note
1017                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
1018             (prog2
1019                 (when ,code-note
1020                   (with-arm-local-vinsn-macros (,seg-var)
1021                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1022                     (with-node-temps (arm::temp0) (zero)
1023                       (! lri zero 0)
1024                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1025                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1026               (when ,source-note
1027                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1028                   (setf (vinsn-note-peer ,start) ,end
1029                         (vinsn-note-peer ,end) ,start)
1030                   (push ,start *arm2-emitted-source-notes*)))))
1031           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1032
1033(defun arm2-toplevel-form (seg vreg xfer form)
1034  (let* ((code-note (acode-note form))
1035         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1036    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1037
1038(defun arm2-form (seg vreg xfer form)
1039  (with-note (form seg vreg xfer)
1040    (if (nx-null form)
1041      (arm2-nil seg vreg xfer)
1042      (if (nx-t form)
1043        (arm2-t seg vreg xfer)
1044        (let ((fn (arm2-acode-operator-function form))
1045              (op (acode-operator form)))
1046          (if (and (null vreg)
1047                   (%ilogbitp operator-acode-subforms-bit op)
1048                   (%ilogbitp operator-assignment-free-bit op))
1049            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1050              (arm2-form seg nil nil f ))
1051            (apply fn seg vreg xfer (%cdr form))))))))
1052
1053;;; dest is a float reg - form is acode
1054(defun arm2-form-float (seg freg xfer form)
1055  (declare (ignore xfer))
1056  (with-note (form seg freg)
1057    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1058    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1059               (arm2-form-typep form 'double-float))
1060                                        ; kind of screwy - encoding the source type in the dest register spec
1061      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1062    (let* ((fn (arm2-acode-operator-function form)))
1063      (apply fn seg freg nil (%cdr form)))))
1064
1065
1066
1067(defun arm2-form-typep (form type)
1068  (acode-form-typep form type *arm2-trust-declarations*)
1069)
1070
1071(defun arm2-form-type (form)
1072  (acode-form-type form *arm2-trust-declarations*))
1073 
1074(defun arm2-use-operator (op seg vreg xfer &rest forms)
1075  (declare (dynamic-extent forms))
1076  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1077
1078;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1079;;; Punts a lot ...
1080(defun arm2-var-not-set-by-form-p (var form)
1081  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1082      (arm2-setqed-var-not-set-by-form-p var form)))
1083
1084(defun arm2-setqed-var-not-set-by-form-p (var form)
1085  (setq form (acode-unwrapped-form form))
1086  (or (atom form)
1087      (arm-constant-form-p form)
1088      (arm2-lexical-reference-p form)
1089      (let ((op (acode-operator form))
1090            (subforms nil))
1091        (if (eq op (%nx1-operator setq-lexical))
1092          (and (neq var (cadr form))
1093               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1094          (and (%ilogbitp operator-side-effect-free-bit op)
1095               (flet ((not-set-in-formlist (formlist)
1096                        (dolist (subform formlist t)
1097                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1098                 (if
1099                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1100                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1101                   (not-set-in-formlist subforms)
1102                   (and (or (eq op (%nx1-operator call))
1103                            (eq op (%nx1-operator lexical-function-call)))
1104                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1105                        (setq subforms (caddr form))
1106                        (not-set-in-formlist (car subforms))
1107                        (not-set-in-formlist (cadr subforms))))))))))
1108 
1109(defun arm2-nil (seg vreg xfer)
1110  (with-arm-local-vinsn-macros (seg vreg xfer)
1111    (if (arm2-for-value-p vreg)
1112      (ensuring-node-target (target vreg)
1113        (! load-nil target)))
1114    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1115
1116(defun arm2-t (seg vreg xfer)
1117  (with-arm-local-vinsn-macros (seg vreg xfer)
1118    (if (arm2-for-value-p vreg)
1119      (ensuring-node-target (target vreg)
1120        (! load-t target)))
1121    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1122
1123(defun arm2-for-value-p (vreg)
1124  (and vreg (not (backend-crf-p vreg))))
1125
1126(defun arm2-mvpass (seg form &optional xfer)
1127  (with-arm-local-vinsn-macros (seg)
1128    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1129
1130(defun arm2-adjust-vstack (delta)
1131  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1132
1133(defun arm2-set-vstack (new)
1134  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1135  (setq *arm2-vstack* new))
1136
1137
1138;;; Emit a note at the end of the segment.
1139(defun arm2-emit-note (seg class &rest info)
1140  (declare (dynamic-extent info))
1141  (let* ((note (make-vinsn-note class info)))
1142    (append-dll-node (vinsn-note-label note) seg)
1143    note))
1144
1145;;; Emit a note immediately before the target vinsn.
1146(defun arm-prepend-note (vinsn class &rest info)
1147  (declare (dynamic-extent info))
1148  (let* ((note (make-vinsn-note class info)))
1149    (insert-dll-node-before (vinsn-note-label note) vinsn)
1150    note))
1151
1152(defun arm2-close-note (seg note)
1153  (let* ((end (close-vinsn-note note)))
1154    (append-dll-node (vinsn-note-label end) seg)
1155    end))
1156
1157
1158(defun arm2-register-for-frame-offset (offset &optional suggested)
1159  (let* ((mask *arm2-gpr-locations-valid-mask*)
1160         (info *arm2-gpr-locations*))
1161    (if (and suggested
1162             (logbitp suggested mask)
1163             (memq offset (svref info suggested)))
1164      suggested
1165      (dotimes (reg 16)
1166        (when (and (logbitp reg mask)
1167                   (memq offset (svref info reg)))
1168          (return reg))))))
1169
1170 
1171
1172
1173
1174(defun arm2-stack-to-register (seg memspec reg)
1175  (with-arm-local-vinsn-macros (seg)
1176    (let* ((offset (memspec-frame-address-offset memspec))
1177           (mask *arm2-gpr-locations-valid-mask*)
1178           (info *arm2-gpr-locations*)
1179           (regno (%hard-regspec-value reg))
1180           (other (arm2-register-for-frame-offset offset regno)))
1181      (unless (eql regno other)
1182        (cond (other
1183                 (let* ((vinsn (! copy-node-gpr reg other)))
1184                   (setq *arm2-gpr-locations-valid-mask*
1185                         (logior mask (ash 1 regno)))
1186                   (setf (svref info regno)
1187                         (copy-list (svref info other)))
1188                   vinsn))
1189                (t
1190                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1191                   (setq *arm2-gpr-locations-valid-mask*
1192                         (logior mask (ash 1 regno)))
1193                   (setf (svref info regno) (list offset))
1194                   vinsn)))))))
1195
1196(defun arm2-lcell-to-register (seg lcell reg)
1197  (with-arm-local-vinsn-macros (seg)
1198    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1199
1200(defun arm2-register-to-lcell (seg reg lcell)
1201  (with-arm-local-vinsn-macros (seg)
1202    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1203
1204(defun arm2-register-to-stack (seg reg memspec)
1205  (with-arm-local-vinsn-macros (seg)
1206    (let* ((offset (memspec-frame-address-offset memspec))
1207           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1208      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1209      vinsn)))
1210
1211
1212(defun arm2-ea-open (ea)
1213  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1214    (make-memory-spec (memspec-frame-address-offset ea))
1215    ea))
1216
1217(defun arm2-set-NARGS (seg n)
1218  (if (> n call-arguments-limit)
1219    (compiler-bug "~s exceeded." call-arguments-limit)
1220    (if (< n 256)     
1221      (with-arm-local-vinsn-macros (seg)
1222        (! set-nargs n))
1223      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1224
1225(defun arm2-single-float-bits (the-sf)
1226  (single-float-bits the-sf))
1227
1228(defun arm2-double-float-bits (the-df)
1229  (double-float-bits the-df))
1230
1231(defun arm2-immediate (seg vreg xfer form)
1232  (with-arm-local-vinsn-macros (seg vreg xfer)
1233    (if vreg
1234      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1235               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1236                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1237        (if (zerop form)
1238          (if (eql form 0.0d0)
1239            (! zero-double-float-register vreg)
1240            (! zero-single-float-register vreg))
1241          (if (typep form 'short-float)
1242            (let* ((bits (arm2-single-float-bits form)))
1243              (with-imm-temps () ((bitsreg :u32))
1244                (! lri bitsreg bits)
1245                (! load-single-float-constant vreg bitsreg)))
1246            (multiple-value-bind (high low) (arm2-double-float-bits form)
1247              (declare (integer high low))
1248              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1249                (! lri highreg high)
1250                (! lri lowreg low)
1251                (! load-double-float-constant vreg highreg lowreg)))))
1252        (if (and (typep form '(unsigned-byte 32))
1253                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1254                 (= (get-regspec-mode vreg)
1255                    hard-reg-class-gpr-mode-u32))
1256          (arm2-lri seg vreg form)
1257          (ensuring-node-target
1258           (target vreg)
1259           (if (characterp form)
1260             (! load-character-constant target (char-code form))
1261             (arm2-store-immediate seg form target)))))
1262      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1263        (arm2-store-immediate seg form ($ arm::temp0))))
1264    (^)))
1265
1266(defun arm2-register-constant-p (form)
1267  (and (consp form)
1268           (or (memq form *arm2-vcells*)
1269               (memq form *arm2-fcells*))
1270           (%cdr form)))
1271
1272(defun arm2-store-immediate (seg imm dest)
1273  (with-arm-local-vinsn-macros (seg)
1274    (let* ((reg (arm2-register-constant-p imm)))
1275      (if reg
1276        (arm2-copy-register seg dest reg)
1277        (let* ((idx (backend-immediate-index imm)))
1278          (if (< idx 4094)
1279            (! ref-constant dest idx)
1280            (with-imm-target () (idxreg :s32)
1281              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1282              (! ref-indexed-constant dest idxreg)))))
1283      dest)))
1284
1285
1286;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1287(defun arm2-go-label (form)
1288  (let ((current-stack (arm2-encode-stack)))
1289    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1290                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1291      (setq form (caadr form)))
1292    (when (acode-p form)
1293      (let ((op (acode-operator form)))
1294        (if (and (eq op (%nx1-operator local-go))
1295                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1296          (%cadr (%cadr form))
1297          (if (and (eq op (%nx1-operator local-return-from))
1298                   (nx-null (caddr form)))
1299            (let ((tagdata (car (cadr form))))
1300              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1301                   (null (caar tagdata))
1302                   (< 0 (cdar tagdata) $backend-mvpass)
1303                   (cdar tagdata)))))))))
1304
1305(defun arm2-single-valued-form-p (form)
1306  (setq form (acode-unwrapped-form-value form))
1307  (or (nx-null form)
1308      (nx-t form)
1309      (if (acode-p form)
1310        (let ((op (acode-operator form)))
1311          (or (%ilogbitp operator-single-valued-bit op)
1312              (and (eql op (%nx1-operator values))
1313                   (let ((values (cadr form)))
1314                     (and values (null (cdr values)))))
1315              nil                       ; Learn about functions someday
1316              )))))
1317
1318
1319(defun arm2-box-s32 (seg node-dest s32-src)
1320  (with-arm-local-vinsn-macros (seg)
1321    (if *arm2-open-code-inline*
1322      (! s32->integer node-dest s32-src)
1323      (let* ((arg_z ($ arm::arg_z))
1324             (imm0 ($ arm::imm0 :mode :s32)))
1325        (arm2-copy-register seg imm0 s32-src)
1326        (! call-subprim (subprim-name->offset '.SPmakes32))
1327        (arm2-copy-register seg node-dest arg_z)))))
1328
1329
1330
1331(defun arm2-box-u32 (seg node-dest u32-src)
1332  (with-arm-local-vinsn-macros (seg)
1333    (if *arm2-open-code-inline*
1334      (! u32->integer node-dest u32-src)
1335      (let* ((arg_z ($ arm::arg_z))
1336             (imm0 ($ arm::imm0 :mode :u32)))
1337        (arm2-copy-register seg imm0 u32-src)
1338        (! call-subprim (subprim-name->offset '.SPmakeu32))
1339        (arm2-copy-register seg node-dest arg_z)))))
1340
1341
1342
1343(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1344  (with-arm-local-vinsn-macros (seg vreg xfer)
1345    (when vreg
1346      (let* ((arch (backend-target-arch *target-backend*))
1347             (is-node (member type-keyword (arch::target-gvector-types arch)))
1348             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1349
1350             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1351             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1352             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1353             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1354             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1355             (vreg-class (hard-regspec-class vreg))
1356             (vreg-mode
1357              (if (or (eql vreg-class hard-reg-class-gpr)
1358                      (eql vreg-class hard-reg-class-fpr))
1359                (get-regspec-mode vreg)
1360                hard-reg-class-gpr-mode-invalid))
1361             (temp-is-vreg nil))
1362        (cond
1363          (is-node
1364           (ensuring-node-target (target vreg)
1365             (if (and index-known-fixnum (<= index-known-fixnum
1366                                             (arch::target-max-32-bit-constant-index arch)))
1367               (! misc-ref-c-node target src index-known-fixnum)
1368               (with-imm-target () (idx-reg :u64)
1369                 (if index-known-fixnum
1370                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1371                   (! scale-node-misc-index idx-reg unscaled-idx))
1372                 (! misc-ref-node target src idx-reg)))))
1373          (is-32-bit
1374           (with-imm-target () (temp :u32)
1375             (with-fp-target () (fp-val :single-float)
1376               (if (eql vreg-class hard-reg-class-gpr)
1377                 (if
1378                   (if is-signed
1379                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1380                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1381                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1382                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1383                   (setq temp vreg temp-is-vreg t)
1384                   (if is-signed
1385                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1386                 (if (and (eql vreg-class hard-reg-class-fpr)
1387                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1388                   (setf fp-val vreg temp-is-vreg t)))
1389               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1390                 (cond ((eq type-keyword :single-float-vector)
1391                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1392                       (t
1393                        (if is-signed
1394                          (! misc-ref-c-s32 temp src index-known-fixnum)
1395                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1396                 (with-imm-target () idx-reg
1397                   (if index-known-fixnum
1398                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1399                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1400                   (cond ((eq type-keyword :single-float-vector)
1401                          (! misc-ref-single-float fp-val src idx-reg))
1402                         (t
1403                          (if is-signed
1404                            (! misc-ref-s32 temp src idx-reg)
1405                            (! misc-ref-u32 temp src idx-reg))))))
1406               (case type-keyword
1407                 (:single-float-vector
1408                  (if (eq vreg-class hard-reg-class-fpr)
1409                    (<- fp-val)
1410                    (ensuring-node-target (target vreg)
1411                      (! single->node target fp-val))))
1412                 (:signed-32-bit-vector
1413                  (unless temp-is-vreg
1414                    (ensuring-node-target (target vreg)
1415                      (arm2-box-s32 seg target temp))))
1416                 (:fixnum-vector
1417                  (unless temp-is-vreg
1418                    (ensuring-node-target (target vreg)
1419                      (! box-fixnum target temp))))
1420                 (:simple-string
1421                  (ensuring-node-target (target vreg)
1422                    (! u32->char target temp)))
1423                 (t
1424                  (unless temp-is-vreg
1425                    (ensuring-node-target (target vreg)
1426                      (arm2-box-u32 seg target temp))))))))
1427          (is-8-bit
1428           (with-imm-target () (temp :u8)
1429             (if (and (eql vreg-class hard-reg-class-gpr)
1430                      (or
1431                       (and is-signed
1432                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1433                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1434                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1435                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1436                       (and (not is-signed)
1437                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1438                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1439                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1440                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1441                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1442                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1443                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1444               (setq temp vreg temp-is-vreg t)
1445               (if is-signed
1446                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1447             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1448               (if is-signed
1449                 (! misc-ref-c-s8 temp src index-known-fixnum)
1450                 (! misc-ref-c-u8 temp src index-known-fixnum))
1451               (with-imm-target () idx-reg
1452                 (if index-known-fixnum
1453                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1454                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1455                 (if is-signed
1456                   (! misc-ref-s8 temp src idx-reg)
1457                   (! misc-ref-u8 temp src idx-reg))))
1458             (ecase type-keyword
1459               (:unsigned-8-bit-vector
1460                (unless temp-is-vreg
1461                  (ensuring-node-target (target vreg)
1462                    (! box-fixnum target temp))))
1463               (:signed-8-bit-vector
1464                (unless temp-is-vreg
1465                  (ensuring-node-target (target vreg)
1466                    (! box-fixnum target temp))))
1467               (:simple-string
1468                (ensuring-node-target (target vreg)
1469                  (! u32->char target temp))))))
1470          (is-16-bit
1471           (ensuring-node-target (target vreg)
1472             (with-imm-target () temp
1473               (if (and index-known-fixnum
1474                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1475                 (if is-signed
1476                   (! misc-ref-c-s16 temp src index-known-fixnum)
1477                   (! misc-ref-c-u16 temp src index-known-fixnum))
1478                 (with-imm-target () idx-reg
1479                   (if index-known-fixnum
1480                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1481                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1482                   (if is-signed
1483                     (! misc-ref-s16 temp src idx-reg)
1484                     (! misc-ref-u16 temp src idx-reg))))
1485               (! box-fixnum target temp))))
1486          (is-64-bit
1487           (with-fp-target () (fp-val :double-float)
1488             (with-imm-target () (temp :u64)
1489               (if (and (eql vreg-class hard-reg-class-fpr)
1490                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1491                 (setq fp-val vreg)
1492                 (if (eql vreg-class hard-reg-class-gpr)
1493                   (if (or (and is-signed
1494                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1495                           (and (not is-signed)
1496                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1497                     (setf temp vreg temp-is-vreg t)
1498                     (if is-signed
1499                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1500               (case type-keyword
1501                 (:double-float-vector
1502                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1503                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1504                    (with-imm-target () idx-reg
1505                      (if index-known-fixnum
1506                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1507                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1508                      (! misc-ref-double-float fp-val src idx-reg)))
1509                  (if (eq vreg-class hard-reg-class-fpr)
1510                    (<- fp-val)
1511                    (ensuring-node-target (target vreg)
1512                      (! double->heap target fp-val))))
1513                 ((:signed-64-bit-vector :fixnum-vector)
1514                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1515                    (! misc-ref-c-s64 temp src index-known-fixnum)
1516                    (with-imm-target () idx-reg
1517                      (if index-known-fixnum
1518                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1519                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1520                      (! misc-ref-s64 temp src idx-reg)))
1521                  (if (eq type-keyword :fixnum-vector)
1522                    (ensuring-node-target (target vreg)
1523                      (! box-fixnum target temp))
1524                    (unless temp-is-vreg
1525                      (ensuring-node-target (target vreg)
1526                        (! s64->integer target temp)))))
1527                 (t
1528                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1529                    (! misc-ref-c-u64 temp src index-known-fixnum)
1530                    (with-imm-target () idx-reg
1531                      (if index-known-fixnum
1532                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1533                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1534                      (! misc-ref-u64  temp src idx-reg)))
1535                  (unless temp-is-vreg
1536                    (ensuring-node-target (target vreg)
1537                      (! u64->integer target temp))))))))
1538          (t
1539           (unless is-1-bit
1540             (nx-error "~& unsupported vector type: ~s"
1541                       type-keyword))
1542           (ensuring-node-target (target vreg)
1543             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1544               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1545               (with-imm-temps () (word-index bitnum)
1546                 (if index-known-fixnum
1547                   (progn
1548                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1549                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1550                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1551                 (let* ((dest word-index))
1552                   (! misc-ref-u32 dest src word-index)
1553                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1554    (^)))
1555             
1556   
1557
1558;;; safe = T means assume "vector" is miscobj, do bounds check.
1559;;; safe = fixnum means check that subtag of vector = "safe" and do
1560;;;        bounds check.
1561;;; safe = nil means crash&burn.
1562;;; This mostly knows how to reference the elements of an immediate miscobj.
1563(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1564  (with-arm-local-vinsn-macros (seg vreg xfer)
1565    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1566           (unscaled-idx nil)
1567           (src nil))
1568      (if (or safe (not index-known-fixnum))
1569        (multiple-value-setq (src unscaled-idx)
1570          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1571        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1572      (when safe
1573        (if (typep safe 'fixnum)
1574          (! trap-unless-typecode= src safe))
1575        (unless index-known-fixnum
1576          (! trap-unless-fixnum unscaled-idx))
1577        (! check-misc-bound unscaled-idx src))
1578      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1579
1580
1581
1582(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1583  (with-arm-local-vinsn-macros (seg vreg xfer)
1584    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1585           (j-known-fixnum (acode-fixnum-form-p j))
1586           (arch (backend-target-arch *target-backend*))
1587           (is-node (member type-keyword (arch::target-gvector-types arch)))
1588           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1589           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1590           (src)
1591           (unscaled-i)
1592           (unscaled-j)
1593           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1594           (constidx
1595            (and dim0 dim1 i-known-fixnum j-known-fixnum
1596                 (>= i-known-fixnum 0)
1597                 (>= j-known-fixnum 0)
1598                 (< i-known-fixnum dim0)
1599                 (< j-known-fixnum dim1)
1600                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1601      (progn
1602        (if constidx
1603          (multiple-value-setq (src val-reg)
1604            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1605          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1606            (if needs-memoization
1607              (progn
1608                (arm2-four-targeted-reg-forms seg
1609                                                array ($ arm::temp0)
1610                                                i ($ arm::arg_x)
1611                                                j ($ arm::arg_y)
1612                                                new val-reg)
1613                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1614            (arm2-four-untargeted-reg-forms seg
1615                                            array ($ arm::temp0)
1616                                            i ($ arm::arg_x)
1617                                            j ($ arm::arg_y)
1618                                            new val-reg))))
1619        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1620          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1621                     (logbitp (hard-regspec-value val-reg)
1622                              *backend-imm-temps*))
1623            (use-imm-temp (hard-regspec-value val-reg)))
1624          (when safe     
1625            (when (typep safe 'fixnum)
1626              (with-node-target (src unscaled-i unscaled-j val-reg) expected
1627                (! lri expected
1628                   (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1629                             (ash 1 $arh_simple_bit))
1630                        arm::fixnumshift))
1631                (! trap-unless-simple-array-2 src expected)))
1632            (unless i-known-fixnum
1633              (! trap-unless-fixnum unscaled-i))
1634            (unless j-known-fixnum
1635              (! trap-unless-fixnum unscaled-j)))
1636          (with-imm-target () dim1
1637            (let* ((idx-reg ($ arm::arg_y)))
1638              (unless constidx
1639                (if safe                 
1640                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1641                  (! 2d-dim1 dim1 src))
1642                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1643              (let* ((v ($ arm::arg_x)))
1644                (! array-data-vector-ref v src)
1645                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1646
1647
1648(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1649  (with-arm-local-vinsn-macros (seg target)
1650    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1651           (j-known-fixnum (acode-fixnum-form-p j))
1652           (k-known-fixnum (acode-fixnum-form-p k))
1653           (arch (backend-target-arch *target-backend*))
1654           (is-node (member type-keyword (arch::target-gvector-types arch)))
1655           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1656           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1657           (src)
1658           (unscaled-i)
1659           (unscaled-j)
1660           (unscaled-k)
1661           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1662           (constidx
1663            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1664                 (>= i-known-fixnum 0)
1665                 (>= j-known-fixnum 0)
1666                 (>= k-known-fixnum 0)
1667                 (< i-known-fixnum dim0)
1668                 (< j-known-fixnum dim1)
1669                 (< k-known-fixnum dim2)
1670                 (+ (* i-known-fixnum dim1 dim2)
1671                    (* j-known-fixnum dim2)
1672                    k-known-fixnum))))
1673      (progn
1674        (if constidx
1675          (multiple-value-setq (src val-reg)
1676            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1677          (progn
1678            (setq src ($ arm::temp1)
1679                  unscaled-i ($ arm::temp0)
1680                  unscaled-j ($ arm::arg_x)
1681                  unscaled-k ($ arm::arg_y))
1682            (arm2-push-register
1683             seg
1684             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1685            (arm2-four-targeted-reg-forms seg
1686                                          i ($ arm::temp0)
1687                                          j ($ arm::arg_x)
1688                                          k ($ arm::arg_y)
1689                                          new val-reg)
1690            (arm2-pop-register seg src)))
1691        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1692          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1693                     (logbitp (hard-regspec-value val-reg)
1694                              *backend-imm-temps*))
1695            (use-imm-temp (hard-regspec-value val-reg)))
1696
1697          (when safe     
1698            (when (typep safe 'fixnum)
1699              (with-node-target (src unscaled-i unscaled-j unscaled-k val-reg) expected
1700                (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1701                                          (ash 1 $arh_simple_bit))
1702                                     arm::fixnumshift))
1703              (! trap-unless-simple-array-3
1704                 src
1705                 expected)))
1706            (unless i-known-fixnum
1707              (! trap-unless-fixnum unscaled-i))
1708            (unless j-known-fixnum
1709              (! trap-unless-fixnum unscaled-j))
1710            (unless k-known-fixnum
1711              (! trap-unless-fixnum unscaled-k)))
1712          (with-imm-target () dim1
1713            (with-imm-target (dim1) dim2
1714              (let* ((idx-reg ($ arm::arg_y)))
1715                (unless constidx
1716                  (if safe                 
1717                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1718                    (! 3d-dims dim1 dim2 src))
1719                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1720                (let* ((v ($ arm::arg_x)))
1721                  (! array-data-vector-ref v src)
1722                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1723
1724(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1725  (with-arm-local-vinsn-macros (seg vreg xfer)
1726    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1727           (j-known-fixnum (acode-fixnum-form-p j))
1728           (src)
1729           (unscaled-i)
1730           (unscaled-j)
1731           (constidx
1732            (and dim0 dim1 i-known-fixnum j-known-fixnum
1733                 (>= i-known-fixnum 0)
1734                 (>= j-known-fixnum 0)
1735                 (< i-known-fixnum dim0)
1736                 (< j-known-fixnum dim1)
1737                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1738      (if constidx
1739        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1740        (multiple-value-setq (src unscaled-i unscaled-j)
1741          (arm2-three-untargeted-reg-forms seg
1742                                           array arm::arg_x
1743                                           i arm::arg_y
1744                                           j arm::arg_z)))
1745      (when safe       
1746        (when (typep safe 'fixnum)
1747          (with-node-target (src unscaled-i unscaled-j) expected
1748            (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1749                                      (ash 1 $arh_simple_bit))
1750                                 arm::fixnumshift))
1751            (! trap-unless-simple-array-2 src expected)))
1752        (unless i-known-fixnum
1753          (! trap-unless-fixnum unscaled-i))
1754        (unless j-known-fixnum
1755          (! trap-unless-fixnum unscaled-j)))
1756      (with-node-target (src) idx-reg
1757        (with-imm-target () dim1
1758          (unless constidx
1759            (if safe                   
1760              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1761              (! 2d-dim1 dim1 src))
1762            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1763          (with-node-target (idx-reg) v
1764            (! array-data-vector-ref v src)
1765            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1766
1767
1768
1769(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1770  (with-arm-local-vinsn-macros (seg vreg xfer)
1771    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1772           (j-known-fixnum (acode-fixnum-form-p j))
1773           (k-known-fixnum (acode-fixnum-form-p k))
1774           (src)
1775           (unscaled-i)
1776           (unscaled-j)
1777           (unscaled-k)
1778           (constidx
1779            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1780                 (>= i-known-fixnum 0)
1781                 (>= j-known-fixnum 0)
1782                 (>= k-known-fixnum 0)
1783                 (< i-known-fixnum dim0)
1784                 (< j-known-fixnum dim1)
1785                 (< k-known-fixnum dim2)
1786                 (+ (* i-known-fixnum dim1 dim2)
1787                    (* j-known-fixnum dim2)
1788                    k-known-fixnum))))
1789      (if constidx
1790        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1791        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1792          (arm2-four-untargeted-reg-forms seg
1793                                           array arm::temp0
1794                                           i arm::arg_x
1795                                           j arm::arg_y
1796                                           k arm::arg_z)))
1797      (when safe       
1798        (when (typep safe 'fixnum)
1799          (with-node-target (src unscaled-i unscaled-j unscaled-k) expected
1800            (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1801                                      (ash 1 $arh_simple_bit))
1802                                 arm::fixnumshift))
1803            (! trap-unless-simple-array-3 src expected)))
1804        (unless i-known-fixnum
1805          (! trap-unless-fixnum unscaled-i))
1806        (unless j-known-fixnum
1807          (! trap-unless-fixnum unscaled-j))
1808        (unless k-known-fixnum
1809          (! trap-unless-fixnum unscaled-k)))
1810      (with-node-target (src) idx-reg
1811        (with-imm-target () dim1
1812          (with-imm-target (dim1) dim2
1813            (unless constidx
1814              (if safe                   
1815                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1816                (! 3d-dims dim1 dim2 src))
1817              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1818        (with-node-target (idx-reg) v
1819          (! array-data-vector-ref v src)
1820          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1821
1822
1823(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1824  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1825           (or (eq (acode-operator form) (%nx1-operator immediate))
1826               (eq (acode-operator form) (%nx1-operator fixnum))))
1827    (let* ((val (%cadr form))
1828           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1829                         (typep val '(signed-byte 32)))
1830                        ((eq type-keyword :single-float-vector)
1831                         (typep val 'short-float))
1832                        ((eq type-keyword :double-float-vector)
1833                         (typep val 'double-float))
1834                        ((eq type-keyword :simple-string)
1835                         (typep val 'base-char))
1836                        ((eq type-keyword :signed-8-bit-vector)
1837                         (typep val '(signed-byte 8)))
1838                        ((eq type-keyword :unsigned-8-bit-vector)
1839                         (typep val '(unsigned-byte 8)))
1840                        ((eq type-keyword :signed-16-bit-vector) 
1841                         (typep val '(signed-byte 16)))
1842                        ((eq type-keyword :unsigned-16-bit-vector)
1843                         (typep val '(unsigned-byte 16)))
1844                        ((eq type-keyword :bit-vector)
1845                         (typep val 'bit)))))
1846      (if typep val))))
1847
1848(defun arm2-target-reg-for-aset (vreg type-keyword)
1849  (let* ((arch (backend-target-arch *target-backend*))
1850         (is-node (member type-keyword (arch::target-gvector-types arch)))
1851         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1852         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1853         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1854         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1855         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1856         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1857         (vreg-class (if vreg (hard-regspec-class vreg)))
1858         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1859                            (eql vreg-class hard-reg-class-fpr))
1860                      (get-regspec-mode vreg)))
1861         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1862         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1863         (acc (make-wired-lreg arm::arg_z)))
1864    (cond ((or is-node
1865               is-1-bit
1866               (eq type-keyword :simple-string)
1867               (eq type-keyword :fixnum-vector)
1868               (and (eql vreg-class hard-reg-class-gpr)
1869                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1870           acc)
1871          ;; If there's no vreg - if we're setting for effect only, and
1872          ;; not for value - we can target an unboxed register directly.
1873          ;; Usually.
1874          ((null vreg)
1875           (cond (is-64-bit
1876                  (if (eq type-keyword :double-float-vector)
1877                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1878                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1879                 (is-32-bit
1880                  (if (eq type-keyword :single-float-vector)
1881                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1882                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1883                 (is-16-bit
1884                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1885                 (is-8-bit
1886                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1887                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1888          ;; Vreg is non-null.  We might be able to use it directly.
1889          (t
1890           (let* ((lreg (if vreg-mode
1891                          (make-unwired-lreg (lreg-value vreg)))))
1892             (if 
1893               (cond
1894                 (is-64-bit
1895                  (if (eq type-keyword :double-float-vector)
1896                    (and (eql vreg-class hard-reg-class-fpr)
1897                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1898                      (if is-signed
1899                        (and (eql vreg-class hard-reg-class-gpr)
1900                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1901                        (and (eql vreg-class hard-reg-class-gpr)
1902                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1903                   (is-32-bit
1904                    (if (eq type-keyword :single-float-vector)
1905                      (and (eql vreg-class hard-reg-class-fpr)
1906                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1907                      (if is-signed
1908                        (and (eql vreg-class hard-reg-class-gpr)
1909                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1910                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1911                        (and (eql vreg-class hard-reg-class-gpr)
1912                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1913                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1914                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1915                   (is-16-bit
1916                    (if is-signed
1917                      (and (eql vreg-class hard-reg-class-gpr)
1918                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1919                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1920                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1921                      (and (eql vreg-class hard-reg-class-gpr)
1922                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1923                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1924                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1925                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1926                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1927                   (t
1928                    (if is-signed
1929                      (and (eql vreg-class hard-reg-class-gpr)
1930                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1931                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1932                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1933                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1934                      (and (eql vreg-class hard-reg-class-gpr)
1935                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1936                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1937                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1938                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1939                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1940                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1941                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1942               lreg
1943               acc))))))
1944
1945(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1946  (with-arm-local-vinsn-macros (seg)
1947    (let* ((arch (backend-target-arch *target-backend*))
1948           (is-node (member type-keyword (arch::target-gvector-types arch)))
1949           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1950           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1951           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1952           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1953           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1954           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1955                                         hard-reg-class-gpr)
1956                                    (eql (get-regspec-mode result-reg)
1957                                         hard-reg-class-gpr-mode-node)))
1958           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1959           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1960      (if (or is-node (not result-is-node-gpr))
1961        result-reg
1962        (cond (is-64-bit
1963               (if (eq type-keyword :double-float-vector)
1964                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1965                   (if safe
1966                     (! get-double? reg result-reg)
1967                     (! get-double reg result-reg))
1968                   reg)))
1969              (is-32-bit
1970               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1971               ;; case here.
1972               (if is-signed             
1973                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1974                   (if (eq type-keyword :fixnum-vector)
1975                     (progn
1976                       (when safe
1977                         (! trap-unless-fixnum result-reg))
1978                       (! fixnum->signed-natural reg result-reg))
1979                     (! unbox-s32 reg result-reg))
1980                   reg)
1981                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1982                   (cond ((eq type-keyword :simple-string)
1983                          (if (characterp constval)
1984                            (arm2-lri seg reg (char-code constval))
1985                            (! unbox-base-char reg result-reg)))
1986                         ((eq type-keyword :single-float-vector)
1987                          (if (typep constval 'single-float)
1988                            (arm2-lri seg reg (single-float-bits constval))
1989                            (progn
1990                              (when safe
1991                                (! trap-unless-single-float result-reg))
1992                              (! single-float-bits reg result-reg))))
1993                         (t
1994                          (if (typep constval '(unsigned-byte 32))
1995                            (arm2-lri seg reg constval)
1996                            (! unbox-u32 reg result-reg))))
1997                   reg)))
1998              (is-16-bit
1999               (if is-signed
2000                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
2001                   (if (typep constval '(signed-byte 16))
2002                     (arm2-lri seg reg constval)
2003                     (! unbox-s16 reg result-reg))
2004                   reg)
2005                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
2006                   (if (typep constval '(unsigned-byte 16))
2007                     (arm2-lri seg reg constval)
2008                     (! unbox-u16 reg result-reg))
2009                   reg)))
2010              (is-8-bit
2011               (if is-signed
2012                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
2013                   (if (typep constval '(signed-byte 8))
2014                     (arm2-lri seg reg constval)
2015                     (! unbox-s8 reg result-reg))
2016                   reg)
2017                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2018                   (if (typep constval '(unsigned-byte 8))
2019                     (arm2-lri seg reg constval)
2020                     (! unbox-u8 reg result-reg))
2021                   reg)))
2022              (t
2023                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2024                   (unless (typep constval 'bit)
2025                     (! unbox-bit reg result-reg))
2026                   reg)))))))
2027                   
2028     
2029;;; "val-reg" might be boxed, if the vreg requires it to be.
2030(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
2031  (with-arm-local-vinsn-macros (seg vreg xfer)
2032    (let* ((arch (backend-target-arch *target-backend*))
2033           (is-node (member type-keyword (arch::target-gvector-types arch)))
2034           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2035           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2036           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2037           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2038           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2039           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2040      (cond ((and is-node node-value-needs-memoization)
2041             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2042                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2043                          (eql (hard-regspec-value val-reg) arm::arg_z))
2044               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2045             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2046            (is-node
2047             (if (and index-known-fixnum (<= index-known-fixnum
2048                                             (arch::target-max-32-bit-constant-index arch)))
2049               (! misc-set-c-node val-reg src index-known-fixnum)
2050               (with-imm-target () scaled-idx
2051
2052                 (if index-known-fixnum
2053                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2054                   (! scale-node-misc-index scaled-idx unscaled-idx))
2055                 (! misc-set-node val-reg src scaled-idx))))
2056            (t
2057             (cond
2058               (is-64-bit
2059                (with-imm-target (arm::imm0 arm::imm1) scaled-idx
2060                  (if (and index-known-fixnum
2061                           (<= index-known-fixnum
2062                               (arch::target-max-64-bit-constant-index arch)))
2063                    (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2064                    (progn
2065                      (if index-known-fixnum
2066                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2067                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2068                      (! misc-set-double-float unboxed-val-reg src scaled-idx)))))
2069                 (t
2070                  (with-imm-target (unboxed-val-reg) scaled-idx
2071                    (cond
2072                      (is-32-bit
2073                       (if (and index-known-fixnum
2074                                (<= index-known-fixnum
2075                                    (arch::target-max-32-bit-constant-index arch)))
2076                         (if (eq type-keyword :single-float-vector)
2077                           (if (eq (hard-regspec-class unboxed-val-reg)
2078                                   hard-reg-class-fpr)
2079                             (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2080                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2081                           (if is-signed
2082                             (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2083                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2084                         (progn
2085                           (if index-known-fixnum
2086                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2087                             (! scale-32bit-misc-index scaled-idx unscaled-idx))
2088                           (if (and (eq type-keyword :single-float-vector)
2089                                    (eql (hard-regspec-class unboxed-val-reg)
2090                                         hard-reg-class-fpr))
2091                             (! misc-set-single-float unboxed-val-reg src scaled-idx)
2092                             (if is-signed
2093                               (! misc-set-s32 unboxed-val-reg src scaled-idx)
2094                               (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2095                      (is-16-bit
2096                       (if (and index-known-fixnum
2097                                (<= index-known-fixnum
2098                                    (arch::target-max-16-bit-constant-index arch)))
2099                         (if is-signed
2100                           (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2101                           (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2102                         (progn
2103                           (if index-known-fixnum
2104                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2105                             (! scale-16bit-misc-index scaled-idx unscaled-idx))
2106                           (if is-signed
2107                             (! misc-set-s16 unboxed-val-reg src scaled-idx)
2108                             (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2109                      (is-8-bit
2110                       (if (and index-known-fixnum
2111                                (<= index-known-fixnum
2112                                    (arch::target-max-8-bit-constant-index arch)))
2113                         (if is-signed
2114                           (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2115                           (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2116                         (progn
2117                           (if index-known-fixnum
2118                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2119                             (! scale-8bit-misc-index scaled-idx unscaled-idx))
2120                           (if is-signed
2121                             (! misc-set-s8 unboxed-val-reg src scaled-idx)
2122                             (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2123                      (t
2124                       (unless is-1-bit
2125                         (nx-error "~& unsupported vector type: ~s"
2126                                   type-keyword))
2127                       (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2128                         (with-imm-target (unboxed-val-reg) word
2129                           (let* ((word-index (ash index-known-fixnum -5))
2130                                  (bit-number (logand index-known-fixnum #x1f)))
2131                             (! misc-ref-c-u32 word src word-index)
2132                             (if constval
2133                               (if (zerop constval)
2134                                 (! set-constant-arm-bit-to-0 word word bit-number)
2135                                 (! set-constant-arm-bit-to-1 word word bit-number))
2136                               (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2137                             (! misc-set-c-u32 word src word-index)))
2138                         (with-crf-target () crf
2139                           (with-imm-temps () (word-index bit-number temp)
2140                             (unless constval
2141                               (! compare-immediate crf unboxed-val-reg 0))
2142                             (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2143                             (! lri temp 1)
2144                             (! shift-left-variable-word bit-number temp bit-number)
2145                             (! misc-ref-u32 temp src word-index)
2146                             (if constval
2147                               (if (zerop constval)
2148                                 (! u32logandc2 temp temp bit-number)
2149                                 (! u32logior temp temp bit-number))
2150                               (progn
2151                                 (! set-or-clear-bit temp temp bit-number crf)))
2152                             (! misc-set-u32 temp src word-index)))))))))))
2153      (when (and vreg val-reg) (<- val-reg))
2154    (^))))
2155                   
2156
2157(defun arm2-code-coverage-entry (seg note)
2158  (let* ((afunc *arm2-cur-afunc*))
2159    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2160    (with-arm-local-vinsn-macros (seg)
2161      (let* ((ccreg ($ arm::temp0)))
2162        (arm2-store-immediate seg note ccreg)
2163        (with-node-temps (ccreg) (zero)
2164          (! lri zero 0)
2165          (! misc-set-c-node zero ccreg 1))))))
2166
2167(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2168  (with-arm-local-vinsn-macros (seg)
2169    (let* ((arch (backend-target-arch *target-backend*))
2170           (is-node (member type-keyword (arch::target-gvector-types arch)))
2171           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2172           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2173           (index-known-fixnum (acode-fixnum-form-p index)))
2174      (let* ((src ($ arm::arg_x))
2175             (unscaled-idx ($ arm::arg_y))
2176             (result-reg ($ arm::arg_z)))
2177        (cond (needs-memoization
2178               (arm2-three-targeted-reg-forms seg
2179                                              vector src
2180                                              index unscaled-idx
2181                                              value result-reg))
2182              (t
2183               (multiple-value-setq (src unscaled-idx result-reg)
2184                 (arm2-three-untargeted-reg-forms seg
2185                                              vector src
2186                                              index unscaled-idx
2187                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2188        (when safe
2189          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2190                 (value (if (eql (hard-regspec-class result-reg)
2191                                 hard-reg-class-gpr)
2192                          (hard-regspec-value result-reg))))
2193            (when (and value (logbitp value *available-backend-imm-temps*))
2194              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2195            (if (typep safe 'fixnum)
2196              (! trap-unless-typecode= src safe))
2197            (unless index-known-fixnum
2198              (! trap-unless-fixnum unscaled-idx))
2199            (! check-misc-bound unscaled-idx src)))
2200        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2201
2202
2203(defun arm2-tail-call-alias (immref sym &optional arglist)
2204  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2205    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2206      (make-acode (%nx1-operator immediate) (car alias))
2207      immref)))
2208
2209;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2210;;; consing it.
2211(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2212  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2213    (when (eq (logand (the fixnum (nx-var-bits rest))
2214                      (logior $vsetqmask (ash -1 $vbitspecial)
2215                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2216              0)               ; Nothing but simple references
2217      (do* ()
2218           ((not (acode-p body)))
2219        (let* ((op (acode-operator body)))
2220          (if (or (eq op (%nx1-operator lexical-function-call))
2221                  (eq op (%nx1-operator call)))
2222            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2223               (unless (and (eq spread-p t)
2224                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2225                (return nil))
2226              (flet ((independent-of-all-values (form)       
2227                       (setq form (acode-unwrapped-form-value form))
2228                       (or (arm-constant-form-p form)
2229                           (let* ((lexref (arm2-lexical-reference-p form)))
2230                             (and lexref 
2231                                  (neq lexref rest)
2232                                  (dolist (val rest-values t)
2233                                    (unless (arm2-var-not-set-by-form-p lexref val)
2234                                      (return))))))))
2235                (unless (or (eq op (%nx1-operator lexical-function-call))
2236                            (independent-of-all-values fn-form))
2237                  (return nil))
2238                (if (dolist (s stack-args t)
2239                          (unless (independent-of-all-values s)
2240                            (return nil)))
2241                  (let* ((arglist (append stack-args rest-values)))
2242                    (return
2243                     (make-acode op 
2244                                 fn-form 
2245                                 (if (<= (length arglist) $numarmargregs)
2246                                   (list nil (reverse arglist))
2247                                   (list (butlast arglist $numarmargregs)
2248                                         (reverse (last arglist $numarmargregs))))
2249                                 nil)))
2250                  (return nil))))
2251            (if (eq op (%nx1-operator local-block))
2252              (setq body (%cadr body))
2253              (if (and (eq op (%nx1-operator if))
2254                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2255                (setq body (%caddr body))
2256                (return nil)))))))))
2257
2258(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2259  (with-arm-local-vinsn-macros (seg vreg xfer)
2260    (when spread-p
2261      (destructuring-bind (stack-args reg-args) arglist
2262        (when (and (null (cdr reg-args))
2263                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2264          (setq spread-p nil)
2265          (let* ((nargs (length stack-args)))
2266            (declare (fixnum nargs))
2267            (if (<= nargs $numarmargregs)
2268              (setq arglist (list nil (reverse stack-args)))
2269              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2270    (let* ((lexref (arm2-lexical-reference-p fn))
2271           (simple-case (or (fixnump fn)
2272                            (typep fn 'lreg)
2273                            (arm2-immediate-function-p fn)
2274                            (and 
2275                             lexref
2276                             (not spread-p)
2277                             (flet ((all-simple (args)
2278                                      (dolist (arg args t)
2279                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2280                                          (return)))))
2281                               (and (all-simple (car arglist))
2282                                    (all-simple (cadr arglist))
2283                                    (setq fn (var-ea lexref)))))))
2284           (cstack *arm2-cstack*)
2285           (top *arm2-top-vstack-lcell*)
2286           (vstack *arm2-vstack*))
2287      (setq xfer (or xfer 0))
2288      (when (and (eq xfer $backend-return)
2289                 (eq 0 *arm2-undo-count*)
2290                 (acode-p fn)
2291                 (eq (acode-operator fn) (%nx1-operator immediate))
2292                 (symbolp (cadr fn)))
2293        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2294     
2295      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2296        (progn
2297          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2298          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2299          (setq  *arm2-cstack* cstack)
2300          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2301        (let* ((mv-p (arm2-mv-p xfer)))
2302          (unless simple-case
2303            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2304            (setq fn (arm2-vloc-ea vstack)))
2305          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2306          (if (and (logbitp $backend-mvpass-bit xfer)
2307                   (not simple-case))
2308            (progn
2309              (! save-values)
2310              (! vstack-discard 1)
2311              (arm2-set-nargs seg 0)
2312              (! recover-values))
2313            (unless (or mv-p simple-case)
2314              (! vstack-discard 1)))
2315          (arm2-set-vstack vstack)
2316          (setq *arm2-top-vstack-lcell* top)
2317          (setq *arm2-cstack* cstack)
2318          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2319            (<- arm::arg_z)
2320            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2321      nil)))
2322
2323(defun arm2-restore-full-lisp-context (seg)
2324  (with-arm-local-vinsn-macros (seg)
2325    (! restore-full-lisp-context)))
2326
2327(defun arm2-call-symbol (seg jump-p)
2328  ; fname contains a symbol; we can either call it via
2329  ; a call to .SPjmpsym or expand the instructions inline.
2330  ; Since the branches are unconditional, the call doesn't
2331  ; cost much, but doing the instructions inline would give
2332  ; an instruction scheduler some opportunities to improve
2333  ; performance, so this isn't a strict time/speed tradeoff.
2334  ; This should probably dispatch on something other than
2335  ; *arm2-open-code-inline*, since that does imply a time/speed
2336  ; tradeoff.
2337  (with-arm-local-vinsn-macros (seg)
2338    (if *arm2-optimize-for-space*
2339      (if jump-p
2340        (! jump-known-symbol-ool)
2341        (! call-known-symbol-ool))
2342      (if jump-p
2343        (! jump-known-symbol)
2344        (! call-known-symbol arm::arg_z)))))
2345
2346;;; Nargs = nil -> multiple-value case.
2347(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2348  (with-arm-local-vinsn-macros (seg)
2349    (let* ((f-op (acode-unwrapped-form-value fn))
2350           (immp (and (consp f-op)
2351                      (eq (%car f-op) (%nx1-operator immediate))))
2352           (symp (and immp (symbolp (%cadr f-op))))
2353           (label-p (and (fixnump fn) 
2354                         (locally (declare (fixnum fn))
2355                           (and (= fn -1) (- fn)))))
2356           (tail-p (eq xfer $backend-return))
2357           (func (if (consp f-op) (%cadr f-op)))
2358           (a-reg nil)
2359           (lfunp (and (acode-p f-op) 
2360                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2361           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2362           (callable (or symp lfunp label-p))
2363           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2364           (alternate-tail-call
2365            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2366           )
2367      (when expression-p
2368        ;;Have to do this before spread args, since might be vsp-relative.
2369        (if nargs
2370          (arm2-do-lexical-reference seg destreg fn)
2371          (arm2-copy-register seg destreg fn)))
2372      (if (or symp lfunp)
2373        (setq func (if symp (arm2-symbol-entry-locative func)
2374                     (arm2-afunc-lfun-ref func))
2375              a-reg (arm2-register-constant-p func)))
2376      (when tail-p
2377        #-no-compiler-bugs
2378        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2379        (when a-reg
2380          (arm2-copy-register seg destreg a-reg)))
2381      (if spread-p
2382        (progn
2383          (arm2-set-nargs seg (%i- nargs 1))
2384          (if (eq spread-p 0)
2385            (! spread-lexpr)
2386            (! spread-list)))
2387        (if nargs
2388          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2389          (! pop-argument-registers)))
2390      (if callable
2391        (if (not tail-p)
2392          (if (arm2-mvpass-p xfer)
2393            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2394              (if label-p
2395                (arm2-copy-register seg call-reg ($ arm::fn))
2396                (if a-reg
2397                  (arm2-copy-register seg call-reg  a-reg)
2398                  (arm2-store-immediate seg func call-reg)))
2399              (if symp
2400                (! pass-multiple-values-symbol)
2401                (! pass-multiple-values)))
2402            (progn 
2403              (if label-p
2404                (progn
2405                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2406                  (! call-label (aref *backend-labels* 1)))
2407                (progn
2408                  (if a-reg
2409                    (arm2-copy-register seg destreg a-reg)
2410                    (arm2-store-immediate seg func destreg))
2411                  (if symp
2412                    (arm2-call-symbol seg nil)
2413                    (! call-known-function))))))
2414          (if alternate-tail-call
2415            (progn
2416              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2417              (! jump (aref *backend-labels* *arm2-tail-label*)))
2418            (progn
2419              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2420              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2421                (progn
2422                  (if label-p
2423                    (arm2-copy-register seg arm::nfn arm::fn))
2424                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2425                  (arm2-restore-full-lisp-context seg)
2426                  (if label-p
2427                    (! jump (aref *backend-labels* 1))
2428                    (progn
2429                      (if symp
2430                        (arm2-call-symbol seg t)
2431                        (! jump-known-function)))))
2432                (progn
2433                  (if label-p
2434                    (arm2-copy-register seg arm::nfn arm::fn)
2435                    (unless a-reg (arm2-store-immediate seg func destreg)))
2436                  (cond ((or spread-p (null nargs))
2437                         (if symp
2438                           (! tail-call-sym-gen)
2439                           (! tail-call-fn-gen)))
2440                        ((%i> nargs $numarmargregs)
2441                         (if symp
2442                           (! tail-call-sym-slide)
2443                           (! tail-call-fn-slide)))
2444                        (t
2445                         (! restore-full-lisp-context)
2446                         (if symp
2447                           (! jump-known-symbol)
2448                           (! jump-known-function)))))))))
2449        ;; The general (funcall) case: we don't know (at compile-time)
2450        ;; for sure whether we've got a symbol or a (local, constant)
2451        ;; function.
2452        (progn
2453          (unless (or (fixnump fn) (typep fn 'lreg))
2454            (arm2-one-targeted-reg-form seg fn destreg))
2455          (if (not tail-p)
2456            (if (arm2-mvpass-p xfer)
2457              (! pass-multiple-values)
2458              (! funcall))                 
2459            (cond ((or (null nargs) spread-p)
2460                   (! tail-funcall-gen))
2461                  ((%i> nargs $numarmargregs)
2462                   (! tail-funcall-slide))
2463                  (t
2464                   (! tail-funcall-vsp)))))))
2465    nil))
2466
2467(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2468  (let* ((old-stack (arm2-encode-stack))
2469         (copy afuncs)
2470         (func nil))
2471    (with-arm-p2-declarations p2decls 
2472      (dolist (var vars) 
2473        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2474          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2475      (arm2-undo-body seg vreg xfer body old-stack)
2476      (dolist (var vars)
2477        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2478          (arm2-close-var seg var))))))
2479
2480(defun arm2-make-closure (seg afunc downward-p)
2481  (with-arm-local-vinsn-macros (seg)
2482    (flet ((var-to-reg (var target)
2483             (let* ((ea (var-ea (var-bits var))))
2484               (if ea
2485                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2486                 (! load-nil target))
2487               target))
2488           (set-some-cells (dest cellno c0 c1 c2 c3)
2489             (declare (fixnum cellno))
2490             (! misc-set-c-node c0 dest cellno)
2491             (incf cellno)
2492             (when c1
2493               (! misc-set-c-node c1 dest cellno)
2494               (incf cellno)
2495               (when c2
2496                 (! misc-set-c-node c2 dest cellno)
2497                 (incf cellno)
2498                 (when c3
2499                   (! misc-set-c-node c3 dest cellno)
2500                   (incf cellno))))
2501             cellno))
2502      (let* ((inherited-vars (afunc-inherited-vars afunc))
2503             (arch (backend-target-arch *target-backend*))
2504             (dest ($ arm::arg_z))
2505             (vsize (+ (length inherited-vars) 
2506                       3                ; entrypoint,%closure-code%, afunc
2507                       2)))             ; name, lfun-bits
2508        (declare (list inherited-vars))
2509        (if downward-p
2510          (progn
2511            (let* ((*arm2-vstack* *arm2-vstack*)
2512                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2513              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2514              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2515              (! %closure-code% arm::arg_y)
2516              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2517              (arm2-vpush-register-arg seg arm::arg_x)
2518              (arm2-vpush-register-arg seg arm::temp0)
2519              (arm2-vpush-register-arg seg arm::arg_y)
2520              (arm2-vpush-register-arg seg arm::arg_z)
2521              ;; Could be smarter about memory traffic here.
2522              (dolist (v inherited-vars)
2523                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2524              (! load-nil arm::arg_z)
2525              (arm2-vpush-register-arg seg arm::arg_z)
2526              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2527              (arm2-vpush-register-arg seg arm::arg_z)
2528              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2529              (! make-stack-gvector))
2530            (arm2-open-undo $undostkblk))
2531          (let* ((cell 1))
2532            (declare (fixnum cell))
2533            (progn
2534              (arm2-lri seg
2535                        arm::imm0
2536                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2537              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2538              )
2539            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2540            (! misc-set-c-node arm::arg_x dest 0)
2541            (! %closure-code% arm::arg_x)
2542            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2543            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2544              (do* ((ccode arm::arg_x nil)
2545                    (func arm::arg_y nil))
2546                   ((null inherited-vars))
2547                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2548                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2549                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2550                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2551                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2552            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2553            (! load-nil arm::arg_x)
2554            (! misc-set-c-node arm::arg_x dest cell)
2555            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2556        dest))))
2557       
2558(defun arm2-symbol-entry-locative (sym)
2559  (setq sym (require-type sym 'symbol))
2560  (when (eq sym '%call-next-method-with-args)
2561    (setf (afunc-bits *arm2-cur-afunc*)
2562          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2563  (or (assq sym *arm2-fcells*)
2564      (let ((new (list sym)))
2565        (push new *arm2-fcells*)
2566        new)))
2567
2568(defun arm2-symbol-value-cell (sym)
2569  (setq sym (require-type sym 'symbol))
2570  (or (assq sym *arm2-vcells*)
2571      (let ((new (list sym)))
2572        (push new *arm2-vcells*)
2573        (ensure-binding-index sym)
2574        new)))
2575
2576
2577(defun arm2-symbol-locative-p (imm)
2578  (and (consp imm)
2579       (or (memq imm *arm2-vcells*)
2580           (memq imm *arm2-fcells*))))
2581
2582
2583
2584
2585(defun arm2-immediate-function-p (f)
2586  (setq f (acode-unwrapped-form-value f))
2587  (and (acode-p f)
2588       (or (eq (%car f) (%nx1-operator immediate))
2589           (eq (%car f) (%nx1-operator simple-function)))))
2590
2591(defun arm-constant-form-p (form)
2592  (setq form (nx-untyped-form form))
2593  (if form
2594    (or (nx-null form)
2595        (nx-t form)
2596        (and (consp form)
2597             (or (eq (acode-operator form) (%nx1-operator immediate))
2598                 (eq (acode-operator form) (%nx1-operator fixnum))
2599                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2600
2601
2602 
2603(defun arm2-integer-constant-p (form mode)
2604  (let* ((val 
2605         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2606             (and (acode-p form)
2607                  (eq (acode-operator form) (%nx1-operator immediate))
2608                  (setq form (%cadr form))
2609                  (if (typep form 'integer)
2610                    form)))))
2611    (and val (%typep val (mode-specifier-type mode)) val)))
2612
2613
2614(defun arm-side-effect-free-form-p (form)
2615  (when (consp (setq form (acode-unwrapped-form-value form)))
2616    (or (arm-constant-form-p form)
2617        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2618        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2619          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2620
2621(defun arm2-formlist (seg stkargs &optional revregargs)
2622  (with-arm-local-vinsn-macros (seg) 
2623    (let* ((nregs (length revregargs))
2624           (n nregs))
2625      (declare (fixnum n))
2626      (dolist (arg stkargs)
2627        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2628          (arm2-vpush-register-arg seg reg)
2629          (incf n)))
2630      (when revregargs
2631        (let* ((zform (%car revregargs))
2632               (yform (%cadr revregargs))
2633               (xform (%caddr revregargs)))
2634          (if (eq 3 nregs)
2635            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2636            (if (eq 2 nregs)
2637              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2638              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2639      n)))
2640
2641(defun arm2-arglist (seg args)
2642  (arm2-formlist seg (car args) (cadr args)))
2643
2644
2645
2646
2647
2648(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2649  (let* ((mode (case ffi-arg-type
2650                 ((nil) :natural)
2651                 (:signed-byte :s8)
2652                 (:unsigned-byte :u8)
2653                 (:signed-halfword :s16)
2654                 (:unsigned-halfword :u16)
2655                 (:signed-fullword :s32)
2656                 (:unsigned-fullword :u32)
2657                 (:unsigned-doubleword :u64)
2658                 (:signed-doubleword :s64)))
2659         (modeval (gpr-mode-name-value mode)))
2660    (with-arm-local-vinsn-macros (seg)
2661      (let* ((value (arm2-integer-constant-p form mode)))
2662        (if value
2663            (progn
2664              (unless (typep immreg 'lreg)
2665                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2666              (arm2-lri seg immreg value)
2667              immreg)
2668          (progn 
2669            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2670
2671
2672(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2673  (arm2-one-targeted-reg-form seg
2674                              form 
2675                              address-reg))
2676
2677
2678(defun arm2-one-lreg-form (seg form lreg)
2679  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2680    (if is-float
2681      (arm2-form-float seg lreg nil form)
2682      (arm2-form seg lreg nil form))
2683    lreg))
2684
2685(defun arm2-one-targeted-reg-form (seg form reg)
2686  (arm2-one-lreg-form seg form reg))
2687
2688(defun arm2-one-untargeted-lreg-form (seg form reg)
2689  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2690
2691(defun arm2-one-untargeted-reg-form (seg form suggested)
2692  (with-arm-local-vinsn-macros (seg)
2693    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2694           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2695      (if node-p
2696        (let* ((ref (arm2-lexical-reference-ea form))
2697               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2698          (if reg
2699            ref
2700            (if (nx-null form)
2701              (progn
2702                (! load-nil suggested)
2703                suggested)
2704              (if (and (acode-p form) 
2705                       (eq (acode-operator form) (%nx1-operator immediate)) 
2706                       (setq reg (arm2-register-constant-p (cadr form))))
2707                reg
2708                (if (and (acode-p form)
2709                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2710                  arm::rcontext
2711                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2712        (arm2-one-untargeted-lreg-form seg form suggested)))))
2713             
2714
2715(defun arm2-push-register (seg areg)
2716  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2717         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2718         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2719         vinsn)
2720    (with-arm-local-vinsn-macros (seg)
2721      (if a-node
2722        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2723        (progn
2724          (setq vinsn
2725                (if a-float
2726                  (if a-double
2727                    (! temp-push-double-float areg)
2728                    (! temp-push-single-float areg))
2729                  (! temp-push-unboxed-word areg)))
2730          (arm2-open-undo $undostkblk)))
2731      vinsn)))
2732
2733(defun arm2-pop-register (seg areg)
2734  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2735         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2736         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2737         vinsn)
2738    (with-arm-local-vinsn-macros (seg)
2739      (if a-node
2740        (setq vinsn (arm2-vpop-register seg areg))
2741        (progn
2742          (setq vinsn
2743                (if a-float
2744                  (if a-double
2745                    (! temp-pop-double-float areg)
2746                    (! temp-pop-single-float areg))
2747                  (! temp-pop-unboxed-word areg)))
2748          (arm2-close-undo)))
2749      vinsn)))
2750
2751(defun arm2-acc-reg-for (reg)
2752  (with-arm-local-vinsn-macros (seg)
2753    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2754             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2755      ($ arm::arg_z)
2756      reg)))
2757
2758;;; The compiler often generates superfluous pushes & pops.  Try to
2759;;; eliminate them.
2760;;; It's easier to elide pushes and pops to the TSP.
2761(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2762  (with-arm-local-vinsn-macros (seg)
2763    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2764           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2765           (same-reg (eq (hard-regspec-value pushed-reg)
2766                         (hard-regspec-value popped-reg)))
2767           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2768      (when (and sp-p t)               ; vsp case is harder.
2769        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2770          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2771                                     push-vinsn pop-vinsn pushed-reg))
2772                 (popped-reg-is-set (if same-reg
2773                                      pushed-reg-is-set
2774                                      (vinsn-sequence-sets-reg-p
2775                                       push-vinsn pop-vinsn popped-reg))))
2776            (unless (and pushed-reg-is-set popped-reg-is-set)
2777              (unless same-reg
2778                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2779                                     hard-reg-class-fpr)
2780                               (if (eql (get-regspec-mode pushed-reg)
2781                                        hard-reg-class-fpr-mode-single)
2782                                 (! single-to-single popped-reg pushed-reg)
2783                                 (! double-to-double popped-reg pushed-reg))
2784                               (! copy-gpr popped-reg pushed-reg))))
2785                  (remove-dll-node copy)
2786                  (if pushed-reg-is-set
2787                    (insert-dll-node-after copy push-vinsn)
2788                    (insert-dll-node-before copy push-vinsn))))
2789              (elide-vinsn push-vinsn)
2790              (elide-vinsn pop-vinsn))))))))
2791               
2792       
2793;;; we never leave the first form pushed (the 68K compiler had some subprims that
2794;;; would vpop the first argument out of line.)
2795(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2796  (let* ((avar (arm2-lexical-reference-p aform))
2797         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2798         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2799                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2800         (apushed (not (or atriv aconst))))
2801    (progn
2802      (unless aconst
2803        (if atriv
2804          (arm2-one-targeted-reg-form seg aform areg)
2805          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2806      (arm2-one-targeted-reg-form seg bform breg)
2807      (if aconst
2808        (arm2-one-targeted-reg-form seg aform areg)
2809        (if apushed
2810          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2811    (values areg breg)))
2812
2813
2814(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2815  (with-arm-local-vinsn-macros (seg)
2816    (let* ((avar (arm2-lexical-reference-p aform))
2817           (adest areg)
2818           (bdest breg)
2819           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2820           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2821                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2822           (apushed (not (or atriv aconst))))
2823      (progn
2824        (unless aconst
2825          (if atriv
2826            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2827            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2828        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2829        (if aconst
2830          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2831          (if apushed
2832            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2833      (values adest bdest))))
2834
2835
2836(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2837  (let* ((bnode (nx2-node-gpr-p breg))
2838         (cnode (nx2-node-gpr-p creg))
2839         (dnode (nx2-node-gpr-p dreg))
2840         (atriv (or (null aform) 
2841                    (and (arm2-trivial-p bform)
2842                         (arm2-trivial-p cform)
2843                         (arm2-trivial-p dform)
2844                         bnode
2845                         cnode
2846                         dnode)))
2847         (btriv (or (null bform)
2848                    (and (arm2-trivial-p cform)
2849                         (arm2-trivial-p dform)
2850                         cnode
2851                         dnode)))
2852         (ctriv (or (null cform)
2853                    (and (arm2-trivial-p dform) dnode)))
2854         
2855         (aconst (and (not atriv) 
2856                      (or (arm-side-effect-free-form-p aform)
2857                          (let ((avar (arm2-lexical-reference-p aform)))
2858                            (and avar 
2859                                 (arm2-var-not-set-by-form-p avar bform)
2860                                 (arm2-var-not-set-by-form-p avar cform)
2861                                 (arm2-var-not-set-by-form-p avar dform))))))
2862         (bconst (and (not btriv)
2863                      (or (arm-side-effect-free-form-p bform)
2864                          (let ((bvar (arm2-lexical-reference-p bform)))
2865                            (and bvar
2866                                 (arm2-var-not-set-by-form-p bvar cform)
2867                                 (arm2-var-not-set-by-form-p bvar dform))))))
2868         (cconst (and (not ctriv)
2869                      (or (arm-side-effect-free-form-p cform)
2870                          (let ((cvar (arm2-lexical-reference-p cform)))
2871                            (and cvar
2872                                 (arm2-var-not-set-by-form-p cvar dform))))))
2873         (apushed nil)
2874         (bpushed nil)
2875         (cpushed nil))
2876    (if (and aform (not aconst))
2877      (if atriv
2878        (arm2-one-targeted-reg-form seg aform areg)
2879        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2880    (if (and bform (not bconst))
2881      (if btriv
2882        (arm2-one-targeted-reg-form seg bform breg)
2883        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2884    (if (and cform (not cconst))
2885      (if ctriv
2886        (arm2-one-targeted-reg-form seg cform creg)
2887        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2888    (arm2-one-targeted-reg-form seg dform dreg)
2889    (unless ctriv
2890      (if cconst
2891        (arm2-one-targeted-reg-form seg cform creg)
2892        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2893    (unless btriv 
2894      (if bconst
2895        (arm2-one-targeted-reg-form seg bform breg)
2896        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2897    (unless atriv
2898      (if aconst
2899        (arm2-one-targeted-reg-form seg aform areg)
2900        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2901    (values areg breg creg dreg)))
2902
2903(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2904  (let* ((bnode (nx2-node-gpr-p breg))
2905         (cnode (nx2-node-gpr-p creg))
2906         (atriv (or (null aform) 
2907                    (and (arm2-trivial-p bform)
2908                         (arm2-trivial-p cform)
2909                         bnode
2910                         cnode)))
2911         (btriv (or (null bform)
2912                    (and (arm2-trivial-p cform)
2913                         cnode)))
2914         (aconst (and (not atriv) 
2915                      (or (arm-side-effect-free-form-p aform)
2916                          (let ((avar (arm2-lexical-reference-p aform)))
2917                            (and avar 
2918                                 (arm2-var-not-set-by-form-p avar bform)
2919                                 (arm2-var-not-set-by-form-p avar cform))))))
2920         (bconst (and (not btriv)
2921                      (or
2922                       (arm-side-effect-free-form-p bform)
2923                       (let ((bvar (arm2-lexical-reference-p bform)))
2924                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2925         (apushed nil)
2926         (bpushed nil))
2927    (if (and aform (not aconst))
2928      (if atriv
2929        (arm2-one-targeted-reg-form seg aform areg)
2930        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2931    (if (and bform (not bconst))
2932      (if btriv
2933        (arm2-one-targeted-reg-form seg bform breg)
2934        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2935    (arm2-one-targeted-reg-form seg cform creg)
2936    (unless btriv 
2937      (if bconst
2938        (arm2-one-targeted-reg-form seg bform breg)
2939        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2940    (unless atriv
2941      (if aconst
2942        (arm2-one-targeted-reg-form seg aform areg)
2943        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2944    (values areg breg creg)))
2945
2946(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2947  (with-arm-local-vinsn-macros (seg)
2948    (let* ((bnode (nx2-node-gpr-p breg))
2949           (cnode (nx2-node-gpr-p creg))
2950           (atriv (or (null aform) 
2951                      (and (arm2-trivial-p bform)
2952                           (arm2-trivial-p cform)
2953                           bnode
2954                           cnode)))
2955           (btriv (or (null bform)
2956                      (and (arm2-trivial-p cform)
2957                           cnode)))
2958           (aconst (and (not atriv) 
2959                        (or (arm-side-effect-free-form-p aform)
2960                            (let ((avar (arm2-lexical-reference-p aform)))
2961                              (and avar 
2962                                   (arm2-var-not-set-by-form-p avar bform)
2963                                   (arm2-var-not-set-by-form-p avar cform))))))
2964           (bconst (and (not btriv)
2965                        (or
2966                         (arm-side-effect-free-form-p bform)
2967                         (let ((bvar (arm2-lexical-reference-p bform)))
2968                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2969           (adest areg)
2970           (bdest breg)
2971           (cdest creg)
2972           (apushed nil)
2973           (bpushed nil))
2974      (if (and aform (not aconst))
2975        (if atriv
2976          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2977          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2978      (if (and bform (not bconst))
2979        (if btriv
2980          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2981          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2982      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2983      (unless btriv 
2984        (if bconst
2985          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2986          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2987      (unless atriv
2988        (if aconst
2989          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2990          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2991      (values adest bdest cdest))))
2992
2993(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2994  (let* ((bnode (nx2-node-gpr-p breg))
2995         (cnode (nx2-node-gpr-p creg))
2996         (dnode (nx2-node-gpr-p dreg))
2997         (atriv (or (null aform) 
2998                    (and (arm2-trivial-p bform)
2999                         (arm2-trivial-p cform)
3000                         (arm2-trivial-p dform)
3001                         bnode
3002                         cnode
3003                         dnode)))
3004         (btriv (or (null bform)
3005                    (and (arm2-trivial-p cform)
3006                         (arm2-trivial-p dform)
3007                         cnode
3008                         dnode)))
3009         (ctriv (or (null cform)
3010                    (and (arm2-trivial-p dform) dnode)))
3011         (aconst (and (not atriv) 
3012                      (or (arm-side-effect-free-form-p aform)
3013                          (let ((avar (arm2-lexical-reference-p aform)))
3014                            (and avar 
3015                                 (arm2-var-not-set-by-form-p avar bform)
3016                                 (arm2-var-not-set-by-form-p avar cform)
3017                                 (arm2-var-not-set-by-form-p avar dform))))))
3018         (bconst (and (not btriv)
3019                      (or
3020                       (arm-side-effect-free-form-p bform)
3021                       (let ((bvar (arm2-lexical-reference-p bform)))
3022                         (and bvar
3023                              (arm2-var-not-set-by-form-p bvar cform)
3024                              (arm2-var-not-set-by-form-p bvar dform))))))
3025         (cconst (and (not ctriv)
3026                      (or
3027                       (arm-side-effect-free-form-p cform)
3028                       (let ((cvar (arm2-lexical-reference-p cform)))
3029                         (and cvar
3030                              (arm2-var-not-set-by-form-p cvar dform))))))
3031         (adest areg)
3032         (bdest breg)
3033         (cdest creg)
3034         (ddest dreg)
3035         (apushed nil)
3036         (bpushed nil)
3037         (cpushed nil))
3038    (if (and aform (not aconst))
3039      (if atriv
3040        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3041        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3042    (if (and bform (not bconst))
3043      (if btriv
3044        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3045        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3046    (if (and cform (not cconst))
3047      (if ctriv
3048        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3049        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3050    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3051    (unless ctriv 
3052      (if cconst
3053        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3054        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3055    (unless btriv 
3056      (if bconst
3057        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3058        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3059    (unless atriv
3060      (if aconst
3061        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3062        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3063    (values adest bdest cdest ddest)))
3064
3065(defun arm2-lri (seg reg value)
3066  (with-arm-local-vinsn-macros (seg)
3067    (if (>= value 0)
3068      (! lri reg value)
3069      (! lri reg (logand value #xffffffff)))))
3070
3071
3072(defun arm2-multiple-value-body (seg form)
3073  (let* ((lab (backend-get-next-label))
3074         (*arm2-vstack* *arm2-vstack*)
3075         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3076         (old-stack (arm2-encode-stack)))
3077    (with-arm-local-vinsn-macros (seg)
3078      (arm2-open-undo $undomvexpect)
3079      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3080      (@ lab))))
3081
3082(defun arm2-afunc-lfun-ref (afunc)
3083  (or
3084   (afunc-lfun afunc)
3085   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3086          afunc)))
3087
3088(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3089  (let ((inherited-args (afunc-inherited-vars afunc)))
3090    (when inherited-args
3091      (let* ((current-afunc *arm2-cur-afunc*)
3092             (stkargs (car arglist))
3093             (regargs (cadr arglist))
3094             (inhforms nil)
3095             (numregs (length regargs))
3096             (own-inhvars (afunc-inherited-vars current-afunc)))
3097        (dolist (var inherited-args)
3098          (let* ((root-var (nx-root-var var))
3099                 (other-guy 
3100                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3101                    (when (eq root-var (nx-root-var v)) (return v)))))
3102            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3103        (dolist (form inhforms)
3104          (if (%i< numregs maxregs)
3105            (progn
3106              (setq regargs (nconc regargs (list form)))
3107              (setq numregs (%i+ numregs 1)))
3108            (push form stkargs)))
3109        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3110        (%rplaca arglist stkargs)))) 
3111  arglist)
3112
3113(defun arm2-constant-for-compare-p (form)
3114  (setq form (acode-unwrapped-form form))
3115  (when (acode-p form)
3116    (let* ((op (acode-operator form)))
3117      (if (eql op (%nx1-operator fixnum))
3118        (let* ((val (ash (cadr form) arm::fixnumshift)))
3119          (if (or (arm::encode-arm-immediate val)
3120                  (arm::encode-arm-immediate (- val)))
3121            (logand val #xffffffff)))
3122        (if (eql op (%nx1-operator %unbound-marker))
3123          arm::unbound-marker
3124          (if (eql op (%nx1-operator %slot-unbound-marker))
3125            arm::slot-unbound-marker))))))
3126
3127(defun arm2-acode-operator-supports-u8 (form)
3128  (setq form (acode-unwrapped-form-value form))
3129  (when (acode-p form)
3130    (let* ((operator (acode-operator form)))
3131      (if (member operator *arm2-operator-supports-u8-target*)
3132        (values operator (acode-operand 1 form))))))
3133
3134(defun arm2-compare-u8 (seg vreg xfer form u8constant cr-bit true-p u8-operator)
3135  (with-arm-local-vinsn-macros (seg vreg xfer)
3136    (with-imm-target () (u8 :u8)
3137      (with-crf-target () crf
3138        (if (and (eql u8-operator (%nx1-operator lisptag))
3139                 (eql 0 u8constant)
3140                 (eql cr-bit arm::arm-cond-eq))
3141          (let* ((formreg (arm2-one-untargeted-reg-form seg form arm::arg_z)))
3142            (! test-fixnum crf formreg))
3143          (progn
3144           (arm2-use-operator u8-operator seg u8 nil form)
3145           (! compare-immediate crf u8 u8constant))))
3146      ;; Flags set.  Branch or return a boolean value ?
3147      (regspec-crf-gpr-case 
3148       (vreg dest)
3149       (^ cr-bit true-p)
3150       (progn
3151         (ensuring-node-target (target dest)
3152           (if (not true-p)
3153             (setq cr-bit (logxor 1 cr-bit)))
3154           (! cond->boolean target cr-bit))
3155         (^))))))
3156
3157;;; There are other cases involving constants that are worth exploiting.
3158(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3159  (with-arm-local-vinsn-macros (seg vreg xfer)
3160    (let* ((iu8 (let* ((i-fixnum (acode-fixnum-form-p i)))
3161                  (if (typep i-fixnum '(unsigned-byte 8))
3162                    i-fixnum)))
3163           (ju8 (let* ((j-fixnum (acode-fixnum-form-p j)))
3164                  (if (typep j-fixnum '(unsigned-byte 8))
3165                    j-fixnum)))
3166           (u8 (or iu8 ju8))
3167           (other-u8 (if iu8 j (if ju8 i)))
3168           (jconst (arm2-constant-for-compare-p j))
3169           (iconst (arm2-constant-for-compare-p i))
3170           (boolean (backend-crf-p vreg)))
3171      (multiple-value-bind (u8-operator u8-operand) (if other-u8 (arm2-acode-operator-supports-u8 other-u8))
3172        (if u8-operator
3173          (arm2-compare-u8 seg vreg xfer u8-operand u8 (if (and iu8 (not (eq cr-bit arm::arm-cond-eq))) (logxor 1 cr-bit) cr-bit) true-p u8-operator)
3174          (if (and boolean (or iconst jconst))
3175            (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3176              (! compare-immediate vreg reg (or jconst iconst))
3177              (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3178                (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3179              (^ cr-bit true-p))
3180            (if (and (eq cr-bit arm::arm-cond-eq) 
3181                     (or jconst iconst))
3182              (arm2-test-reg-%izerop 
3183               seg 
3184               vreg 
3185               xfer 
3186               (arm2-one-untargeted-reg-form 
3187                seg 
3188                (if jconst i j) 
3189                arm::arg_z) 
3190               cr-bit 
3191               true-p 
3192               (or jconst iconst))
3193              (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3194                (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))))
3195
3196
3197
3198(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3199  (with-arm-local-vinsn-macros (seg vreg xfer)
3200    (if vreg
3201      (regspec-crf-gpr-case 
3202       (vreg dest)
3203       (progn
3204         (! compare dest ireg jreg)
3205         (^ cr-bit true-p))
3206       (with-crf-target () crf
3207         (! compare crf ireg jreg)
3208         (ensuring-node-target (target vreg)
3209           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3210         (^)))
3211      (^))))
3212
3213(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3214  (with-arm-local-vinsn-macros (seg vreg xfer)
3215    (if vreg
3216      (regspec-crf-gpr-case 
3217       (vreg dest)
3218       (progn
3219         (! compare-to-nil dest ireg)
3220         (^ cr-bit true-p))
3221       (with-crf-target () crf
3222         (! compare-to-nil crf ireg)
3223         (ensuring-node-target (target dest)
3224           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3225         (^)))
3226      (^))))
3227
3228(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3229  (with-arm-local-vinsn-macros (seg vreg xfer)
3230    (if vreg
3231      (regspec-crf-gpr-case 
3232       (vreg dest)
3233       (progn
3234         (! double-float-compare dest ireg jreg)
3235         (^ cr-bit true-p))
3236       (progn
3237         (with-crf-target () flags
3238           (! double-float-compare flags ireg jreg)
3239
3240           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3241         (^)))
3242      (^))))
3243
3244(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3245  (with-arm-local-vinsn-macros (seg vreg xfer)
3246    (if vreg
3247      (regspec-crf-gpr-case 
3248       (vreg dest)
3249       (progn
3250         (! single-float-compare dest ireg jreg)
3251         (^ cr-bit true-p))
3252       (progn
3253         (with-crf-target () flags
3254           (! single-float-compare flags ireg jreg)
3255
3256           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3257         (^)))
3258      (^))))
3259
3260
3261
3262
3263(defun arm2-immediate-form-p (form)
3264  (if (and (consp form)
3265           (or (eq (%car form) (%nx1-operator immediate))
3266               (eq (%car form) (%nx1-operator simple-function))))
3267    t))
3268
3269(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3270  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3271
3272(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3273  (declare (fixnum reg))
3274  (with-arm-local-vinsn-macros (seg vreg xfer)
3275    (regspec-crf-gpr-case 
3276     (vreg dest)
3277     (progn
3278       (if (or (arm::encode-arm-immediate zero)
3279               (arm::encode-arm-immediate (- zero)))
3280         (! compare-immediate dest reg zero)
3281         (with-node-target (reg) other
3282           (arm2-lri seg other zero)
3283           (! compare dest reg other)))
3284       (^ cr-bit true-p))
3285     (with-crf-target () crf
3286       (if (or (arm::encode-arm-immediate zero)
3287               (arm::encode-arm-immediate (- zero)))
3288         (! compare-immediate crf reg (logand #xffffffff zero))
3289         (with-node-target (reg) other
3290           (arm2-lri seg other zero)
3291           (! compare crf reg other)))
3292       (ensuring-node-target (target dest)
3293         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3294       (^)))))
3295
3296(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3297  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3298    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3299      (let* ((addr (var-ea (%cadr form))))
3300        (if (typep addr 'lreg)
3301          addr
3302          (unless (and no-closed-p (addrspec-vcell-p addr ))
3303            addr))))))
3304
3305
3306(defun arm2-vpush-register (seg src &optional why info attr)
3307  (with-arm-local-vinsn-macros (seg)
3308    (prog1
3309      (! vpush-register src)
3310      (arm2-regmap-note-store src *arm2-vstack*)
3311      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3312      (arm2-adjust-vstack *arm2-target-node-size*))))
3313
3314(defun arm2-vpush-register-arg (seg src)
3315  (arm2-vpush-register seg src :outgoing-argument))
3316
3317
3318(defun arm2-vpop-register (seg dest)
3319  (with-arm-local-vinsn-macros (seg)
3320    (prog1
3321      (! vpop-register dest)
3322      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3323      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3324
3325(defun arm2-copy-register (seg dest src)
3326  (with-arm-local-vinsn-macros (seg)
3327    (when dest
3328      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3329             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3330             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3331             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3332             (src-mode (if src (get-regspec-mode src)))
3333             (dest-mode (get-regspec-mode dest))
3334             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3335        (if (null src)
3336          (if dest-gpr
3337            (! load-nil dest-gpr)
3338            (if dest-crf
3339              (! set-eq-bit dest-crf)))
3340          (if (and dest-crf src-gpr)
3341            ;; "Copying" a GPR to a CR field means comparing it to rnil
3342            (! compare-to-nil dest src)
3343            (if (and dest-gpr src-gpr)
3344              (case dest-mode
3345                (#.hard-reg-class-gpr-mode-node ; boxed result.
3346                 (case src-mode
3347                   (#.hard-reg-class-gpr-mode-node
3348                    (unless (eql  dest-gpr src-gpr)
3349                      (! copy-gpr dest src)))
3350                   (#.hard-reg-class-gpr-mode-u32
3351                    (arm2-box-u32 seg dest src))
3352                   (#.hard-reg-class-gpr-mode-s32
3353                    (arm2-box-s32 seg dest src))
3354                   (#.hard-reg-class-gpr-mode-u16
3355                    (! u16->fixnum dest src))
3356                   (#.hard-reg-class-gpr-mode-s16
3357                    (! s16->fixnum dest src))
3358                   (#.hard-reg-class-gpr-mode-u8
3359                    (! u8->fixnum dest src))
3360                   (#.hard-reg-class-gpr-mode-s8
3361                    (! s8->fixnum dest src))
3362                   (#.hard-reg-class-gpr-mode-address
3363                    (! macptr->heap dest src))))
3364                ((#.hard-reg-class-gpr-mode-u32
3365                  #.hard-reg-class-gpr-mode-address)
3366                 (case src-mode
3367                   (#.hard-reg-class-gpr-mode-node
3368                    (let* ((src-type (get-node-regspec-type-modes src)))
3369                      (declare (fixnum src-type))
3370                      (case dest-mode
3371                        (#.hard-reg-class-gpr-mode-u32
3372                         (! unbox-u32 dest src))
3373                        (#.hard-reg-class-gpr-mode-address
3374                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3375                                     *arm2-reckless*)
3376                           (! trap-unless-macptr src))
3377                         (! deref-macptr dest src)))))
3378                   ((#.hard-reg-class-gpr-mode-u32
3379                     #.hard-reg-class-gpr-mode-s32
3380                     #.hard-reg-class-gpr-mode-address)
3381                    (unless (eql  dest-gpr src-gpr)
3382                      (! copy-gpr dest src)))
3383                   ((#.hard-reg-class-gpr-mode-u16
3384                     #.hard-reg-class-gpr-mode-s16)
3385                    (! u16->u32 dest src))
3386                   ((#.hard-reg-class-gpr-mode-u8
3387                     #.hard-reg-class-gpr-mode-s8)
3388                    (! u8->u32 dest src))))
3389                (#.hard-reg-class-gpr-mode-s32
3390                 (case src-mode
3391                   (#.hard-reg-class-gpr-mode-node
3392                    (! unbox-s32 dest src))
3393                   ((#.hard-reg-class-gpr-mode-u32
3394                     #.hard-reg-class-gpr-mode-s32
3395                     #.hard-reg-class-gpr-mode-address)
3396                    (unless (eql  dest-gpr src-gpr)
3397                      (! copy-gpr dest src)))
3398                   (#.hard-reg-class-gpr-mode-u16
3399                    (! u16->u32 dest src))                 
3400                   (#.hard-reg-class-gpr-mode-s16
3401                    (! s16->s32 dest src))
3402                   (#.hard-reg-class-gpr-mode-u8
3403                    (! u8->u32 dest src))
3404                   (#.hard-reg-class-gpr-mode-s8
3405                    (! s8->s32 dest src))))
3406                (#.hard-reg-class-gpr-mode-u16
3407                 (case src-mode
3408                   (#.hard-reg-class-gpr-mode-node
3409                    (! unbox-u16 dest src))
3410                   ((#.hard-reg-class-gpr-mode-u8
3411                     #.hard-reg-class-gpr-mode-s8)
3412                    (! u8->u32 dest src))
3413                   (t
3414                    (unless (eql dest-gpr src-gpr)
3415                      (! copy-gpr dest src)))))
3416                (#.hard-reg-class-gpr-mode-s16
3417                 (case src-mode
3418                   (#.hard-reg-class-gpr-mode-node
3419                    (! unbox-s16 dest src))
3420                   (#.hard-reg-class-gpr-mode-s8
3421                    (! s8->s32 dest src))
3422                   (#.hard-reg-class-gpr-mode-u8
3423                    (! u8->u32 dest src))
3424                   (t
3425                    (unless (eql dest-gpr src-gpr)
3426                      (! copy-gpr dest src)))))
3427                (#.hard-reg-class-gpr-mode-u8
3428                 (case src-mode
3429                   (#.hard-reg-class-gpr-mode-node
3430                    (if *arm2-reckless*
3431                      (! %unbox-u8 dest src)
3432                      (! unbox-u8 dest src)))
3433                   (t
3434                    (unless (eql dest-gpr src-gpr)
3435                      (! copy-gpr dest src)))))
3436                (#.hard-reg-class-gpr-mode-s8
3437                 (case src-mode
3438                   (#.hard-reg-class-gpr-mode-node
3439                    (! unbox-s8 dest src))
3440                   (t
3441                    (unless (eql dest-gpr src-gpr)
3442                      (! copy-gpr dest src))))))
3443              (if src-gpr
3444                (if dest-fpr
3445                  (progn
3446                    (case src-mode
3447                      (#.hard-reg-class-gpr-mode-node
3448                       (case dest-mode
3449                         (#.hard-reg-class-fpr-mode-double
3450                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3451                                               (get-node-regspec-type-modes src))
3452                                      *arm2-reckless*)
3453                            (! trap-unless-double-float src))
3454                          (! get-double dest src))
3455                         (#.hard-reg-class-fpr-mode-single
3456                          (unless *arm2-reckless*
3457                            (! trap-unless-single-float src))
3458                          (! get-single dest src)))))))
3459                (if dest-gpr
3460                  (case dest-mode
3461                    (#.hard-reg-class-gpr-mode-node
3462                     (case src-mode
3463                       (#.hard-reg-class-fpr-mode-double
3464                        (! double->heap dest src))
3465                       (#.hard-reg-class-fpr-mode-single
3466                        (! single->node dest src)))))
3467                  (if (and src-fpr dest-fpr)
3468                    (unless (eql dest-fpr src-fpr)
3469                      (case src-mode
3470                        (#.hard-reg-class-fpr-mode-single
3471                         (case dest-mode
3472                           (#.hard-reg-class-fpr-mode-single
3473                            (! single-to-single dest src))
3474                           (#.hard-reg-class-fpr-mode-double
3475                            (! single-to-double dest src))))
3476                        (#.hard-reg-class-fpr-mode-double
3477                         (case dest-mode
3478                           (#.hard-reg-class-fpr-mode-single
3479                            (! double-to-single dest src))
3480                           (#.hard-reg-class-fpr-mode-double
3481                            (! double-to-double dest src))))))))))))))))
3482 
3483(defun arm2-unreachable-store (&optional vreg)
3484  ;; I don't think that anything needs to be done here,
3485  ;; but leave this guy around until we're sure.
3486  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3487  ;; if code to -load- that "something" never gets generated.
3488  ;; If I'm right about this, that means that the compile-time
3489  ;; stack-discipline problem that this is supposed to deal
3490  ;; with can't happen.)
3491  (declare (ignore vreg))
3492  nil)
3493
3494;;; bind vars to initforms, as per let*, &aux.
3495(defun arm2-seq-bind (seg vars initforms)
3496  (dolist (var vars)
3497    (arm2-seq-bind-var seg var (pop initforms))))
3498
3499(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3500  (when (acode-p form)
3501    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3502      (with-arm-local-vinsn-macros (seg)
3503        (let* ((op (acode-operator form)))
3504          (cond ((eq op (%nx1-operator list))
3505                 (let* ((*arm2-vstack* *arm2-vstack*)
3506                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3507                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3508                   (arm2-open-undo $undostkblk curstack)
3509                   (! stack-cons-list))
3510                 (setq val arm::arg_z))
3511                ((eq op (%nx1-operator list*))
3512                 (let* ((arglist (%cadr form)))                   
3513                   (let* ((*arm2-vstack* *arm2-vstack*)
3514                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3515                     (arm2-arglist seg arglist))
3516                   (when (car arglist)
3517                     (arm2-set-nargs seg (length (%car arglist)))
3518                     (! stack-cons-list*)
3519                     (arm2-open-undo $undostkblk curstack))
3520                   (setq val arm::arg_z)))
3521                ((eq op (%nx1-operator multiple-value-list))
3522                 (arm2-multiple-value-body seg (%cadr form))
3523                 (arm2-open-undo $undostkblk curstack)
3524                 (! stack-cons-list)
3525                 (setq val arm::arg_z))
3526                ((eq op (%nx1-operator cons))
3527                 (let* ((y ($ arm::arg_y))
3528                        (z ($ arm::arg_z))
3529                        (result ($ arm::arg_z)))
3530                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3531                   (arm2-open-undo $undostkblk )
3532                   (! make-stack-cons result y z) 
3533                   (setq val result)))
3534                ((eq op (%nx1-operator %consmacptr%))
3535                 (with-imm-target () (address :address)
3536                   (arm2-one-targeted-reg-form seg form address)
3537                   (with-node-temps () (node)
3538                     (! macptr->stack node address)
3539                     (arm2-open-undo $undostkblk)
3540                     (setq val node))))
3541                ((eq op (%nx1-operator %new-ptr))
3542                 (let* ((clear-form (caddr form))
3543                        (cval (nx2-constant-form-value clear-form)))
3544                   (if cval
3545                       (progn 
3546                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3547                         (if (nx-null cval)
3548                             (! make-stack-block)
3549                             (! make-stack-block0)))
3550                       (with-crf-target () crf
3551                         (let ((stack-block-0-label (backend-get-next-label))
3552                               (done-label (backend-get-next-label))
3553                               (rval ($ arm::arg_z))
3554                               (rclear ($ arm::arg_y)))
3555                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3556                           (! compare-to-nil crf rclear)
3557                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3558                           (! make-stack-block)
3559                           (-> done-label)
3560                           (@ stack-block-0-label)
3561                           (! make-stack-block0)
3562                           (@ done-label)))))
3563                 (arm2-open-undo $undostkblk)
3564                 (setq val ($ arm::arg_z)))
3565                ((eq op (%nx1-operator make-list))
3566                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3567                 (arm2-open-undo $undostkblk curstack)
3568                 (! make-stack-list)
3569                 (setq val arm::arg_z))       
3570                ((eq op (%nx1-operator vector))
3571                 (let* ((*arm2-vstack* *arm2-vstack*)
3572                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3573                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3574                   (! make-stack-vector))
3575                 (arm2-open-undo $undostkblk)
3576                 (setq val arm::arg_z))
3577                ((eq op (%nx1-operator %gvector))
3578                 (let* ((*arm2-vstack* *arm2-vstack*)
3579                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3580                        (arglist (%cadr form)))
3581                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3582                   (! make-stack-gvector))
3583                 (arm2-open-undo $undostkblk)
3584                 (setq val arm::arg_z)) 
3585                ((eq op (%nx1-operator closed-function)) 
3586                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3587                ((eq op (%nx1-operator %make-uvector))
3588                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3589                   (if init-p
3590                       (progn
3591                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3592                         (! stack-misc-alloc-init))
3593                       (progn
3594                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3595                         (! stack-misc-alloc)))
3596                   (arm2-open-undo $undostkblk)
3597                   (setq val ($ arm::arg_z)))))))))
3598  val)
3599
3600(defun arm2-addrspec-to-reg (seg addrspec reg)
3601  (if (memory-spec-p addrspec)
3602    (arm2-stack-to-register seg addrspec reg)
3603    (arm2-copy-register seg reg addrspec)))
3604 
3605(defun arm2-seq-bind-var (seg var val)
3606  (with-arm-local-vinsn-macros (seg)
3607    (let* ((sym (var-name var))
3608           (bits (nx-var-bits var))
3609           (closed-p (and (%ilogbitp $vbitclosed bits)
3610                          (%ilogbitp $vbitsetq bits)))
3611           (curstack (arm2-encode-stack))
3612           (make-vcell (and closed-p (eq bits (var-bits var))))
3613           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3614      (unless (fixnump val)
3615        (setq val (nx-untyped-form val))
3616        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3617          (setq val (arm2-dynamic-extent-form seg curstack val))))
3618      (if (%ilogbitp $vbitspecial bits)
3619        (progn
3620          (arm2-dbind seg val sym)
3621          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3622        (let ((puntval nil))
3623          (flet ((arm2-puntable-binding-p (var initform)
3624                   ; The value returned is acode.
3625                   (let* ((bits (nx-var-bits var)))
3626                     (if (%ilogbitp $vbitpuntable bits)
3627                       initform))))
3628            (declare (inline arm2-puntable-binding-p))
3629            (if (and (not (arm2-load-ea-p val))
3630                     (setq puntval (arm2-puntable-binding-p var val)))
3631              (progn
3632                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3633                (nx2-replace-var-refs var puntval)
3634                (arm2-set-var-ea seg var puntval))
3635              (progn
3636                (let* ((vloc *arm2-vstack*)
3637                       (reg (let* ((r (nx2-assign-register-var var)))
3638                              (if r ($ r)))))
3639                  (if (arm2-load-ea-p val)
3640                    (if reg
3641                      (arm2-addrspec-to-reg seg val reg)
3642                      (if (memory-spec-p val)
3643                        (with-node-temps () (temp)
3644                          (arm2-addrspec-to-reg seg val temp)
3645                          (arm2-vpush-register seg temp :node var bits))
3646                        (arm2-vpush-register seg val :node var bits)))
3647                    (if reg
3648                      (arm2-one-targeted-reg-form seg val reg)
3649                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3650                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3651                  (if reg
3652                    (arm2-note-var-cell var reg)
3653                    (arm2-note-top-cell var))
3654                  (when make-vcell
3655                    (with-node-temps () (vcell closed)
3656                        (arm2-stack-to-register seg vloc closed)
3657                        (if closed-downward
3658                          (progn
3659                            (! make-stack-vcell vcell closed)
3660                            (arm2-open-undo $undostkblk))
3661                          (! make-vcell vcell closed))
3662                        (arm2-register-to-stack seg vcell vloc))))))))))))
3663
3664
3665
3666;;; Never make a vcell if this is an inherited var.
3667;;; If the var's inherited, its bits won't be a fixnum (and will
3668;;; therefore be different from what NX-VAR-BITS returns.)
3669(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3670                          (bits (nx-var-bits var)) 
3671                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3672                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3673                          (make-vcell (and closed-p (eq bits (var-bits var))))
3674                          (addr (arm2-vloc-ea vloc)))
3675  (with-arm-local-vinsn-macros (seg)
3676    (if (%ilogbitp $vbitspecial bits)
3677      (progn
3678        (arm2-dbind seg addr (var-name var))
3679        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3680        t)
3681      (progn
3682        (when (%ilogbitp $vbitpunted bits)
3683          (compiler-bug "bind-var: var ~s was punted" var))
3684        (when make-vcell
3685          (with-node-temps () (vcell closed)
3686            (arm2-stack-to-register seg vloc closed)
3687            (if closed-downward
3688              (progn
3689                (! make-stack-vcell vcell closed)
3690                (arm2-open-undo $undostkblk))
3691              (! make-vcell vcell closed))
3692            (arm2-register-to-stack seg vcell vloc)))
3693        (when lcell
3694          (setf (lcell-kind lcell) :node
3695                (lcell-attributes lcell) bits
3696                (lcell-info lcell) var)
3697          (arm2-note-var-cell var lcell))         
3698        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3699        closed-downward))))
3700
3701(defun arm2-set-var-ea (seg var ea)
3702  (setf (var-ea var) ea)
3703  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3704    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3705      (push (list var (var-name var) start (close-vinsn-note start))
3706            *arm2-recorded-symbols*)))
3707  ea)
3708
3709(defun arm2-close-var (seg var)
3710  (let ((bits (nx-var-bits var)))
3711    (when (and *arm2-record-symbols*
3712               (or (logbitp $vbitspecial bits)
3713                   (not (logbitp $vbitpunted bits))))
3714      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3715        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3716        (setf (vinsn-note-class endnote) :end-variable-scope)
3717        (append-dll-node (vinsn-note-label endnote) seg)))))
3718
3719(defun arm2-load-ea-p (ea)
3720  (or (typep ea 'fixnum)
3721      (typep ea 'lreg)
3722      (typep ea 'lcell)))
3723
3724(defun arm2-dbind (seg value sym)
3725  (with-arm-local-vinsn-macros (seg)
3726    (let* ((ea-p (arm2-load-ea-p value))
3727           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3728           (self-p (unless ea-p (and (or
3729                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3730                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3731                                     (eq (cadr value) sym)))))
3732      (cond ((eq sym '*interrupt-level*)
3733             (let* ((fixval (acode-fixnum-form-p value)))
3734               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3735                                       (! bind-interrupt-level-0-inline)
3736                                       (! bind-interrupt-level-0)))
3737                     ((eql fixval -1) (if *arm2-open-code-inline*
3738                                        (! bind-interrupt-level-m1-inline)
3739                                        (! bind-interrupt-level-m1)))
3740                     (t
3741                      (if ea-p 
3742                        (arm2-store-ea seg value arm::arg_z)
3743                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3744                      (! bind-interrupt-level))))
3745             (arm2-open-undo $undointerruptlevel))
3746            (t
3747             (if (or nil-p self-p)
3748               (progn
3749                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3750                 (if nil-p
3751                   (! bind-nil)
3752                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3753                     (! bind-self)
3754                     (! bind-self-boundp-check))))
3755               (progn
3756                 (if ea-p 
3757                   (arm2-store-ea seg value arm::arg_z)
3758                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3759                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3760                 (! bind)))
3761             (arm2-open-undo $undospecial)))
3762      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3763      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3764      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3765      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3766
3767;;; Store the contents of EA - which denotes either a vframe location
3768;;; or a hard register - in reg.
3769
3770(defun arm2-store-ea (seg ea reg)
3771  (if (typep ea 'fixnum)
3772    (if (memory-spec-p ea)
3773      (arm2-stack-to-register seg ea reg)
3774      (arm2-copy-register seg reg ea))
3775    (if (typep ea 'lreg)
3776      (arm2-copy-register seg reg ea)
3777      (if (typep ea 'lcell)
3778        (arm2-lcell-to-register seg ea reg)))))
3779
3780
3781     
3782
3783;;; Callers should really be sure that this is what they want to use.
3784(defun arm2-absolute-natural (seg vreg xfer value)
3785  (with-arm-local-vinsn-macros (seg vreg xfer)
3786    (when vreg
3787      (arm2-lri seg vreg value))
3788    (^)))
3789
3790
3791
3792(defun arm2-store-macptr (seg vreg address-reg)
3793  (with-arm-local-vinsn-macros (seg vreg)
3794    (when (arm2-for-value-p vreg)
3795      (if (logbitp vreg arm-imm-regs)
3796        (<- address-reg)
3797        (! macptr->heap vreg address-reg)))))
3798
3799(defun arm2-store-signed-longword (seg vreg imm-reg)
3800  (with-arm-local-vinsn-macros (seg vreg)
3801    (when (arm2-for-value-p vreg)
3802      (if (logbitp vreg arm-imm-regs)
3803        (<- imm-reg)
3804        (arm2-box-s32 seg vreg imm-reg)))))
3805
3806(defun arm2-store-signed-halfword (seg vreg imm-reg)
3807  (with-arm-local-vinsn-macros (seg vreg)
3808    (when (arm2-for-value-p vreg)
3809      (if (logbitp vreg arm-imm-regs)
3810        (<- imm-reg)
3811        (! s16->fixnum vreg imm-reg)))))
3812
3813
3814(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3815  (with-arm-local-vinsn-macros (seg vreg)
3816    (when (arm2-for-value-p vreg)
3817      (if (logbitp vreg arm-imm-regs)
3818        (<- imm-reg)
3819        (! u16->fixnum vreg imm-reg)))))
3820
3821
3822
3823;;; If "value-first-p" is true and both "offset" and "val" need to be
3824;;; evaluated, evaluate "val" before evaluating "offset".
3825(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3826  (with-arm-local-vinsn-macros (seg vreg xfer)
3827    (let* ((intval (acode-absolute-ptr-p val))
3828           (offval (acode-fixnum-form-p offset))
3829           (for-value (arm2-for-value-p vreg)))
3830      (flet ((address-and-node-regs ()
3831               (if for-value
3832                 (progn
3833                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3834                   (progn
3835                     (if intval
3836                       (arm2-lri seg arm::imm0 intval)
3837                       (! deref-macptr arm::imm0 arm::arg_z))
3838                     (values arm::imm0 arm::arg_z)))
3839                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3840
3841        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3842        (if offval
3843                                        ; Easier: need one less register than in the general case.
3844          (with-imm-target () (ptr-reg :address)
3845            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3846            (if intval
3847              (with-imm-target (ptr-reg) (val-target :address)
3848                (arm2-lri seg val-target intval)
3849                (! mem-set-c-address val-target ptr-reg offval)
3850                (if for-value
3851                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3852              (progn
3853                (! temp-push-unboxed-word ptr-reg)
3854                (arm2-open-undo $undostkblk)
3855                (multiple-value-bind (address node) (address-and-node-regs)
3856                  (with-imm-target (address) (ptr-reg :address)
3857                    (! temp-pop-unboxed-word ptr-reg)
3858                    (arm2-close-undo)
3859                    (! mem-set-c-address address ptr-reg offval)
3860                    (if for-value
3861                      (<- node)))))))
3862          ;; No (16-bit) constant offset.  Might still have a 32-bit
3863          ;; constant offset; might have a constant value.  Might
3864          ;; not.  Might not.  Easiest to special-case the
3865          ;; constant-value case first ...
3866          (let* ((xptr-reg nil)
3867                 (xoff-reg nil)
3868                 (xval-reg nil)
3869                 (node-arg_z nil)
3870                 (constant-offset (acode-fixnum-form-p offset)))
3871            (if intval
3872              (if constant-offset
3873                (with-imm-target () (ptr-reg :address)
3874                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3875                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3876                    (arm2-lri seg off-reg constant-offset)
3877                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3878                      (arm2-lri seg val-reg intval)
3879                      (setq xptr-reg ptr-reg
3880                            xoff-reg off-reg
3881                            xval-reg val-reg))))
3882                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3883                ;; and unbox the offset, load the value, pop the pointer.
3884                (progn
3885                  (with-imm-target () (ptr-reg :address)
3886                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3887                    (! temp-push-unboxed-word ptr-reg)
3888                    (arm2-open-undo $undostkblk))
3889                  (with-imm-target () (off-reg :signed-natural)
3890                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3891                    (with-imm-target (off-reg) (val-reg :signed-natural)
3892                      (arm2-lri seg val-reg intval)
3893                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3894                        (! temp-pop-unboxed-word ptr-reg)
3895                        (arm2-close-undo)
3896                        (setq xptr-reg ptr-reg
3897                              xoff-reg off-reg
3898                              xval-reg val-reg))))))
3899              ;; No intval; maybe constant-offset.
3900              (with-imm-target () (ptr-reg :address)
3901                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3902                (! temp-push-unboxed-word ptr-reg)
3903                (arm2-open-undo $undostkblk)
3904                (progn
3905                  (if (not constant-offset)
3906                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3907                  (multiple-value-bind (address node) (address-and-node-regs)
3908                    (with-imm-target (address) (off-reg :s32)
3909                      (if constant-offset
3910                        (arm2-lri seg off-reg constant-offset)
3911                        (with-node-temps (arm::arg_z) (temp)
3912                          (arm2-vpop-register seg temp)
3913                          (! fixnum->signed-natural off-reg temp)))
3914                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3915                        (! temp-pop-unboxed-word ptr-reg)
3916                        (arm2-close-undo)
3917                        (setq xptr-reg ptr-reg
3918                              xoff-reg off-reg
3919                              xval-reg address
3920                              node-arg_z node)))))))
3921            (! mem-set-address xval-reg xptr-reg xoff-reg)
3922            (when for-value
3923              (if node-arg_z
3924                (<- node-arg_z)
3925                (<- (set-regspec-mode 
3926                     xval-reg
3927                     (gpr-mode-name-value :address)))))))
3928        (^)))))
3929 
3930(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3931  (with-arm-local-vinsn-macros (seg)
3932    (case size
3933      (8 (! mem-set-c-doubleword valreg basereg displacement))
3934      (4 (! mem-set-c-fullword valreg basereg displacement))
3935      (2 (! mem-set-c-halfword valreg basereg displacement))
3936      (1 (! mem-set-c-byte valreg basereg displacement)))))
3937
3938(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3939  (with-arm-local-vinsn-macros (seg)
3940    (case size
3941      (8 (! mem-set-doubleword valreg basereg idxreg))
3942      (4 (! mem-set-fullword valreg basereg idxreg))
3943      (2 (! mem-set-halfword valreg basereg idxreg))
3944      (1 (! mem-set-byte valreg basereg idxreg)))))
3945     
3946(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3947  (with-arm-local-vinsn-macros (seg vreg xfer)
3948    (if (eql 0 (%ilogand #xf bits))
3949      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3950      (let* ((size (logand #xf bits))
3951             (nbits (ash size 3))
3952             (signed (not (logbitp 5 bits)))
3953             (intval (acode-integer-constant-p val nbits))
3954             (offval (acode-fixnum-form-p offset))
3955             (for-value (arm2-for-value-p vreg)))
3956        (declare (fixnum size))
3957        (flet ((val-to-argz-and-imm0 ()
3958                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3959                 (if (eq size 8)
3960                   (if signed
3961                     (! gets64)
3962                     (! getu64))
3963                   (if (eq size 4)
3964                     (if signed
3965                       (! gets32)
3966                       (! getu32))
3967                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3968
3969          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3970          (if offval
3971                                        ; Easier: need one less register than in the general case.
3972            (with-imm-target () (ptr-reg :address)
3973              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3974              (if intval
3975                (with-imm-target (ptr-reg) (val-target :s32)                   
3976                  (arm2-lri seg val-target intval)
3977                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3978                  (if for-value
3979                    (<- (set-regspec-mode 
3980                         val-target 
3981                         (gpr-mode-name-value
3982                          (case size
3983                            (8 (if signed :s64 :u64))
3984                            (4 (if signed :s32 :u32))
3985                            (2 (if signed :s16 :u16))
3986                            (1 (if signed :s8 :u8))))))))
3987                (progn
3988                  (! temp-push-unboxed-word ptr-reg)
3989                  (arm2-open-undo $undostkblk)
3990                  (val-to-argz-and-imm0)                 
3991                  (with-imm-target (arm::imm0) (ptr-reg :address)
3992                    (! temp-pop-unboxed-word ptr-reg)
3993                    (arm2-close-undo)
3994                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3995                    (if for-value
3996                      (<- arm::arg_z))))))
3997            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3998            ;; might have a constant value.  Might not.  Might not.
3999            ;; Easiest to special-case the constant-value case first ...
4000            (let* ((xptr-reg nil)
4001                   (xoff-reg nil)
4002                   (xval-reg nil)
4003                   (node-arg_z nil)
4004                   (constant-offset (acode-fixnum-form-p offset)))
4005              (if intval
4006                (if constant-offset
4007                  (with-imm-target () (ptr-reg :address)
4008                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
4009                    (with-imm-target (ptr-reg) (off-reg :s32)
4010                      (arm2-lri seg off-reg constant-offset)
4011                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
4012                        (arm2-lri seg val-reg intval)
4013                        (setq xptr-reg ptr-reg
4014                              xoff-reg off-reg
4015                              xval-reg val-reg))))
4016                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
4017                                        ; and unbox the offset, load the value, pop the pointer.
4018                  (progn
4019                    (with-imm-target () (ptr-reg :address)
4020                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
4021                      (! temp-push-unboxed-word ptr-reg)
4022                      (arm2-open-undo $undostkblk))
4023                    (with-imm-target () (off-reg :s32)
4024                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
4025                      (with-imm-target (off-reg) (val-reg :s32)
4026                        (arm2-lri seg val-reg intval)
4027                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
4028                          (! temp-pop-unboxed-word ptr-reg)
4029                          (arm2-close-undo)
4030                          (setq xptr-reg ptr-reg
4031                                xoff-reg off-reg
4032                                xval-reg val-reg))))))
4033                ;; No intval; maybe constant-offset.
4034                (with-imm-target () (ptr-reg :address)
4035                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
4036                  (! temp-push-unboxed-word ptr-reg)
4037                  (arm2-open-undo $undostkblk)
4038                  (progn
4039                    (if (not constant-offset)
4040                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
4041                    (val-to-argz-and-imm0)
4042                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
4043                      (if constant-offset
4044                        (arm2-lri seg off-reg constant-offset)
4045                        (with-node-temps (arm::arg_z) (temp)
4046                          (arm2-vpop-register seg temp)
4047                          (! fixnum->signed-natural off-reg temp)))
4048                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
4049                        (! temp-pop-unboxed-word ptr-reg)
4050                        (arm2-close-undo)
4051                        (setq xptr-reg ptr-reg
4052                              xoff-reg off-reg
4053                              xval-reg arm::imm0
4054                              node-arg_z t))))))
4055              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4056              (when for-value
4057                (if node-arg_z
4058                  (<- arm::arg_z)
4059                  (<- (set-regspec-mode 
4060                       xval-reg
4061                       (gpr-mode-name-value
4062                        (case size
4063                          (8 (if signed :s64 :u64))
4064                          (4 (if signed :s32 :u32))
4065                          (2 (if signed :s16 :u16))
4066                          (1 (if signed :s8 :u8))))))))))
4067          (^))))))
4068
4069
4070
4071
4072
4073(defun arm2-encoding-undo-count (encoding)
4074 (svref encoding 0))
4075
4076(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4077  (svref encoding 1))
4078
4079(defun arm2-encoding-vstack-depth (encoding)
4080  (svref encoding 2))
4081
4082(defun arm2-encoding-vstack-top (encoding)
4083  (svref encoding 3))
4084
4085(defun arm2-encode-stack ()
4086  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4087
4088(defun arm2-decode-stack (encoding)
4089  (values (arm2-encoding-undo-count encoding)
4090          (arm2-encoding-cstack-depth encoding)
4091          (arm2-encoding-vstack-depth encoding)
4092          (arm2-encoding-vstack-top encoding)))
4093
4094(defun arm2-equal-encodings-p (a b)
4095  (dotimes (i 3 t)
4096    (unless (eq (svref a i) (svref b i)) (return))))
4097
4098(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4099  (set-fill-pointer 
4100   *arm2-undo-stack*
4101   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4102  (vector-push-extend curstack *arm2-undo-stack*)
4103  (vector-push-extend reason *arm2-undo-because*)
4104  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4105
4106(defun arm2-close-undo (&aux
4107                        (new-count (%i- *arm2-undo-count* 1))
4108                        (i (aref *arm2-undo-stack* new-count)))
4109  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4110    (arm2-decode-stack i))
4111  (set-fill-pointer 
4112   *arm2-undo-stack*
4113   (set-fill-pointer *arm2-undo-because* new-count)))
4114
4115
4116
4117
4118
4119;;; "Trivial" means can be evaluated without allocating or modifying registers.
4120;;; Interim definition, which will probably stay here forever.
4121(defun arm2-trivial-p (form &aux op bits)
4122  (setq form (nx-untyped-form form))
4123  (and
4124   (consp form)
4125   (not (eq (setq op (%car form)) (%nx1-operator call)))
4126   (or
4127    (nx-null form)
4128    (nx-t form)
4129    (eq op (%nx1-operator simple-function))
4130    (eq op (%nx1-operator fixnum))
4131    (eq op (%nx1-operator immediate))
4132    #+nil
4133    (eq op (%nx1-operator bound-special-ref))
4134    (and (or (eq op (%nx1-operator inherited-arg)) 
4135             (eq op (%nx1-operator lexical-reference)))
4136         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4137             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4138                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4139
4140(defun arm2-lexical-reference-p (form)
4141  (when (acode-p form)
4142    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4143      (when (or (eq op (%nx1-operator lexical-reference))
4144                (eq op (%nx1-operator inherited-arg)))
4145        (%cadr form)))))
4146
4147
4148
4149(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4150  (declare (ignorable check-boundp))
4151  (setq check-boundp (not *arm2-reckless*))
4152  (with-arm-local-vinsn-macros (seg vreg xfer)
4153    (when (or check-boundp vreg)
4154      (unless vreg (setq vreg ($ arm::arg_z)))
4155      (if (eq sym '*interrupt-level*)
4156          (ensuring-node-target (target vreg)
4157            (! ref-interrupt-level target))
4158          (if *arm2-open-code-inline*
4159            (ensuring-node-target (target vreg)
4160              (with-node-target (target) src
4161                (let* ((vcell (arm2-symbol-value-cell sym))
4162                       (reg (arm2-register-constant-p vcell)))
4163                  (if reg
4164                    (setq src reg)
4165                    (arm2-store-immediate seg vcell src)))
4166                (if check-boundp
4167                  (! ref-symbol-value-inline target src)
4168                  (! %ref-symbol-value-inline target src))))
4169            (let* ((src ($ arm::arg_z))
4170                   (dest ($ arm::arg_z)))
4171              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4172              (if check-boundp
4173                (! ref-symbol-value dest src)
4174                (! %ref-symbol-value dest src))
4175              (<- dest)))))
4176    (^)))
4177
4178#|
4179(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4180  (with-arm-local-vinsn-macros (seg vreg xfer)
4181    (when vreg
4182      (if (eq sym '*interrupt-level*)
4183        (ensuring-node-target (target vreg)
4184          (! ref-interrupt-level target))
4185        (let* ((src ($ arm::arg_z))
4186               (dest ($ arm::arg_z)))
4187          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4188          (if check-boundp
4189            (! ref-symbol-value dest src)
4190            (! %ref-symbol-value dest src))
4191          (<- dest))))
4192    (^)))
4193||#
4194
4195;;; Should be less eager to box result
4196(defun arm2-extract-charcode (seg vreg xfer char safe)
4197  (with-arm-local-vinsn-macros (seg vreg xfer)
4198    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4199      (when safe
4200        (! trap-unless-character src))
4201      (if vreg
4202        (ensuring-node-target (target vreg)
4203          (! character->fixnum target src)))
4204      (^))))
4205 
4206
4207(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4208  (if (arm2-form-typep listform 'list)
4209    (setq safe nil))                    ; May also have been passed as NIL.
4210  (with-arm-local-vinsn-macros (seg vreg xfer)
4211    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4212      (when safe
4213        (! trap-unless-list src))
4214      (if vreg
4215        (ensuring-node-target (target vreg)
4216          (if refcdr
4217            (! %cdr target src)
4218            (! %car target src))))
4219      (^))))
4220
4221
4222</