source: branches/arm/compiler/ARM/arm2.lisp @ 14005

Last change on this file since 14005 was 14005, checked in by gb, 10 years ago

Funcall's argument goes straight to arm::nfn in ARM2-MVCALL.

File size: 375.6 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37(defparameter *arm2-operator-supports-u8-target* ())
38
39
40
41
42 
43
44(defmacro with-arm-p2-declarations (declsform &body body)
45  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
46          (*arm2-reckless* *arm2-reckless*)
47          (*arm2-open-code-inline* *arm2-open-code-inline*)
48          (*arm2-trust-declarations* *arm2-trust-declarations*)
49          (*arm2-full-safety* *arm2-full-safety*)
50          (*arm2-float-safety* *arm2-float-safety*))
51     (arm2-decls ,declsform)
52     ,@body))
53
54
55(defun arm2-emit-vinsn (vlist name vinsn-table &rest vregs)
56  (arm2-update-regmap (apply #'%emit-vinsn vlist name vinsn-table vregs)))
57
58(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
59  (declare (ignorable xfer-var))
60  (let* ((template-name-var (gensym))
61         (template-temp (gensym))
62         (args-var (gensym))
63         (labelnum-var (gensym))
64         (retvreg-var (gensym))
65         (label-var (gensym)))
66    `(macrolet ((! (,template-name-var &rest ,args-var)
67                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
68                    (unless ,template-temp
69                      (warn "VINSN \"~A\" not defined" ,template-name-var))
70                    `(arm2-emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
71       (macrolet ((<- (,retvreg-var)
72                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
73                  (@  (,labelnum-var)
74                    `(progn
75                      (arm2-invalidate-regmap)
76                      (backend-gen-label ,',segvar ,,labelnum-var)))
77                  (-> (,label-var)
78                    `(! jump (aref *backend-labels* ,,label-var)))
79                  (^ (&rest branch-args)
80                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
81                  (? (&key (class :gpr)
82                          (mode :lisp))
83                   (let* ((class-val
84                           (ecase class
85                             (:gpr hard-reg-class-gpr)
86                             (:fpr hard-reg-class-fpr)
87                             (:crf hard-reg-class-crf)))
88                          (mode-val
89                           (if (eq class :gpr)
90                             (gpr-mode-name-value mode)
91                             (if (eq class :fpr)
92                               (if (eq mode :single-float)
93                                 hard-reg-class-fpr-mode-single
94                                 hard-reg-class-fpr-mode-double)
95                               0))))
96                     `(make-unwired-lreg nil
97                       :class ,class-val
98                       :mode ,mode-val)))
99                  ($ (reg &key (class :gpr) (mode :lisp))
100                   (let* ((class-val
101                           (ecase class
102                             (:gpr hard-reg-class-gpr)
103                             (:fpr hard-reg-class-fpr)
104                             (:crf hard-reg-class-crf)))
105                          (mode-val
106                           (if (eq class :gpr)
107                             (gpr-mode-name-value mode)
108                             (if (eq class :fpr)
109                               (if (eq mode :single-float)
110                                 hard-reg-class-fpr-mode-single
111                                 hard-reg-class-fpr-mode-double)
112                               0))))
113                     `(make-wired-lreg ,reg
114                       :class ,class-val
115                       :mode ,mode-val))))
116         ,@body))))
117
118
119(defvar *arm-current-context-annotation* nil)
120(defvar *arm2-woi* nil)
121(defvar *arm2-open-code-inline* nil)
122(defvar *arm2-register-restore-count* 0)
123(defvar *arm2-register-restore-ea* nil)
124(defvar *arm2-compiler-register-save-label* nil)
125
126(defparameter *arm2-tail-call-aliases*
127  ()
128  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
129 
130)
131
132(defvar *arm2-popreg-labels* nil)
133(defvar *arm2-popj-labels* nil)
134(defvar *arm2-valret-labels* nil)
135(defvar *arm2-nilret-labels* nil)
136
137(defvar *arm2-icode* nil)
138(defvar *arm2-undo-stack* nil)
139(defvar *arm2-undo-because* nil)
140
141
142(defvar *arm2-cur-afunc* nil)
143(defvar *arm2-vstack* 0)
144(defvar *arm2-cstack* 0)
145(defvar *arm2-undo-count* 0)
146(defvar *arm2-returning-values* nil)
147(defvar *arm2-vcells* nil)
148(defvar *arm2-fcells* nil)
149(defvar *arm2-entry-vsp-saved-p* nil)
150
151(defvar *arm2-entry-label* nil)
152(defvar *arm2-tail-label* nil)
153(defvar *arm2-tail-vsp* nil)
154(defvar *arm2-tail-nargs* nil)
155(defvar *arm2-tail-allow* t)
156(defvar *arm2-reckless* nil)
157(defvar *arm2-full-safety* nil)
158(defvar *arm2-float-safety* nil)
159(defvar *arm2-trust-declarations* nil)
160(defvar *arm2-entry-vstack* nil)
161(defvar *arm2-fixed-nargs* nil)
162(defvar *arm2-need-nargs* t)
163
164(defparameter *arm2-inhibit-register-allocation* nil)
165(defvar *arm2-record-symbols* nil)
166(defvar *arm2-recorded-symbols* nil)
167(defvar *arm2-emitted-source-notes* nil)
168
169(defvar *arm2-result-reg* arm::arg_z)
170(defvar *arm2-gpr-locations* nil)
171(defvar *arm2-gpr-locations-valid-mask* 0)
172
173
174
175
176
177
178
179(declaim (fixnum *arm2-vstack* *arm2-cstack*))
180
181 
182
183
184;;; Before any defarm2's, make the *arm2-specials* vector.
185
186(defvar *arm2-all-lcells* ())
187
188
189
190
191     
192(defun arm2-free-lcells ()
193  (without-interrupts 
194   (let* ((prev (pool.data *lcell-freelist*)))
195     (dolist (r *arm2-all-lcells*)
196       (setf (lcell-kind r) prev
197             prev r))
198     (setf (pool.data *lcell-freelist*) prev)
199     (setq *arm2-all-lcells* nil))))
200
201(defun arm2-note-lcell (c)
202  (push c *arm2-all-lcells*)
203  c)
204
205(defvar *arm2-top-vstack-lcell* ())
206(defvar *arm2-bottom-vstack-lcell* ())
207
208(defun arm2-new-lcell (kind parent width attributes info)
209  (arm2-note-lcell (make-lcell kind parent width attributes info)))
210
211(defun arm2-new-vstack-lcell (kind width attributes info)
212  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
213
214(defun arm2-reserve-vstack-lcells (n)
215  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
216
217(defun arm2-vstack-mark-top ()
218  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
219
220;;; Alist mapping VARs to lcells/lregs
221(defvar *arm2-var-cells* ())
222
223(defun arm2-note-var-cell (var cell)
224  ;(format t "~& ~s -> ~s" (var-name var) cell)
225  (push (cons var cell) *arm2-var-cells*))
226
227(defun arm2-note-top-cell (var)
228  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
229
230(defun arm2-lookup-var-cell (var)
231  (or (cdr (assq var *arm2-var-cells*))
232      (and nil (warn "Cell not found for ~s" (var-name var)))))
233
234(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
235  (do* ((res ())
236        (cell top (lcell-parent cell)))
237       ((eq cell bottom) res)
238    (if (null cell)
239      (compiler-bug "Horrible compiler bug.")
240      (if (eq (lcell-kind cell) kind)
241        (push cell res)))))
242
243
244
245 
246;;; ensure that lcell's offset matches what we expect it to.
247;;; For bootstrapping.
248
249(defun arm2-ensure-lcell-offset (c expected)
250  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
251
252(defun arm2-check-lcell-depth (&optional (context "wherever"))
253  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
254    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
255      (or (= depth *arm2-vstack*)
256          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
257
258(defun arm2-do-lexical-reference (seg vreg ea)
259  (when vreg
260    (with-arm-local-vinsn-macros (seg vreg) 
261      (if (memory-spec-p ea)
262        (ensuring-node-target (target vreg)
263          (progn
264            (arm2-stack-to-register seg ea target)
265            (if (addrspec-vcell-p ea)
266              (! vcell-ref target target))))
267        (<- ea)))))
268
269(defun arm2-do-lexical-setq (seg vreg ea valreg)
270  (with-arm-local-vinsn-macros (seg vreg)
271    (cond ((typep ea 'lreg)
272            (arm2-copy-register seg ea valreg))
273          ((addrspec-vcell-p ea)     ; closed-over vcell
274           (arm2-copy-register seg arm::arg_z valreg)
275           (arm2-stack-to-register seg ea arm::arg_x)
276           (arm2-lri seg arm::arg_y 0)
277           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
278          ((memory-spec-p ea)    ; vstack slot
279           (arm2-register-to-stack seg valreg ea))
280          (t
281           (arm2-copy-register seg ea valreg)))
282    (when vreg
283      (<- valreg))))
284
285;;; ensure that next-method-var is heap-consed (if it's closed over.)
286;;; it isn't ever setqed, is it ?
287(defun arm2-heap-cons-next-method-var (seg var)
288  (with-arm-local-vinsn-macros (seg)
289    (when (eq (ash 1 $vbitclosed)
290              (logand (logior (ash 1 $vbitclosed)
291                              (ash 1 $vbitcloseddownward))
292                      (the fixnum (nx-var-bits var))))
293      (let* ((ea (var-ea var))
294             (arg ($ arm::arg_z))
295             (result ($ arm::arg_z)))
296        (arm2-do-lexical-reference seg arg ea)
297        (arm2-set-nargs seg 1)
298        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
299        (! call-known-symbol arg)
300        (arm2-do-lexical-setq seg nil ea result)))))
301
302
303
304
305
306
307(defun acode-condition-to-arm-cr-bit (cond)
308  (condition-to-arm-cr-bit (cadr cond)))
309
310(defun condition-to-arm-cr-bit (cond)
311  (case cond
312    (:EQ (values arm::arm-cond-eq t))
313    (:NE (values arm::arm-cond-eq nil))
314    (:GT (values arm::arm-cond-gt t))
315    (:LE (values arm::arm-cond-gt nil))
316    (:LT (values arm::arm-cond-lt t))
317    (:GE (values arm::arm-cond-lt nil))))
318
319
320(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
321  (case cr-bit
322    (#.arm::arm-cond-eq arm::arm-cond-eq)
323    (#.arm::arm-cond-ne arm::arm-cond-ne)
324    (#.arm::arm-cond-gt arm::arm-cond-hi)
325    (#.arm::arm-cond-le arm::arm-cond-ls)
326    (#.arm::arm-cond-lt arm::arm-cond-lo)
327    (#.arm::arm-cond-ge arm::arm-cond-hs)))
328
329;;; If we have to change the order of operands in a comparison, we
330;;; generally need to change the condition we're testing.
331(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
332  (ecase cr-bit
333    (#.arm::arm-cond-eq arm::arm-cond-eq)
334    (#.arm::arm-cond-ne arm::arm-cond-ne)
335    (#.arm::arm-cond-lt arm::arm-cond-gt)
336    (#.arm::arm-cond-le arm::arm-cond-ge)
337    (#.arm::arm-cond-gt arm::arm-cond-lt)
338    (#.arm::arm-cond-ge arm::arm-cond-le)))
339
340   
341   
342
343(defun arm2-ensure-binding-indices-for-vcells (vcells)
344  (dolist (cell vcells)
345    (ensure-binding-index (car cell)))
346  vcells)
347
348(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
349  (progn
350    (dolist (a  (afunc-inner-functions afunc))
351      (unless (afunc-lfun a)
352        (arm2-compile a 
353                      (if lambda-form 
354                        (afunc-lambdaform a)) 
355                      *arm2-record-symbols*))) ; always compile inner guys
356    (let* ((*arm2-cur-afunc* afunc)
357           (*arm2-returning-values* nil)
358           (*arm-current-context-annotation* nil)
359           (*arm2-woi* nil)
360           (*next-lcell-id* -1)
361           (*arm2-open-code-inline* nil)
362           (*arm2-register-restore-count* nil)
363           (*arm2-compiler-register-save-label* nil)
364           (*arm2-register-restore-ea* nil)
365           (*arm2-vstack* 0)
366           (*arm2-cstack* 0)
367           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
368           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
369           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
370           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
371           (*arm2-target-node-size* *arm2-target-lcell-size*)
372           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
373           (*arm2-all-lcells* ())
374           (*arm2-top-vstack-lcell* nil)
375           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
376           (*arm2-var-cells* nil)
377           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
378           (*backend-node-regs* arm-node-regs)
379           (*backend-node-temps* arm-temp-node-regs)
380           (*available-backend-node-temps* arm-temp-node-regs)
381           (*backend-imm-temps* arm-imm-regs)
382           (*available-backend-imm-temps* arm-imm-regs)
383           (*backend-fp-temps* arm-temp-fp-regs)
384           (*available-backend-fp-temps* arm-temp-fp-regs)
385           (*backend-crf-temps* arm-cr-fields)
386           (*available-backend-crf-temps* arm-cr-fields)
387           (bits 0)
388           (*logical-register-counter* -1)
389           (*backend-all-lregs* ())
390           (*arm2-popj-labels* nil)
391           (*arm2-popreg-labels* nil)
392           (*arm2-valret-labels* nil)
393           (*arm2-nilret-labels* nil)
394           (*arm2-undo-count* 0)
395           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
396           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
397           (*arm2-undo-because* (arm2-make-stack 64))
398           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
399           (*arm2-entry-label* nil)
400           (*arm2-tail-label* nil)
401           (*arm2-tail-vsp* nil)
402           (*arm2-tail-nargs* nil)
403           (*arm2-inhibit-register-allocation* nil)
404           (*arm2-tail-allow* t)
405           (*arm2-reckless* nil)
406           (*arm2-full-safety* nil)
407           (*arm2-float-safety* nil)
408           (*arm2-trust-declarations* t)
409           (*arm2-entry-vstack* nil)
410           (*arm2-fixed-nargs* nil)
411           (*arm2-need-nargs* t)
412           (fname (afunc-name afunc))
413           (*arm2-entry-vsp-saved-p* nil)
414           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
415           (*arm2-fcells* (afunc-fcells afunc))
416           *arm2-recorded-symbols*
417           (*arm2-emitted-source-notes* '())
418           (*arm2-gpr-locations-valid-mask* 0)
419           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
420      (declare (dynamic-extent *arm2-gpr-locations*))
421      (set-fill-pointer
422       *backend-labels*
423       (set-fill-pointer
424        *arm2-undo-stack*
425        (set-fill-pointer 
426         *arm2-undo-because*
427         (set-fill-pointer
428          *backend-immediates* 0))))
429      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
430      (with-dll-node-freelist (vinsns *vinsn-freelist*)
431        (unwind-protect
432             (progn
433               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
434               (dotimes (i (length *backend-immediates*))
435                 (let ((imm (aref *backend-immediates* i)))
436                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
437               (optimize-vinsns vinsns)
438               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
439                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
440                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
441                 (format t "~%~%"))
442           
443               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
444                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
445                   (let* ((sections (vector code data))
446                          (arm::*lap-labels* nil)
447                          (arm::*last-constant-pool-origin* nil)
448                          (arm::*called-subprim-jmp-labels* nil)
449                          debug-info)
450                     (declare (dynamic-extent sections))
451                     (arm2-expand-vinsns vinsns code sections)
452                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
453                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
454                     (setq debug-info (afunc-lfun-info afunc))
455                     (when lambda-form
456                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
457                     (when *arm2-recorded-symbols*
458                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
459                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
460                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
461                     (when debug-info
462                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
463                       (backend-new-immediate debug-info))
464                     (if (or fname lambda-form *arm2-recorded-symbols*)
465                       (backend-new-immediate fname)
466                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
467                     
468                     (unless (afunc-parent afunc)
469                       (arm2-fixup-fwd-refs afunc))
470                     (setf (afunc-all-vars afunc) nil)
471                     (setf (afunc-argsword afunc) bits)
472                     (setf (afunc-lfun afunc)
473                           (arm2-xmake-function
474                            code
475                            data
476                            *backend-immediates*
477                            bits))
478                     (when (getf debug-info 'pc-source-map)
479                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
480                     (when (getf debug-info 'function-symbol-map)
481                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
482          (backend-remove-labels))))
483    afunc))
484
485(defun arm2-xmake-function (code data imms bits)
486  (collect ((lap-imms))
487    (dotimes (i (length imms))
488      (lap-imms (cons (aref imms i) i)))
489    (let* ((arm::*arm-constants* (lap-imms)))
490      (arm-lap-generate-code code
491                             (arm::arm-finalize code data)
492                             bits))))
493
494
495     
496   
497(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
498  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
499
500(defun arm2-fixup-fwd-refs (afunc)
501  (dolist (f (afunc-inner-functions afunc))
502    (arm2-fixup-fwd-refs f))
503  (let ((fwd-refs (afunc-fwd-refs afunc)))
504    (when fwd-refs
505      (let* ((v (afunc-lfun afunc))
506             (vlen (uvsize v)))
507        (declare (fixnum vlen))
508        (dolist (ref fwd-refs)
509          (let* ((ref-fun (afunc-lfun ref)))
510            (do* ((i 1 (1+ i)))
511                 ((= i vlen))
512              (declare (fixnum i))
513              (if (eq (%svref v i) ref)
514                (setf (%svref v i) ref-fun)))))))))
515
516(eval-when (:compile-toplevel)
517  (declaim (inline arm2-invalidate-regmap)))
518
519(defun arm2-invalidate-regmap ()
520  (setq *arm2-gpr-locations-valid-mask* 0))
521
522(defun arm2-update-regmap (vinsn)
523  (if (vinsn-attribute-p vinsn :call)
524    (arm2-invalidate-regmap)
525    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
526  vinsn)
527
528(defun arm2-regmap-note-store (gpr loc)
529  (let* ((gpr (%hard-regspec-value gpr)))
530    ;; Any other GPRs that had contained loc no longer do so.
531    (dotimes (i 16)
532      (unless (eql i gpr)
533        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
534                   (memq loc (svref *arm2-gpr-locations* i)))
535          (when (null (setf (svref *arm2-gpr-locations* i)
536                            (delete loc (svref *arm2-gpr-locations* i))))
537            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
538    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
539      (push loc (svref *arm2-gpr-locations* gpr))
540      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
541   
542    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
543 
544;;; For vpush: nothing else should claim to contain loc.
545(defun arm2-regmap-note-reg-location (gpr loc)
546  (let* ((gpr (%hard-regspec-value gpr)))
547    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
548      (push loc (svref *arm2-gpr-locations* gpr))
549      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
550    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
551 
552(defun arm2-regmap-note-vstack-delta (new old)
553  (when (< new old)
554    (let* ((mask *arm2-gpr-locations-valid-mask*)
555           (info *arm2-gpr-locations*))
556    (unless (eql 0 mask)
557      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
558        (when (logbitp i mask)
559          (let* ((locs (svref info i))
560                 (head (cons nil locs))
561                 (tail head))
562            (declare (dynamic-extent head))
563            (dolist (loc locs)
564              (if (>= loc new)
565                (setf (cdr tail) (cddr tail))
566                (setq tail (cdr tail))))
567            (when (null (setf (svref info i) (cdr head)))
568              (setq mask (logandc2 mask (ash 1 i)))))))))))
569
570(defun arm2-copy-regmap (mask from to)
571  (dotimes (i 16)
572    (when (logbitp i mask)
573      (setf (svref to i) (copy-list (svref from i))))))
574
575(defmacro with-arm2-saved-regmap ((mask map) &body body)
576  `(let* ((,mask *arm2-gpr-locations-valid-mask*)
577          (,map (make-array 16 :initial-element nil)))
578    (declare (dynamic-extent ,map))
579    (arm2-copy-regmap ,mask *arm2-gpr-locations* ,map)
580    ,@body))
581
582(defun arm2-generate-pc-source-map (debug-info)
583  (let* ((definition-source-note (getf debug-info '%function-source-note))
584         (emitted-source-notes (getf debug-info 'pc-source-map))
585         (def-start (source-note-start-pos definition-source-note))
586         (n (length emitted-source-notes))
587         (nvalid 0)
588         (max 0)
589         (pc-starts (make-array n))
590         (pc-ends (make-array n))
591         (text-starts (make-array n))
592         (text-ends (make-array n)))
593    (declare (fixnum n nvalid)
594             (dynamic-extent pc-starts pc-ends text-starts text-ends))
595    (dolist (start emitted-source-notes)
596      (let* ((pc-start (arm2-vinsn-note-label-address start t))
597             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
598             (source-note (aref (vinsn-note-info start) 0))
599             (text-start (- (source-note-start-pos source-note) def-start))
600             (text-end (- (source-note-end-pos source-note) def-start)))
601        (declare (fixnum pc-start pc-end text-start text-end))
602        (when (and (plusp pc-start)
603                   (plusp pc-end)
604                   (plusp text-start)
605                   (plusp text-end))
606          (if (> pc-start max) (setq max pc-start))
607          (if (> pc-end max) (setq max pc-end))
608          (if (> text-start max) (setq max text-start))
609          (if (> text-end max) (setq max text-end))
610          (setf (svref pc-starts nvalid) pc-start
611                (svref pc-ends nvalid) pc-end
612                (svref text-starts nvalid) text-start
613                (svref text-ends nvalid) text-end)
614          (incf nvalid))))
615    (let* ((nentries (* nvalid 4))
616           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
617                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
618                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
619      (declare (fixnum nentries))
620      (do* ((i 0 (+ i 4))
621            (j 1 (+ j 4))
622            (k 2 (+ k 4))
623            (l 3 (+ l 4))
624            (idx 0 (1+ idx)))
625          ((= i nentries) vec)
626        (declare (fixnum i j k l idx))
627        (setf (aref vec i) (svref pc-starts idx)
628              (aref vec j) (svref pc-ends idx)
629              (aref vec k) (svref text-starts idx)
630              (aref vec l) (svref text-ends idx))))))
631
632(defun arm2-vinsn-note-label-address (note &optional start-p sym)
633  (let* ((label (vinsn-note-label note))
634         (lap-label (if label (vinsn-label-info label))))
635    (if lap-label
636      (arm::lap-label-address lap-label)
637      (compiler-bug "Missing or bad ~s label: ~s" 
638                    (if start-p 'start 'end) sym))))
639
640(defun arm2-digest-symbols ()
641  (when *arm2-recorded-symbols*
642    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
643 (let* ((symlist *arm2-recorded-symbols*)
644           (len (length symlist))
645           (syms (make-array len))
646           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
647           (i -1)
648           (j -1))
649      (declare (fixnum i j))
650      (dolist (info symlist (progn (%rplaca symlist syms)
651                                   (%rplacd symlist ptrs)))
652        (destructuring-bind (var sym startlab endlab) info
653          (let* ((ea (var-ea var))
654                 (ea-val (ldb (byte 16 0) ea)))
655            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
656                                         (logior (ash ea-val 6) #o77)
657                                         ea-val)))
658          (setf (aref syms (incf j)) sym)
659          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
660          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
661      *arm2-recorded-symbols*)))
662
663(defun arm2-decls (decls)
664  (if (fixnump decls)
665    (locally (declare (fixnum decls))
666      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
667            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
668            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
669            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
670            *arm2-float-safety* (not *arm2-reckless*)
671            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
672
673
674
675
676
677         
678   
679;;; Vpush the last N non-volatile-registers.
680;;; Could use a STM here, especially if N is largish or optimizing for space.
681#+maybe-someday
682(defun arm2-save-nvrs (seg n)
683  (declare (fixnum n))
684  (when (> n 0)
685    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
686    (with-arm-local-vinsn-macros (seg)
687      (if *arm2-open-code-inline*
688        (! save-nvrs-individually (- 32 n))
689        (! save-nvrs (- 32 n))))
690    (dotimes (i n)
691      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
692    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
693    (setq *arm2-register-restore-ea* *arm2-vstack*
694          *arm2-register-restore-count* n)))
695
696
697;;; If there are an indefinite number of args/values on the vstack,
698;;; we have to restore from a register that matches the compiler's
699;;; notion of the vstack depth.  This can be computed by the caller
700;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
701;;; args pushed, etc.)
702;;; We DON'T try to compute this from the saved context, since the
703;;; saved vsp may belong to a different stack segment.  (It's cheaper
704;;; to compute/copy than to load it, anyway.)
705
706#+maybe-later-that-same-day
707(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
708  (when (null from-fp)
709    (setq from-fp arm::vsp))
710  (when (and ea nregs)
711    (with-arm-local-vinsn-macros (seg)
712      (let* ((first (- 32 nregs)))
713        (declare (fixnum first))
714        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
715
716
717
718(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
719                             &aux (vloc 0) (numopt (list-length (%car opt)))
720                             (nkeys (list-length (%cadr keys))) 
721                             reg)
722  (declare (fixnum vloc))
723  (arm2-check-lcell-depth)
724  (dolist (arg inherited)
725    (if (memq arg passed-in-regs)
726      (arm2-set-var-ea seg arg (var-ea arg))
727      (let* ((lcell (pop lcells)))
728        (if (setq reg (nx2-assign-register-var arg))
729          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
730          (arm2-bind-var seg arg vloc lcell))
731        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
732  (dolist (arg req)
733    (if (memq arg passed-in-regs)
734      (arm2-set-var-ea seg arg (var-ea arg))
735      (let* ((lcell (pop lcells)))
736        (if (setq reg (nx2-assign-register-var arg))
737          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
738          (arm2-bind-var seg arg vloc lcell))
739        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
740  (when opt
741    (if (arm2-hard-opt-p opt)
742      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
743            lcells (nthcdr numopt lcells))
744
745      (dolist (var (%car opt))
746        (if (memq var passed-in-regs)
747          (arm2-set-var-ea seg var (var-ea var))
748          (let* ((lcell (pop lcells)))
749            (if (setq reg (nx2-assign-register-var var))
750              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
751              (arm2-bind-var seg var vloc lcell))
752            (setq vloc (+ vloc *arm2-target-node-size*)))))))
753  (when rest
754    (if lexpr
755      (progn
756        (if (setq reg (nx2-assign-register-var rest))
757          (progn
758            (arm2-load-lexpr-address seg reg)
759            (arm2-set-var-ea seg rest reg))
760          (with-imm-temps () ((nargs-cell :natural))
761            (arm2-load-lexpr-address seg nargs-cell)
762            (let* ((loc *arm2-vstack*))
763              (arm2-vpush-register seg nargs-cell :reserved)
764              (arm2-note-top-cell rest)
765              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
766      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
767        (if (setq reg (nx2-assign-register-var rest))
768          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
769          (arm2-bind-var seg rest rvloc (pop lcells))))))
770  (when keys
771    (apply #'arm2-init-keys seg vloc lcells keys)) 
772  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
773
774(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
775  (with-arm-local-vinsn-macros (seg)
776    (dolist (var vars vloc)
777      (let* ((initform (pop inits))
778             (spvar (pop spvars))
779             (lcell (pop lcells))
780             (splcell (pop splcells))
781             (reg (nx2-assign-register-var var))
782             (sp-reg ($ arm::arg_z))
783             (regloadedlabel (if reg (backend-get-next-label))))
784        (unless (nx-null initform)
785          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
786          (let ((skipinitlabel (backend-get-next-label)))
787            (with-crf-target () crf
788              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
789            (if reg
790              (arm2-form seg reg regloadedlabel initform)
791              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
792            (@ skipinitlabel)))
793        (if reg
794          (progn
795            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
796            (@ regloadedlabel))
797          (arm2-bind-var seg var vloc lcell))
798        (when spvar
799          (if (setq reg (nx2-assign-register-var spvar))
800            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
801            (arm2-bind-var seg spvar spvloc splcell))))
802      (setq vloc (%i+ vloc *arm2-target-node-size*))
803      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
804
805(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
806  (declare (ignore keykeys allow-others))
807  (with-arm-local-vinsn-macros (seg)
808    (dolist (var keyvars)
809      (let* ((spvar (pop keysupp))
810             (initform (pop keyinits))
811             (reg (nx2-assign-register-var var))
812             (regloadedlabel (if reg (backend-get-next-label)))
813             (var-lcell (pop lcells))
814             (sp-lcell (pop lcells))
815             (sp-reg ($ arm::arg_z))
816             (sploc (%i+ vloc *arm2-target-node-size*)))
817        (unless (nx-null initform)
818          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
819          (let ((skipinitlabel (backend-get-next-label)))
820            (with-crf-target () crf
821              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
822            (if reg
823              (arm2-form seg reg regloadedlabel initform)
824              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
825            (@ skipinitlabel)))
826        (if reg
827          (progn
828            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
829            (@ regloadedlabel))
830          (arm2-bind-var seg var vloc var-lcell))
831        (when spvar
832          (if (setq reg (nx2-assign-register-var spvar))
833            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
834            (arm2-bind-var seg spvar sploc sp-lcell))))
835      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
836
837;;; Vpush register r, unless var gets a globally-assigned register.
838;;; Return NIL if register was vpushed, else var.
839(defun arm2-vpush-arg-register (seg reg var)
840  (when var
841    (if (var-nvr var)
842      var
843      (progn 
844        (arm2-vpush-register seg reg :reserved)
845        nil))))
846
847
848;;; nargs has been validated, arguments defaulted and canonicalized.
849;;; Save caller's context, then vpush any argument registers that
850;;; didn't get global registers assigned to their variables.
851;;; Return a list of vars/nils for each argument register
852;;;  (nil if vpushed, var if still in arg_reg).
853(defun arm2-argregs-entry (seg revargs)
854  (with-arm-local-vinsn-macros (seg)
855    (let* ((nargs (length revargs))
856           (reg-vars ()))
857      (declare (type (unsigned-byte 16) nargs))
858      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
859        (! save-lisp-context-vsp)
860        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
861          (declare (fixnum offset))
862          (! save-lisp-context-offset offset)))
863      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
864        (declare (ignore xvar yvar))
865        (let* ((nstackargs (length stack-args)))
866          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
867          (dotimes (i nstackargs)
868            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
869          (if (>= nargs 3)
870            (progn
871              (! vpush-xyz)
872              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
873              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
874              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
875              (dotimes (i 3)
876                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
877              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
878            (if (= nargs 2)
879              (progn
880                (! vpush-yz)
881                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
882                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
883                (dotimes (i 2)
884                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
885                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
886              (if (= nargs 1)
887                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
888      reg-vars)))
889
890;;; Just required args.
891;;; Since this is just a stupid bootstrapping port, always save
892;;; lisp context.
893(defun arm2-req-nargs-entry (seg rev-fixed-args)
894  (let* ((nargs (length rev-fixed-args)))
895    (declare (type (unsigned-byte 16) nargs))
896    (with-arm-local-vinsn-macros (seg)
897      (unless *arm2-reckless*
898        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
899          (! check-exact-nargs nargs)
900          (! check-exact-nargs-large nargs)))
901      (arm2-argregs-entry seg rev-fixed-args))))
902
903;;; No more than three &optional args; all default to NIL and none have
904;;; supplied-p vars.  No &key/&rest.
905(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
906  (let* ((min (length rev-req-args))
907         (nopt (length rev-opt-args))
908         (max (+ min nopt)))
909    (declare (type (unsigned-byte 16) min nopt max))
910    (with-arm-local-vinsn-macros (seg)
911      (unless *arm2-reckless*
912        (when rev-req-args
913          (if (arm::encode-arm-immediate min)
914            (! check-min-nargs min)
915            (! check-min-nargs-large min)))
916        (if (arm::encode-arm-immediate max)
917          (! check-max-nargs max)
918          (! check-max-nargs-large max)))
919      (if (= nopt 1)
920        (! default-1-arg min)
921        (if (= nopt 2)
922          (! default-2-args min)
923          (! default-3-args min)))
924      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
925
926;;; if "num-fixed" is > 0, we've already ensured that at least that many args
927;;; were provided; that may enable us to generate better code for saving the
928;;; argument registers.
929;;; We're responsible for computing the caller's VSP and saving
930;;; caller's state.
931(defun arm2-lexpr-entry (seg num-fixed)
932  (with-arm-local-vinsn-macros (seg)
933    (! save-lexpr-argregs num-fixed)
934    (dotimes (i num-fixed)
935      (! copy-lexpr-argument))
936    (! save-lisp-context-vsp)))
937
938(defun arm2-load-lexpr-address (seg dest)
939  (with-arm-local-vinsn-macros (seg)
940    (! load-vframe-address dest *arm2-vstack*)))
941
942
943(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
944  (with-arm-local-vinsn-macros (seg)
945    (dolist (var vars vloc)
946      (let* ((initform (pop inits))
947             (spvar (pop spvars))
948             (spvloc (%i+ vloc *arm2-target-node-size*))
949             (var-lcell (pop lcells))
950             (sp-reg ($ arm::arg_z))
951             (sp-lcell (pop lcells)))
952        (unless (nx-null initform)
953          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
954          (let ((skipinitlabel (backend-get-next-label)))
955            (with-crf-target () crf
956              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
957            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
958            (@ skipinitlabel)))
959        (arm2-bind-structured-var seg var vloc var-lcell context)
960        (when spvar
961          (arm2-bind-var seg spvar spvloc sp-lcell)))
962      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
963
964
965
966(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
967  (declare (ignore keykeys allow-others))
968  (with-arm-local-vinsn-macros (seg)
969    (dolist (var keyvars)
970      (let* ((spvar (pop keysupp))
971             (initform (pop keyinits))
972             (sploc (%i+ vloc *arm2-target-node-size*))
973             (var-lcell (pop lcells))
974             (sp-reg ($ arm::arg_z))
975             (sp-lcell (pop lcells)))
976        (unless (nx-null initform)
977          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
978          (let ((skipinitlabel (backend-get-next-label)))
979            (with-crf-target () crf
980              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
981            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
982            (@ skipinitlabel)))
983        (arm2-bind-structured-var seg var vloc var-lcell context)
984        (when spvar
985          (arm2-bind-var seg spvar sploc sp-lcell)))
986      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
987
988(defun arm2-vloc-ea (n &optional vcell-p)
989  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
990  (if vcell-p
991    (make-vcell-memory-spec n)
992    n))
993
994
995(defun arm2-acode-operator-function (form)
996  (or (and (acode-p form)
997           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
998      (compiler-bug "arm2-form ? ~s" form)))
999
1000(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
1001  (let* ((note (gensym "NOTE"))
1002         (code-note (gensym "CODE-NOTE"))
1003         (source-note (gensym "SOURCE-NOTE"))
1004         (start (gensym "START"))
1005         (end (gensym "END"))
1006         (with-note-body (gensym "WITH-NOTE-BODY")))
1007    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
1008       (let ((,note (acode-note ,form-var)))
1009         (if ,note
1010           (let* ((,code-note (and (code-note-p ,note) ,note))
1011                  (,source-note (if ,code-note
1012                                  (code-note-source-note ,note)
1013                                  ,note))
1014                  (,start (and ,source-note
1015                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
1016             (prog2
1017                 (when ,code-note
1018                   (with-arm-local-vinsn-macros (,seg-var)
1019                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1020                     (with-node-temps (arm::temp0) (zero)
1021                       (! lri zero 0)
1022                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1023                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1024               (when ,source-note
1025                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1026                   (setf (vinsn-note-peer ,start) ,end
1027                         (vinsn-note-peer ,end) ,start)
1028                   (push ,start *arm2-emitted-source-notes*)))))
1029           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1030
1031(defun arm2-toplevel-form (seg vreg xfer form)
1032  (let* ((code-note (acode-note form))
1033         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1034    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1035
1036(defun arm2-form (seg vreg xfer form)
1037  (with-note (form seg vreg xfer)
1038    (if (nx-null form)
1039      (arm2-nil seg vreg xfer)
1040      (if (nx-t form)
1041        (arm2-t seg vreg xfer)
1042        (let ((fn (arm2-acode-operator-function form))
1043              (op (acode-operator form)))
1044          (if (and (null vreg)
1045                   (%ilogbitp operator-acode-subforms-bit op)
1046                   (%ilogbitp operator-assignment-free-bit op))
1047            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1048              (arm2-form seg nil nil f ))
1049            (apply fn seg vreg xfer (%cdr form))))))))
1050
1051;;; dest is a float reg - form is acode
1052(defun arm2-form-float (seg freg xfer form)
1053  (declare (ignore xfer))
1054  (with-note (form seg freg)
1055    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1056    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1057               (arm2-form-typep form 'double-float))
1058                                        ; kind of screwy - encoding the source type in the dest register spec
1059      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1060    (let* ((fn (arm2-acode-operator-function form)))
1061      (apply fn seg freg nil (%cdr form)))))
1062
1063
1064
1065(defun arm2-form-typep (form type)
1066  (acode-form-typep form type *arm2-trust-declarations*)
1067)
1068
1069(defun arm2-form-type (form)
1070  (acode-form-type form *arm2-trust-declarations*))
1071 
1072(defun arm2-use-operator (op seg vreg xfer &rest forms)
1073  (declare (dynamic-extent forms))
1074  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1075
1076;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1077;;; Punts a lot ...
1078(defun arm2-var-not-set-by-form-p (var form)
1079  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1080      (arm2-setqed-var-not-set-by-form-p var form)))
1081
1082(defun arm2-setqed-var-not-set-by-form-p (var form)
1083  (setq form (acode-unwrapped-form form))
1084  (or (atom form)
1085      (arm-constant-form-p form)
1086      (arm2-lexical-reference-p form)
1087      (let ((op (acode-operator form))
1088            (subforms nil))
1089        (if (eq op (%nx1-operator setq-lexical))
1090          (and (neq var (cadr form))
1091               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1092          (and (%ilogbitp operator-side-effect-free-bit op)
1093               (flet ((not-set-in-formlist (formlist)
1094                        (dolist (subform formlist t)
1095                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1096                 (if
1097                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1098                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1099                   (not-set-in-formlist subforms)
1100                   (and (or (eq op (%nx1-operator call))
1101                            (eq op (%nx1-operator lexical-function-call)))
1102                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1103                        (setq subforms (caddr form))
1104                        (not-set-in-formlist (car subforms))
1105                        (not-set-in-formlist (cadr subforms))))))))))
1106 
1107(defun arm2-nil (seg vreg xfer)
1108  (with-arm-local-vinsn-macros (seg vreg xfer)
1109    (if (arm2-for-value-p vreg)
1110      (ensuring-node-target (target vreg)
1111        (! load-nil target)))
1112    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1113
1114(defun arm2-t (seg vreg xfer)
1115  (with-arm-local-vinsn-macros (seg vreg xfer)
1116    (if (arm2-for-value-p vreg)
1117      (ensuring-node-target (target vreg)
1118        (! load-t target)))
1119    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1120
1121(defun arm2-for-value-p (vreg)
1122  (and vreg (not (backend-crf-p vreg))))
1123
1124(defun arm2-mvpass (seg form &optional xfer)
1125  (with-arm-local-vinsn-macros (seg)
1126    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1127
1128(defun arm2-adjust-vstack (delta)
1129  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1130
1131(defun arm2-set-vstack (new)
1132  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1133  (setq *arm2-vstack* new))
1134
1135
1136;;; Emit a note at the end of the segment.
1137(defun arm2-emit-note (seg class &rest info)
1138  (declare (dynamic-extent info))
1139  (let* ((note (make-vinsn-note class info)))
1140    (append-dll-node (vinsn-note-label note) seg)
1141    note))
1142
1143;;; Emit a note immediately before the target vinsn.
1144(defun arm-prepend-note (vinsn class &rest info)
1145  (declare (dynamic-extent info))
1146  (let* ((note (make-vinsn-note class info)))
1147    (insert-dll-node-before (vinsn-note-label note) vinsn)
1148    note))
1149
1150(defun arm2-close-note (seg note)
1151  (let* ((end (close-vinsn-note note)))
1152    (append-dll-node (vinsn-note-label end) seg)
1153    end))
1154
1155
1156
1157
1158
1159
1160(defun arm2-stack-to-register (seg memspec reg)
1161  (with-arm-local-vinsn-macros (seg)
1162    (let* ((offset (memspec-frame-address-offset memspec))
1163           (mask *arm2-gpr-locations-valid-mask*)
1164           (info *arm2-gpr-locations*)
1165           (regno (%hard-regspec-value reg)))
1166      (unless (and (logbitp regno mask)
1167                   (memq offset (svref info regno)))
1168        (let* ((other (dotimes (i 16)
1169                        (when (and (logbitp i mask)
1170                                   (memq offset (svref info i)))
1171                          (return i)))))
1172          (cond (other
1173                 (let* ((vinsn (! copy-node-gpr reg other)))
1174                   (setq *arm2-gpr-locations-valid-mask*
1175                         (logior mask (ash 1 regno)))
1176                   (setf (svref info regno)
1177                         (copy-list (svref info other)))
1178                   vinsn))
1179                (t
1180                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1181                   (setq *arm2-gpr-locations-valid-mask*
1182                         (logior mask (ash 1 regno)))
1183                   (setf (svref info regno) (list offset))
1184                   vinsn))))))))
1185
1186(defun arm2-lcell-to-register (seg lcell reg)
1187  (with-arm-local-vinsn-macros (seg)
1188    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1189
1190(defun arm2-register-to-lcell (seg reg lcell)
1191  (with-arm-local-vinsn-macros (seg)
1192    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1193
1194(defun arm2-register-to-stack (seg reg memspec)
1195  (with-arm-local-vinsn-macros (seg)
1196    (let* ((offset (memspec-frame-address-offset memspec))
1197           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1198      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1199      vinsn)))
1200
1201
1202(defun arm2-ea-open (ea)
1203  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1204    (make-memory-spec (memspec-frame-address-offset ea))
1205    ea))
1206
1207(defun arm2-set-NARGS (seg n)
1208  (if (> n call-arguments-limit)
1209    (compiler-bug "~s exceeded." call-arguments-limit)
1210    (if (< n 256)     
1211      (with-arm-local-vinsn-macros (seg)
1212        (! set-nargs n))
1213      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1214
1215(defun arm2-single-float-bits (the-sf)
1216  (single-float-bits the-sf))
1217
1218(defun arm2-double-float-bits (the-df)
1219  (double-float-bits the-df))
1220
1221(defun arm2-immediate (seg vreg xfer form)
1222  (with-arm-local-vinsn-macros (seg vreg xfer)
1223    (if vreg
1224      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1225               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1226                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1227        (if (zerop form)
1228          (if (eql form 0.0d0)
1229            (! zero-double-float-register vreg)
1230            (! zero-single-float-register vreg))
1231          (if (typep form 'short-float)
1232            (let* ((bits (arm2-single-float-bits form)))
1233              (with-imm-temps () ((bitsreg :u32))
1234                (! lri bitsreg bits)
1235                (! load-single-float-constant vreg bitsreg)))
1236            (multiple-value-bind (high low) (arm2-double-float-bits form)
1237              (declare (integer high low))
1238              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1239                (! lri highreg high)
1240                (! lri lowreg low)
1241                (! load-double-float-constant vreg highreg lowreg)))))
1242        (if (and (typep form '(unsigned-byte 32))
1243                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1244                 (= (get-regspec-mode vreg)
1245                    hard-reg-class-gpr-mode-u32))
1246          (arm2-lri seg vreg form)
1247          (ensuring-node-target
1248           (target vreg)
1249           (if (characterp form)
1250             (! load-character-constant target (char-code form))
1251             (arm2-store-immediate seg form target)))))
1252      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1253        (arm2-store-immediate seg form ($ arm::temp0))))
1254    (^)))
1255
1256(defun arm2-register-constant-p (form)
1257  (and (consp form)
1258           (or (memq form *arm2-vcells*)
1259               (memq form *arm2-fcells*))
1260           (%cdr form)))
1261
1262(defun arm2-store-immediate (seg imm dest)
1263  (with-arm-local-vinsn-macros (seg)
1264    (let* ((reg (arm2-register-constant-p imm)))
1265      (if reg
1266        (arm2-copy-register seg dest reg)
1267        (let* ((idx (backend-immediate-index imm)))
1268          (if (< idx 4094)
1269            (! ref-constant dest idx)
1270            (with-imm-target () (idxreg :s32)
1271              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1272              (! ref-indexed-constant dest idxreg)))))
1273      dest)))
1274
1275
1276;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1277(defun arm2-go-label (form)
1278  (let ((current-stack (arm2-encode-stack)))
1279    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1280                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1281      (setq form (caadr form)))
1282    (when (acode-p form)
1283      (let ((op (acode-operator form)))
1284        (if (and (eq op (%nx1-operator local-go))
1285                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1286          (%cadr (%cadr form))
1287          (if (and (eq op (%nx1-operator local-return-from))
1288                   (nx-null (caddr form)))
1289            (let ((tagdata (car (cadr form))))
1290              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1291                   (null (caar tagdata))
1292                   (< 0 (cdar tagdata) $backend-mvpass)
1293                   (cdar tagdata)))))))))
1294
1295(defun arm2-single-valued-form-p (form)
1296  (setq form (acode-unwrapped-form-value form))
1297  (or (nx-null form)
1298      (nx-t form)
1299      (if (acode-p form)
1300        (let ((op (acode-operator form)))
1301          (or (%ilogbitp operator-single-valued-bit op)
1302              (and (eql op (%nx1-operator values))
1303                   (let ((values (cadr form)))
1304                     (and values (null (cdr values)))))
1305              nil                       ; Learn about functions someday
1306              )))))
1307
1308
1309(defun arm2-box-s32 (seg node-dest s32-src)
1310  (with-arm-local-vinsn-macros (seg)
1311    (if *arm2-open-code-inline*
1312      (! s32->integer node-dest s32-src)
1313      (let* ((arg_z ($ arm::arg_z))
1314             (imm0 ($ arm::imm0 :mode :s32)))
1315        (arm2-copy-register seg imm0 s32-src)
1316        (! call-subprim (subprim-name->offset '.SPmakes32))
1317        (arm2-copy-register seg node-dest arg_z)))))
1318
1319
1320
1321(defun arm2-box-u32 (seg node-dest u32-src)
1322  (with-arm-local-vinsn-macros (seg)
1323    (if *arm2-open-code-inline*
1324      (! u32->integer node-dest u32-src)
1325      (let* ((arg_z ($ arm::arg_z))
1326             (imm0 ($ arm::imm0 :mode :u32)))
1327        (arm2-copy-register seg imm0 u32-src)
1328        (! call-subprim (subprim-name->offset '.SPmakeu32))
1329        (arm2-copy-register seg node-dest arg_z)))))
1330
1331
1332
1333(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1334  (with-arm-local-vinsn-macros (seg vreg xfer)
1335    (when vreg
1336      (let* ((arch (backend-target-arch *target-backend*))
1337             (is-node (member type-keyword (arch::target-gvector-types arch)))
1338             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1339
1340             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1341             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1342             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1343             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1344             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1345             (vreg-class (hard-regspec-class vreg))
1346             (vreg-mode
1347              (if (or (eql vreg-class hard-reg-class-gpr)
1348                      (eql vreg-class hard-reg-class-fpr))
1349                (get-regspec-mode vreg)
1350                hard-reg-class-gpr-mode-invalid))
1351             (temp-is-vreg nil))
1352        (cond
1353          (is-node
1354           (ensuring-node-target (target vreg)
1355             (if (and index-known-fixnum (<= index-known-fixnum
1356                                             (arch::target-max-32-bit-constant-index arch)))
1357               (! misc-ref-c-node target src index-known-fixnum)
1358               (with-imm-target () (idx-reg :u64)
1359                 (if index-known-fixnum
1360                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1361                   (! scale-node-misc-index idx-reg unscaled-idx))
1362                 (! misc-ref-node target src idx-reg)))))
1363          (is-32-bit
1364           (with-imm-target () (temp :u32)
1365             (with-fp-target () (fp-val :single-float)
1366               (if (eql vreg-class hard-reg-class-gpr)
1367                 (if
1368                   (if is-signed
1369                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1370                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1371                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1372                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1373                   (setq temp vreg temp-is-vreg t)
1374                   (if is-signed
1375                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1376                 (if (and (eql vreg-class hard-reg-class-fpr)
1377                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1378                   (setf fp-val vreg temp-is-vreg t)))
1379               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1380                 (cond ((eq type-keyword :single-float-vector)
1381                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1382                       (t
1383                        (if is-signed
1384                          (! misc-ref-c-s32 temp src index-known-fixnum)
1385                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1386                 (with-imm-target () idx-reg
1387                   (if index-known-fixnum
1388                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1389                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1390                   (cond ((eq type-keyword :single-float-vector)
1391                          (! misc-ref-single-float fp-val src idx-reg))
1392                         (t
1393                          (if is-signed
1394                            (! misc-ref-s32 temp src idx-reg)
1395                            (! misc-ref-u32 temp src idx-reg))))))
1396               (case type-keyword
1397                 (:single-float-vector
1398                  (if (eq vreg-class hard-reg-class-fpr)
1399                    (<- fp-val)
1400                    (ensuring-node-target (target vreg)
1401                      (! single->node target fp-val))))
1402                 (:signed-32-bit-vector
1403                  (unless temp-is-vreg
1404                    (ensuring-node-target (target vreg)
1405                      (arm2-box-s32 seg target temp))))
1406                 (:fixnum-vector
1407                  (unless temp-is-vreg
1408                    (ensuring-node-target (target vreg)
1409                      (! box-fixnum target temp))))
1410                 (:simple-string
1411                  (ensuring-node-target (target vreg)
1412                    (! u32->char target temp)))
1413                 (t
1414                  (unless temp-is-vreg
1415                    (ensuring-node-target (target vreg)
1416                      (arm2-box-u32 seg target temp))))))))
1417          (is-8-bit
1418           (with-imm-target () (temp :u8)
1419             (if (and (eql vreg-class hard-reg-class-gpr)
1420                      (or
1421                       (and is-signed
1422                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1423                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1424                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1425                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1426                       (and (not is-signed)
1427                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1428                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1429                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1430                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1431                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1432                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1433                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1434               (setq temp vreg temp-is-vreg t)
1435               (if is-signed
1436                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1437             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1438               (if is-signed
1439                 (! misc-ref-c-s8 temp src index-known-fixnum)
1440                 (! misc-ref-c-u8 temp src index-known-fixnum))
1441               (with-imm-target () idx-reg
1442                 (if index-known-fixnum
1443                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1444                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1445                 (if is-signed
1446                   (! misc-ref-s8 temp src idx-reg)
1447                   (! misc-ref-u8 temp src idx-reg))))
1448             (ecase type-keyword
1449               (:unsigned-8-bit-vector
1450                (unless temp-is-vreg
1451                  (ensuring-node-target (target vreg)
1452                    (! box-fixnum target temp))))
1453               (:signed-8-bit-vector
1454                (unless temp-is-vreg
1455                  (ensuring-node-target (target vreg)
1456                    (! box-fixnum target temp))))
1457               (:simple-string
1458                (ensuring-node-target (target vreg)
1459                  (! u32->char target temp))))))
1460          (is-16-bit
1461           (ensuring-node-target (target vreg)
1462             (with-imm-target () temp
1463               (if (and index-known-fixnum
1464                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1465                 (if is-signed
1466                   (! misc-ref-c-s16 temp src index-known-fixnum)
1467                   (! misc-ref-c-u16 temp src index-known-fixnum))
1468                 (with-imm-target () idx-reg
1469                   (if index-known-fixnum
1470                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1471                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1472                   (if is-signed
1473                     (! misc-ref-s16 temp src idx-reg)
1474                     (! misc-ref-u16 temp src idx-reg))))
1475               (! box-fixnum target temp))))
1476          (is-64-bit
1477           (with-fp-target () (fp-val :double-float)
1478             (with-imm-target () (temp :u64)
1479               (if (and (eql vreg-class hard-reg-class-fpr)
1480                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1481                 (setq fp-val vreg)
1482                 (if (eql vreg-class hard-reg-class-gpr)
1483                   (if (or (and is-signed
1484                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1485                           (and (not is-signed)
1486                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1487                     (setf temp vreg temp-is-vreg t)
1488                     (if is-signed
1489                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1490               (case type-keyword
1491                 (:double-float-vector
1492                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1493                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1494                    (with-imm-target () idx-reg
1495                      (if index-known-fixnum
1496                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1497                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1498                      (! misc-ref-double-float fp-val src idx-reg)))
1499                  (if (eq vreg-class hard-reg-class-fpr)
1500                    (<- fp-val)
1501                    (ensuring-node-target (target vreg)
1502                      (! double->heap target fp-val))))
1503                 ((:signed-64-bit-vector :fixnum-vector)
1504                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1505                    (! misc-ref-c-s64 temp src index-known-fixnum)
1506                    (with-imm-target () idx-reg
1507                      (if index-known-fixnum
1508                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1509                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1510                      (! misc-ref-s64 temp src idx-reg)))
1511                  (if (eq type-keyword :fixnum-vector)
1512                    (ensuring-node-target (target vreg)
1513                      (! box-fixnum target temp))
1514                    (unless temp-is-vreg
1515                      (ensuring-node-target (target vreg)
1516                        (! s64->integer target temp)))))
1517                 (t
1518                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1519                    (! misc-ref-c-u64 temp src index-known-fixnum)
1520                    (with-imm-target () idx-reg
1521                      (if index-known-fixnum
1522                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1523                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1524                      (! misc-ref-u64  temp src idx-reg)))
1525                  (unless temp-is-vreg
1526                    (ensuring-node-target (target vreg)
1527                      (! u64->integer target temp))))))))
1528          (t
1529           (unless is-1-bit
1530             (nx-error "~& unsupported vector type: ~s"
1531                       type-keyword))
1532           (ensuring-node-target (target vreg)
1533             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1534               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1535               (with-imm-temps () (word-index bitnum)
1536                 (if index-known-fixnum
1537                   (progn
1538                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1539                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1540                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1541                 (let* ((dest word-index))
1542                   (! misc-ref-u32 dest src word-index)
1543                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1544    (^)))
1545             
1546   
1547
1548;;; safe = T means assume "vector" is miscobj, do bounds check.
1549;;; safe = fixnum means check that subtag of vector = "safe" and do
1550;;;        bounds check.
1551;;; safe = nil means crash&burn.
1552;;; This mostly knows how to reference the elements of an immediate miscobj.
1553(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1554  (with-arm-local-vinsn-macros (seg vreg xfer)
1555    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1556           (unscaled-idx nil)
1557           (src nil))
1558      (if (or safe (not index-known-fixnum))
1559        (multiple-value-setq (src unscaled-idx)
1560          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1561        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1562      (when safe
1563        (if (typep safe 'fixnum)
1564          (! trap-unless-typecode= src safe))
1565        (unless index-known-fixnum
1566          (! trap-unless-fixnum unscaled-idx))
1567        (! check-misc-bound unscaled-idx src))
1568      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1569
1570
1571
1572(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1573  (with-arm-local-vinsn-macros (seg vreg xfer)
1574    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1575           (j-known-fixnum (acode-fixnum-form-p j))
1576           (arch (backend-target-arch *target-backend*))
1577           (is-node (member type-keyword (arch::target-gvector-types arch)))
1578           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1579           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1580           (src)
1581           (unscaled-i)
1582           (unscaled-j)
1583           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1584           (constidx
1585            (and dim0 dim1 i-known-fixnum j-known-fixnum
1586                 (>= i-known-fixnum 0)
1587                 (>= j-known-fixnum 0)
1588                 (< i-known-fixnum dim0)
1589                 (< j-known-fixnum dim1)
1590                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1591      (progn
1592        (if constidx
1593          (multiple-value-setq (src val-reg)
1594            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1595          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1596            (if needs-memoization
1597              (progn
1598                (arm2-four-targeted-reg-forms seg
1599                                                array ($ arm::temp0)
1600                                                i ($ arm::arg_x)
1601                                                j ($ arm::arg_y)
1602                                                new val-reg)
1603                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1604            (arm2-four-untargeted-reg-forms seg
1605                                            array ($ arm::temp0)
1606                                            i ($ arm::arg_x)
1607                                            j ($ arm::arg_y)
1608                                            new val-reg))))
1609        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1610          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1611                     (logbitp (hard-regspec-value val-reg)
1612                              *backend-imm-temps*))
1613            (use-imm-temp (hard-regspec-value val-reg)))
1614          (when safe     
1615            (when (typep safe 'fixnum)
1616              (! trap-unless-simple-array-2
1617                 src
1618                 (dpb safe target::arrayH.flags-cell-subtag-byte
1619                      (ash 1 $arh_simple_bit))
1620                 (nx-error-for-simple-2d-array-type type-keyword)))
1621            (unless i-known-fixnum
1622              (! trap-unless-fixnum unscaled-i))
1623            (unless j-known-fixnum
1624              (! trap-unless-fixnum unscaled-j)))
1625          (with-imm-target () dim1
1626            (let* ((idx-reg ($ arm::arg_y)))
1627              (unless constidx
1628                (if safe                 
1629                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1630                  (! 2d-dim1 dim1 src))
1631                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1632              (let* ((v ($ arm::arg_x)))
1633                (! array-data-vector-ref v src)
1634                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1635
1636
1637(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1638  (with-arm-local-vinsn-macros (seg target)
1639    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1640           (j-known-fixnum (acode-fixnum-form-p j))
1641           (k-known-fixnum (acode-fixnum-form-p k))
1642           (arch (backend-target-arch *target-backend*))
1643           (is-node (member type-keyword (arch::target-gvector-types arch)))
1644           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1645           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1646           (src)
1647           (unscaled-i)
1648           (unscaled-j)
1649           (unscaled-k)
1650           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1651           (constidx
1652            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1653                 (>= i-known-fixnum 0)
1654                 (>= j-known-fixnum 0)
1655                 (>= k-known-fixnum 0)
1656                 (< i-known-fixnum dim0)
1657                 (< j-known-fixnum dim1)
1658                 (< k-known-fixnum dim2)
1659                 (+ (* i-known-fixnum dim1 dim2)
1660                    (* j-known-fixnum dim2)
1661                    k-known-fixnum))))
1662      (progn
1663        (if constidx
1664          (multiple-value-setq (src val-reg)
1665            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1666          (progn
1667            (setq src ($ arm::temp1)
1668                  unscaled-i ($ arm::temp0)
1669                  unscaled-j ($ arm::arg_x)
1670                  unscaled-k ($ arm::arg_y))
1671            (arm2-push-register
1672             seg
1673             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1674            (arm2-four-targeted-reg-forms seg
1675                                          i ($ arm::temp0)
1676                                          j ($ arm::arg_x)
1677                                          k ($ arm::arg_y)
1678                                          new val-reg)
1679            (arm2-pop-register seg src)))
1680        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1681          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1682                     (logbitp (hard-regspec-value val-reg)
1683                              *backend-imm-temps*))
1684            (use-imm-temp (hard-regspec-value val-reg)))
1685
1686          (when safe     
1687            (when (typep safe 'fixnum)
1688              (! trap-unless-simple-array-3
1689                 src
1690                 (dpb safe target::arrayH.flags-cell-subtag-byte
1691                      (ash 1 $arh_simple_bit))
1692                 (nx-error-for-simple-3d-array-type type-keyword)))
1693            (unless i-known-fixnum
1694              (! trap-unless-fixnum unscaled-i))
1695            (unless j-known-fixnum
1696              (! trap-unless-fixnum unscaled-j))
1697            (unless k-known-fixnum
1698              (! trap-unless-fixnum unscaled-k)))
1699          (with-imm-target () dim1
1700            (with-imm-target (dim1) dim2
1701              (let* ((idx-reg ($ arm::arg_y)))
1702                (unless constidx
1703                  (if safe                 
1704                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1705                    (! 3d-dims dim1 dim2 src))
1706                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1707                (let* ((v ($ arm::arg_x)))
1708                  (! array-data-vector-ref v src)
1709                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1710
1711(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1712  (with-arm-local-vinsn-macros (seg vreg xfer)
1713    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1714           (j-known-fixnum (acode-fixnum-form-p j))
1715           (src)
1716           (unscaled-i)
1717           (unscaled-j)
1718           (constidx
1719            (and dim0 dim1 i-known-fixnum j-known-fixnum
1720                 (>= i-known-fixnum 0)
1721                 (>= j-known-fixnum 0)
1722                 (< i-known-fixnum dim0)
1723                 (< j-known-fixnum dim1)
1724                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1725      (if constidx
1726        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1727        (multiple-value-setq (src unscaled-i unscaled-j)
1728          (arm2-three-untargeted-reg-forms seg
1729                                           array arm::arg_x
1730                                           i arm::arg_y
1731                                           j arm::arg_z)))
1732      (when safe       
1733        (when (typep safe 'fixnum)
1734          (! trap-unless-simple-array-2
1735             src
1736             (dpb safe target::arrayH.flags-cell-subtag-byte
1737                  (ash 1 $arh_simple_bit))
1738             (nx-error-for-simple-2d-array-type typekeyword)))
1739        (unless i-known-fixnum
1740          (! trap-unless-fixnum unscaled-i))
1741        (unless j-known-fixnum
1742          (! trap-unless-fixnum unscaled-j)))
1743      (with-node-target (src) idx-reg
1744        (with-imm-target () dim1
1745          (unless constidx
1746            (if safe                   
1747              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1748              (! 2d-dim1 dim1 src))
1749            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1750          (with-node-target (idx-reg) v
1751            (! array-data-vector-ref v src)
1752            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1753
1754
1755
1756(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1757  (with-arm-local-vinsn-macros (seg vreg xfer)
1758    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1759           (j-known-fixnum (acode-fixnum-form-p j))
1760           (k-known-fixnum (acode-fixnum-form-p k))
1761           (src)
1762           (unscaled-i)
1763           (unscaled-j)
1764           (unscaled-k)
1765           (constidx
1766            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1767                 (>= i-known-fixnum 0)
1768                 (>= j-known-fixnum 0)
1769                 (>= k-known-fixnum 0)
1770                 (< i-known-fixnum dim0)
1771                 (< j-known-fixnum dim1)
1772                 (< k-known-fixnum dim2)
1773                 (+ (* i-known-fixnum dim1 dim2)
1774                    (* j-known-fixnum dim2)
1775                    k-known-fixnum))))
1776      (if constidx
1777        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1778        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1779          (arm2-four-untargeted-reg-forms seg
1780                                           array arm::temp0
1781                                           i arm::arg_x
1782                                           j arm::arg_y
1783                                           k arm::arg_z)))
1784      (when safe       
1785        (when (typep safe 'fixnum)
1786          (! trap-unless-simple-array-3
1787             src
1788             (dpb safe target::arrayH.flags-cell-subtag-byte
1789                  (ash 1 $arh_simple_bit))
1790             (nx-error-for-simple-3d-array-type typekeyword)))
1791        (unless i-known-fixnum
1792          (! trap-unless-fixnum unscaled-i))
1793        (unless j-known-fixnum
1794          (! trap-unless-fixnum unscaled-j))
1795        (unless k-known-fixnum
1796          (! trap-unless-fixnum unscaled-k)))
1797      (with-node-target (src) idx-reg
1798        (with-imm-target () dim1
1799          (with-imm-target (dim1) dim2
1800            (unless constidx
1801              (if safe                   
1802                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1803                (! 3d-dims dim1 dim2 src))
1804              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1805        (with-node-target (idx-reg) v
1806          (! array-data-vector-ref v src)
1807          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1808
1809
1810(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1811  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1812           (or (eq (acode-operator form) (%nx1-operator immediate))
1813               (eq (acode-operator form) (%nx1-operator fixnum))))
1814    (let* ((val (%cadr form))
1815           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1816                         (typep val '(signed-byte 32)))
1817                        ((eq type-keyword :single-float-vector)
1818                         (typep val 'short-float))
1819                        ((eq type-keyword :double-float-vector)
1820                         (typep val 'double-float))
1821                        ((eq type-keyword :simple-string)
1822                         (typep val 'base-char))
1823                        ((eq type-keyword :signed-8-bit-vector)
1824                         (typep val '(signed-byte 8)))
1825                        ((eq type-keyword :unsigned-8-bit-vector)
1826                         (typep val '(unsigned-byte 8)))
1827                        ((eq type-keyword :signed-16-bit-vector) 
1828                         (typep val '(signed-byte 16)))
1829                        ((eq type-keyword :unsigned-16-bit-vector)
1830                         (typep val '(unsigned-byte 16)))
1831                        ((eq type-keyword :bit-vector)
1832                         (typep val 'bit)))))
1833      (if typep val))))
1834
1835(defun arm2-target-reg-for-aset (vreg type-keyword)
1836  (let* ((arch (backend-target-arch *target-backend*))
1837         (is-node (member type-keyword (arch::target-gvector-types arch)))
1838         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1839         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1840         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1841         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1842         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1843         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1844         (vreg-class (if vreg (hard-regspec-class vreg)))
1845         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1846                            (eql vreg-class hard-reg-class-fpr))
1847                      (get-regspec-mode vreg)))
1848         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1849         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1850         (acc (make-wired-lreg arm::arg_z)))
1851    (cond ((or is-node
1852               is-1-bit
1853               (eq type-keyword :simple-string)
1854               (eq type-keyword :fixnum-vector)
1855               (and (eql vreg-class hard-reg-class-gpr)
1856                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1857           acc)
1858          ;; If there's no vreg - if we're setting for effect only, and
1859          ;; not for value - we can target an unboxed register directly.
1860          ;; Usually.
1861          ((null vreg)
1862           (cond (is-64-bit
1863                  (if (eq type-keyword :double-float-vector)
1864                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1865                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1866                 (is-32-bit
1867                  (if (eq type-keyword :single-float-vector)
1868                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1869                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1870                 (is-16-bit
1871                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1872                 (is-8-bit
1873                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1874                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1875          ;; Vreg is non-null.  We might be able to use it directly.
1876          (t
1877           (let* ((lreg (if vreg-mode
1878                          (make-unwired-lreg (lreg-value vreg)))))
1879             (if 
1880               (cond
1881                 (is-64-bit
1882                  (if (eq type-keyword :double-float-vector)
1883                    (and (eql vreg-class hard-reg-class-fpr)
1884                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1885                      (if is-signed
1886                        (and (eql vreg-class hard-reg-class-gpr)
1887                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1888                        (and (eql vreg-class hard-reg-class-gpr)
1889                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1890                   (is-32-bit
1891                    (if (eq type-keyword :single-float-vector)
1892                      (and (eql vreg-class hard-reg-class-fpr)
1893                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1894                      (if is-signed
1895                        (and (eql vreg-class hard-reg-class-gpr)
1896                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1897                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1898                        (and (eql vreg-class hard-reg-class-gpr)
1899                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1900                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1901                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1902                   (is-16-bit
1903                    (if is-signed
1904                      (and (eql vreg-class hard-reg-class-gpr)
1905                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1906                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1907                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1908                      (and (eql vreg-class hard-reg-class-gpr)
1909                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1910                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1911                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1912                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1913                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1914                   (t
1915                    (if is-signed
1916                      (and (eql vreg-class hard-reg-class-gpr)
1917                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1918                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1919                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1920                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1921                      (and (eql vreg-class hard-reg-class-gpr)
1922                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1923                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1924                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1925                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1926                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1927                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1928                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1929               lreg
1930               acc))))))
1931
1932(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1933  (with-arm-local-vinsn-macros (seg)
1934    (let* ((arch (backend-target-arch *target-backend*))
1935           (is-node (member type-keyword (arch::target-gvector-types arch)))
1936           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1937           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1938           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1939           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1940           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1941           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1942                                         hard-reg-class-gpr)
1943                                    (eql (get-regspec-mode result-reg)
1944                                         hard-reg-class-gpr-mode-node)))
1945           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1946           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1947      (if (or is-node (not result-is-node-gpr))
1948        result-reg
1949        (cond (is-64-bit
1950               (if (eq type-keyword :double-float-vector)
1951                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1952                   (if safe
1953                     (! get-double? reg result-reg)
1954                     (! get-double reg result-reg))
1955                   reg)))
1956              (is-32-bit
1957               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1958               ;; case here.
1959               (if is-signed             
1960                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1961                   (if (eq type-keyword :fixnum-vector)
1962                     (progn
1963                       (when safe
1964                         (! trap-unless-fixnum result-reg))
1965                       (! fixnum->signed-natural reg result-reg))
1966                     (! unbox-s32 reg result-reg))
1967                   reg)
1968                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1969                   (cond ((eq type-keyword :simple-string)
1970                          (if (characterp constval)
1971                            (arm2-lri seg reg (char-code constval))
1972                            (! unbox-base-char reg result-reg)))
1973                         ((eq type-keyword :single-float-vector)
1974                          (if (typep constval 'single-float)
1975                            (arm2-lri seg reg (single-float-bits constval))
1976                            (progn
1977                              (when safe
1978                                (! trap-unless-single-float result-reg))
1979                              (! single-float-bits reg result-reg))))
1980                         (t
1981                          (if (typep constval '(unsigned-byte 32))
1982                            (arm2-lri seg reg constval)
1983                            (! unbox-u32 reg result-reg))))
1984                   reg)))
1985              (is-16-bit
1986               (if is-signed
1987                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1988                   (if (typep constval '(signed-byte 16))
1989                     (arm2-lri seg reg constval)
1990                     (! unbox-s16 reg result-reg))
1991                   reg)
1992                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1993                   (if (typep constval '(unsigned-byte 16))
1994                     (arm2-lri seg reg constval)
1995                     (! unbox-u16 reg result-reg))
1996                   reg)))
1997              (is-8-bit
1998               (if is-signed
1999                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
2000                   (if (typep constval '(signed-byte 8))
2001                     (arm2-lri seg reg constval)
2002                     (! unbox-s8 reg result-reg))
2003                   reg)
2004                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2005                   (if (typep constval '(unsigned-byte 8))
2006                     (arm2-lri seg reg constval)
2007                     (! unbox-u8 reg result-reg))
2008                   reg)))
2009              (t
2010                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2011                   (unless (typep constval 'bit)
2012                     (! unbox-bit reg result-reg))
2013                   reg)))))))
2014                   
2015     
2016;;; "val-reg" might be boxed, if the vreg requires it to be.
2017(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
2018  (with-arm-local-vinsn-macros (seg vreg xfer)
2019    (let* ((arch (backend-target-arch *target-backend*))
2020           (is-node (member type-keyword (arch::target-gvector-types arch)))
2021           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2022           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2023           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2024           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2025           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2026           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2027      (cond ((and is-node node-value-needs-memoization)
2028             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2029                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2030                          (eql (hard-regspec-value val-reg) arm::arg_z))
2031               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2032             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2033            (is-node
2034             (if (and index-known-fixnum (<= index-known-fixnum
2035                                             (arch::target-max-32-bit-constant-index arch)))
2036               (! misc-set-c-node val-reg src index-known-fixnum)
2037               (with-imm-target () scaled-idx
2038
2039                 (if index-known-fixnum
2040                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2041                   (! scale-node-misc-index scaled-idx unscaled-idx))
2042                 (! misc-set-node val-reg src scaled-idx))))
2043            (t
2044             (with-imm-target (unboxed-val-reg) scaled-idx
2045               (cond
2046                 (is-64-bit
2047                  (if (and index-known-fixnum
2048                           (<= index-known-fixnum
2049                               (arch::target-max-64-bit-constant-index arch)))
2050                    (if (eq type-keyword :double-float-vector)
2051                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2052                      (if is-signed
2053                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
2054                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
2055                    (progn
2056                      (if index-known-fixnum
2057                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2058                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2059                      (if (eq type-keyword :double-float-vector)
2060                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
2061                        (if is-signed
2062                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
2063                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
2064                 (is-32-bit
2065                  (if (and index-known-fixnum
2066                           (<= index-known-fixnum
2067                               (arch::target-max-32-bit-constant-index arch)))
2068                    (if (eq type-keyword :single-float-vector)
2069                      (if (eq (hard-regspec-class unboxed-val-reg)
2070                              hard-reg-class-fpr)
2071                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2072                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2073                      (if is-signed
2074                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2075                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2076                    (progn
2077                      (if index-known-fixnum
2078                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2079                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
2080                      (if (and (eq type-keyword :single-float-vector)
2081                               (eql (hard-regspec-class unboxed-val-reg)
2082                                    hard-reg-class-fpr))
2083                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
2084                        (if is-signed
2085                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
2086                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2087                 (is-16-bit
2088                  (if (and index-known-fixnum
2089                           (<= index-known-fixnum
2090                               (arch::target-max-16-bit-constant-index arch)))
2091                    (if is-signed
2092                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2093                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2094                    (progn
2095                      (if index-known-fixnum
2096                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2097                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2098                      (if is-signed
2099                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2100                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2101                 (is-8-bit
2102                  (if (and index-known-fixnum
2103                           (<= index-known-fixnum
2104                               (arch::target-max-8-bit-constant-index arch)))
2105                    (if is-signed
2106                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2107                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2108                    (progn
2109                      (if index-known-fixnum
2110                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2111                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2112                      (if is-signed
2113                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2114                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2115                 (t
2116                  (unless is-1-bit
2117                    (nx-error "~& unsupported vector type: ~s"
2118                              type-keyword))
2119                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2120                    (with-imm-target (unboxed-val-reg) word
2121                      (let* ((word-index (ash index-known-fixnum -5))
2122                             (bit-number (logand index-known-fixnum #x1f)))
2123                        (! misc-ref-c-u32 word src word-index)
2124                        (if constval
2125                          (if (zerop constval)
2126                            (! set-constant-arm-bit-to-0 word word bit-number)
2127                            (! set-constant-arm-bit-to-1 word word bit-number))
2128                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2129                        (! misc-set-c-u32 word src word-index)))
2130                    (with-crf-target () crf
2131                    (with-imm-temps () (word-index bit-number temp)
2132                      (unless constval
2133                        (! compare-immediate crf unboxed-val-reg 0))
2134                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2135                      (! lri temp 1)
2136                      (! shift-left-variable-word bit-number temp bit-number)
2137                      (! misc-ref-u32 temp src word-index)
2138                      (if constval
2139                        (if (zerop constval)
2140                          (! u32logandc2 temp temp bit-number)
2141                          (! u32logior temp temp bit-number))
2142                        (progn
2143                          (! set-or-clear-bit temp temp bit-number crf)))
2144                      (! misc-set-u32 temp src word-index)))))))))
2145      (when (and vreg val-reg) (<- val-reg))
2146    (^))))
2147                   
2148
2149(defun arm2-code-coverage-entry (seg note)
2150  (let* ((afunc *arm2-cur-afunc*))
2151    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2152    (with-arm-local-vinsn-macros (seg)
2153      (let* ((ccreg ($ arm::temp0)))
2154        (arm2-store-immediate seg note ccreg)
2155        (with-node-temps (ccreg) (zero)
2156          (! lri zero 0)
2157          (! misc-set-c-node zero ccreg 1))))))
2158
2159(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2160  (with-arm-local-vinsn-macros (seg)
2161    (let* ((arch (backend-target-arch *target-backend*))
2162           (is-node (member type-keyword (arch::target-gvector-types arch)))
2163           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2164           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2165           (index-known-fixnum (acode-fixnum-form-p index)))
2166      (let* ((src ($ arm::arg_x))
2167             (unscaled-idx ($ arm::arg_y))
2168             (result-reg ($ arm::arg_z)))
2169        (cond (needs-memoization
2170               (arm2-three-targeted-reg-forms seg
2171                                              vector src
2172                                              index unscaled-idx
2173                                              value result-reg))
2174              (t
2175               (multiple-value-setq (src unscaled-idx result-reg)
2176                 (arm2-three-untargeted-reg-forms seg
2177                                              vector src
2178                                              index unscaled-idx
2179                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2180        (when safe
2181          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2182                 (value (if (eql (hard-regspec-class result-reg)
2183                                 hard-reg-class-gpr)
2184                          (hard-regspec-value result-reg))))
2185            (when (and value (logbitp value *available-backend-imm-temps*))
2186              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2187            (if (typep safe 'fixnum)
2188              (! trap-unless-typecode= src safe))
2189            (unless index-known-fixnum
2190              (! trap-unless-fixnum unscaled-idx))
2191            (! check-misc-bound unscaled-idx src)))
2192        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2193
2194
2195(defun arm2-tail-call-alias (immref sym &optional arglist)
2196  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2197    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2198      (make-acode (%nx1-operator immediate) (car alias))
2199      immref)))
2200
2201;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2202;;; consing it.
2203(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2204  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2205    (when (eq (logand (the fixnum (nx-var-bits rest))
2206                      (logior $vsetqmask (ash -1 $vbitspecial)
2207                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2208              0)               ; Nothing but simple references
2209      (do* ()
2210           ((not (acode-p body)))
2211        (let* ((op (acode-operator body)))
2212          (if (or (eq op (%nx1-operator lexical-function-call))
2213                  (eq op (%nx1-operator call)))
2214            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2215               (unless (and (eq spread-p t)
2216                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2217                (return nil))
2218              (flet ((independent-of-all-values (form)       
2219                       (setq form (acode-unwrapped-form-value form))
2220                       (or (arm-constant-form-p form)
2221                           (let* ((lexref (arm2-lexical-reference-p form)))
2222                             (and lexref 
2223                                  (neq lexref rest)
2224                                  (dolist (val rest-values t)
2225                                    (unless (arm2-var-not-set-by-form-p lexref val)
2226                                      (return))))))))
2227                (unless (or (eq op (%nx1-operator lexical-function-call))
2228                            (independent-of-all-values fn-form))
2229                  (return nil))
2230                (if (dolist (s stack-args t)
2231                          (unless (independent-of-all-values s)
2232                            (return nil)))
2233                  (let* ((arglist (append stack-args rest-values)))
2234                    (return
2235                     (make-acode op 
2236                                 fn-form 
2237                                 (if (<= (length arglist) $numarmargregs)
2238                                   (list nil (reverse arglist))
2239                                   (list (butlast arglist $numarmargregs)
2240                                         (reverse (last arglist $numarmargregs))))
2241                                 nil)))
2242                  (return nil))))
2243            (if (eq op (%nx1-operator local-block))
2244              (setq body (%cadr body))
2245              (if (and (eq op (%nx1-operator if))
2246                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2247                (setq body (%caddr body))
2248                (return nil)))))))))
2249
2250(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2251  (with-arm-local-vinsn-macros (seg vreg xfer)
2252    (when spread-p
2253      (destructuring-bind (stack-args reg-args) arglist
2254        (when (and (null (cdr reg-args))
2255                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2256          (setq spread-p nil)
2257          (let* ((nargs (length stack-args)))
2258            (declare (fixnum nargs))
2259            (if (<= nargs $numarmargregs)
2260              (setq arglist (list nil (reverse stack-args)))
2261              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2262    (let* ((lexref (arm2-lexical-reference-p fn))
2263           (simple-case (or (fixnump fn)
2264                            (typep fn 'lreg)
2265                            (arm2-immediate-function-p fn)
2266                            (and 
2267                             lexref
2268                             (not spread-p)
2269                             (flet ((all-simple (args)
2270                                      (dolist (arg args t)
2271                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2272                                          (return)))))
2273                               (and (all-simple (car arglist))
2274                                    (all-simple (cadr arglist))
2275                                    (setq fn (var-ea lexref)))))))
2276           (cstack *arm2-cstack*)
2277           (top *arm2-top-vstack-lcell*)
2278           (vstack *arm2-vstack*))
2279      (setq xfer (or xfer 0))
2280      (when (and (eq xfer $backend-return)
2281                 (eq 0 *arm2-undo-count*)
2282                 (acode-p fn)
2283                 (eq (acode-operator fn) (%nx1-operator immediate))
2284                 (symbolp (cadr fn)))
2285        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2286     
2287      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2288        (progn
2289          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2290          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2291          (setq  *arm2-cstack* cstack)
2292          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2293        (let* ((mv-p (arm2-mv-p xfer)))
2294          (unless simple-case
2295            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2296            (setq fn (arm2-vloc-ea vstack)))
2297          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2298          (if (and (logbitp $backend-mvpass-bit xfer)
2299                   (not simple-case))
2300            (progn
2301              (! save-values)
2302              (! vstack-discard 1)
2303              (arm2-set-nargs seg 0)
2304              (! recover-values))
2305            (unless (or mv-p simple-case)
2306              (! vstack-discard 1)))
2307          (arm2-set-vstack vstack)
2308          (setq *arm2-top-vstack-lcell* top)
2309          (setq *arm2-cstack* cstack)
2310          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2311            (<- arm::arg_z)
2312            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2313      nil)))
2314
2315(defun arm2-restore-full-lisp-context (seg)
2316  (with-arm-local-vinsn-macros (seg)
2317    (! restore-full-lisp-context)))
2318
2319(defun arm2-call-symbol (seg jump-p)
2320  ; fname contains a symbol; we can either call it via
2321  ; a call to .SPjmpsym or expand the instructions inline.
2322  ; Since the branches are unconditional, the call doesn't
2323  ; cost much, but doing the instructions inline would give
2324  ; an instruction scheduler some opportunities to improve
2325  ; performance, so this isn't a strict time/speed tradeoff.
2326  ; This should probably dispatch on something other than
2327  ; *arm2-open-code-inline*, since that does imply a time/speed
2328  ; tradeoff.
2329  (with-arm-local-vinsn-macros (seg)
2330      (if jump-p
2331        (! jump-known-symbol)
2332        (! call-known-symbol arm::arg_z))))
2333
2334;;; Nargs = nil -> multiple-value case.
2335(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2336  (with-arm-local-vinsn-macros (seg)
2337    (let* ((f-op (acode-unwrapped-form-value fn))
2338           (immp (and (consp f-op)
2339                      (eq (%car f-op) (%nx1-operator immediate))))
2340           (symp (and immp (symbolp (%cadr f-op))))
2341           (label-p (and (fixnump fn) 
2342                         (locally (declare (fixnum fn))
2343                           (and (= fn -1) (- fn)))))
2344           (tail-p (eq xfer $backend-return))
2345           (func (if (consp f-op) (%cadr f-op)))
2346           (a-reg nil)
2347           (lfunp (and (acode-p f-op) 
2348                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2349           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2350           (callable (or symp lfunp label-p))
2351           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2352           (alternate-tail-call
2353            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2354           )
2355      (when expression-p
2356        ;;Have to do this before spread args, since might be vsp-relative.
2357        (if nargs
2358          (arm2-do-lexical-reference seg destreg fn)
2359          (arm2-copy-register seg destreg fn)))
2360      (if (or symp lfunp)
2361        (setq func (if symp (arm2-symbol-entry-locative func)
2362                     (arm2-afunc-lfun-ref func))
2363              a-reg (arm2-register-constant-p func)))
2364      (when tail-p
2365        #-no-compiler-bugs
2366        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2367        (when a-reg
2368          (arm2-copy-register seg destreg a-reg)))
2369      (if spread-p
2370        (progn
2371          (arm2-set-nargs seg (%i- nargs 1))
2372          (if (eq spread-p 0)
2373            (! spread-lexpr)
2374            (! spread-list)))
2375        (if nargs
2376          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2377          (! pop-argument-registers)))
2378      (if callable
2379        (if (not tail-p)
2380          (if (arm2-mvpass-p xfer)
2381            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2382              (if label-p
2383                (arm2-copy-register seg call-reg ($ arm::fn))
2384                (if a-reg
2385                  (arm2-copy-register seg call-reg  a-reg)
2386                  (arm2-store-immediate seg func call-reg)))
2387              (if symp
2388                (! pass-multiple-values-symbol)
2389                (! pass-multiple-values)))
2390            (progn 
2391              (if label-p
2392                (progn
2393                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2394                  (! call-label (aref *backend-labels* 1)))
2395                (progn
2396                  (if a-reg
2397                    (arm2-copy-register seg destreg a-reg)
2398                    (arm2-store-immediate seg func destreg))
2399                  (if symp
2400                    (arm2-call-symbol seg nil)
2401                    (! call-known-function))))))
2402          (if alternate-tail-call
2403            (progn
2404              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2405              (! jump (aref *backend-labels* *arm2-tail-label*)))
2406            (progn
2407              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2408              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2409                (progn
2410                  (if label-p
2411                    (arm2-copy-register seg arm::nfn arm::fn))
2412                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2413                  (arm2-restore-full-lisp-context seg)
2414                  (if label-p
2415                    (! jump (aref *backend-labels* 1))
2416                    (progn
2417                      (if symp
2418                        (arm2-call-symbol seg t)
2419                        (! jump-known-function)))))
2420                (progn
2421                  (if label-p
2422                    (arm2-copy-register seg arm::nfn arm::fn)
2423                    (unless a-reg (arm2-store-immediate seg func destreg)))
2424                  (cond ((or spread-p (null nargs))
2425                         (if symp
2426                           (! tail-call-sym-gen)
2427                           (! tail-call-fn-gen)))
2428                        ((%i> nargs $numarmargregs)
2429                         (if symp
2430                           (! tail-call-sym-slide)
2431                           (! tail-call-fn-slide)))
2432                        (t
2433                         (! restore-full-lisp-context)
2434                         (if symp
2435                           (! jump-known-symbol)
2436                           (! jump-known-function)))))))))
2437        ;; The general (funcall) case: we don't know (at compile-time)
2438        ;; for sure whether we've got a symbol or a (local, constant)
2439        ;; function.
2440        (progn
2441          (unless (or (fixnump fn) (typep fn 'lreg))
2442            (arm2-one-targeted-reg-form seg fn destreg))
2443          (if (not tail-p)
2444            (if (arm2-mvpass-p xfer)
2445              (! pass-multiple-values)
2446              (! funcall))                 
2447            (cond ((or (null nargs) spread-p)
2448                   (! tail-funcall-gen))
2449                  ((%i> nargs $numarmargregs)
2450                   (! tail-funcall-slide))
2451                  (t
2452                   (! tail-funcall-vsp)))))))
2453    nil))
2454
2455(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2456  (let* ((old-stack (arm2-encode-stack))
2457         (copy afuncs)
2458         (func nil))
2459    (with-arm-p2-declarations p2decls 
2460      (dolist (var vars) 
2461        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2462          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2463      (arm2-undo-body seg vreg xfer body old-stack)
2464      (dolist (var vars)
2465        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2466          (arm2-close-var seg var))))))
2467
2468(defun arm2-make-closure (seg afunc downward-p)
2469  (with-arm-local-vinsn-macros (seg)
2470    (flet ((var-to-reg (var target)
2471             (let* ((ea (var-ea (var-bits var))))
2472               (if ea
2473                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2474                 (! load-nil target))
2475               target))
2476           (set-some-cells (dest cellno c0 c1 c2 c3)
2477             (declare (fixnum cellno))
2478             (! misc-set-c-node c0 dest cellno)
2479             (incf cellno)
2480             (when c1
2481               (! misc-set-c-node c1 dest cellno)
2482               (incf cellno)
2483               (when c2
2484                 (! misc-set-c-node c2 dest cellno)
2485                 (incf cellno)
2486                 (when c3
2487                   (! misc-set-c-node c3 dest cellno)
2488                   (incf cellno))))
2489             cellno))
2490      (let* ((inherited-vars (afunc-inherited-vars afunc))
2491             (arch (backend-target-arch *target-backend*))
2492             (dest ($ arm::arg_z))
2493             (vsize (+ (length inherited-vars) 
2494                       3                ; entrypoint,%closure-code%, afunc
2495                       2)))             ; name, lfun-bits
2496        (declare (list inherited-vars))
2497        (if downward-p
2498          (progn
2499            (let* ((*arm2-vstack* *arm2-vstack*)
2500                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2501              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2502              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2503              (! %closure-code% arm::arg_y)
2504              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2505              (arm2-vpush-register-arg seg arm::arg_x)
2506              (arm2-vpush-register-arg seg arm::temp0)
2507              (arm2-vpush-register-arg seg arm::arg_y)
2508              (arm2-vpush-register-arg seg arm::arg_z)
2509              ;; Could be smarter about memory traffic here.
2510              (dolist (v inherited-vars)
2511                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2512              (! load-nil arm::arg_z)
2513              (arm2-vpush-register-arg seg arm::arg_z)
2514              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2515              (arm2-vpush-register-arg seg arm::arg_z)
2516              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2517              (! make-stack-gvector))
2518            (arm2-open-undo $undostkblk))
2519          (let* ((cell 1))
2520            (declare (fixnum cell))
2521            (progn
2522              (arm2-lri seg
2523                        arm::imm0
2524                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2525              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2526              )
2527            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2528            (! misc-set-c-node arm::arg_x dest 0)
2529            (! %closure-code% arm::arg_x)
2530            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2531            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2532              (do* ((ccode arm::arg_x nil)
2533                    (func arm::arg_y nil))
2534                   ((null inherited-vars))
2535                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2536                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2537                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2538                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2539                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2540            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2541            (! load-nil arm::arg_x)
2542            (! misc-set-c-node arm::arg_x dest cell)
2543            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2544        dest))))
2545       
2546(defun arm2-symbol-entry-locative (sym)
2547  (setq sym (require-type sym 'symbol))
2548  (when (eq sym '%call-next-method-with-args)
2549    (setf (afunc-bits *arm2-cur-afunc*)
2550          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2551  (or (assq sym *arm2-fcells*)
2552      (let ((new (list sym)))
2553        (push new *arm2-fcells*)
2554        new)))
2555
2556(defun arm2-symbol-value-cell (sym)
2557  (setq sym (require-type sym 'symbol))
2558  (or (assq sym *arm2-vcells*)
2559      (let ((new (list sym)))
2560        (push new *arm2-vcells*)
2561        (ensure-binding-index sym)
2562        new)))
2563
2564
2565(defun arm2-symbol-locative-p (imm)
2566  (and (consp imm)
2567       (or (memq imm *arm2-vcells*)
2568           (memq imm *arm2-fcells*))))
2569
2570
2571
2572
2573(defun arm2-immediate-function-p (f)
2574  (setq f (acode-unwrapped-form-value f))
2575  (and (acode-p f)
2576       (or (eq (%car f) (%nx1-operator immediate))
2577           (eq (%car f) (%nx1-operator simple-function)))))
2578
2579(defun arm-constant-form-p (form)
2580  (setq form (nx-untyped-form form))
2581  (if form
2582    (or (nx-null form)
2583        (nx-t form)
2584        (and (consp form)
2585             (or (eq (acode-operator form) (%nx1-operator immediate))
2586                 (eq (acode-operator form) (%nx1-operator fixnum))
2587                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2588
2589
2590 
2591(defun arm2-integer-constant-p (form mode)
2592  (let* ((val 
2593         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2594             (and (acode-p form)
2595                  (eq (acode-operator form) (%nx1-operator immediate))
2596                  (setq form (%cadr form))
2597                  (if (typep form 'integer)
2598                    form)))))
2599    (and val (%typep val (mode-specifier-type mode)) val)))
2600
2601
2602(defun arm-side-effect-free-form-p (form)
2603  (when (consp (setq form (acode-unwrapped-form-value form)))
2604    (or (arm-constant-form-p form)
2605        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2606        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2607          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2608
2609(defun arm2-formlist (seg stkargs &optional revregargs)
2610  (with-arm-local-vinsn-macros (seg) 
2611    (let* ((nregs (length revregargs))
2612           (n nregs))
2613      (declare (fixnum n))
2614      (dolist (arg stkargs)
2615        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2616          (arm2-vpush-register-arg seg reg)
2617          (incf n)))
2618      (when revregargs
2619        (let* ((zform (%car revregargs))
2620               (yform (%cadr revregargs))
2621               (xform (%caddr revregargs)))
2622          (if (eq 3 nregs)
2623            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2624            (if (eq 2 nregs)
2625              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2626              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2627      n)))
2628
2629(defun arm2-arglist (seg args)
2630  (arm2-formlist seg (car args) (cadr args)))
2631
2632
2633
2634
2635
2636(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2637  (let* ((mode (case ffi-arg-type
2638                 ((nil) :natural)
2639                 (:signed-byte :s8)
2640                 (:unsigned-byte :u8)
2641                 (:signed-halfword :s16)
2642                 (:unsigned-halfword :u16)
2643                 (:signed-fullword :s32)
2644                 (:unsigned-fullword :u32)
2645                 (:unsigned-doubleword :u64)
2646                 (:signed-doubleword :s64)))
2647         (modeval (gpr-mode-name-value mode)))
2648    (with-arm-local-vinsn-macros (seg)
2649      (let* ((value (arm2-integer-constant-p form mode)))
2650        (if value
2651            (progn
2652              (unless (typep immreg 'lreg)
2653                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2654              (arm2-lri seg immreg value)
2655              immreg)
2656          (progn 
2657            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2658
2659
2660(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2661  (arm2-one-targeted-reg-form seg
2662                              form 
2663                              address-reg))
2664
2665
2666(defun arm2-one-lreg-form (seg form lreg)
2667  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2668    (if is-float
2669      (arm2-form-float seg lreg nil form)
2670      (arm2-form seg lreg nil form))
2671    lreg))
2672
2673(defun arm2-one-targeted-reg-form (seg form reg)
2674  (arm2-one-lreg-form seg form reg))
2675
2676(defun arm2-one-untargeted-lreg-form (seg form reg)
2677  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2678
2679(defun arm2-one-untargeted-reg-form (seg form suggested)
2680  (with-arm-local-vinsn-macros (seg)
2681    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2682           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2683      (if node-p
2684        (let* ((ref (arm2-lexical-reference-ea form))
2685               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2686          (if reg
2687            ref
2688            (if (nx-null form)
2689              (progn
2690                (! load-nil suggested)
2691                suggested)
2692              (if (and (acode-p form) 
2693                       (eq (acode-operator form) (%nx1-operator immediate)) 
2694                       (setq reg (arm2-register-constant-p (cadr form))))
2695                reg
2696                (if (and (acode-p form)
2697                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2698                  arm::rcontext
2699                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2700        (arm2-one-untargeted-lreg-form seg form suggested)))))
2701             
2702
2703(defun arm2-push-register (seg areg)
2704  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2705         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2706         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2707         vinsn)
2708    (with-arm-local-vinsn-macros (seg)
2709      (if a-node
2710        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2711        (progn
2712          (setq vinsn
2713                (if a-float
2714                  (if a-double
2715                    (! temp-push-double-float areg)
2716                    (! temp-push-single-float areg))
2717                  (! temp-push-unboxed-word areg)))
2718          (arm2-open-undo $undostkblk)))
2719      vinsn)))
2720
2721(defun arm2-pop-register (seg areg)
2722  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2723         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2724         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2725         vinsn)
2726    (with-arm-local-vinsn-macros (seg)
2727      (if a-node
2728        (setq vinsn (arm2-vpop-register seg areg))
2729        (progn
2730          (setq vinsn
2731                (if a-float
2732                  (if a-double
2733                    (! temp-pop-double-float areg)
2734                    (! temp-pop-single-float areg))
2735                  (! temp-pop-unboxed-word areg)))
2736          (arm2-close-undo)))
2737      vinsn)))
2738
2739(defun arm2-acc-reg-for (reg)
2740  (with-arm-local-vinsn-macros (seg)
2741    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2742             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2743      ($ arm::arg_z)
2744      reg)))
2745
2746;;; The compiler often generates superfluous pushes & pops.  Try to
2747;;; eliminate them.
2748;;; It's easier to elide pushes and pops to the TSP.
2749(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2750  (with-arm-local-vinsn-macros (seg)
2751    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2752           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2753           (same-reg (eq (hard-regspec-value pushed-reg)
2754                         (hard-regspec-value popped-reg)))
2755           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2756      (when (and sp-p t)               ; vsp case is harder.
2757        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2758          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2759                                     push-vinsn pop-vinsn pushed-reg))
2760                 (popped-reg-is-set (if same-reg
2761                                      pushed-reg-is-set
2762                                      (vinsn-sequence-sets-reg-p
2763                                       push-vinsn pop-vinsn popped-reg))))
2764            (unless (and pushed-reg-is-set popped-reg-is-set)
2765              (unless same-reg
2766                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2767                                     hard-reg-class-fpr)
2768                               (if (eql (get-regspec-mode pushed-reg)
2769                                        hard-reg-class-fpr-mode-single)
2770                                 (! single-to-single popped-reg pushed-reg)
2771                                 (! double-to-double popped-reg pushed-reg))
2772                               (! copy-gpr popped-reg pushed-reg))))
2773                  (remove-dll-node copy)
2774                  (if pushed-reg-is-set
2775                    (insert-dll-node-after copy push-vinsn)
2776                    (insert-dll-node-before copy push-vinsn))))
2777              (elide-vinsn push-vinsn)
2778              (elide-vinsn pop-vinsn))))))))
2779               
2780       
2781;;; we never leave the first form pushed (the 68K compiler had some subprims that
2782;;; would vpop the first argument out of line.)
2783(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2784  (let* ((avar (arm2-lexical-reference-p aform))
2785         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2786         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2787                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2788         (apushed (not (or atriv aconst))))
2789    (progn
2790      (unless aconst
2791        (if atriv
2792          (arm2-one-targeted-reg-form seg aform areg)
2793          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2794      (arm2-one-targeted-reg-form seg bform breg)
2795      (if aconst
2796        (arm2-one-targeted-reg-form seg aform areg)
2797        (if apushed
2798          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2799    (values areg breg)))
2800
2801
2802(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2803  (with-arm-local-vinsn-macros (seg)
2804    (let* ((avar (arm2-lexical-reference-p aform))
2805           (adest areg)
2806           (bdest breg)
2807           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2808           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2809                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2810           (apushed (not (or atriv aconst))))
2811      (progn
2812        (unless aconst
2813          (if atriv
2814            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2815            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2816        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2817        (if aconst
2818          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2819          (if apushed
2820            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2821      (values adest bdest))))
2822
2823
2824(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2825  (let* ((bnode (nx2-node-gpr-p breg))
2826         (cnode (nx2-node-gpr-p creg))
2827         (dnode (nx2-node-gpr-p dreg))
2828         (atriv (or (null aform) 
2829                    (and (arm2-trivial-p bform)
2830                         (arm2-trivial-p cform)
2831                         (arm2-trivial-p dform)
2832                         bnode
2833                         cnode
2834                         dnode)))
2835         (btriv (or (null bform)
2836                    (and (arm2-trivial-p cform)
2837                         (arm2-trivial-p dform)
2838                         cnode
2839                         dnode)))
2840         (ctriv (or (null cform)
2841                    (and (arm2-trivial-p dform) dnode)))
2842         
2843         (aconst (and (not atriv) 
2844                      (or (arm-side-effect-free-form-p aform)
2845                          (let ((avar (arm2-lexical-reference-p aform)))
2846                            (and avar 
2847                                 (arm2-var-not-set-by-form-p avar bform)
2848                                 (arm2-var-not-set-by-form-p avar cform)
2849                                 (arm2-var-not-set-by-form-p avar dform))))))
2850         (bconst (and (not btriv)
2851                      (or (arm-side-effect-free-form-p bform)
2852                          (let ((bvar (arm2-lexical-reference-p bform)))
2853                            (and bvar
2854                                 (arm2-var-not-set-by-form-p bvar cform)
2855                                 (arm2-var-not-set-by-form-p bvar dform))))))
2856         (cconst (and (not ctriv)
2857                      (or (arm-side-effect-free-form-p cform)
2858                          (let ((cvar (arm2-lexical-reference-p cform)))
2859                            (and cvar
2860                                 (arm2-var-not-set-by-form-p cvar dform))))))
2861         (apushed nil)
2862         (bpushed nil)
2863         (cpushed nil))
2864    (if (and aform (not aconst))
2865      (if atriv
2866        (arm2-one-targeted-reg-form seg aform areg)
2867        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2868    (if (and bform (not bconst))
2869      (if btriv
2870        (arm2-one-targeted-reg-form seg bform breg)
2871        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2872    (if (and cform (not cconst))
2873      (if ctriv
2874        (arm2-one-targeted-reg-form seg cform creg)
2875        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2876    (arm2-one-targeted-reg-form seg dform dreg)
2877    (unless ctriv
2878      (if cconst
2879        (arm2-one-targeted-reg-form seg cform creg)
2880        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2881    (unless btriv 
2882      (if bconst
2883        (arm2-one-targeted-reg-form seg bform breg)
2884        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2885    (unless atriv
2886      (if aconst
2887        (arm2-one-targeted-reg-form seg aform areg)
2888        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2889    (values areg breg creg dreg)))
2890
2891(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2892  (let* ((bnode (nx2-node-gpr-p breg))
2893         (cnode (nx2-node-gpr-p creg))
2894         (atriv (or (null aform) 
2895                    (and (arm2-trivial-p bform)
2896                         (arm2-trivial-p cform)
2897                         bnode
2898                         cnode)))
2899         (btriv (or (null bform)
2900                    (and (arm2-trivial-p cform)
2901                         cnode)))
2902         (aconst (and (not atriv) 
2903                      (or (arm-side-effect-free-form-p aform)
2904                          (let ((avar (arm2-lexical-reference-p aform)))
2905                            (and avar 
2906                                 (arm2-var-not-set-by-form-p avar bform)
2907                                 (arm2-var-not-set-by-form-p avar cform))))))
2908         (bconst (and (not btriv)
2909                      (or
2910                       (arm-side-effect-free-form-p bform)
2911                       (let ((bvar (arm2-lexical-reference-p bform)))
2912                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2913         (apushed nil)
2914         (bpushed nil))
2915    (if (and aform (not aconst))
2916      (if atriv
2917        (arm2-one-targeted-reg-form seg aform areg)
2918        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2919    (if (and bform (not bconst))
2920      (if btriv
2921        (arm2-one-targeted-reg-form seg bform breg)
2922        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2923    (arm2-one-targeted-reg-form seg cform creg)
2924    (unless btriv 
2925      (if bconst
2926        (arm2-one-targeted-reg-form seg bform breg)
2927        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2928    (unless atriv
2929      (if aconst
2930        (arm2-one-targeted-reg-form seg aform areg)
2931        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2932    (values areg breg creg)))
2933
2934(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2935  (with-arm-local-vinsn-macros (seg)
2936    (let* ((bnode (nx2-node-gpr-p breg))
2937           (cnode (nx2-node-gpr-p creg))
2938           (atriv (or (null aform) 
2939                      (and (arm2-trivial-p bform)
2940                           (arm2-trivial-p cform)
2941                           bnode
2942                           cnode)))
2943           (btriv (or (null bform)
2944                      (and (arm2-trivial-p cform)
2945                           cnode)))
2946           (aconst (and (not atriv) 
2947                        (or (arm-side-effect-free-form-p aform)
2948                            (let ((avar (arm2-lexical-reference-p aform)))
2949                              (and avar 
2950                                   (arm2-var-not-set-by-form-p avar bform)
2951                                   (arm2-var-not-set-by-form-p avar cform))))))
2952           (bconst (and (not btriv)
2953                        (or
2954                         (arm-side-effect-free-form-p bform)
2955                         (let ((bvar (arm2-lexical-reference-p bform)))
2956                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2957           (adest areg)
2958           (bdest breg)
2959           (cdest creg)
2960           (apushed nil)
2961           (bpushed nil))
2962      (if (and aform (not aconst))
2963        (if atriv
2964          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2965          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2966      (if (and bform (not bconst))
2967        (if btriv
2968          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2969          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2970      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2971      (unless btriv 
2972        (if bconst
2973          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2974          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2975      (unless atriv
2976        (if aconst
2977          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2978          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2979      (values adest bdest cdest))))
2980
2981(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2982  (let* ((bnode (nx2-node-gpr-p breg))
2983         (cnode (nx2-node-gpr-p creg))
2984         (dnode (nx2-node-gpr-p dreg))
2985         (atriv (or (null aform) 
2986                    (and (arm2-trivial-p bform)
2987                         (arm2-trivial-p cform)
2988                         (arm2-trivial-p dform)
2989                         bnode
2990                         cnode
2991                         dnode)))
2992         (btriv (or (null bform)
2993                    (and (arm2-trivial-p cform)
2994                         (arm2-trivial-p dform)
2995                         cnode
2996                         dnode)))
2997         (ctriv (or (null cform)
2998                    (and (arm2-trivial-p dform) dnode)))
2999         (aconst (and (not atriv) 
3000                      (or (arm-side-effect-free-form-p aform)
3001                          (let ((avar (arm2-lexical-reference-p aform)))
3002                            (and avar 
3003                                 (arm2-var-not-set-by-form-p avar bform)
3004                                 (arm2-var-not-set-by-form-p avar cform)
3005                                 (arm2-var-not-set-by-form-p avar dform))))))
3006         (bconst (and (not btriv)
3007                      (or
3008                       (arm-side-effect-free-form-p bform)
3009                       (let ((bvar (arm2-lexical-reference-p bform)))
3010                         (and bvar
3011                              (arm2-var-not-set-by-form-p bvar cform)
3012                              (arm2-var-not-set-by-form-p bvar dform))))))
3013         (cconst (and (not ctriv)
3014                      (or
3015                       (arm-side-effect-free-form-p cform)
3016                       (let ((cvar (arm2-lexical-reference-p cform)))
3017                         (and cvar
3018                              (arm2-var-not-set-by-form-p cvar dform))))))
3019         (adest areg)
3020         (bdest breg)
3021         (cdest creg)
3022         (ddest dreg)
3023         (apushed nil)
3024         (bpushed nil)
3025         (cpushed nil))
3026    (if (and aform (not aconst))
3027      (if atriv
3028        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3029        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3030    (if (and bform (not bconst))
3031      (if btriv
3032        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3033        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3034    (if (and cform (not cconst))
3035      (if ctriv
3036        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3037        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3038    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3039    (unless ctriv 
3040      (if cconst
3041        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3042        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3043    (unless btriv 
3044      (if bconst
3045        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3046        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3047    (unless atriv
3048      (if aconst
3049        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3050        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3051    (values adest bdest cdest ddest)))
3052
3053(defun arm2-lri (seg reg value)
3054  (with-arm-local-vinsn-macros (seg)
3055    (if (>= value 0)
3056      (! lri reg value)
3057      (! lri reg (logand value #xffffffff)))))
3058
3059
3060(defun arm2-multiple-value-body (seg form)
3061  (let* ((lab (backend-get-next-label))
3062         (*arm2-vstack* *arm2-vstack*)
3063         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3064         (old-stack (arm2-encode-stack)))
3065    (with-arm-local-vinsn-macros (seg)
3066      (arm2-open-undo $undomvexpect)
3067      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3068      (@ lab))))
3069
3070(defun arm2-afunc-lfun-ref (afunc)
3071  (or
3072   (afunc-lfun afunc)
3073   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3074          afunc)))
3075
3076(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3077  (let ((inherited-args (afunc-inherited-vars afunc)))
3078    (when inherited-args
3079      (let* ((current-afunc *arm2-cur-afunc*)
3080             (stkargs (car arglist))
3081             (regargs (cadr arglist))
3082             (inhforms nil)
3083             (numregs (length regargs))
3084             (own-inhvars (afunc-inherited-vars current-afunc)))
3085        (dolist (var inherited-args)
3086          (let* ((root-var (nx-root-var var))
3087                 (other-guy 
3088                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3089                    (when (eq root-var (nx-root-var v)) (return v)))))
3090            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3091        (dolist (form inhforms)
3092          (if (%i< numregs maxregs)
3093            (progn
3094              (setq regargs (nconc regargs (list form)))
3095              (setq numregs (%i+ numregs 1)))
3096            (push form stkargs)))
3097        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3098        (%rplaca arglist stkargs)))) 
3099  arglist)
3100
3101(defun arm2-constant-for-compare-p (form)
3102  (setq form (acode-unwrapped-form form))
3103  (when (acode-p form)
3104    (let* ((op (acode-operator form)))
3105      (if (eql op (%nx1-operator fixnum))
3106        (let* ((val (ash (cadr form) arm::fixnumshift)))
3107          (if (or (arm::encode-arm-immediate val)
3108                  (arm::encode-arm-immediate (- val)))
3109            (logand val #xffffffff)))
3110        (if (eql op (%nx1-operator %unbound-marker))
3111          arm::unbound-marker
3112          (if (eql op (%nx1-operator %slot-unbound-marker))
3113            arm::slot-unbound-marker))))))
3114
3115(defun arm2-acode-operator-supports-u8 (form)
3116  (setq form (acode-unwrapped-form-value form))
3117  (when (acode-p form)
3118    (let* ((operator (acode-operator form)))
3119      (if (member operator *arm2-operator-supports-u8-target*)
3120        (values operator (acode-operand 1 form))))))
3121
3122(defun arm2-compare-u8 (seg vreg xfer form u8constant cr-bit true-p u8-operator)
3123  (with-arm-local-vinsn-macros (seg vreg xfer)
3124    (with-imm-target () (u8 :u8)
3125      (with-crf-target () crf
3126        (if (and (eql u8-operator (%nx1-operator lisptag))
3127                 (eql 0 u8constant)
3128                 (eql cr-bit arm::arm-cond-eq))
3129          (let* ((formreg (arm2-one-untargeted-reg-form seg form arm::arg_z)))
3130            (! test-fixnum crf formreg))
3131          (progn
3132           (arm2-use-operator u8-operator seg u8 nil form)
3133           (! compare-immediate crf u8 u8constant))))
3134      ;; Flags set.  Branch or return a boolean value ?
3135      (regspec-crf-gpr-case 
3136       (vreg dest)
3137       (^ cr-bit true-p)
3138       (progn
3139         (ensuring-node-target (target dest)
3140           (if (not true-p)
3141             (setq cr-bit (logxor 1 cr-bit)))
3142           (! cond->boolean target cr-bit))
3143         (^))))))
3144
3145;;; There are other cases involving constants that are worth exploiting.
3146(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3147  (with-arm-local-vinsn-macros (seg vreg xfer)
3148    (let* ((iu8 (let* ((i-fixnum (acode-fixnum-form-p i)))
3149                  (if (typep i-fixnum '(unsigned-byte 8))
3150                    i-fixnum)))
3151           (ju8 (let* ((j-fixnum (acode-fixnum-form-p j)))
3152                  (if (typep j-fixnum '(unsigned-byte 8))
3153                    j-fixnum)))
3154           (u8 (or iu8 ju8))
3155           (other-u8 (if iu8 j (if ju8 i)))
3156           (jconst (arm2-constant-for-compare-p j))
3157           (iconst (arm2-constant-for-compare-p i))
3158           (boolean (backend-crf-p vreg)))
3159      (multiple-value-bind (u8-operator u8-operand) (if other-u8 (arm2-acode-operator-supports-u8 other-u8))
3160        (if u8-operator
3161          (arm2-compare-u8 seg vreg xfer u8-operand u8 (if (and iu8 (not (eq cr-bit arm::arm-cond-eq))) (logxor 1 cr-bit) cr-bit) true-p u8-operator)
3162          (if (and boolean (or iconst jconst))
3163            (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3164              (! compare-immediate vreg reg (or jconst iconst))
3165              (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3166                (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3167              (^ cr-bit true-p))
3168            (if (and (eq cr-bit arm::arm-cond-eq) 
3169                     (or jconst iconst))
3170              (arm2-test-reg-%izerop 
3171               seg 
3172               vreg 
3173               xfer 
3174               (arm2-one-untargeted-reg-form 
3175                seg 
3176                (if jconst i j) 
3177                arm::arg_z) 
3178               cr-bit 
3179               true-p 
3180               (or jconst iconst))
3181              (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3182                (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))))
3183
3184
3185
3186(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3187  (with-arm-local-vinsn-macros (seg vreg xfer)
3188    (if vreg
3189      (regspec-crf-gpr-case 
3190       (vreg dest)
3191       (progn
3192         (! compare dest ireg jreg)
3193         (^ cr-bit true-p))
3194       (with-crf-target () crf
3195         (! compare crf ireg jreg)
3196         (ensuring-node-target (target vreg)
3197           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3198         (^)))
3199      (^))))
3200
3201(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3202  (with-arm-local-vinsn-macros (seg vreg xfer)
3203    (if vreg
3204      (regspec-crf-gpr-case 
3205       (vreg dest)
3206       (progn
3207         (! compare-to-nil dest ireg)
3208         (^ cr-bit true-p))
3209       (with-crf-target () crf
3210         (! compare-to-nil crf ireg)
3211         (ensuring-node-target (target dest)
3212           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3213         (^)))
3214      (^))))
3215
3216(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3217  (with-arm-local-vinsn-macros (seg vreg xfer)
3218    (if vreg
3219      (regspec-crf-gpr-case 
3220       (vreg dest)
3221       (progn
3222         (! double-float-compare dest ireg jreg)
3223         (^ cr-bit true-p))
3224       (progn
3225         (with-crf-target () flags
3226           (! double-float-compare flags ireg jreg)
3227
3228           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3229         (^)))
3230      (^))))
3231
3232(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3233  (with-arm-local-vinsn-macros (seg vreg xfer)
3234    (if vreg
3235      (regspec-crf-gpr-case 
3236       (vreg dest)
3237       (progn
3238         (! single-float-compare dest ireg jreg)
3239         (^ cr-bit true-p))
3240       (progn
3241         (with-crf-target () flags
3242           (! single-float-compare flags ireg jreg)
3243
3244           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3245         (^)))
3246      (^))))
3247
3248
3249
3250
3251(defun arm2-immediate-form-p (form)
3252  (if (and (consp form)
3253           (or (eq (%car form) (%nx1-operator immediate))
3254               (eq (%car form) (%nx1-operator simple-function))))
3255    t))
3256
3257(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3258  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3259
3260(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3261  (declare (fixnum reg))
3262  (with-arm-local-vinsn-macros (seg vreg xfer)
3263    (regspec-crf-gpr-case 
3264     (vreg dest)
3265     (progn
3266       (if (or (arm::encode-arm-immediate zero)
3267               (arm::encode-arm-immediate (- zero)))
3268         (! compare-immediate dest reg zero)
3269         (with-node-target (reg) other
3270           (arm2-lri seg other zero)
3271           (! compare dest reg other)))
3272       (^ cr-bit true-p))
3273     (with-crf-target () crf
3274       (if (or (arm::encode-arm-immediate zero)
3275               (arm::encode-arm-immediate (- zero)))
3276         (! compare-immediate crf reg (logand #xffffffff zero))
3277         (with-node-target (reg) other
3278           (arm2-lri seg other zero)
3279           (! compare crf reg other)))
3280       (ensuring-node-target (target dest)
3281         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3282       (^)))))
3283
3284(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3285  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3286    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3287      (let* ((addr (var-ea (%cadr form))))
3288        (if (typep addr 'lreg)
3289          addr
3290          (unless (and no-closed-p (addrspec-vcell-p addr ))
3291            addr))))))
3292
3293
3294(defun arm2-vpush-register (seg src &optional why info attr)
3295  (with-arm-local-vinsn-macros (seg)
3296    (prog1
3297      (! vpush-register src)
3298      (arm2-regmap-note-store src *arm2-vstack*)
3299      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3300      (arm2-adjust-vstack *arm2-target-node-size*))))
3301
3302(defun arm2-vpush-register-arg (seg src)
3303  (arm2-vpush-register seg src :outgoing-argument))
3304
3305
3306(defun arm2-vpop-register (seg dest)
3307  (with-arm-local-vinsn-macros (seg)
3308    (prog1
3309      (! vpop-register dest)
3310      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3311      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3312
3313(defun arm2-copy-register (seg dest src)
3314  (with-arm-local-vinsn-macros (seg)
3315    (when dest
3316      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3317             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3318             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3319             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3320             (src-mode (if src (get-regspec-mode src)))
3321             (dest-mode (get-regspec-mode dest))
3322             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3323        (if (null src)
3324          (if dest-gpr
3325            (! load-nil dest-gpr)
3326            (if dest-crf
3327              (! set-eq-bit dest-crf)))
3328          (if (and dest-crf src-gpr)
3329            ;; "Copying" a GPR to a CR field means comparing it to rnil
3330            (! compare-to-nil dest src)
3331            (if (and dest-gpr src-gpr)
3332              (case dest-mode
3333                (#.hard-reg-class-gpr-mode-node ; boxed result.
3334                 (case src-mode
3335                   (#.hard-reg-class-gpr-mode-node
3336                    (unless (eql  dest-gpr src-gpr)
3337                      (! copy-gpr dest src)))
3338                   (#.hard-reg-class-gpr-mode-u32
3339                    (arm2-box-u32 seg dest src))
3340                   (#.hard-reg-class-gpr-mode-s32
3341                    (arm2-box-s32 seg dest src))
3342                   (#.hard-reg-class-gpr-mode-u16
3343                    (! u16->fixnum dest src))
3344                   (#.hard-reg-class-gpr-mode-s16
3345                    (! s16->fixnum dest src))
3346                   (#.hard-reg-class-gpr-mode-u8
3347                    (! u8->fixnum dest src))
3348                   (#.hard-reg-class-gpr-mode-s8
3349                    (! s8->fixnum dest src))
3350                   (#.hard-reg-class-gpr-mode-address
3351                    (! macptr->heap dest src))))
3352                ((#.hard-reg-class-gpr-mode-u32
3353                  #.hard-reg-class-gpr-mode-address)
3354                 (case src-mode
3355                   (#.hard-reg-class-gpr-mode-node
3356                    (let* ((src-type (get-node-regspec-type-modes src)))
3357                      (declare (fixnum src-type))
3358                      (case dest-mode
3359                        (#.hard-reg-class-gpr-mode-u32
3360                         (! unbox-u32 dest src))
3361                        (#.hard-reg-class-gpr-mode-address
3362                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3363                                     *arm2-reckless*)
3364                           (! trap-unless-macptr src))
3365                         (! deref-macptr dest src)))))
3366                   ((#.hard-reg-class-gpr-mode-u32
3367                     #.hard-reg-class-gpr-mode-s32
3368                     #.hard-reg-class-gpr-mode-address)
3369                    (unless (eql  dest-gpr src-gpr)
3370                      (! copy-gpr dest src)))
3371                   ((#.hard-reg-class-gpr-mode-u16
3372                     #.hard-reg-class-gpr-mode-s16)
3373                    (! u16->u32 dest src))
3374                   ((#.hard-reg-class-gpr-mode-u8
3375                     #.hard-reg-class-gpr-mode-s8)
3376                    (! u8->u32 dest src))))
3377                (#.hard-reg-class-gpr-mode-s32
3378                 (case src-mode
3379                   (#.hard-reg-class-gpr-mode-node
3380                    (! unbox-s32 dest src))
3381                   ((#.hard-reg-class-gpr-mode-u32
3382                     #.hard-reg-class-gpr-mode-s32
3383                     #.hard-reg-class-gpr-mode-address)
3384                    (unless (eql  dest-gpr src-gpr)
3385                      (! copy-gpr dest src)))
3386                   (#.hard-reg-class-gpr-mode-u16
3387                    (! u16->u32 dest src))                 
3388                   (#.hard-reg-class-gpr-mode-s16
3389                    (! s16->s32 dest src))
3390                   (#.hard-reg-class-gpr-mode-u8
3391                    (! u8->u32 dest src))
3392                   (#.hard-reg-class-gpr-mode-s8
3393                    (! s8->s32 dest src))))
3394                (#.hard-reg-class-gpr-mode-u16
3395                 (case src-mode
3396                   (#.hard-reg-class-gpr-mode-node
3397                    (! unbox-u16 dest src))
3398                   ((#.hard-reg-class-gpr-mode-u8
3399                     #.hard-reg-class-gpr-mode-s8)
3400                    (! u8->u32 dest src))
3401                   (t
3402                    (unless (eql dest-gpr src-gpr)
3403                      (! copy-gpr dest src)))))
3404                (#.hard-reg-class-gpr-mode-s16
3405                 (case src-mode
3406                   (#.hard-reg-class-gpr-mode-node
3407                    (! unbox-s16 dest src))
3408                   (#.hard-reg-class-gpr-mode-s8
3409                    (! s8->s32 dest src))
3410                   (#.hard-reg-class-gpr-mode-u8
3411                    (! u8->u32 dest src))
3412                   (t
3413                    (unless (eql dest-gpr src-gpr)
3414                      (! copy-gpr dest src)))))
3415                (#.hard-reg-class-gpr-mode-u8
3416                 (case src-mode
3417                   (#.hard-reg-class-gpr-mode-node
3418                    (if *arm2-reckless*
3419                      (! %unbox-u8 dest src)
3420                      (! unbox-u8 dest src)))
3421                   (t
3422                    (unless (eql dest-gpr src-gpr)
3423                      (! copy-gpr dest src)))))
3424                (#.hard-reg-class-gpr-mode-s8
3425                 (case src-mode
3426                   (#.hard-reg-class-gpr-mode-node
3427                    (! unbox-s8 dest src))
3428                   (t
3429                    (unless (eql dest-gpr src-gpr)
3430                      (! copy-gpr dest src))))))
3431              (if src-gpr
3432                (if dest-fpr
3433                  (progn
3434                    (case src-mode
3435                      (#.hard-reg-class-gpr-mode-node
3436                       (case dest-mode
3437                         (#.hard-reg-class-fpr-mode-double
3438                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3439                                               (get-node-regspec-type-modes src))
3440                                      *arm2-reckless*)
3441                            (! trap-unless-double-float src))
3442                          (! get-double dest src))
3443                         (#.hard-reg-class-fpr-mode-single
3444                          (unless *arm2-reckless*
3445                            (! trap-unless-single-float src))
3446                          (! get-single dest src)))))))
3447                (if dest-gpr
3448                  (case dest-mode
3449                    (#.hard-reg-class-gpr-mode-node
3450                     (case src-mode
3451                       (#.hard-reg-class-fpr-mode-double
3452                        (! double->heap dest src))
3453                       (#.hard-reg-class-fpr-mode-single
3454                        (! single->node dest src)))))
3455                  (if (and src-fpr dest-fpr)
3456                    (unless (eql dest-fpr src-fpr)
3457                      (case src-mode
3458                        (#.hard-reg-class-fpr-mode-single
3459                         (case dest-mode
3460                           (#.hard-reg-class-fpr-mode-single
3461                            (! single-to-single dest src))
3462                           (#.hard-reg-class-fpr-mode-double
3463                            (! single-to-double dest src))))
3464                        (#.hard-reg-class-fpr-mode-double
3465                         (case dest-mode
3466                           (#.hard-reg-class-fpr-mode-single
3467                            (! double-to-single dest src))
3468                           (#.hard-reg-class-fpr-mode-double
3469                            (! double-to-double dest src))))))))))))))))
3470 
3471(defun arm2-unreachable-store (&optional vreg)
3472  ;; I don't think that anything needs to be done here,
3473  ;; but leave this guy around until we're sure.
3474  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3475  ;; if code to -load- that "something" never gets generated.
3476  ;; If I'm right about this, that means that the compile-time
3477  ;; stack-discipline problem that this is supposed to deal
3478  ;; with can't happen.)
3479  (declare (ignore vreg))
3480  nil)
3481
3482;;; bind vars to initforms, as per let*, &aux.
3483(defun arm2-seq-bind (seg vars initforms)
3484  (dolist (var vars)
3485    (arm2-seq-bind-var seg var (pop initforms))))
3486
3487(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3488  (when (acode-p form)
3489    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3490      (with-arm-local-vinsn-macros (seg)
3491        (let* ((op (acode-operator form)))
3492          (cond ((eq op (%nx1-operator list))
3493                 (let* ((*arm2-vstack* *arm2-vstack*)
3494                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3495                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3496                   (arm2-open-undo $undostkblk curstack)
3497                   (! stack-cons-list))
3498                 (setq val arm::arg_z))
3499                ((eq op (%nx1-operator list*))
3500                 (let* ((arglist (%cadr form)))                   
3501                   (let* ((*arm2-vstack* *arm2-vstack*)
3502                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3503                     (arm2-arglist seg arglist))
3504                   (when (car arglist)
3505                     (arm2-set-nargs seg (length (%car arglist)))
3506                     (! stack-cons-list*)
3507                     (arm2-open-undo $undostkblk curstack))
3508                   (setq val arm::arg_z)))
3509                ((eq op (%nx1-operator multiple-value-list))
3510                 (arm2-multiple-value-body seg (%cadr form))
3511                 (arm2-open-undo $undostkblk curstack)
3512                 (! stack-cons-list)
3513                 (setq val arm::arg_z))
3514                ((eq op (%nx1-operator cons))
3515                 (let* ((y ($ arm::arg_y))
3516                        (z ($ arm::arg_z))
3517                        (result ($ arm::arg_z)))
3518                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3519                   (arm2-open-undo $undostkblk )
3520                   (! make-stack-cons result y z) 
3521                   (setq val result)))
3522                ((eq op (%nx1-operator %consmacptr%))
3523                 (with-imm-target () (address :address)
3524                   (arm2-one-targeted-reg-form seg form address)
3525                   (with-node-temps () (node)
3526                     (! macptr->stack node address)
3527                     (arm2-open-undo $undostkblk)
3528                     (setq val node))))
3529                ((eq op (%nx1-operator %new-ptr))
3530                 (let* ((clear-form (caddr form))
3531                        (cval (nx2-constant-form-value clear-form)))
3532                   (if cval
3533                       (progn 
3534                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3535                         (if (nx-null cval)
3536                             (! make-stack-block)
3537                             (! make-stack-block0)))
3538                       (with-crf-target () crf
3539                         (let ((stack-block-0-label (backend-get-next-label))
3540                               (done-label (backend-get-next-label))
3541                               (rval ($ arm::arg_z))
3542                               (rclear ($ arm::arg_y)))
3543                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3544                           (! compare-to-nil crf rclear)
3545                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3546                           (! make-stack-block)
3547                           (-> done-label)
3548                           (@ stack-block-0-label)
3549                           (! make-stack-block0)
3550                           (@ done-label)))))
3551                 (arm2-open-undo $undostkblk)
3552                 (setq val ($ arm::arg_z)))
3553                ((eq op (%nx1-operator make-list))
3554                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3555                 (arm2-open-undo $undostkblk curstack)
3556                 (! make-stack-list)
3557                 (setq val arm::arg_z))       
3558                ((eq op (%nx1-operator vector))
3559                 (let* ((*arm2-vstack* *arm2-vstack*)
3560                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3561                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3562                   (! make-stack-vector))
3563                 (arm2-open-undo $undostkblk)
3564                 (setq val arm::arg_z))
3565                ((eq op (%nx1-operator %gvector))
3566                 (let* ((*arm2-vstack* *arm2-vstack*)
3567                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3568                        (arglist (%cadr form)))
3569                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3570                   (! make-stack-gvector))
3571                 (arm2-open-undo $undostkblk)
3572                 (setq val arm::arg_z)) 
3573                ((eq op (%nx1-operator closed-function)) 
3574                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3575                ((eq op (%nx1-operator %make-uvector))
3576                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3577                   (if init-p
3578                       (progn
3579                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3580                         (! stack-misc-alloc-init))
3581                       (progn
3582                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3583                         (! stack-misc-alloc)))
3584                   (arm2-open-undo $undostkblk)
3585                   (setq val ($ arm::arg_z)))))))))
3586  val)
3587
3588(defun arm2-addrspec-to-reg (seg addrspec reg)
3589  (if (memory-spec-p addrspec)
3590    (arm2-stack-to-register seg addrspec reg)
3591    (arm2-copy-register seg reg addrspec)))
3592 
3593(defun arm2-seq-bind-var (seg var val)
3594  (with-arm-local-vinsn-macros (seg)
3595    (let* ((sym (var-name var))
3596           (bits (nx-var-bits var))
3597           (closed-p (and (%ilogbitp $vbitclosed bits)
3598                          (%ilogbitp $vbitsetq bits)))
3599           (curstack (arm2-encode-stack))
3600           (make-vcell (and closed-p (eq bits (var-bits var))))
3601           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3602      (unless (fixnump val)
3603        (setq val (nx-untyped-form val))
3604        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3605          (setq val (arm2-dynamic-extent-form seg curstack val))))
3606      (if (%ilogbitp $vbitspecial bits)
3607        (progn
3608          (arm2-dbind seg val sym)
3609          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3610        (let ((puntval nil))
3611          (flet ((arm2-puntable-binding-p (var initform)
3612                   ; The value returned is acode.
3613                   (let* ((bits (nx-var-bits var)))
3614                     (if (%ilogbitp $vbitpuntable bits)
3615                       initform))))
3616            (declare (inline arm2-puntable-binding-p))
3617            (if (and (not (arm2-load-ea-p val))
3618                     (setq puntval (arm2-puntable-binding-p var val)))
3619              (progn
3620                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3621                (nx2-replace-var-refs var puntval)
3622                (arm2-set-var-ea seg var puntval))
3623              (progn
3624                (let* ((vloc *arm2-vstack*)
3625                       (reg (let* ((r (nx2-assign-register-var var)))
3626                              (if r ($ r)))))
3627                  (if (arm2-load-ea-p val)
3628                    (if reg
3629                      (arm2-addrspec-to-reg seg val reg)
3630                      (if (memory-spec-p val)
3631                        (with-node-temps () (temp)
3632                          (arm2-addrspec-to-reg seg val temp)
3633                          (arm2-vpush-register seg temp :node var bits))
3634                        (arm2-vpush-register seg val :node var bits)))
3635                    (if reg
3636                      (arm2-one-targeted-reg-form seg val reg)
3637                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3638                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3639                  (if reg
3640                    (arm2-note-var-cell var reg)
3641                    (arm2-note-top-cell var))
3642                  (when make-vcell
3643                    (with-node-temps () (vcell closed)
3644                        (arm2-stack-to-register seg vloc closed)
3645                        (if closed-downward
3646                          (progn
3647                            (! make-stack-vcell vcell closed)
3648                            (arm2-open-undo $undostkblk))
3649                          (! make-vcell vcell closed))
3650                        (arm2-register-to-stack seg vcell vloc))))))))))))
3651
3652
3653
3654;;; Never make a vcell if this is an inherited var.
3655;;; If the var's inherited, its bits won't be a fixnum (and will
3656;;; therefore be different from what NX-VAR-BITS returns.)
3657(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3658                          (bits (nx-var-bits var)) 
3659                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3660                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3661                          (make-vcell (and closed-p (eq bits (var-bits var))))
3662                          (addr (arm2-vloc-ea vloc)))
3663  (with-arm-local-vinsn-macros (seg)
3664    (if (%ilogbitp $vbitspecial bits)
3665      (progn
3666        (arm2-dbind seg addr (var-name var))
3667        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3668        t)
3669      (progn
3670        (when (%ilogbitp $vbitpunted bits)
3671          (compiler-bug "bind-var: var ~s was punted" var))
3672        (when make-vcell
3673          (with-node-temps () (vcell closed)
3674            (arm2-stack-to-register seg vloc closed)
3675            (if closed-downward
3676              (progn
3677                (! make-stack-vcell vcell closed)
3678                (arm2-open-undo $undostkblk))
3679              (! make-vcell vcell closed))
3680            (arm2-register-to-stack seg vcell vloc)))
3681        (when lcell
3682          (setf (lcell-kind lcell) :node
3683                (lcell-attributes lcell) bits
3684                (lcell-info lcell) var)
3685          (arm2-note-var-cell var lcell))         
3686        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3687        closed-downward))))
3688
3689(defun arm2-set-var-ea (seg var ea)
3690  (setf (var-ea var) ea)
3691  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3692    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3693      (push (list var (var-name var) start (close-vinsn-note start))
3694            *arm2-recorded-symbols*)))
3695  ea)
3696
3697(defun arm2-close-var (seg var)
3698  (let ((bits (nx-var-bits var)))
3699    (when (and *arm2-record-symbols*
3700               (or (logbitp $vbitspecial bits)
3701                   (not (logbitp $vbitpunted bits))))
3702      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3703        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3704        (setf (vinsn-note-class endnote) :end-variable-scope)
3705        (append-dll-node (vinsn-note-label endnote) seg)))))
3706
3707(defun arm2-load-ea-p (ea)
3708  (or (typep ea 'fixnum)
3709      (typep ea 'lreg)
3710      (typep ea 'lcell)))
3711
3712(defun arm2-dbind (seg value sym)
3713  (with-arm-local-vinsn-macros (seg)
3714    (let* ((ea-p (arm2-load-ea-p value))
3715           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3716           (self-p (unless ea-p (and (or
3717                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3718                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3719                                     (eq (cadr value) sym)))))
3720      (cond ((eq sym '*interrupt-level*)
3721             (let* ((fixval (acode-fixnum-form-p value)))
3722               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3723                                       (! bind-interrupt-level-0-inline)
3724                                       (! bind-interrupt-level-0)))
3725                     ((eql fixval -1) (if *arm2-open-code-inline*
3726                                        (! bind-interrupt-level-m1-inline)
3727                                        (! bind-interrupt-level-m1)))
3728                     (t
3729                      (if ea-p 
3730                        (arm2-store-ea seg value arm::arg_z)
3731                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3732                      (! bind-interrupt-level))))
3733             (arm2-open-undo $undointerruptlevel))
3734            (t
3735             (if (or nil-p self-p)
3736               (progn
3737                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3738                 (if nil-p
3739                   (! bind-nil)
3740                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3741                     (! bind-self)
3742                     (! bind-self-boundp-check))))
3743               (progn
3744                 (if ea-p 
3745                   (arm2-store-ea seg value arm::arg_z)
3746                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3747                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3748                 (! bind)))
3749             (arm2-open-undo $undospecial)))
3750      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3751      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3752      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3753      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3754
3755;;; Store the contents of EA - which denotes either a vframe location
3756;;; or a hard register - in reg.
3757
3758(defun arm2-store-ea (seg ea reg)
3759  (if (typep ea 'fixnum)
3760    (if (memory-spec-p ea)
3761      (arm2-stack-to-register seg ea reg)
3762      (arm2-copy-register seg reg ea))
3763    (if (typep ea 'lreg)
3764      (arm2-copy-register seg reg ea)
3765      (if (typep ea 'lcell)
3766        (arm2-lcell-to-register seg ea reg)))))
3767
3768
3769     
3770
3771;;; Callers should really be sure that this is what they want to use.
3772(defun arm2-absolute-natural (seg vreg xfer value)
3773  (with-arm-local-vinsn-macros (seg vreg xfer)
3774    (when vreg
3775      (arm2-lri seg vreg value))
3776    (^)))
3777
3778
3779
3780(defun arm2-store-macptr (seg vreg address-reg)
3781  (with-arm-local-vinsn-macros (seg vreg)
3782    (when (arm2-for-value-p vreg)
3783      (if (logbitp vreg arm-imm-regs)
3784        (<- address-reg)
3785        (! macptr->heap vreg address-reg)))))
3786
3787(defun arm2-store-signed-longword (seg vreg imm-reg)
3788  (with-arm-local-vinsn-macros (seg vreg)
3789    (when (arm2-for-value-p vreg)
3790      (if (logbitp vreg arm-imm-regs)
3791        (<- imm-reg)
3792        (arm2-box-s32 seg vreg imm-reg)))))
3793
3794(defun arm2-store-signed-halfword (seg vreg imm-reg)
3795  (with-arm-local-vinsn-macros (seg vreg)
3796    (when (arm2-for-value-p vreg)
3797      (if (logbitp vreg arm-imm-regs)
3798        (<- imm-reg)
3799        (! s16->fixnum vreg imm-reg)))))
3800
3801
3802(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3803  (with-arm-local-vinsn-macros (seg vreg)
3804    (when (arm2-for-value-p vreg)
3805      (if (logbitp vreg arm-imm-regs)
3806        (<- imm-reg)
3807        (! u16->fixnum vreg imm-reg)))))
3808
3809
3810
3811;;; If "value-first-p" is true and both "offset" and "val" need to be
3812;;; evaluated, evaluate "val" before evaluating "offset".
3813(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3814  (with-arm-local-vinsn-macros (seg vreg xfer)
3815    (let* ((intval (acode-absolute-ptr-p val))
3816           (offval (acode-fixnum-form-p offset))
3817           (for-value (arm2-for-value-p vreg)))
3818      (flet ((address-and-node-regs ()
3819               (if for-value
3820                 (progn
3821                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3822                   (progn
3823                     (if intval
3824                       (arm2-lri seg arm::imm0 intval)
3825                       (! deref-macptr arm::imm0 arm::arg_z))
3826                     (values arm::imm0 arm::arg_z)))
3827                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3828
3829        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3830        (if offval
3831                                        ; Easier: need one less register than in the general case.
3832          (with-imm-target () (ptr-reg :address)
3833            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3834            (if intval
3835              (with-imm-target (ptr-reg) (val-target :address)
3836                (arm2-lri seg val-target intval)
3837                (! mem-set-c-address val-target ptr-reg offval)
3838                (if for-value
3839                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3840              (progn
3841                (! temp-push-unboxed-word ptr-reg)
3842                (arm2-open-undo $undostkblk)
3843                (multiple-value-bind (address node) (address-and-node-regs)
3844                  (with-imm-target (address) (ptr-reg :address)
3845                    (! temp-pop-unboxed-word ptr-reg)
3846                    (arm2-close-undo)
3847                    (! mem-set-c-address address ptr-reg offval)
3848                    (if for-value
3849                      (<- node)))))))
3850          ;; No (16-bit) constant offset.  Might still have a 32-bit
3851          ;; constant offset; might have a constant value.  Might
3852          ;; not.  Might not.  Easiest to special-case the
3853          ;; constant-value case first ...
3854          (let* ((xptr-reg nil)
3855                 (xoff-reg nil)
3856                 (xval-reg nil)
3857                 (node-arg_z nil)
3858                 (constant-offset (acode-fixnum-form-p offset)))
3859            (if intval
3860              (if constant-offset
3861                (with-imm-target () (ptr-reg :address)
3862                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3863                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3864                    (arm2-lri seg off-reg constant-offset)
3865                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3866                      (arm2-lri seg val-reg intval)
3867                      (setq xptr-reg ptr-reg
3868                            xoff-reg off-reg
3869                            xval-reg val-reg))))
3870                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3871                ;; and unbox the offset, load the value, pop the pointer.
3872                (progn
3873                  (with-imm-target () (ptr-reg :address)
3874                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3875                    (! temp-push-unboxed-word ptr-reg)
3876                    (arm2-open-undo $undostkblk))
3877                  (with-imm-target () (off-reg :signed-natural)
3878                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3879                    (with-imm-target (off-reg) (val-reg :signed-natural)
3880                      (arm2-lri seg val-reg intval)
3881                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3882                        (! temp-pop-unboxed-word ptr-reg)
3883                        (arm2-close-undo)
3884                        (setq xptr-reg ptr-reg
3885                              xoff-reg off-reg
3886                              xval-reg val-reg))))))
3887              ;; No intval; maybe constant-offset.
3888              (with-imm-target () (ptr-reg :address)
3889                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3890                (! temp-push-unboxed-word ptr-reg)
3891                (arm2-open-undo $undostkblk)
3892                (progn
3893                  (if (not constant-offset)
3894                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3895                  (multiple-value-bind (address node) (address-and-node-regs)
3896                    (with-imm-target (address) (off-reg :s32)
3897                      (if constant-offset
3898                        (arm2-lri seg off-reg constant-offset)
3899                        (with-node-temps (arm::arg_z) (temp)
3900                          (arm2-vpop-register seg temp)
3901                          (! fixnum->signed-natural off-reg temp)))
3902                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3903                        (! temp-pop-unboxed-word ptr-reg)
3904                        (arm2-close-undo)
3905                        (setq xptr-reg ptr-reg
3906                              xoff-reg off-reg
3907                              xval-reg address
3908                              node-arg_z node)))))))
3909            (! mem-set-address xval-reg xptr-reg xoff-reg)
3910            (when for-value
3911              (if node-arg_z
3912                (<- node-arg_z)
3913                (<- (set-regspec-mode 
3914                     xval-reg
3915                     (gpr-mode-name-value :address)))))))
3916        (^)))))
3917 
3918(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3919  (with-arm-local-vinsn-macros (seg)
3920    (case size
3921      (8 (! mem-set-c-doubleword valreg basereg displacement))
3922      (4 (! mem-set-c-fullword valreg basereg displacement))
3923      (2 (! mem-set-c-halfword valreg basereg displacement))
3924      (1 (! mem-set-c-byte valreg basereg displacement)))))
3925
3926(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3927  (with-arm-local-vinsn-macros (seg)
3928    (case size
3929      (8 (! mem-set-doubleword valreg basereg idxreg))
3930      (4 (! mem-set-fullword valreg basereg idxreg))
3931      (2 (! mem-set-halfword valreg basereg idxreg))
3932      (1 (! mem-set-byte valreg basereg idxreg)))))
3933     
3934(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3935  (with-arm-local-vinsn-macros (seg vreg xfer)
3936    (if (eql 0 (%ilogand #xf bits))
3937      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3938      (let* ((size (logand #xf bits))
3939             (nbits (ash size 3))
3940             (signed (not (logbitp 5 bits)))
3941             (intval (acode-integer-constant-p val nbits))
3942             (offval (acode-fixnum-form-p offset))
3943             (for-value (arm2-for-value-p vreg)))
3944        (declare (fixnum size))
3945        (flet ((val-to-argz-and-imm0 ()
3946                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3947                 (if (eq size 8)
3948                   (if signed
3949                     (! gets64)
3950                     (! getu64))
3951                   (if (eq size 4)
3952                     (if signed
3953                       (! gets32)
3954                       (! getu32))
3955                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3956
3957          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3958          (if offval
3959                                        ; Easier: need one less register than in the general case.
3960            (with-imm-target () (ptr-reg :address)
3961              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3962              (if intval
3963                (with-imm-target (ptr-reg) (val-target :s32)                   
3964                  (arm2-lri seg val-target intval)
3965                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3966                  (if for-value
3967                    (<- (set-regspec-mode 
3968                         val-target 
3969                         (gpr-mode-name-value
3970                          (case size
3971                            (8 (if signed :s64 :u64))
3972                            (4 (if signed :s32 :u32))
3973                            (2 (if signed :s16 :u16))
3974                            (1 (if signed :s8 :u8))))))))
3975                (progn
3976                  (! temp-push-unboxed-word ptr-reg)
3977                  (arm2-open-undo $undostkblk)
3978                  (val-to-argz-and-imm0)                 
3979                  (with-imm-target (arm::imm0) (ptr-reg :address)
3980                    (! temp-pop-unboxed-word ptr-reg)
3981                    (arm2-close-undo)
3982                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3983                    (if for-value
3984                      (<- arm::arg_z))))))
3985            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3986            ;; might have a constant value.  Might not.  Might not.
3987            ;; Easiest to special-case the constant-value case first ...
3988            (let* ((xptr-reg nil)
3989                   (xoff-reg nil)
3990                   (xval-reg nil)
3991                   (node-arg_z nil)
3992                   (constant-offset (acode-fixnum-form-p offset)))
3993              (if intval
3994                (if constant-offset
3995                  (with-imm-target () (ptr-reg :address)
3996                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3997                    (with-imm-target (ptr-reg) (off-reg :s32)
3998                      (arm2-lri seg off-reg constant-offset)
3999                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
4000                        (arm2-lri seg val-reg intval)
4001                        (setq xptr-reg ptr-reg
4002                              xoff-reg off-reg
4003                              xval-reg val-reg))))
4004                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
4005                                        ; and unbox the offset, load the value, pop the pointer.
4006                  (progn
4007                    (with-imm-target () (ptr-reg :address)
4008                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
4009                      (! temp-push-unboxed-word ptr-reg)
4010                      (arm2-open-undo $undostkblk))
4011                    (with-imm-target () (off-reg :s32)
4012                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
4013                      (with-imm-target (off-reg) (val-reg :s32)
4014                        (arm2-lri seg val-reg intval)
4015                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
4016                          (! temp-pop-unboxed-word ptr-reg)
4017                          (arm2-close-undo)
4018                          (setq xptr-reg ptr-reg
4019                                xoff-reg off-reg
4020                                xval-reg val-reg))))))
4021                ;; No intval; maybe constant-offset.
4022                (with-imm-target () (ptr-reg :address)
4023                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
4024                  (! temp-push-unboxed-word ptr-reg)
4025                  (arm2-open-undo $undostkblk)
4026                  (progn
4027                    (if (not constant-offset)
4028                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
4029                    (val-to-argz-and-imm0)
4030                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
4031                      (if constant-offset
4032                        (arm2-lri seg off-reg constant-offset)
4033                        (with-node-temps (arm::arg_z) (temp)
4034                          (arm2-vpop-register seg temp)
4035                          (! fixnum->signed-natural off-reg temp)))
4036                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
4037                        (! temp-pop-unboxed-word ptr-reg)
4038                        (arm2-close-undo)
4039                        (setq xptr-reg ptr-reg
4040                              xoff-reg off-reg
4041                              xval-reg arm::imm0
4042                              node-arg_z t))))))
4043              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4044              (when for-value
4045                (if node-arg_z
4046                  (<- arm::arg_z)
4047                  (<- (set-regspec-mode 
4048                       xval-reg
4049                       (gpr-mode-name-value
4050                        (case size
4051                          (8 (if signed :s64 :u64))
4052                          (4 (if signed :s32 :u32))
4053                          (2 (if signed :s16 :u16))
4054                          (1 (if signed :s8 :u8))))))))))
4055          (^))))))
4056
4057
4058
4059
4060
4061(defun arm2-encoding-undo-count (encoding)
4062 (svref encoding 0))
4063
4064(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4065  (svref encoding 1))
4066
4067(defun arm2-encoding-vstack-depth (encoding)
4068  (svref encoding 2))
4069
4070(defun arm2-encoding-vstack-top (encoding)
4071  (svref encoding 3))
4072
4073(defun arm2-encode-stack ()
4074  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4075
4076(defun arm2-decode-stack (encoding)
4077  (values (arm2-encoding-undo-count encoding)
4078          (arm2-encoding-cstack-depth encoding)
4079          (arm2-encoding-vstack-depth encoding)
4080          (arm2-encoding-vstack-top encoding)))
4081
4082(defun arm2-equal-encodings-p (a b)
4083  (dotimes (i 3 t)
4084    (unless (eq (svref a i) (svref b i)) (return))))
4085
4086(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4087  (set-fill-pointer 
4088   *arm2-undo-stack*
4089   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4090  (vector-push-extend curstack *arm2-undo-stack*)
4091  (vector-push-extend reason *arm2-undo-because*)
4092  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4093
4094(defun arm2-close-undo (&aux
4095                        (new-count (%i- *arm2-undo-count* 1))
4096                        (i (aref *arm2-undo-stack* new-count)))
4097  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4098    (arm2-decode-stack i))
4099  (set-fill-pointer 
4100   *arm2-undo-stack*
4101   (set-fill-pointer *arm2-undo-because* new-count)))
4102
4103
4104
4105
4106
4107;;; "Trivial" means can be evaluated without allocating or modifying registers.
4108;;; Interim definition, which will probably stay here forever.
4109(defun arm2-trivial-p (form &aux op bits)
4110  (setq form (nx-untyped-form form))
4111  (and
4112   (consp form)
4113   (not (eq (setq op (%car form)) (%nx1-operator call)))
4114   (or
4115    (nx-null form)
4116    (nx-t form)
4117    (eq op (%nx1-operator simple-function))
4118    (eq op (%nx1-operator fixnum))
4119    (eq op (%nx1-operator immediate))
4120    #+nil
4121    (eq op (%nx1-operator bound-special-ref))
4122    (and (or (eq op (%nx1-operator inherited-arg)) 
4123             (eq op (%nx1-operator lexical-reference)))
4124         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4125             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4126                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4127
4128(defun arm2-lexical-reference-p (form)
4129  (when (acode-p form)
4130    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4131      (when (or (eq op (%nx1-operator lexical-reference))
4132                (eq op (%nx1-operator inherited-arg)))
4133        (%cadr form)))))
4134
4135
4136
4137(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4138  (declare (ignorable check-boundp))
4139  (setq check-boundp (not *arm2-reckless*))
4140  (with-arm-local-vinsn-macros (seg vreg xfer)
4141    (when (or check-boundp vreg)
4142      (unless vreg (setq vreg ($ arm::arg_z)))
4143      (if (eq sym '*interrupt-level*)
4144          (ensuring-node-target (target vreg)
4145            (! ref-interrupt-level target))
4146          (if *arm2-open-code-inline*
4147            (ensuring-node-target (target vreg)
4148              (with-node-target (target) src
4149                (let* ((vcell (arm2-symbol-value-cell sym))
4150                       (reg (arm2-register-constant-p vcell)))
4151                  (if reg
4152                    (setq src reg)
4153                    (arm2-store-immediate seg vcell src)))
4154                (if check-boundp
4155                  (! ref-symbol-value-inline target src)
4156                  (! %ref-symbol-value-inline target src))))
4157            (let* ((src ($ arm::arg_z))
4158                   (dest ($ arm::arg_z)))
4159              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4160              (if check-boundp
4161                (! ref-symbol-value dest src)
4162                (! %ref-symbol-value dest src))
4163              (<- dest)))))
4164    (^)))
4165
4166#|
4167(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4168  (with-arm-local-vinsn-macros (seg vreg xfer)
4169    (when vreg
4170      (if (eq sym '*interrupt-level*)
4171        (ensuring-node-target (target vreg)
4172          (! ref-interrupt-level target))
4173        (let* ((src ($ arm::arg_z))
4174               (dest ($ arm::arg_z)))
4175          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4176          (if check-boundp
4177            (! ref-symbol-value dest src)
4178            (! %ref-symbol-value dest src))
4179          (<- dest))))
4180    (^)))
4181||#
4182
4183;;; Should be less eager to box result
4184(defun arm2-extract-charcode (seg vreg xfer char safe)
4185  (with-arm-local-vinsn-macros (seg vreg xfer)
4186    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4187      (when safe
4188        (! trap-unless-character src))
4189      (if vreg
4190        (ensuring-node-target (target vreg)
4191          (! character->fixnum target src)))
4192      (^))))
4193 
4194
4195(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4196  (if (arm2-form-typep listform 'list)
4197    (setq safe nil))                    ; May also have been passed as NIL.
4198  (with-arm-local-vinsn-macros (seg vreg xfer)
4199    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4200      (when safe
4201        (! trap-unless-list src))
4202      (if vreg
4203        (ensuring-node-target (target vreg)
4204          (if refcdr
4205            (! %cdr target src)
4206            (! %car target src))))
4207      (^))))
4208
4209
4210
4211
4212
4213
4214
4215(defun arm2-misc-byte-count (subtag element-count)
4216  (funcall (arch::target-array-data-size-function
4217            (backend-target-arch *target-backend*))
4218           subtag element-count))
4219
4220
4221;;; The naive approach is to vpush all of the initforms, allocate the
4222;;; miscobj, then sit in a loop vpopping the values into the vector.
4223;;; That's "naive" when most of the initforms in question are
4224;;; "side-effect-free" (constant references or references to un-SETQed
4225;;; lexicals), in which case it makes more sense to just store the
4226;;; things into the vector cells, vpushing/ vpopping only those things
4227;;; that aren't side-effect-free.  (It's necessary to evaluate any
4228;;; non-trivial forms before allocating the miscobj, since that
4229;;; ensures that the initforms are older (in the EGC sense) than it
4230;;; is.)  The break-even point space-wise is when there are around 3
4231;;; non-trivial initforms to worry about.
4232
4233
4234(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4235  (with-arm-local-vinsn-macros (seg vreg xfer)
4236    (if (null vreg)
4237</