source: branches/arm/compiler/ARM/arm2.lisp @ 13955

Last change on this file since 13955 was 13955, checked in by gb, 9 years ago

arm-misc.lisp: Need xchgl for ARM (used in futex-based locking.)
l0-misc.lisp: ROOM and aux functions: no tsp on ARM
vinsn.lisp: rename :conditional attribute to :predicatable.
arm-vinsns.lisp, arm2.lisp: replace COPY-FPR with all 4 single/double
variants. Use :predicatable attribute to avoid some conditional branches.
arm-asm.lisp, arm-disassemble.lisp: add, fix some instruction definitions.

File size: 374.8 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37(defparameter *arm2-operator-supports-u8-target* ())
38
39
40
41
42 
43
44(defmacro with-arm-p2-declarations (declsform &body body)
45  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
46          (*arm2-reckless* *arm2-reckless*)
47          (*arm2-open-code-inline* *arm2-open-code-inline*)
48          (*arm2-trust-declarations* *arm2-trust-declarations*)
49          (*arm2-full-safety* *arm2-full-safety*))
50     (arm2-decls ,declsform)
51     ,@body))
52
53
54(defun arm2-emit-vinsn (vlist name vinsn-table &rest vregs)
55  (arm2-update-regmap (apply #'%emit-vinsn vlist name vinsn-table vregs)))
56
57(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
58  (declare (ignorable xfer-var))
59  (let* ((template-name-var (gensym))
60         (template-temp (gensym))
61         (args-var (gensym))
62         (labelnum-var (gensym))
63         (retvreg-var (gensym))
64         (label-var (gensym)))
65    `(macrolet ((! (,template-name-var &rest ,args-var)
66                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
67                    (unless ,template-temp
68                      (warn "VINSN \"~A\" not defined" ,template-name-var))
69                    `(arm2-emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
70       (macrolet ((<- (,retvreg-var)
71                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
72                  (@  (,labelnum-var)
73                    `(progn
74                      (arm2-invalidate-regmap)
75                      (backend-gen-label ,',segvar ,,labelnum-var)))
76                  (-> (,label-var)
77                    `(! jump (aref *backend-labels* ,,label-var)))
78                  (^ (&rest branch-args)
79                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
80                  (? (&key (class :gpr)
81                          (mode :lisp))
82                   (let* ((class-val
83                           (ecase class
84                             (:gpr hard-reg-class-gpr)
85                             (:fpr hard-reg-class-fpr)
86                             (:crf hard-reg-class-crf)))
87                          (mode-val
88                           (if (eq class :gpr)
89                             (gpr-mode-name-value mode)
90                             (if (eq class :fpr)
91                               (if (eq mode :single-float)
92                                 hard-reg-class-fpr-mode-single
93                                 hard-reg-class-fpr-mode-double)
94                               0))))
95                     `(make-unwired-lreg nil
96                       :class ,class-val
97                       :mode ,mode-val)))
98                  ($ (reg &key (class :gpr) (mode :lisp))
99                   (let* ((class-val
100                           (ecase class
101                             (:gpr hard-reg-class-gpr)
102                             (:fpr hard-reg-class-fpr)
103                             (:crf hard-reg-class-crf)))
104                          (mode-val
105                           (if (eq class :gpr)
106                             (gpr-mode-name-value mode)
107                             (if (eq class :fpr)
108                               (if (eq mode :single-float)
109                                 hard-reg-class-fpr-mode-single
110                                 hard-reg-class-fpr-mode-double)
111                               0))))
112                     `(make-wired-lreg ,reg
113                       :class ,class-val
114                       :mode ,mode-val))))
115         ,@body))))
116
117
118(defvar *arm-current-context-annotation* nil)
119(defvar *arm2-woi* nil)
120(defvar *arm2-open-code-inline* nil)
121(defvar *arm2-register-restore-count* 0)
122(defvar *arm2-register-restore-ea* nil)
123(defvar *arm2-compiler-register-save-label* nil)
124
125(defparameter *arm2-tail-call-aliases*
126  ()
127  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
128 
129)
130
131(defvar *arm2-popreg-labels* nil)
132(defvar *arm2-popj-labels* nil)
133(defvar *arm2-valret-labels* nil)
134(defvar *arm2-nilret-labels* nil)
135
136(defvar *arm2-icode* nil)
137(defvar *arm2-undo-stack* nil)
138(defvar *arm2-undo-because* nil)
139
140
141(defvar *arm2-cur-afunc* nil)
142(defvar *arm2-vstack* 0)
143(defvar *arm2-cstack* 0)
144(defvar *arm2-undo-count* 0)
145(defvar *arm2-returning-values* nil)
146(defvar *arm2-vcells* nil)
147(defvar *arm2-fcells* nil)
148(defvar *arm2-entry-vsp-saved-p* nil)
149
150(defvar *arm2-entry-label* nil)
151(defvar *arm2-tail-label* nil)
152(defvar *arm2-tail-vsp* nil)
153(defvar *arm2-tail-nargs* nil)
154(defvar *arm2-tail-allow* t)
155(defvar *arm2-reckless* nil)
156(defvar *arm2-full-safety* nil)
157(defvar *arm2-trust-declarations* nil)
158(defvar *arm2-entry-vstack* nil)
159(defvar *arm2-fixed-nargs* nil)
160(defvar *arm2-need-nargs* t)
161
162(defparameter *arm2-inhibit-register-allocation* nil)
163(defvar *arm2-record-symbols* nil)
164(defvar *arm2-recorded-symbols* nil)
165(defvar *arm2-emitted-source-notes* nil)
166
167(defvar *arm2-result-reg* arm::arg_z)
168(defvar *arm2-gpr-locations* nil)
169(defvar *arm2-gpr-locations-valid-mask* 0)
170
171
172
173
174
175
176
177(declaim (fixnum *arm2-vstack* *arm2-cstack*))
178
179 
180
181
182;;; Before any defarm2's, make the *arm2-specials* vector.
183
184(defvar *arm2-all-lcells* ())
185
186
187
188
189     
190(defun arm2-free-lcells ()
191  (without-interrupts 
192   (let* ((prev (pool.data *lcell-freelist*)))
193     (dolist (r *arm2-all-lcells*)
194       (setf (lcell-kind r) prev
195             prev r))
196     (setf (pool.data *lcell-freelist*) prev)
197     (setq *arm2-all-lcells* nil))))
198
199(defun arm2-note-lcell (c)
200  (push c *arm2-all-lcells*)
201  c)
202
203(defvar *arm2-top-vstack-lcell* ())
204(defvar *arm2-bottom-vstack-lcell* ())
205
206(defun arm2-new-lcell (kind parent width attributes info)
207  (arm2-note-lcell (make-lcell kind parent width attributes info)))
208
209(defun arm2-new-vstack-lcell (kind width attributes info)
210  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
211
212(defun arm2-reserve-vstack-lcells (n)
213  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
214
215(defun arm2-vstack-mark-top ()
216  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
217
218;;; Alist mapping VARs to lcells/lregs
219(defvar *arm2-var-cells* ())
220
221(defun arm2-note-var-cell (var cell)
222  ;(format t "~& ~s -> ~s" (var-name var) cell)
223  (push (cons var cell) *arm2-var-cells*))
224
225(defun arm2-note-top-cell (var)
226  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
227
228(defun arm2-lookup-var-cell (var)
229  (or (cdr (assq var *arm2-var-cells*))
230      (and nil (warn "Cell not found for ~s" (var-name var)))))
231
232(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
233  (do* ((res ())
234        (cell top (lcell-parent cell)))
235       ((eq cell bottom) res)
236    (if (null cell)
237      (compiler-bug "Horrible compiler bug.")
238      (if (eq (lcell-kind cell) kind)
239        (push cell res)))))
240
241
242
243 
244;;; ensure that lcell's offset matches what we expect it to.
245;;; For bootstrapping.
246
247(defun arm2-ensure-lcell-offset (c expected)
248  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
249
250(defun arm2-check-lcell-depth (&optional (context "wherever"))
251  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
252    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
253      (or (= depth *arm2-vstack*)
254          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
255
256(defun arm2-do-lexical-reference (seg vreg ea)
257  (when vreg
258    (with-arm-local-vinsn-macros (seg vreg) 
259      (if (memory-spec-p ea)
260        (ensuring-node-target (target vreg)
261          (progn
262            (arm2-stack-to-register seg ea target)
263            (if (addrspec-vcell-p ea)
264              (! vcell-ref target target))))
265        (<- ea)))))
266
267(defun arm2-do-lexical-setq (seg vreg ea valreg)
268  (with-arm-local-vinsn-macros (seg vreg)
269    (cond ((typep ea 'lreg)
270            (arm2-copy-register seg ea valreg))
271          ((addrspec-vcell-p ea)     ; closed-over vcell
272           (arm2-copy-register seg arm::arg_z valreg)
273           (arm2-stack-to-register seg ea arm::arg_x)
274           (arm2-lri seg arm::arg_y 0)
275           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
276          ((memory-spec-p ea)    ; vstack slot
277           (arm2-register-to-stack seg valreg ea))
278          (t
279           (arm2-copy-register seg ea valreg)))
280    (when vreg
281      (<- valreg))))
282
283;;; ensure that next-method-var is heap-consed (if it's closed over.)
284;;; it isn't ever setqed, is it ?
285(defun arm2-heap-cons-next-method-var (seg var)
286  (with-arm-local-vinsn-macros (seg)
287    (when (eq (ash 1 $vbitclosed)
288              (logand (logior (ash 1 $vbitclosed)
289                              (ash 1 $vbitcloseddownward))
290                      (the fixnum (nx-var-bits var))))
291      (let* ((ea (var-ea var))
292             (arg ($ arm::arg_z))
293             (result ($ arm::arg_z)))
294        (arm2-do-lexical-reference seg arg ea)
295        (arm2-set-nargs seg 1)
296        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
297        (! call-known-symbol arg)
298        (arm2-do-lexical-setq seg nil ea result)))))
299
300
301
302
303
304
305(defun acode-condition-to-arm-cr-bit (cond)
306  (condition-to-arm-cr-bit (cadr cond)))
307
308(defun condition-to-arm-cr-bit (cond)
309  (case cond
310    (:EQ (values arm::arm-cond-eq t))
311    (:NE (values arm::arm-cond-eq nil))
312    (:GT (values arm::arm-cond-gt t))
313    (:LE (values arm::arm-cond-gt nil))
314    (:LT (values arm::arm-cond-lt t))
315    (:GE (values arm::arm-cond-lt nil))))
316
317
318(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
319  (case cr-bit
320    (#.arm::arm-cond-eq arm::arm-cond-eq)
321    (#.arm::arm-cond-ne arm::arm-cond-ne)
322    (#.arm::arm-cond-gt arm::arm-cond-hi)
323    (#.arm::arm-cond-le arm::arm-cond-ls)
324    (#.arm::arm-cond-lt arm::arm-cond-lo)
325    (#.arm::arm-cond-ge arm::arm-cond-hs)))
326
327;;; If we have to change the order of operands in a comparison, we
328;;; generally need to change the condition we're testing.
329(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
330  (ecase cr-bit
331    (#.arm::arm-cond-eq arm::arm-cond-eq)
332    (#.arm::arm-cond-ne arm::arm-cond-ne)
333    (#.arm::arm-cond-lt arm::arm-cond-gt)
334    (#.arm::arm-cond-le arm::arm-cond-ge)
335    (#.arm::arm-cond-gt arm::arm-cond-lt)
336    (#.arm::arm-cond-ge arm::arm-cond-le)))
337
338   
339   
340
341(defun arm2-ensure-binding-indices-for-vcells (vcells)
342  (dolist (cell vcells)
343    (ensure-binding-index (car cell)))
344  vcells)
345
346(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
347  (progn
348    (dolist (a  (afunc-inner-functions afunc))
349      (unless (afunc-lfun a)
350        (arm2-compile a 
351                      (if lambda-form 
352                        (afunc-lambdaform a)) 
353                      *arm2-record-symbols*))) ; always compile inner guys
354    (let* ((*arm2-cur-afunc* afunc)
355           (*arm2-returning-values* nil)
356           (*arm-current-context-annotation* nil)
357           (*arm2-woi* nil)
358           (*next-lcell-id* -1)
359           (*arm2-open-code-inline* nil)
360           (*arm2-register-restore-count* nil)
361           (*arm2-compiler-register-save-label* nil)
362           (*arm2-register-restore-ea* nil)
363           (*arm2-vstack* 0)
364           (*arm2-cstack* 0)
365           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
366           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
367           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
368           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
369           (*arm2-target-node-size* *arm2-target-lcell-size*)
370           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
371           (*arm2-all-lcells* ())
372           (*arm2-top-vstack-lcell* nil)
373           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
374           (*arm2-var-cells* nil)
375           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
376           (*backend-node-regs* arm-node-regs)
377           (*backend-node-temps* arm-temp-node-regs)
378           (*available-backend-node-temps* arm-temp-node-regs)
379           (*backend-imm-temps* arm-imm-regs)
380           (*available-backend-imm-temps* arm-imm-regs)
381           (*backend-fp-temps* arm-temp-fp-regs)
382           (*available-backend-fp-temps* arm-temp-fp-regs)
383           (*backend-crf-temps* arm-cr-fields)
384           (*available-backend-crf-temps* arm-cr-fields)
385           (bits 0)
386           (*logical-register-counter* -1)
387           (*backend-all-lregs* ())
388           (*arm2-popj-labels* nil)
389           (*arm2-popreg-labels* nil)
390           (*arm2-valret-labels* nil)
391           (*arm2-nilret-labels* nil)
392           (*arm2-undo-count* 0)
393           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
394           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
395           (*arm2-undo-because* (arm2-make-stack 64))
396           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
397           (*arm2-entry-label* nil)
398           (*arm2-tail-label* nil)
399           (*arm2-tail-vsp* nil)
400           (*arm2-tail-nargs* nil)
401           (*arm2-inhibit-register-allocation* nil)
402           (*arm2-tail-allow* t)
403           (*arm2-reckless* nil)
404           (*arm2-full-safety* nil)
405           (*arm2-trust-declarations* t)
406           (*arm2-entry-vstack* nil)
407           (*arm2-fixed-nargs* nil)
408           (*arm2-need-nargs* t)
409           (fname (afunc-name afunc))
410           (*arm2-entry-vsp-saved-p* nil)
411           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
412           (*arm2-fcells* (afunc-fcells afunc))
413           *arm2-recorded-symbols*
414           (*arm2-emitted-source-notes* '())
415           (*arm2-gpr-locations-valid-mask* 0)
416           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
417      (declare (dynamic-extent *arm2-gpr-locations*))
418      (set-fill-pointer
419       *backend-labels*
420       (set-fill-pointer
421        *arm2-undo-stack*
422        (set-fill-pointer 
423         *arm2-undo-because*
424         (set-fill-pointer
425          *backend-immediates* 0))))
426      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
427      (with-dll-node-freelist (vinsns *vinsn-freelist*)
428        (unwind-protect
429             (progn
430               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
431               (dotimes (i (length *backend-immediates*))
432                 (let ((imm (aref *backend-immediates* i)))
433                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
434               (optimize-vinsns vinsns)
435               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
436                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
437                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
438                 (format t "~%~%"))
439           
440               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
441                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
442                   (let* ((sections (vector code data))
443                          (arm::*lap-labels* nil)
444                          (arm::*last-constant-pool-origin* nil)
445                          (arm::*called-subprim-jmp-labels* nil)
446                          debug-info)
447                     (declare (dynamic-extent sections))
448                     (arm2-expand-vinsns vinsns code sections)
449                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
450                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
451                     (setq debug-info (afunc-lfun-info afunc))
452                     (when lambda-form
453                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
454                     (when *arm2-recorded-symbols*
455                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
456                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
457                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
458                     (when debug-info
459                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
460                       (backend-new-immediate debug-info))
461                     (if (or fname lambda-form *arm2-recorded-symbols*)
462                       (backend-new-immediate fname)
463                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
464                     
465                     (unless (afunc-parent afunc)
466                       (arm2-fixup-fwd-refs afunc))
467                     (setf (afunc-all-vars afunc) nil)
468                     (setf (afunc-argsword afunc) bits)
469                     (setf (afunc-lfun afunc)
470                           (arm2-xmake-function
471                            code
472                            data
473                            *backend-immediates*
474                            bits))
475                     (when (getf debug-info 'pc-source-map)
476                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
477                     (when (getf debug-info 'function-symbol-map)
478                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
479          (backend-remove-labels))))
480    afunc))
481
482(defun arm2-xmake-function (code data imms bits)
483  (collect ((lap-imms))
484    (dotimes (i (length imms))
485      (lap-imms (cons (aref imms i) i)))
486    (let* ((arm::*arm-constants* (lap-imms)))
487      (arm-lap-generate-code code
488                             (arm::arm-finalize code data)
489                             bits))))
490
491
492     
493   
494(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
495  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
496
497(defun arm2-fixup-fwd-refs (afunc)
498  (dolist (f (afunc-inner-functions afunc))
499    (arm2-fixup-fwd-refs f))
500  (let ((fwd-refs (afunc-fwd-refs afunc)))
501    (when fwd-refs
502      (let* ((v (afunc-lfun afunc))
503             (vlen (uvsize v)))
504        (declare (fixnum vlen))
505        (dolist (ref fwd-refs)
506          (let* ((ref-fun (afunc-lfun ref)))
507            (do* ((i 1 (1+ i)))
508                 ((= i vlen))
509              (declare (fixnum i))
510              (if (eq (%svref v i) ref)
511                (setf (%svref v i) ref-fun)))))))))
512
513(eval-when (:compile-toplevel)
514  (declaim (inline arm2-invalidate-regmap)))
515
516(defun arm2-invalidate-regmap ()
517  (setq *arm2-gpr-locations-valid-mask* 0))
518
519(defun arm2-update-regmap (vinsn)
520  (if (vinsn-attribute-p vinsn :call)
521    (arm2-invalidate-regmap)
522    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
523  vinsn)
524
525(defun arm2-regmap-note-store (gpr loc)
526  (let* ((gpr (%hard-regspec-value gpr)))
527    ;; Any other GPRs that had contained loc no longer do so.
528    (dotimes (i 16)
529      (unless (eql i gpr)
530        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
531                   (memq loc (svref *arm2-gpr-locations* i)))
532          (when (null (setf (svref *arm2-gpr-locations* i)
533                            (delete loc (svref *arm2-gpr-locations* i))))
534            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
535    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
536      (push loc (svref *arm2-gpr-locations* gpr))
537      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
538   
539    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
540 
541;;; For vpush: nothing else should claim to contain loc.
542(defun arm2-regmap-note-reg-location (gpr loc)
543  (let* ((gpr (%hard-regspec-value gpr)))
544    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
545      (push loc (svref *arm2-gpr-locations* gpr))
546      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
547    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
548 
549(defun arm2-regmap-note-vstack-delta (new old)
550  (when (< new old)
551    (let* ((mask *arm2-gpr-locations-valid-mask*)
552           (info *arm2-gpr-locations*))
553    (unless (eql 0 mask)
554      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
555        (when (logbitp i mask)
556          (let* ((locs (svref info i))
557                 (head (cons nil locs))
558                 (tail head))
559            (declare (dynamic-extent head))
560            (dolist (loc locs)
561              (if (>= loc new)
562                (setf (cdr tail) (cddr tail))
563                (setq tail (cdr tail))))
564            (when (null (setf (svref info i) (cdr head)))
565              (setq mask (logandc2 mask (ash 1 i)))))))))))
566
567(defun arm2-copy-regmap (mask from to)
568  (dotimes (i 16)
569    (when (logbitp i mask)
570      (setf (svref to i) (copy-list (svref from i))))))
571
572(defmacro with-arm2-saved-regmap ((mask map) &body body)
573  `(let* ((,mask *arm2-gpr-locations-valid-mask*)
574          (,map (make-array 16 :initial-element nil)))
575    (declare (dynamic-extent ,map))
576    (arm2-copy-regmap ,mask *arm2-gpr-locations* ,map)
577    ,@body))
578
579(defun arm2-generate-pc-source-map (debug-info)
580  (let* ((definition-source-note (getf debug-info '%function-source-note))
581         (emitted-source-notes (getf debug-info 'pc-source-map))
582         (def-start (source-note-start-pos definition-source-note))
583         (n (length emitted-source-notes))
584         (nvalid 0)
585         (max 0)
586         (pc-starts (make-array n))
587         (pc-ends (make-array n))
588         (text-starts (make-array n))
589         (text-ends (make-array n)))
590    (declare (fixnum n nvalid)
591             (dynamic-extent pc-starts pc-ends text-starts text-ends))
592    (dolist (start emitted-source-notes)
593      (let* ((pc-start (arm2-vinsn-note-label-address start t))
594             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
595             (source-note (aref (vinsn-note-info start) 0))
596             (text-start (- (source-note-start-pos source-note) def-start))
597             (text-end (- (source-note-end-pos source-note) def-start)))
598        (declare (fixnum pc-start pc-end text-start text-end))
599        (when (and (plusp pc-start)
600                   (plusp pc-end)
601                   (plusp text-start)
602                   (plusp text-end))
603          (if (> pc-start max) (setq max pc-start))
604          (if (> pc-end max) (setq max pc-end))
605          (if (> text-start max) (setq max text-start))
606          (if (> text-end max) (setq max text-end))
607          (setf (svref pc-starts nvalid) pc-start
608                (svref pc-ends nvalid) pc-end
609                (svref text-starts nvalid) text-start
610                (svref text-ends nvalid) text-end)
611          (incf nvalid))))
612    (let* ((nentries (* nvalid 4))
613           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
614                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
615                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
616      (declare (fixnum nentries))
617      (do* ((i 0 (+ i 4))
618            (j 1 (+ j 4))
619            (k 2 (+ k 4))
620            (l 3 (+ l 4))
621            (idx 0 (1+ idx)))
622          ((= i nentries) vec)
623        (declare (fixnum i j k l idx))
624        (setf (aref vec i) (svref pc-starts idx)
625              (aref vec j) (svref pc-ends idx)
626              (aref vec k) (svref text-starts idx)
627              (aref vec l) (svref text-ends idx))))))
628
629(defun arm2-vinsn-note-label-address (note &optional start-p sym)
630  (let* ((label (vinsn-note-label note))
631         (lap-label (if label (vinsn-label-info label))))
632    (if lap-label
633      (arm::lap-label-address lap-label)
634      (compiler-bug "Missing or bad ~s label: ~s" 
635                    (if start-p 'start 'end) sym))))
636
637(defun arm2-digest-symbols ()
638  (when *arm2-recorded-symbols*
639    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
640 (let* ((symlist *arm2-recorded-symbols*)
641           (len (length symlist))
642           (syms (make-array len))
643           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
644           (i -1)
645           (j -1))
646      (declare (fixnum i j))
647      (dolist (info symlist (progn (%rplaca symlist syms)
648                                   (%rplacd symlist ptrs)))
649        (destructuring-bind (var sym startlab endlab) info
650          (let* ((ea (var-ea var))
651                 (ea-val (ldb (byte 16 0) ea)))
652            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
653                                         (logior (ash ea-val 6) #o77)
654                                         ea-val)))
655          (setf (aref syms (incf j)) sym)
656          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
657          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
658      *arm2-recorded-symbols*)))
659
660(defun arm2-decls (decls)
661  (if (fixnump decls)
662    (locally (declare (fixnum decls))
663      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
664            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
665            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
666            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
667            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
668
669
670
671
672
673         
674   
675;;; Vpush the last N non-volatile-registers.
676;;; Could use a STM here, especially if N is largish or optimizing for space.
677#+maybe-someday
678(defun arm2-save-nvrs (seg n)
679  (declare (fixnum n))
680  (when (> n 0)
681    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
682    (with-arm-local-vinsn-macros (seg)
683      (if *arm2-open-code-inline*
684        (! save-nvrs-individually (- 32 n))
685        (! save-nvrs (- 32 n))))
686    (dotimes (i n)
687      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
688    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
689    (setq *arm2-register-restore-ea* *arm2-vstack*
690          *arm2-register-restore-count* n)))
691
692
693;;; If there are an indefinite number of args/values on the vstack,
694;;; we have to restore from a register that matches the compiler's
695;;; notion of the vstack depth.  This can be computed by the caller
696;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
697;;; args pushed, etc.)
698;;; We DON'T try to compute this from the saved context, since the
699;;; saved vsp may belong to a different stack segment.  (It's cheaper
700;;; to compute/copy than to load it, anyway.)
701
702#+maybe-later-that-same-day
703(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
704  (when (null from-fp)
705    (setq from-fp arm::vsp))
706  (when (and ea nregs)
707    (with-arm-local-vinsn-macros (seg)
708      (let* ((first (- 32 nregs)))
709        (declare (fixnum first))
710        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
711
712
713
714(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
715                             &aux (vloc 0) (numopt (list-length (%car opt)))
716                             (nkeys (list-length (%cadr keys))) 
717                             reg)
718  (declare (fixnum vloc))
719  (arm2-check-lcell-depth)
720  (dolist (arg inherited)
721    (if (memq arg passed-in-regs)
722      (arm2-set-var-ea seg arg (var-ea arg))
723      (let* ((lcell (pop lcells)))
724        (if (setq reg (nx2-assign-register-var arg))
725          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
726          (arm2-bind-var seg arg vloc lcell))
727        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
728  (dolist (arg req)
729    (if (memq arg passed-in-regs)
730      (arm2-set-var-ea seg arg (var-ea arg))
731      (let* ((lcell (pop lcells)))
732        (if (setq reg (nx2-assign-register-var arg))
733          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
734          (arm2-bind-var seg arg vloc lcell))
735        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
736  (when opt
737    (if (arm2-hard-opt-p opt)
738      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
739            lcells (nthcdr numopt lcells))
740
741      (dolist (var (%car opt))
742        (if (memq var passed-in-regs)
743          (arm2-set-var-ea seg var (var-ea var))
744          (let* ((lcell (pop lcells)))
745            (if (setq reg (nx2-assign-register-var var))
746              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
747              (arm2-bind-var seg var vloc lcell))
748            (setq vloc (+ vloc *arm2-target-node-size*)))))))
749  (when rest
750    (if lexpr
751      (progn
752        (if (setq reg (nx2-assign-register-var rest))
753          (progn
754            (arm2-load-lexpr-address seg reg)
755            (arm2-set-var-ea seg rest reg))
756          (with-imm-temps () ((nargs-cell :natural))
757            (arm2-load-lexpr-address seg nargs-cell)
758            (let* ((loc *arm2-vstack*))
759              (arm2-vpush-register seg nargs-cell :reserved)
760              (arm2-note-top-cell rest)
761              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
762      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
763        (if (setq reg (nx2-assign-register-var rest))
764          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
765          (arm2-bind-var seg rest rvloc (pop lcells))))))
766  (when keys
767    (apply #'arm2-init-keys seg vloc lcells keys)) 
768  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
769
770(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
771  (with-arm-local-vinsn-macros (seg)
772    (dolist (var vars vloc)
773      (let* ((initform (pop inits))
774             (spvar (pop spvars))
775             (lcell (pop lcells))
776             (splcell (pop splcells))
777             (reg (nx2-assign-register-var var))
778             (sp-reg ($ arm::arg_z))
779             (regloadedlabel (if reg (backend-get-next-label))))
780        (unless (nx-null initform)
781          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
782          (let ((skipinitlabel (backend-get-next-label)))
783            (with-crf-target () crf
784              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
785            (if reg
786              (arm2-form seg reg regloadedlabel initform)
787              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
788            (@ skipinitlabel)))
789        (if reg
790          (progn
791            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
792            (@ regloadedlabel))
793          (arm2-bind-var seg var vloc lcell))
794        (when spvar
795          (if (setq reg (nx2-assign-register-var spvar))
796            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
797            (arm2-bind-var seg spvar spvloc splcell))))
798      (setq vloc (%i+ vloc *arm2-target-node-size*))
799      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
800
801(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
802  (declare (ignore keykeys allow-others))
803  (with-arm-local-vinsn-macros (seg)
804    (dolist (var keyvars)
805      (let* ((spvar (pop keysupp))
806             (initform (pop keyinits))
807             (reg (nx2-assign-register-var var))
808             (regloadedlabel (if reg (backend-get-next-label)))
809             (var-lcell (pop lcells))
810             (sp-lcell (pop lcells))
811             (sp-reg ($ arm::arg_z))
812             (sploc (%i+ vloc *arm2-target-node-size*)))
813        (unless (nx-null initform)
814          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
815          (let ((skipinitlabel (backend-get-next-label)))
816            (with-crf-target () crf
817              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
818            (if reg
819              (arm2-form seg reg regloadedlabel initform)
820              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
821            (@ skipinitlabel)))
822        (if reg
823          (progn
824            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
825            (@ regloadedlabel))
826          (arm2-bind-var seg var vloc var-lcell))
827        (when spvar
828          (if (setq reg (nx2-assign-register-var spvar))
829            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
830            (arm2-bind-var seg spvar sploc sp-lcell))))
831      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
832
833;;; Vpush register r, unless var gets a globally-assigned register.
834;;; Return NIL if register was vpushed, else var.
835(defun arm2-vpush-arg-register (seg reg var)
836  (when var
837    (if (var-nvr var)
838      var
839      (progn 
840        (arm2-vpush-register seg reg :reserved)
841        nil))))
842
843
844;;; nargs has been validated, arguments defaulted and canonicalized.
845;;; Save caller's context, then vpush any argument registers that
846;;; didn't get global registers assigned to their variables.
847;;; Return a list of vars/nils for each argument register
848;;;  (nil if vpushed, var if still in arg_reg).
849(defun arm2-argregs-entry (seg revargs)
850  (with-arm-local-vinsn-macros (seg)
851    (let* ((nargs (length revargs))
852           (reg-vars ()))
853      (declare (type (unsigned-byte 16) nargs))
854      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
855        (! save-lisp-context-vsp)
856        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
857          (declare (fixnum offset))
858          (! save-lisp-context-offset offset)))
859      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
860        (declare (ignore xvar yvar))
861        (let* ((nstackargs (length stack-args)))
862          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
863          (dotimes (i nstackargs)
864            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
865          (if (>= nargs 3)
866            (progn
867              (! vpush-xyz)
868              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
869              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
870              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
871              (dotimes (i 3)
872                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
873              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
874            (if (= nargs 2)
875              (progn
876                (! vpush-yz)
877                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
878                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
879                (dotimes (i 2)
880                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
881                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
882              (if (= nargs 1)
883                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
884      reg-vars)))
885
886;;; Just required args.
887;;; Since this is just a stupid bootstrapping port, always save
888;;; lisp context.
889(defun arm2-req-nargs-entry (seg rev-fixed-args)
890  (let* ((nargs (length rev-fixed-args)))
891    (declare (type (unsigned-byte 16) nargs))
892    (with-arm-local-vinsn-macros (seg)
893      (unless *arm2-reckless*
894        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
895          (! check-exact-nargs nargs)
896          (! check-exact-nargs-large nargs)))
897      (arm2-argregs-entry seg rev-fixed-args))))
898
899;;; No more than three &optional args; all default to NIL and none have
900;;; supplied-p vars.  No &key/&rest.
901(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
902  (let* ((min (length rev-req-args))
903         (nopt (length rev-opt-args))
904         (max (+ min nopt)))
905    (declare (type (unsigned-byte 16) min nopt max))
906    (with-arm-local-vinsn-macros (seg)
907      (unless *arm2-reckless*
908        (when rev-req-args
909          (if (arm::encode-arm-immediate min)
910            (! check-min-nargs min)
911            (! check-min-nargs-large min)))
912        (if (arm::encode-arm-immediate max)
913          (! check-max-nargs max)
914          (! check-max-nargs-large max)))
915      (if (= nopt 1)
916        (! default-1-arg min)
917        (if (= nopt 2)
918          (! default-2-args min)
919          (! default-3-args min)))
920      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
921
922;;; if "num-fixed" is > 0, we've already ensured that at least that many args
923;;; were provided; that may enable us to generate better code for saving the
924;;; argument registers.
925;;; We're responsible for computing the caller's VSP and saving
926;;; caller's state.
927(defun arm2-lexpr-entry (seg num-fixed)
928  (with-arm-local-vinsn-macros (seg)
929    (! save-lexpr-argregs num-fixed)
930    (dotimes (i num-fixed)
931      (! copy-lexpr-argument))
932    (! save-lisp-context-vsp)))
933
934(defun arm2-load-lexpr-address (seg dest)
935  (with-arm-local-vinsn-macros (seg)
936    (! load-vframe-address dest *arm2-vstack*)))
937
938
939(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
940  (with-arm-local-vinsn-macros (seg)
941    (dolist (var vars vloc)
942      (let* ((initform (pop inits))
943             (spvar (pop spvars))
944             (spvloc (%i+ vloc *arm2-target-node-size*))
945             (var-lcell (pop lcells))
946             (sp-reg ($ arm::arg_z))
947             (sp-lcell (pop lcells)))
948        (unless (nx-null initform)
949          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
950          (let ((skipinitlabel (backend-get-next-label)))
951            (with-crf-target () crf
952              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
953            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
954            (@ skipinitlabel)))
955        (arm2-bind-structured-var seg var vloc var-lcell context)
956        (when spvar
957          (arm2-bind-var seg spvar spvloc sp-lcell)))
958      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
959
960
961
962(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
963  (declare (ignore keykeys allow-others))
964  (with-arm-local-vinsn-macros (seg)
965    (dolist (var keyvars)
966      (let* ((spvar (pop keysupp))
967             (initform (pop keyinits))
968             (sploc (%i+ vloc *arm2-target-node-size*))
969             (var-lcell (pop lcells))
970             (sp-reg ($ arm::arg_z))
971             (sp-lcell (pop lcells)))
972        (unless (nx-null initform)
973          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
974          (let ((skipinitlabel (backend-get-next-label)))
975            (with-crf-target () crf
976              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
977            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
978            (@ skipinitlabel)))
979        (arm2-bind-structured-var seg var vloc var-lcell context)
980        (when spvar
981          (arm2-bind-var seg spvar sploc sp-lcell)))
982      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
983
984(defun arm2-vloc-ea (n &optional vcell-p)
985  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
986  (if vcell-p
987    (make-vcell-memory-spec n)
988    n))
989
990
991(defun arm2-acode-operator-function (form)
992  (or (and (acode-p form)
993           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
994      (compiler-bug "arm2-form ? ~s" form)))
995
996(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
997  (let* ((note (gensym "NOTE"))
998         (code-note (gensym "CODE-NOTE"))
999         (source-note (gensym "SOURCE-NOTE"))
1000         (start (gensym "START"))
1001         (end (gensym "END"))
1002         (with-note-body (gensym "WITH-NOTE-BODY")))
1003    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
1004       (let ((,note (acode-note ,form-var)))
1005         (if ,note
1006           (let* ((,code-note (and (code-note-p ,note) ,note))
1007                  (,source-note (if ,code-note
1008                                  (code-note-source-note ,note)
1009                                  ,note))
1010                  (,start (and ,source-note
1011                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
1012             (prog2
1013                 (when ,code-note
1014                   (with-arm-local-vinsn-macros (,seg-var)
1015                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1016                     (with-node-temps (arm::temp0) (zero)
1017                       (! lri zero 0)
1018                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1019                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1020               (when ,source-note
1021                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1022                   (setf (vinsn-note-peer ,start) ,end
1023                         (vinsn-note-peer ,end) ,start)
1024                   (push ,start *arm2-emitted-source-notes*)))))
1025           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1026
1027(defun arm2-toplevel-form (seg vreg xfer form)
1028  (let* ((code-note (acode-note form))
1029         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1030    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1031
1032(defun arm2-form (seg vreg xfer form)
1033  (with-note (form seg vreg xfer)
1034    (if (nx-null form)
1035      (arm2-nil seg vreg xfer)
1036      (if (nx-t form)
1037        (arm2-t seg vreg xfer)
1038        (let ((fn (arm2-acode-operator-function form))
1039              (op (acode-operator form)))
1040          (if (and (null vreg)
1041                   (%ilogbitp operator-acode-subforms-bit op)
1042                   (%ilogbitp operator-assignment-free-bit op))
1043            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1044              (arm2-form seg nil nil f ))
1045            (apply fn seg vreg xfer (%cdr form))))))))
1046
1047;;; dest is a float reg - form is acode
1048(defun arm2-form-float (seg freg xfer form)
1049  (declare (ignore xfer))
1050  (with-note (form seg freg)
1051    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1052    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1053               (arm2-form-typep form 'double-float))
1054                                        ; kind of screwy - encoding the source type in the dest register spec
1055      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1056    (let* ((fn (arm2-acode-operator-function form)))
1057      (apply fn seg freg nil (%cdr form)))))
1058
1059
1060
1061(defun arm2-form-typep (form type)
1062  (acode-form-typep form type *arm2-trust-declarations*)
1063)
1064
1065(defun arm2-form-type (form)
1066  (acode-form-type form *arm2-trust-declarations*))
1067 
1068(defun arm2-use-operator (op seg vreg xfer &rest forms)
1069  (declare (dynamic-extent forms))
1070  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1071
1072;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1073;;; Punts a lot ...
1074(defun arm2-var-not-set-by-form-p (var form)
1075  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1076      (arm2-setqed-var-not-set-by-form-p var form)))
1077
1078(defun arm2-setqed-var-not-set-by-form-p (var form)
1079  (setq form (acode-unwrapped-form form))
1080  (or (atom form)
1081      (arm-constant-form-p form)
1082      (arm2-lexical-reference-p form)
1083      (let ((op (acode-operator form))
1084            (subforms nil))
1085        (if (eq op (%nx1-operator setq-lexical))
1086          (and (neq var (cadr form))
1087               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1088          (and (%ilogbitp operator-side-effect-free-bit op)
1089               (flet ((not-set-in-formlist (formlist)
1090                        (dolist (subform formlist t)
1091                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1092                 (if
1093                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1094                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1095                   (not-set-in-formlist subforms)
1096                   (and (or (eq op (%nx1-operator call))
1097                            (eq op (%nx1-operator lexical-function-call)))
1098                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1099                        (setq subforms (caddr form))
1100                        (not-set-in-formlist (car subforms))
1101                        (not-set-in-formlist (cadr subforms))))))))))
1102 
1103(defun arm2-nil (seg vreg xfer)
1104  (with-arm-local-vinsn-macros (seg vreg xfer)
1105    (if (arm2-for-value-p vreg)
1106      (ensuring-node-target (target vreg)
1107        (! load-nil target)))
1108    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1109
1110(defun arm2-t (seg vreg xfer)
1111  (with-arm-local-vinsn-macros (seg vreg xfer)
1112    (if (arm2-for-value-p vreg)
1113      (ensuring-node-target (target vreg)
1114        (! load-t target)))
1115    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1116
1117(defun arm2-for-value-p (vreg)
1118  (and vreg (not (backend-crf-p vreg))))
1119
1120(defun arm2-mvpass (seg form &optional xfer)
1121  (with-arm-local-vinsn-macros (seg)
1122    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1123
1124(defun arm2-adjust-vstack (delta)
1125  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1126
1127(defun arm2-set-vstack (new)
1128  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1129  (setq *arm2-vstack* new))
1130
1131
1132;;; Emit a note at the end of the segment.
1133(defun arm2-emit-note (seg class &rest info)
1134  (declare (dynamic-extent info))
1135  (let* ((note (make-vinsn-note class info)))
1136    (append-dll-node (vinsn-note-label note) seg)
1137    note))
1138
1139;;; Emit a note immediately before the target vinsn.
1140(defun arm-prepend-note (vinsn class &rest info)
1141  (declare (dynamic-extent info))
1142  (let* ((note (make-vinsn-note class info)))
1143    (insert-dll-node-before (vinsn-note-label note) vinsn)
1144    note))
1145
1146(defun arm2-close-note (seg note)
1147  (let* ((end (close-vinsn-note note)))
1148    (append-dll-node (vinsn-note-label end) seg)
1149    end))
1150
1151
1152
1153
1154
1155
1156(defun arm2-stack-to-register (seg memspec reg)
1157  (with-arm-local-vinsn-macros (seg)
1158    (let* ((offset (memspec-frame-address-offset memspec))
1159           (mask *arm2-gpr-locations-valid-mask*)
1160           (info *arm2-gpr-locations*)
1161           (regno (%hard-regspec-value reg)))
1162      (unless (and (logbitp regno mask)
1163                   (memq offset (svref info regno)))
1164        (let* ((other (dotimes (i 16)
1165                        (when (and (logbitp i mask)
1166                                   (memq offset (svref info i)))
1167                          (return i)))))
1168          (cond (other
1169                 (let* ((vinsn (! copy-node-gpr reg other)))
1170                   (setq *arm2-gpr-locations-valid-mask*
1171                         (logior mask (ash 1 regno)))
1172                   (setf (svref info regno)
1173                         (copy-list (svref info other)))
1174                   vinsn))
1175                (t
1176                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1177                   (setq *arm2-gpr-locations-valid-mask*
1178                         (logior mask (ash 1 regno)))
1179                   (setf (svref info regno) (list offset))
1180                   vinsn))))))))
1181
1182(defun arm2-lcell-to-register (seg lcell reg)
1183  (with-arm-local-vinsn-macros (seg)
1184    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1185
1186(defun arm2-register-to-lcell (seg reg lcell)
1187  (with-arm-local-vinsn-macros (seg)
1188    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1189
1190(defun arm2-register-to-stack (seg reg memspec)
1191  (with-arm-local-vinsn-macros (seg)
1192    (let* ((offset (memspec-frame-address-offset memspec))
1193           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1194      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1195      vinsn)))
1196
1197
1198(defun arm2-ea-open (ea)
1199  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1200    (make-memory-spec (memspec-frame-address-offset ea))
1201    ea))
1202
1203(defun arm2-set-NARGS (seg n)
1204  (if (> n call-arguments-limit)
1205    (compiler-bug "~s exceeded." call-arguments-limit)
1206    (if (< n 256)     
1207      (with-arm-local-vinsn-macros (seg)
1208        (! set-nargs n))
1209      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1210
1211(defun arm2-single-float-bits (the-sf)
1212  (single-float-bits the-sf))
1213
1214(defun arm2-double-float-bits (the-df)
1215  (double-float-bits the-df))
1216
1217(defun arm2-immediate (seg vreg xfer form)
1218  (with-arm-local-vinsn-macros (seg vreg xfer)
1219    (if vreg
1220      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1221               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1222                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1223        (if (zerop form)
1224          (if (eql form 0.0d0)
1225            (! zero-double-float-register vreg)
1226            (! zero-single-float-register vreg))
1227          (if (typep form 'short-float)
1228            (let* ((bits (arm2-single-float-bits form)))
1229              (with-imm-temps () ((bitsreg :u32))
1230                (! lri bitsreg bits)
1231                (! load-single-float-constant vreg bitsreg)))
1232            (multiple-value-bind (high low) (arm2-double-float-bits form)
1233              (declare (integer high low))
1234              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1235                (! lri highreg high)
1236                (! lri lowreg low)
1237                (! load-double-float-constant vreg highreg lowreg)))))
1238        (if (and (typep form '(unsigned-byte 32))
1239                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1240                 (= (get-regspec-mode vreg)
1241                    hard-reg-class-gpr-mode-u32))
1242          (arm2-lri seg vreg form)
1243          (ensuring-node-target
1244           (target vreg)
1245           (if (characterp form)
1246             (! load-character-constant target (char-code form))
1247             (arm2-store-immediate seg form target)))))
1248      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1249        (arm2-store-immediate seg form ($ arm::temp0))))
1250    (^)))
1251
1252(defun arm2-register-constant-p (form)
1253  (and (consp form)
1254           (or (memq form *arm2-vcells*)
1255               (memq form *arm2-fcells*))
1256           (%cdr form)))
1257
1258(defun arm2-store-immediate (seg imm dest)
1259  (with-arm-local-vinsn-macros (seg)
1260    (let* ((reg (arm2-register-constant-p imm)))
1261      (if reg
1262        (arm2-copy-register seg dest reg)
1263        (let* ((idx (backend-immediate-index imm)))
1264          (if (< idx 4094)
1265            (! ref-constant dest idx)
1266            (with-imm-target () (idxreg :s32)
1267              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1268              (! ref-indexed-constant dest idxreg)))))
1269      dest)))
1270
1271
1272;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1273(defun arm2-go-label (form)
1274  (let ((current-stack (arm2-encode-stack)))
1275    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1276                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1277      (setq form (caadr form)))
1278    (when (acode-p form)
1279      (let ((op (acode-operator form)))
1280        (if (and (eq op (%nx1-operator local-go))
1281                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1282          (%cadr (%cadr form))
1283          (if (and (eq op (%nx1-operator local-return-from))
1284                   (nx-null (caddr form)))
1285            (let ((tagdata (car (cadr form))))
1286              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1287                   (null (caar tagdata))
1288                   (< 0 (cdar tagdata) $backend-mvpass)
1289                   (cdar tagdata)))))))))
1290
1291(defun arm2-single-valued-form-p (form)
1292  (setq form (acode-unwrapped-form-value form))
1293  (or (nx-null form)
1294      (nx-t form)
1295      (if (acode-p form)
1296        (let ((op (acode-operator form)))
1297          (or (%ilogbitp operator-single-valued-bit op)
1298              (and (eql op (%nx1-operator values))
1299                   (let ((values (cadr form)))
1300                     (and values (null (cdr values)))))
1301              nil                       ; Learn about functions someday
1302              )))))
1303
1304
1305(defun arm2-box-s32 (seg node-dest s32-src)
1306  (with-arm-local-vinsn-macros (seg)
1307    (if *arm2-open-code-inline*
1308      (! s32->integer node-dest s32-src)
1309      (let* ((arg_z ($ arm::arg_z))
1310             (imm0 ($ arm::imm0 :mode :s32)))
1311        (arm2-copy-register seg imm0 s32-src)
1312        (! call-subprim (subprim-name->offset '.SPmakes32))
1313        (arm2-copy-register seg node-dest arg_z)))))
1314
1315
1316
1317(defun arm2-box-u32 (seg node-dest u32-src)
1318  (with-arm-local-vinsn-macros (seg)
1319    (if *arm2-open-code-inline*
1320      (! u32->integer node-dest u32-src)
1321      (let* ((arg_z ($ arm::arg_z))
1322             (imm0 ($ arm::imm0 :mode :u32)))
1323        (arm2-copy-register seg imm0 u32-src)
1324        (! call-subprim (subprim-name->offset '.SPmakeu32))
1325        (arm2-copy-register seg node-dest arg_z)))))
1326
1327
1328
1329(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1330  (with-arm-local-vinsn-macros (seg vreg xfer)
1331    (when vreg
1332      (let* ((arch (backend-target-arch *target-backend*))
1333             (is-node (member type-keyword (arch::target-gvector-types arch)))
1334             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1335
1336             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1337             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1338             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1339             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1340             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1341             (vreg-class (hard-regspec-class vreg))
1342             (vreg-mode
1343              (if (or (eql vreg-class hard-reg-class-gpr)
1344                      (eql vreg-class hard-reg-class-fpr))
1345                (get-regspec-mode vreg)
1346                hard-reg-class-gpr-mode-invalid))
1347             (temp-is-vreg nil))
1348        (cond
1349          (is-node
1350           (ensuring-node-target (target vreg)
1351             (if (and index-known-fixnum (<= index-known-fixnum
1352                                             (arch::target-max-32-bit-constant-index arch)))
1353               (! misc-ref-c-node target src index-known-fixnum)
1354               (with-imm-target () (idx-reg :u64)
1355                 (if index-known-fixnum
1356                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1357                   (! scale-node-misc-index idx-reg unscaled-idx))
1358                 (! misc-ref-node target src idx-reg)))))
1359          (is-32-bit
1360           (with-imm-target () (temp :u32)
1361             (with-fp-target () (fp-val :single-float)
1362               (if (eql vreg-class hard-reg-class-gpr)
1363                 (if
1364                   (if is-signed
1365                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1366                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1367                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1368                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1369                   (setq temp vreg temp-is-vreg t)
1370                   (if is-signed
1371                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1372                 (if (and (eql vreg-class hard-reg-class-fpr)
1373                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1374                   (setf fp-val vreg temp-is-vreg t)))
1375               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1376                 (cond ((eq type-keyword :single-float-vector)
1377                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1378                       (t
1379                        (if is-signed
1380                          (! misc-ref-c-s32 temp src index-known-fixnum)
1381                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1382                 (with-imm-target () idx-reg
1383                   (if index-known-fixnum
1384                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1385                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1386                   (cond ((eq type-keyword :single-float-vector)
1387                          (! misc-ref-single-float fp-val src idx-reg))
1388                         (t
1389                          (if is-signed
1390                            (! misc-ref-s32 temp src idx-reg)
1391                            (! misc-ref-u32 temp src idx-reg))))))
1392               (case type-keyword
1393                 (:single-float-vector
1394                  (if (eq vreg-class hard-reg-class-fpr)
1395                    (<- fp-val)
1396                    (ensuring-node-target (target vreg)
1397                      (! single->node target fp-val))))
1398                 (:signed-32-bit-vector
1399                  (unless temp-is-vreg
1400                    (ensuring-node-target (target vreg)
1401                      (arm2-box-s32 seg target temp))))
1402                 (:fixnum-vector
1403                  (unless temp-is-vreg
1404                    (ensuring-node-target (target vreg)
1405                      (! box-fixnum target temp))))
1406                 (:simple-string
1407                  (ensuring-node-target (target vreg)
1408                    (! u32->char target temp)))
1409                 (t
1410                  (unless temp-is-vreg
1411                    (ensuring-node-target (target vreg)
1412                      (arm2-box-u32 seg target temp))))))))
1413          (is-8-bit
1414           (with-imm-target () (temp :u8)
1415             (if (and (eql vreg-class hard-reg-class-gpr)
1416                      (or
1417                       (and is-signed
1418                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1419                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1420                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1421                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1422                       (and (not is-signed)
1423                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1424                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1425                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1426                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1427                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1428                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1429                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1430               (setq temp vreg temp-is-vreg t)
1431               (if is-signed
1432                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1433             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1434               (if is-signed
1435                 (! misc-ref-c-s8 temp src index-known-fixnum)
1436                 (! misc-ref-c-u8 temp src index-known-fixnum))
1437               (with-imm-target () idx-reg
1438                 (if index-known-fixnum
1439                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1440                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1441                 (if is-signed
1442                   (! misc-ref-s8 temp src idx-reg)
1443                   (! misc-ref-u8 temp src idx-reg))))
1444             (ecase type-keyword
1445               (:unsigned-8-bit-vector
1446                (unless temp-is-vreg
1447                  (ensuring-node-target (target vreg)
1448                    (! box-fixnum target temp))))
1449               (:signed-8-bit-vector
1450                (unless temp-is-vreg
1451                  (ensuring-node-target (target vreg)
1452                    (! box-fixnum target temp))))
1453               (:simple-string
1454                (ensuring-node-target (target vreg)
1455                  (! u32->char target temp))))))
1456          (is-16-bit
1457           (ensuring-node-target (target vreg)
1458             (with-imm-target () temp
1459               (if (and index-known-fixnum
1460                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1461                 (if is-signed
1462                   (! misc-ref-c-s16 temp src index-known-fixnum)
1463                   (! misc-ref-c-u16 temp src index-known-fixnum))
1464                 (with-imm-target () idx-reg
1465                   (if index-known-fixnum
1466                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1467                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1468                   (if is-signed
1469                     (! misc-ref-s16 temp src idx-reg)
1470                     (! misc-ref-u16 temp src idx-reg))))
1471               (! box-fixnum target temp))))
1472          (is-64-bit
1473           (with-fp-target () (fp-val :double-float)
1474             (with-imm-target () (temp :u64)
1475               (if (and (eql vreg-class hard-reg-class-fpr)
1476                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1477                 (setq fp-val vreg)
1478                 (if (eql vreg-class hard-reg-class-gpr)
1479                   (if (or (and is-signed
1480                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1481                           (and (not is-signed)
1482                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1483                     (setf temp vreg temp-is-vreg t)
1484                     (if is-signed
1485                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1486               (case type-keyword
1487                 (:double-float-vector
1488                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1489                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1490                    (with-imm-target () idx-reg
1491                      (if index-known-fixnum
1492                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1493                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1494                      (! misc-ref-double-float fp-val src idx-reg)))
1495                  (if (eq vreg-class hard-reg-class-fpr)
1496                    (<- fp-val)
1497                    (ensuring-node-target (target vreg)
1498                      (! double->heap target fp-val))))
1499                 ((:signed-64-bit-vector :fixnum-vector)
1500                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1501                    (! misc-ref-c-s64 temp src index-known-fixnum)
1502                    (with-imm-target () idx-reg
1503                      (if index-known-fixnum
1504                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1505                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1506                      (! misc-ref-s64 temp src idx-reg)))
1507                  (if (eq type-keyword :fixnum-vector)
1508                    (ensuring-node-target (target vreg)
1509                      (! box-fixnum target temp))
1510                    (unless temp-is-vreg
1511                      (ensuring-node-target (target vreg)
1512                        (! s64->integer target temp)))))
1513                 (t
1514                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1515                    (! misc-ref-c-u64 temp src index-known-fixnum)
1516                    (with-imm-target () idx-reg
1517                      (if index-known-fixnum
1518                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1519                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1520                      (! misc-ref-u64  temp src idx-reg)))
1521                  (unless temp-is-vreg
1522                    (ensuring-node-target (target vreg)
1523                      (! u64->integer target temp))))))))
1524          (t
1525           (unless is-1-bit
1526             (nx-error "~& unsupported vector type: ~s"
1527                       type-keyword))
1528           (ensuring-node-target (target vreg)
1529             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1530               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1531               (with-imm-temps () (word-index bitnum)
1532                 (if index-known-fixnum
1533                   (progn
1534                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1535                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1536                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1537                 (let* ((dest word-index))
1538                   (! misc-ref-u32 dest src word-index)
1539                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1540    (^)))
1541             
1542   
1543
1544;;; safe = T means assume "vector" is miscobj, do bounds check.
1545;;; safe = fixnum means check that subtag of vector = "safe" and do
1546;;;        bounds check.
1547;;; safe = nil means crash&burn.
1548;;; This mostly knows how to reference the elements of an immediate miscobj.
1549(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1550  (with-arm-local-vinsn-macros (seg vreg xfer)
1551    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1552           (unscaled-idx nil)
1553           (src nil))
1554      (if (or safe (not index-known-fixnum))
1555        (multiple-value-setq (src unscaled-idx)
1556          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1557        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1558      (when safe
1559        (if (typep safe 'fixnum)
1560          (! trap-unless-typecode= src safe))
1561        (unless index-known-fixnum
1562          (! trap-unless-fixnum unscaled-idx))
1563        (! check-misc-bound unscaled-idx src))
1564      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1565
1566
1567
1568(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1569  (with-arm-local-vinsn-macros (seg vreg xfer)
1570    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1571           (j-known-fixnum (acode-fixnum-form-p j))
1572           (arch (backend-target-arch *target-backend*))
1573           (is-node (member type-keyword (arch::target-gvector-types arch)))
1574           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1575           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1576           (src)
1577           (unscaled-i)
1578           (unscaled-j)
1579           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1580           (constidx
1581            (and dim0 dim1 i-known-fixnum j-known-fixnum
1582                 (>= i-known-fixnum 0)
1583                 (>= j-known-fixnum 0)
1584                 (< i-known-fixnum dim0)
1585                 (< j-known-fixnum dim1)
1586                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1587      (progn
1588        (if constidx
1589          (multiple-value-setq (src val-reg)
1590            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1591          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1592            (if needs-memoization
1593              (progn
1594                (arm2-four-targeted-reg-forms seg
1595                                                array ($ arm::temp0)
1596                                                i ($ arm::arg_x)
1597                                                j ($ arm::arg_y)
1598                                                new val-reg)
1599                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1600            (arm2-four-untargeted-reg-forms seg
1601                                            array ($ arm::temp0)
1602                                            i ($ arm::arg_x)
1603                                            j ($ arm::arg_y)
1604                                            new val-reg))))
1605        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1606          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1607                     (logbitp (hard-regspec-value val-reg)
1608                              *backend-imm-temps*))
1609            (use-imm-temp (hard-regspec-value val-reg)))
1610          (when safe     
1611            (when (typep safe 'fixnum)
1612              (! trap-unless-simple-array-2
1613                 src
1614                 (dpb safe target::arrayH.flags-cell-subtag-byte
1615                      (ash 1 $arh_simple_bit))
1616                 (nx-error-for-simple-2d-array-type type-keyword)))
1617            (unless i-known-fixnum
1618              (! trap-unless-fixnum unscaled-i))
1619            (unless j-known-fixnum
1620              (! trap-unless-fixnum unscaled-j)))
1621          (with-imm-target () dim1
1622            (let* ((idx-reg ($ arm::arg_y)))
1623              (unless constidx
1624                (if safe                 
1625                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1626                  (! 2d-dim1 dim1 src))
1627                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1628              (let* ((v ($ arm::arg_x)))
1629                (! array-data-vector-ref v src)
1630                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1631
1632
1633(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1634  (with-arm-local-vinsn-macros (seg target)
1635    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1636           (j-known-fixnum (acode-fixnum-form-p j))
1637           (k-known-fixnum (acode-fixnum-form-p k))
1638           (arch (backend-target-arch *target-backend*))
1639           (is-node (member type-keyword (arch::target-gvector-types arch)))
1640           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1641           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1642           (src)
1643           (unscaled-i)
1644           (unscaled-j)
1645           (unscaled-k)
1646           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1647           (constidx
1648            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1649                 (>= i-known-fixnum 0)
1650                 (>= j-known-fixnum 0)
1651                 (>= k-known-fixnum 0)
1652                 (< i-known-fixnum dim0)
1653                 (< j-known-fixnum dim1)
1654                 (< k-known-fixnum dim2)
1655                 (+ (* i-known-fixnum dim1 dim2)
1656                    (* j-known-fixnum dim2)
1657                    k-known-fixnum))))
1658      (progn
1659        (if constidx
1660          (multiple-value-setq (src val-reg)
1661            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1662          (progn
1663            (setq src ($ arm::temp1)
1664                  unscaled-i ($ arm::temp0)
1665                  unscaled-j ($ arm::arg_x)
1666                  unscaled-k ($ arm::arg_y))
1667            (arm2-push-register
1668             seg
1669             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1670            (arm2-four-targeted-reg-forms seg
1671                                          i ($ arm::temp0)
1672                                          j ($ arm::arg_x)
1673                                          k ($ arm::arg_y)
1674                                          new val-reg)
1675            (arm2-pop-register seg src)))
1676        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1677          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1678                     (logbitp (hard-regspec-value val-reg)
1679                              *backend-imm-temps*))
1680            (use-imm-temp (hard-regspec-value val-reg)))
1681
1682          (when safe     
1683            (when (typep safe 'fixnum)
1684              (! trap-unless-simple-array-3
1685                 src
1686                 (dpb safe target::arrayH.flags-cell-subtag-byte
1687                      (ash 1 $arh_simple_bit))
1688                 (nx-error-for-simple-3d-array-type type-keyword)))
1689            (unless i-known-fixnum
1690              (! trap-unless-fixnum unscaled-i))
1691            (unless j-known-fixnum
1692              (! trap-unless-fixnum unscaled-j))
1693            (unless k-known-fixnum
1694              (! trap-unless-fixnum unscaled-k)))
1695          (with-imm-target () dim1
1696            (with-imm-target (dim1) dim2
1697              (let* ((idx-reg ($ arm::arg_y)))
1698                (unless constidx
1699                  (if safe                 
1700                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1701                    (! 3d-dims dim1 dim2 src))
1702                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1703                (let* ((v ($ arm::arg_x)))
1704                  (! array-data-vector-ref v src)
1705                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1706
1707(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1708  (with-arm-local-vinsn-macros (seg vreg xfer)
1709    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1710           (j-known-fixnum (acode-fixnum-form-p j))
1711           (src)
1712           (unscaled-i)
1713           (unscaled-j)
1714           (constidx
1715            (and dim0 dim1 i-known-fixnum j-known-fixnum
1716                 (>= i-known-fixnum 0)
1717                 (>= j-known-fixnum 0)
1718                 (< i-known-fixnum dim0)
1719                 (< j-known-fixnum dim1)
1720                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1721      (if constidx
1722        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1723        (multiple-value-setq (src unscaled-i unscaled-j)
1724          (arm2-three-untargeted-reg-forms seg
1725                                           array arm::arg_x
1726                                           i arm::arg_y
1727                                           j arm::arg_z)))
1728      (when safe       
1729        (when (typep safe 'fixnum)
1730          (! trap-unless-simple-array-2
1731             src
1732             (dpb safe target::arrayH.flags-cell-subtag-byte
1733                  (ash 1 $arh_simple_bit))
1734             (nx-error-for-simple-2d-array-type typekeyword)))
1735        (unless i-known-fixnum
1736          (! trap-unless-fixnum unscaled-i))
1737        (unless j-known-fixnum
1738          (! trap-unless-fixnum unscaled-j)))
1739      (with-node-target (src) idx-reg
1740        (with-imm-target () dim1
1741          (unless constidx
1742            (if safe                   
1743              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1744              (! 2d-dim1 dim1 src))
1745            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1746          (with-node-target (idx-reg) v
1747            (! array-data-vector-ref v src)
1748            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1749
1750
1751
1752(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1753  (with-arm-local-vinsn-macros (seg vreg xfer)
1754    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1755           (j-known-fixnum (acode-fixnum-form-p j))
1756           (k-known-fixnum (acode-fixnum-form-p k))
1757           (src)
1758           (unscaled-i)
1759           (unscaled-j)
1760           (unscaled-k)
1761           (constidx
1762            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1763                 (>= i-known-fixnum 0)
1764                 (>= j-known-fixnum 0)
1765                 (>= k-known-fixnum 0)
1766                 (< i-known-fixnum dim0)
1767                 (< j-known-fixnum dim1)
1768                 (< k-known-fixnum dim2)
1769                 (+ (* i-known-fixnum dim1 dim2)
1770                    (* j-known-fixnum dim2)
1771                    k-known-fixnum))))
1772      (if constidx
1773        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1774        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1775          (arm2-four-untargeted-reg-forms seg
1776                                           array arm::temp0
1777                                           i arm::arg_x
1778                                           j arm::arg_y
1779                                           k arm::arg_z)))
1780      (when safe       
1781        (when (typep safe 'fixnum)
1782          (! trap-unless-simple-array-3
1783             src
1784             (dpb safe target::arrayH.flags-cell-subtag-byte
1785                  (ash 1 $arh_simple_bit))
1786             (nx-error-for-simple-3d-array-type typekeyword)))
1787        (unless i-known-fixnum
1788          (! trap-unless-fixnum unscaled-i))
1789        (unless j-known-fixnum
1790          (! trap-unless-fixnum unscaled-j))
1791        (unless k-known-fixnum
1792          (! trap-unless-fixnum unscaled-k)))
1793      (with-node-target (src) idx-reg
1794        (with-imm-target () dim1
1795          (with-imm-target (dim1) dim2
1796            (unless constidx
1797              (if safe                   
1798                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1799                (! 3d-dims dim1 dim2 src))
1800              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1801        (with-node-target (idx-reg) v
1802          (! array-data-vector-ref v src)
1803          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1804
1805
1806(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1807  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1808           (or (eq (acode-operator form) (%nx1-operator immediate))
1809               (eq (acode-operator form) (%nx1-operator fixnum))))
1810    (let* ((val (%cadr form))
1811           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1812                         (typep val '(signed-byte 32)))
1813                        ((eq type-keyword :single-float-vector)
1814                         (typep val 'short-float))
1815                        ((eq type-keyword :double-float-vector)
1816                         (typep val 'double-float))
1817                        ((eq type-keyword :simple-string)
1818                         (typep val 'base-char))
1819                        ((eq type-keyword :signed-8-bit-vector)
1820                         (typep val '(signed-byte 8)))
1821                        ((eq type-keyword :unsigned-8-bit-vector)
1822                         (typep val '(unsigned-byte 8)))
1823                        ((eq type-keyword :signed-16-bit-vector) 
1824                         (typep val '(signed-byte 16)))
1825                        ((eq type-keyword :unsigned-16-bit-vector)
1826                         (typep val '(unsigned-byte 16)))
1827                        ((eq type-keyword :bit-vector)
1828                         (typep val 'bit)))))
1829      (if typep val))))
1830
1831(defun arm2-target-reg-for-aset (vreg type-keyword)
1832  (let* ((arch (backend-target-arch *target-backend*))
1833         (is-node (member type-keyword (arch::target-gvector-types arch)))
1834         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1835         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1836         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1837         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1838         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1839         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1840         (vreg-class (if vreg (hard-regspec-class vreg)))
1841         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1842                            (eql vreg-class hard-reg-class-fpr))
1843                      (get-regspec-mode vreg)))
1844         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1845         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1846         (acc (make-wired-lreg arm::arg_z)))
1847    (cond ((or is-node
1848               is-1-bit
1849               (eq type-keyword :simple-string)
1850               (eq type-keyword :fixnum-vector)
1851               (and (eql vreg-class hard-reg-class-gpr)
1852                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1853           acc)
1854          ;; If there's no vreg - if we're setting for effect only, and
1855          ;; not for value - we can target an unboxed register directly.
1856          ;; Usually.
1857          ((null vreg)
1858           (cond (is-64-bit
1859                  (if (eq type-keyword :double-float-vector)
1860                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1861                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1862                 (is-32-bit
1863                  (if (eq type-keyword :single-float-vector)
1864                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1865                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1866                 (is-16-bit
1867                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1868                 (is-8-bit
1869                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1870                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1871          ;; Vreg is non-null.  We might be able to use it directly.
1872          (t
1873           (let* ((lreg (if vreg-mode
1874                          (make-unwired-lreg (lreg-value vreg)))))
1875             (if 
1876               (cond
1877                 (is-64-bit
1878                  (if (eq type-keyword :double-float-vector)
1879                    (and (eql vreg-class hard-reg-class-fpr)
1880                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1881                      (if is-signed
1882                        (and (eql vreg-class hard-reg-class-gpr)
1883                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1884                        (and (eql vreg-class hard-reg-class-gpr)
1885                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1886                   (is-32-bit
1887                    (if (eq type-keyword :single-float-vector)
1888                      (and (eql vreg-class hard-reg-class-fpr)
1889                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1890                      (if is-signed
1891                        (and (eql vreg-class hard-reg-class-gpr)
1892                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1893                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1894                        (and (eql vreg-class hard-reg-class-gpr)
1895                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1896                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1897                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1898                   (is-16-bit
1899                    (if is-signed
1900                      (and (eql vreg-class hard-reg-class-gpr)
1901                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1902                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1903                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1904                      (and (eql vreg-class hard-reg-class-gpr)
1905                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1906                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1907                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1908                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1909                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1910                   (t
1911                    (if is-signed
1912                      (and (eql vreg-class hard-reg-class-gpr)
1913                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1914                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1915                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1916                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1917                      (and (eql vreg-class hard-reg-class-gpr)
1918                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1919                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1920                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1921                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1922                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1923                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1924                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1925               lreg
1926               acc))))))
1927
1928(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1929  (with-arm-local-vinsn-macros (seg)
1930    (let* ((arch (backend-target-arch *target-backend*))
1931           (is-node (member type-keyword (arch::target-gvector-types arch)))
1932           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1933           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1934           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1935           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1936           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1937           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1938                                         hard-reg-class-gpr)
1939                                    (eql (get-regspec-mode result-reg)
1940                                         hard-reg-class-gpr-mode-node)))
1941           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1942           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1943      (if (or is-node (not result-is-node-gpr))
1944        result-reg
1945        (cond (is-64-bit
1946               (if (eq type-keyword :double-float-vector)
1947                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1948                   (if safe
1949                     (! get-double? reg result-reg)
1950                     (! get-double reg result-reg))
1951                   reg)))
1952              (is-32-bit
1953               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1954               ;; case here.
1955               (if is-signed             
1956                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1957                   (if (eq type-keyword :fixnum-vector)
1958                     (progn
1959                       (when safe
1960                         (! trap-unless-fixnum result-reg))
1961                       (! fixnum->signed-natural reg result-reg))
1962                     (! unbox-s32 reg result-reg))
1963                   reg)
1964                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1965                   (cond ((eq type-keyword :simple-string)
1966                          (if (characterp constval)
1967                            (arm2-lri seg reg (char-code constval))
1968                            (! unbox-base-char reg result-reg)))
1969                         ((eq type-keyword :single-float-vector)
1970                          (if (typep constval 'single-float)
1971                            (arm2-lri seg reg (single-float-bits constval))
1972                            (progn
1973                              (when safe
1974                                (! trap-unless-single-float result-reg))
1975                              (! single-float-bits reg result-reg))))
1976                         (t
1977                          (if (typep constval '(unsigned-byte 32))
1978                            (arm2-lri seg reg constval)
1979                            (! unbox-u32 reg result-reg))))
1980                   reg)))
1981              (is-16-bit
1982               (if is-signed
1983                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1984                   (if (typep constval '(signed-byte 16))
1985                     (arm2-lri seg reg constval)
1986                     (! unbox-s16 reg result-reg))
1987                   reg)
1988                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1989                   (if (typep constval '(unsigned-byte 16))
1990                     (arm2-lri seg reg constval)
1991                     (! unbox-u16 reg result-reg))
1992                   reg)))
1993              (is-8-bit
1994               (if is-signed
1995                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
1996                   (if (typep constval '(signed-byte 8))
1997                     (arm2-lri seg reg constval)
1998                     (! unbox-s8 reg result-reg))
1999                   reg)
2000                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2001                   (if (typep constval '(unsigned-byte 8))
2002                     (arm2-lri seg reg constval)
2003                     (! unbox-u8 reg result-reg))
2004                   reg)))
2005              (t
2006                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2007                   (unless (typep constval 'bit)
2008                     (! unbox-bit reg result-reg))
2009                   reg)))))))
2010                   
2011     
2012;;; "val-reg" might be boxed, if the vreg requires it to be.
2013(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
2014  (with-arm-local-vinsn-macros (seg vreg xfer)
2015    (let* ((arch (backend-target-arch *target-backend*))
2016           (is-node (member type-keyword (arch::target-gvector-types arch)))
2017           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2018           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2019           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2020           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2021           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2022           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2023      (cond ((and is-node node-value-needs-memoization)
2024             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2025                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2026                          (eql (hard-regspec-value val-reg) arm::arg_z))
2027               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2028             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2029            (is-node
2030             (if (and index-known-fixnum (<= index-known-fixnum
2031                                             (arch::target-max-32-bit-constant-index arch)))
2032               (! misc-set-c-node val-reg src index-known-fixnum)
2033               (with-imm-target () scaled-idx
2034
2035                 (if index-known-fixnum
2036                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2037                   (! scale-node-misc-index scaled-idx unscaled-idx))
2038                 (! misc-set-node val-reg src scaled-idx))))
2039            (t
2040             (with-imm-target (unboxed-val-reg) scaled-idx
2041               (cond
2042                 (is-64-bit
2043                  (if (and index-known-fixnum
2044                           (<= index-known-fixnum
2045                               (arch::target-max-64-bit-constant-index arch)))
2046                    (if (eq type-keyword :double-float-vector)
2047                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2048                      (if is-signed
2049                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
2050                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
2051                    (progn
2052                      (if index-known-fixnum
2053                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2054                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2055                      (if (eq type-keyword :double-float-vector)
2056                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
2057                        (if is-signed
2058                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
2059                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
2060                 (is-32-bit
2061                  (if (and index-known-fixnum
2062                           (<= index-known-fixnum
2063                               (arch::target-max-32-bit-constant-index arch)))
2064                    (if (eq type-keyword :single-float-vector)
2065                      (if (eq (hard-regspec-class unboxed-val-reg)
2066                              hard-reg-class-fpr)
2067                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2068                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2069                      (if is-signed
2070                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2071                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2072                    (progn
2073                      (if index-known-fixnum
2074                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2075                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
2076                      (if (and (eq type-keyword :single-float-vector)
2077                               (eql (hard-regspec-class unboxed-val-reg)
2078                                    hard-reg-class-fpr))
2079                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
2080                        (if is-signed
2081                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
2082                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2083                 (is-16-bit
2084                  (if (and index-known-fixnum
2085                           (<= index-known-fixnum
2086                               (arch::target-max-16-bit-constant-index arch)))
2087                    (if is-signed
2088                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2089                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2090                    (progn
2091                      (if index-known-fixnum
2092                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2093                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2094                      (if is-signed
2095                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2096                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2097                 (is-8-bit
2098                  (if (and index-known-fixnum
2099                           (<= index-known-fixnum
2100                               (arch::target-max-8-bit-constant-index arch)))
2101                    (if is-signed
2102                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2103                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2104                    (progn
2105                      (if index-known-fixnum
2106                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2107                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2108                      (if is-signed
2109                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2110                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2111                 (t
2112                  (unless is-1-bit
2113                    (nx-error "~& unsupported vector type: ~s"
2114                              type-keyword))
2115                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2116                    (with-imm-target (unboxed-val-reg) word
2117                      (let* ((word-index (ash index-known-fixnum -5))
2118                             (bit-number (logand index-known-fixnum #x1f)))
2119                        (! misc-ref-c-u32 word src word-index)
2120                        (if constval
2121                          (if (zerop constval)
2122                            (! set-constant-arm-bit-to-0 word word bit-number)
2123                            (! set-constant-arm-bit-to-1 word word bit-number))
2124                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2125                        (! misc-set-c-u32 word src word-index)))
2126                    (with-crf-target () crf
2127                    (with-imm-temps () (word-index bit-number temp)
2128                      (unless constval
2129                        (! compare-immediate crf unboxed-val-reg 0))
2130                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2131                      (! lri temp 1)
2132                      (! shift-left-variable-word bit-number temp bit-number)
2133                      (! misc-ref-u32 temp src word-index)
2134                      (if constval
2135                        (if (zerop constval)
2136                          (! u32logandc2 temp temp bit-number)
2137                          (! u32logior temp temp bit-number))
2138                        (progn
2139                          (! set-or-clear-bit temp temp bit-number crf)))
2140                      (! misc-set-u32 temp src word-index)))))))))
2141      (when (and vreg val-reg) (<- val-reg))
2142    (^))))
2143                   
2144
2145(defun arm2-code-coverage-entry (seg note)
2146  (let* ((afunc *arm2-cur-afunc*))
2147    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2148    (with-arm-local-vinsn-macros (seg)
2149      (let* ((ccreg ($ arm::temp0)))
2150        (arm2-store-immediate seg note ccreg)
2151        (with-node-temps (ccreg) (zero)
2152          (! lri zero 0)
2153          (! misc-set-c-node zero ccreg 1))))))
2154
2155(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2156  (with-arm-local-vinsn-macros (seg)
2157    (let* ((arch (backend-target-arch *target-backend*))
2158           (is-node (member type-keyword (arch::target-gvector-types arch)))
2159           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2160           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2161           (index-known-fixnum (acode-fixnum-form-p index)))
2162      (let* ((src ($ arm::arg_x))
2163             (unscaled-idx ($ arm::arg_y))
2164             (result-reg ($ arm::arg_z)))
2165        (cond (needs-memoization
2166               (arm2-three-targeted-reg-forms seg
2167                                              vector src
2168                                              index unscaled-idx
2169                                              value result-reg))
2170              (t
2171               (multiple-value-setq (src unscaled-idx result-reg)
2172                 (arm2-three-untargeted-reg-forms seg
2173                                              vector src
2174                                              index unscaled-idx
2175                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2176        (when safe
2177          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2178                 (value (if (eql (hard-regspec-class result-reg)
2179                                 hard-reg-class-gpr)
2180                          (hard-regspec-value result-reg))))
2181            (when (and value (logbitp value *available-backend-imm-temps*))
2182              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2183            (if (typep safe 'fixnum)
2184              (! trap-unless-typecode= src safe))
2185            (unless index-known-fixnum
2186              (! trap-unless-fixnum unscaled-idx))
2187            (! check-misc-bound unscaled-idx src)))
2188        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2189
2190
2191(defun arm2-tail-call-alias (immref sym &optional arglist)
2192  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2193    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2194      (make-acode (%nx1-operator immediate) (car alias))
2195      immref)))
2196
2197;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2198;;; consing it.
2199(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2200  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2201    (when (eq (logand (the fixnum (nx-var-bits rest))
2202                      (logior $vsetqmask (ash -1 $vbitspecial)
2203                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2204              0)               ; Nothing but simple references
2205      (do* ()
2206           ((not (acode-p body)))
2207        (let* ((op (acode-operator body)))
2208          (if (or (eq op (%nx1-operator lexical-function-call))
2209                  (eq op (%nx1-operator call)))
2210            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2211               (unless (and (eq spread-p t)
2212                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2213                (return nil))
2214              (flet ((independent-of-all-values (form)       
2215                       (setq form (acode-unwrapped-form-value form))
2216                       (or (arm-constant-form-p form)
2217                           (let* ((lexref (arm2-lexical-reference-p form)))
2218                             (and lexref 
2219                                  (neq lexref rest)
2220                                  (dolist (val rest-values t)
2221                                    (unless (arm2-var-not-set-by-form-p lexref val)
2222                                      (return))))))))
2223                (unless (or (eq op (%nx1-operator lexical-function-call))
2224                            (independent-of-all-values fn-form))
2225                  (return nil))
2226                (if (dolist (s stack-args t)
2227                          (unless (independent-of-all-values s)
2228                            (return nil)))
2229                  (let* ((arglist (append stack-args rest-values)))
2230                    (return
2231                     (make-acode op 
2232                                 fn-form 
2233                                 (if (<= (length arglist) $numarmargregs)
2234                                   (list nil (reverse arglist))
2235                                   (list (butlast arglist $numarmargregs)
2236                                         (reverse (last arglist $numarmargregs))))
2237                                 nil)))
2238                  (return nil))))
2239            (if (eq op (%nx1-operator local-block))
2240              (setq body (%cadr body))
2241              (if (and (eq op (%nx1-operator if))
2242                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2243                (setq body (%caddr body))
2244                (return nil)))))))))
2245
2246(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2247  (with-arm-local-vinsn-macros (seg vreg xfer)
2248    (when spread-p
2249      (destructuring-bind (stack-args reg-args) arglist
2250        (when (and (null (cdr reg-args))
2251                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2252          (setq spread-p nil)
2253          (let* ((nargs (length stack-args)))
2254            (declare (fixnum nargs))
2255            (if (<= nargs $numarmargregs)
2256              (setq arglist (list nil (reverse stack-args)))
2257              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2258    (let* ((lexref (arm2-lexical-reference-p fn))
2259           (simple-case (or (fixnump fn)
2260                            (typep fn 'lreg)
2261                            (arm2-immediate-function-p fn)
2262                            (and 
2263                             lexref
2264                             (not spread-p)
2265                             (flet ((all-simple (args)
2266                                      (dolist (arg args t)
2267                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2268                                          (return)))))
2269                               (and (all-simple (car arglist))
2270                                    (all-simple (cadr arglist))
2271                                    (setq fn (var-ea lexref)))))))
2272           (cstack *arm2-cstack*)
2273           (top *arm2-top-vstack-lcell*)
2274           (vstack *arm2-vstack*))
2275      (setq xfer (or xfer 0))
2276      (when (and (eq xfer $backend-return)
2277                 (eq 0 *arm2-undo-count*)
2278                 (acode-p fn)
2279                 (eq (acode-operator fn) (%nx1-operator immediate))
2280                 (symbolp (cadr fn)))
2281        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2282     
2283      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2284        (progn
2285          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2286          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2287          (setq  *arm2-cstack* cstack)
2288          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2289        (let* ((mv-p (arm2-mv-p xfer)))
2290          (unless simple-case
2291            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2292            (setq fn (arm2-vloc-ea vstack)))
2293          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2294          (if (and (logbitp $backend-mvpass-bit xfer)
2295                   (not simple-case))
2296            (progn
2297              (! save-values)
2298              (! vstack-discard 1)
2299              (arm2-set-nargs seg 0)
2300              (! recover-values))
2301            (unless (or mv-p simple-case)
2302              (! vstack-discard 1)))
2303          (arm2-set-vstack vstack)
2304          (setq *arm2-top-vstack-lcell* top)
2305          (setq *arm2-cstack* cstack)
2306          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2307            (<- arm::arg_z)
2308            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2309      nil)))
2310
2311(defun arm2-restore-full-lisp-context (seg)
2312  (with-arm-local-vinsn-macros (seg)
2313    (! restore-full-lisp-context)))
2314
2315(defun arm2-call-symbol (seg jump-p)
2316  ; fname contains a symbol; we can either call it via
2317  ; a call to .SPjmpsym or expand the instructions inline.
2318  ; Since the branches are unconditional, the call doesn't
2319  ; cost much, but doing the instructions inline would give
2320  ; an instruction scheduler some opportunities to improve
2321  ; performance, so this isn't a strict time/speed tradeoff.
2322  ; This should probably dispatch on something other than
2323  ; *arm2-open-code-inline*, since that does imply a time/speed
2324  ; tradeoff.
2325  (with-arm-local-vinsn-macros (seg)
2326      (if jump-p
2327        (! jump-known-symbol)
2328        (! call-known-symbol arm::arg_z))))
2329
2330;;; Nargs = nil -> multiple-value case.
2331(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2332  (with-arm-local-vinsn-macros (seg)
2333    (let* ((f-op (acode-unwrapped-form-value fn))
2334           (immp (and (consp f-op)
2335                      (eq (%car f-op) (%nx1-operator immediate))))
2336           (symp (and immp (symbolp (%cadr f-op))))
2337           (label-p (and (fixnump fn) 
2338                         (locally (declare (fixnum fn))
2339                           (and (= fn -1) (- fn)))))
2340           (tail-p (eq xfer $backend-return))
2341           (func (if (consp f-op) (%cadr f-op)))
2342           (a-reg nil)
2343           (lfunp (and (acode-p f-op) 
2344                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2345           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2346           (callable (or symp lfunp label-p))
2347           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2348           (alternate-tail-call
2349            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2350           )
2351      (when expression-p
2352        ;;Have to do this before spread args, since might be vsp-relative.
2353        (if nargs
2354          (arm2-do-lexical-reference seg destreg fn)
2355          (arm2-copy-register seg destreg fn)))
2356      (if (or symp lfunp)
2357        (setq func (if symp (arm2-symbol-entry-locative func)
2358                     (arm2-afunc-lfun-ref func))
2359              a-reg (arm2-register-constant-p func)))
2360      (when tail-p
2361        #-no-compiler-bugs
2362        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2363        (when a-reg
2364          (arm2-copy-register seg destreg a-reg)))
2365      (if spread-p
2366        (progn
2367          (arm2-set-nargs seg (%i- nargs 1))
2368          (if (eq spread-p 0)
2369            (! spread-lexpr)
2370            (! spread-list)))
2371        (if nargs
2372          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2373          (! pop-argument-registers)))
2374      (if callable
2375        (if (not tail-p)
2376          (if (arm2-mvpass-p xfer)
2377            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2378              (if label-p
2379                (arm2-copy-register seg call-reg ($ arm::fn))
2380                (if a-reg
2381                  (arm2-copy-register seg call-reg  a-reg)
2382                  (arm2-store-immediate seg func call-reg)))
2383              (if symp
2384                (! pass-multiple-values-symbol)
2385                (! pass-multiple-values)))
2386            (progn 
2387              (if label-p
2388                (progn
2389                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2390                  (! call-label (aref *backend-labels* 1)))
2391                (progn
2392                  (if a-reg
2393                    (arm2-copy-register seg destreg a-reg)
2394                    (arm2-store-immediate seg func destreg))
2395                  (if symp
2396                    (arm2-call-symbol seg nil)
2397                    (! call-known-function))))))
2398          (if alternate-tail-call
2399            (progn
2400              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2401              (! jump (aref *backend-labels* *arm2-tail-label*)))
2402            (progn
2403              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2404              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2405                (progn
2406                  (if label-p
2407                    (arm2-copy-register seg arm::nfn arm::fn))
2408                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2409                  (arm2-restore-full-lisp-context seg)
2410                  (if label-p
2411                    (! jump (aref *backend-labels* 1))
2412                    (progn
2413                      (if symp
2414                        (arm2-call-symbol seg t)
2415                        (! jump-known-function)))))
2416                (progn
2417                  (if label-p
2418                    (arm2-copy-register seg arm::nfn arm::fn)
2419                    (unless a-reg (arm2-store-immediate seg func destreg)))
2420                  (cond ((or spread-p (null nargs))
2421                         (if symp
2422                           (! tail-call-sym-gen)
2423                           (! tail-call-fn-gen)))
2424                        ((%i> nargs $numarmargregs)
2425                         (if symp
2426                           (! tail-call-sym-slide)
2427                           (! tail-call-fn-slide)))
2428                        (t
2429                         (! restore-full-lisp-context)
2430                         (if symp
2431                           (! jump-known-symbol)
2432                           (! jump-known-function)))))))))
2433        ;; The general (funcall) case: we don't know (at compile-time)
2434        ;; for sure whether we've got a symbol or a (local, constant)
2435        ;; function.
2436        (progn
2437          (unless (or (fixnump fn) (typep fn 'lreg))
2438            (arm2-one-targeted-reg-form seg fn destreg))
2439          (if (not tail-p)
2440            (if (arm2-mvpass-p xfer)
2441              (! pass-multiple-values)
2442              (! funcall))                 
2443            (cond ((or (null nargs) spread-p)
2444                   (! tail-funcall-gen))
2445                  ((%i> nargs $numarmargregs)
2446                   (! tail-funcall-slide))
2447                  (t
2448                   (! tail-funcall-vsp)))))))
2449    nil))
2450
2451(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2452  (let* ((old-stack (arm2-encode-stack))
2453         (copy afuncs)
2454         (func nil))
2455    (with-arm-p2-declarations p2decls 
2456      (dolist (var vars) 
2457        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2458          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2459      (arm2-undo-body seg vreg xfer body old-stack)
2460      (dolist (var vars)
2461        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2462          (arm2-close-var seg var))))))
2463
2464(defun arm2-make-closure (seg afunc downward-p)
2465  (with-arm-local-vinsn-macros (seg)
2466    (flet ((var-to-reg (var target)
2467             (let* ((ea (var-ea (var-bits var))))
2468               (if ea
2469                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2470                 (! load-nil target))
2471               target))
2472           (set-some-cells (dest cellno c0 c1 c2 c3)
2473             (declare (fixnum cellno))
2474             (! misc-set-c-node c0 dest cellno)
2475             (incf cellno)
2476             (when c1
2477               (! misc-set-c-node c1 dest cellno)
2478               (incf cellno)
2479               (when c2
2480                 (! misc-set-c-node c2 dest cellno)
2481                 (incf cellno)
2482                 (when c3
2483                   (! misc-set-c-node c3 dest cellno)
2484                   (incf cellno))))
2485             cellno))
2486      (let* ((inherited-vars (afunc-inherited-vars afunc))
2487             (arch (backend-target-arch *target-backend*))
2488             (dest ($ arm::arg_z))
2489             (vsize (+ (length inherited-vars) 
2490                       3                ; entrypoint,%closure-code%, afunc
2491                       2)))             ; name, lfun-bits
2492        (declare (list inherited-vars))
2493        (if downward-p
2494          (progn
2495            (let* ((*arm2-vstack* *arm2-vstack*)
2496                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2497              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2498              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2499              (! %closure-code% arm::arg_y)
2500              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2501              (arm2-vpush-register-arg seg arm::arg_x)
2502              (arm2-vpush-register-arg seg arm::temp0)
2503              (arm2-vpush-register-arg seg arm::arg_y)
2504              (arm2-vpush-register-arg seg arm::arg_z)
2505              ;; Could be smarter about memory traffic here.
2506              (dolist (v inherited-vars)
2507                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2508              (! load-nil arm::arg_z)
2509              (arm2-vpush-register-arg seg arm::arg_z)
2510              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2511              (arm2-vpush-register-arg seg arm::arg_z)
2512              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2513              (! make-stack-gvector))
2514            (arm2-open-undo $undostkblk))
2515          (let* ((cell 1))
2516            (declare (fixnum cell))
2517            (progn
2518              (arm2-lri seg
2519                        arm::imm0
2520                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2521              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2522              )
2523            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2524            (! misc-set-c-node arm::arg_x dest 0)
2525            (! %closure-code% arm::arg_x)
2526            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2527            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2528              (do* ((ccode arm::arg_x nil)
2529                    (func arm::arg_y nil))
2530                   ((null inherited-vars))
2531                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2532                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2533                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2534                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2535                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2536            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2537            (! load-nil arm::arg_x)
2538            (! misc-set-c-node arm::arg_x dest cell)
2539            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2540        dest))))
2541       
2542(defun arm2-symbol-entry-locative (sym)
2543  (setq sym (require-type sym 'symbol))
2544  (when (eq sym '%call-next-method-with-args)
2545    (setf (afunc-bits *arm2-cur-afunc*)
2546          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2547  (or (assq sym *arm2-fcells*)
2548      (let ((new (list sym)))
2549        (push new *arm2-fcells*)
2550        new)))
2551
2552(defun arm2-symbol-value-cell (sym)
2553  (setq sym (require-type sym 'symbol))
2554  (or (assq sym *arm2-vcells*)
2555      (let ((new (list sym)))
2556        (push new *arm2-vcells*)
2557        (ensure-binding-index sym)
2558        new)))
2559
2560
2561(defun arm2-symbol-locative-p (imm)
2562  (and (consp imm)
2563       (or (memq imm *arm2-vcells*)
2564           (memq imm *arm2-fcells*))))
2565
2566
2567
2568
2569(defun arm2-immediate-function-p (f)
2570  (setq f (acode-unwrapped-form-value f))
2571  (and (acode-p f)
2572       (or (eq (%car f) (%nx1-operator immediate))
2573           (eq (%car f) (%nx1-operator simple-function)))))
2574
2575(defun arm-constant-form-p (form)
2576  (setq form (nx-untyped-form form))
2577  (if form
2578    (or (nx-null form)
2579        (nx-t form)
2580        (and (consp form)
2581             (or (eq (acode-operator form) (%nx1-operator immediate))
2582                 (eq (acode-operator form) (%nx1-operator fixnum))
2583                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2584
2585
2586 
2587(defun arm2-integer-constant-p (form mode)
2588  (let* ((val 
2589         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2590             (and (acode-p form)
2591                  (eq (acode-operator form) (%nx1-operator immediate))
2592                  (setq form (%cadr form))
2593                  (if (typep form 'integer)
2594                    form)))))
2595    (and val (%typep val (mode-specifier-type mode)) val)))
2596
2597
2598(defun arm-side-effect-free-form-p (form)
2599  (when (consp (setq form (acode-unwrapped-form-value form)))
2600    (or (arm-constant-form-p form)
2601        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2602        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2603          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2604
2605(defun arm2-formlist (seg stkargs &optional revregargs)
2606  (with-arm-local-vinsn-macros (seg) 
2607    (let* ((nregs (length revregargs))
2608           (n nregs))
2609      (declare (fixnum n))
2610      (dolist (arg stkargs)
2611        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2612          (arm2-vpush-register-arg seg reg)
2613          (incf n)))
2614      (when revregargs
2615        (let* ((zform (%car revregargs))
2616               (yform (%cadr revregargs))
2617               (xform (%caddr revregargs)))
2618          (if (eq 3 nregs)
2619            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2620            (if (eq 2 nregs)
2621              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2622              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2623      n)))
2624
2625(defun arm2-arglist (seg args)
2626  (arm2-formlist seg (car args) (cadr args)))
2627
2628
2629
2630
2631
2632(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2633  (let* ((mode (case ffi-arg-type
2634                 ((nil) :natural)
2635                 (:signed-byte :s8)
2636                 (:unsigned-byte :u8)
2637                 (:signed-halfword :s16)
2638                 (:unsigned-halfword :u16)
2639                 (:signed-fullword :s32)
2640                 (:unsigned-fullword :u32)
2641                 (:unsigned-doubleword :u64)
2642                 (:signed-doubleword :s64)))
2643         (modeval (gpr-mode-name-value mode)))
2644    (with-arm-local-vinsn-macros (seg)
2645      (let* ((value (arm2-integer-constant-p form mode)))
2646        (if value
2647            (progn
2648              (unless (typep immreg 'lreg)
2649                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2650              (arm2-lri seg immreg value)
2651              immreg)
2652          (progn 
2653            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2654
2655
2656(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2657  (arm2-one-targeted-reg-form seg
2658                              form 
2659                              address-reg))
2660
2661
2662(defun arm2-one-lreg-form (seg form lreg)
2663  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2664    (if is-float
2665      (arm2-form-float seg lreg nil form)
2666      (arm2-form seg lreg nil form))
2667    lreg))
2668
2669(defun arm2-one-targeted-reg-form (seg form reg)
2670  (arm2-one-lreg-form seg form reg))
2671
2672(defun arm2-one-untargeted-lreg-form (seg form reg)
2673  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2674
2675(defun arm2-one-untargeted-reg-form (seg form suggested)
2676  (with-arm-local-vinsn-macros (seg)
2677    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2678           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2679      (if node-p
2680        (let* ((ref (arm2-lexical-reference-ea form))
2681               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2682          (if reg
2683            ref
2684            (if (nx-null form)
2685              (progn
2686                (! load-nil suggested)
2687                suggested)
2688              (if (and (acode-p form) 
2689                       (eq (acode-operator form) (%nx1-operator immediate)) 
2690                       (setq reg (arm2-register-constant-p (cadr form))))
2691                reg
2692                (if (and (acode-p form)
2693                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2694                  arm::rcontext
2695                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2696        (arm2-one-untargeted-lreg-form seg form suggested)))))
2697             
2698
2699(defun arm2-push-register (seg areg)
2700  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2701         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2702         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2703         vinsn)
2704    (with-arm-local-vinsn-macros (seg)
2705      (if a-node
2706        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2707        (progn
2708          (setq vinsn
2709                (if a-float
2710                  (if a-double
2711                    (! temp-push-double-float areg)
2712                    (! temp-push-single-float areg))
2713                  (! temp-push-unboxed-word areg)))
2714          (arm2-open-undo $undostkblk)))
2715      vinsn)))
2716
2717(defun arm2-pop-register (seg areg)
2718  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2719         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2720         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2721         vinsn)
2722    (with-arm-local-vinsn-macros (seg)
2723      (if a-node
2724        (setq vinsn (arm2-vpop-register seg areg))
2725        (progn
2726          (setq vinsn
2727                (if a-float
2728                  (if a-double
2729                    (! temp-pop-double-float areg)
2730                    (! temp-pop-single-float areg))
2731                  (! temp-pop-unboxed-word areg)))
2732          (arm2-close-undo)))
2733      vinsn)))
2734
2735(defun arm2-acc-reg-for (reg)
2736  (with-arm-local-vinsn-macros (seg)
2737    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2738             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2739      ($ arm::arg_z)
2740      reg)))
2741
2742;;; The compiler often generates superfluous pushes & pops.  Try to
2743;;; eliminate them.
2744;;; It's easier to elide pushes and pops to the TSP.
2745(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2746  (with-arm-local-vinsn-macros (seg)
2747    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2748           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2749           (same-reg (eq (hard-regspec-value pushed-reg)
2750                         (hard-regspec-value popped-reg)))
2751           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2752      (when (and sp-p t)               ; vsp case is harder.
2753        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2754          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2755                                     push-vinsn pop-vinsn pushed-reg))
2756                 (popped-reg-is-set (if same-reg
2757                                      pushed-reg-is-set
2758                                      (vinsn-sequence-sets-reg-p
2759                                       push-vinsn pop-vinsn popped-reg))))
2760            (unless (and pushed-reg-is-set popped-reg-is-set)
2761              (unless same-reg
2762                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2763                                     hard-reg-class-fpr)
2764                               (if (eql (get-regspec-mode pushed-reg)
2765                                        hard-reg-class-fpr-mode-single)
2766                                 (! single-to-single popped-reg pushed-reg)
2767                                 (! double-to-double popped-reg pushed-reg))
2768                               (! copy-gpr popped-reg pushed-reg))))
2769                  (remove-dll-node copy)
2770                  (if pushed-reg-is-set
2771                    (insert-dll-node-after copy push-vinsn)
2772                    (insert-dll-node-before copy push-vinsn))))
2773              (elide-vinsn push-vinsn)
2774              (elide-vinsn pop-vinsn))))))))
2775               
2776       
2777;;; we never leave the first form pushed (the 68K compiler had some subprims that
2778;;; would vpop the first argument out of line.)
2779(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2780  (let* ((avar (arm2-lexical-reference-p aform))
2781         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2782         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2783                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2784         (apushed (not (or atriv aconst))))
2785    (progn
2786      (unless aconst
2787        (if atriv
2788          (arm2-one-targeted-reg-form seg aform areg)
2789          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2790      (arm2-one-targeted-reg-form seg bform breg)
2791      (if aconst
2792        (arm2-one-targeted-reg-form seg aform areg)
2793        (if apushed
2794          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2795    (values areg breg)))
2796
2797
2798(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2799  (with-arm-local-vinsn-macros (seg)
2800    (let* ((avar (arm2-lexical-reference-p aform))
2801           (adest areg)
2802           (bdest breg)
2803           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2804           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2805                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2806           (apushed (not (or atriv aconst))))
2807      (progn
2808        (unless aconst
2809          (if atriv
2810            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2811            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2812        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2813        (if aconst
2814          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2815          (if apushed
2816            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2817      (values adest bdest))))
2818
2819
2820(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2821  (let* ((bnode (nx2-node-gpr-p breg))
2822         (cnode (nx2-node-gpr-p creg))
2823         (dnode (nx2-node-gpr-p dreg))
2824         (atriv (or (null aform) 
2825                    (and (arm2-trivial-p bform)
2826                         (arm2-trivial-p cform)
2827                         (arm2-trivial-p dform)
2828                         bnode
2829                         cnode
2830                         dnode)))
2831         (btriv (or (null bform)
2832                    (and (arm2-trivial-p cform)
2833                         (arm2-trivial-p dform)
2834                         cnode
2835                         dnode)))
2836         (ctriv (or (null cform)
2837                    (and (arm2-trivial-p dform) dnode)))
2838         
2839         (aconst (and (not atriv) 
2840                      (or (arm-side-effect-free-form-p aform)
2841                          (let ((avar (arm2-lexical-reference-p aform)))
2842                            (and avar 
2843                                 (arm2-var-not-set-by-form-p avar bform)
2844                                 (arm2-var-not-set-by-form-p avar cform)
2845                                 (arm2-var-not-set-by-form-p avar dform))))))
2846         (bconst (and (not btriv)
2847                      (or (arm-side-effect-free-form-p bform)
2848                          (let ((bvar (arm2-lexical-reference-p bform)))
2849                            (and bvar
2850                                 (arm2-var-not-set-by-form-p bvar cform)
2851                                 (arm2-var-not-set-by-form-p bvar dform))))))
2852         (cconst (and (not ctriv)
2853                      (or (arm-side-effect-free-form-p cform)
2854                          (let ((cvar (arm2-lexical-reference-p cform)))
2855                            (and cvar
2856                                 (arm2-var-not-set-by-form-p cvar dform))))))
2857         (apushed nil)
2858         (bpushed nil)
2859         (cpushed nil))
2860    (if (and aform (not aconst))
2861      (if atriv
2862        (arm2-one-targeted-reg-form seg aform areg)
2863        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2864    (if (and bform (not bconst))
2865      (if btriv
2866        (arm2-one-targeted-reg-form seg bform breg)
2867        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2868    (if (and cform (not cconst))
2869      (if ctriv
2870        (arm2-one-targeted-reg-form seg cform creg)
2871        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2872    (arm2-one-targeted-reg-form seg dform dreg)
2873    (unless ctriv
2874      (if cconst
2875        (arm2-one-targeted-reg-form seg cform creg)
2876        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2877    (unless btriv 
2878      (if bconst
2879        (arm2-one-targeted-reg-form seg bform breg)
2880        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2881    (unless atriv
2882      (if aconst
2883        (arm2-one-targeted-reg-form seg aform areg)
2884        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2885    (values areg breg creg dreg)))
2886
2887(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2888  (let* ((bnode (nx2-node-gpr-p breg))
2889         (cnode (nx2-node-gpr-p creg))
2890         (atriv (or (null aform) 
2891                    (and (arm2-trivial-p bform)
2892                         (arm2-trivial-p cform)
2893                         bnode
2894                         cnode)))
2895         (btriv (or (null bform)
2896                    (and (arm2-trivial-p cform)
2897                         cnode)))
2898         (aconst (and (not atriv) 
2899                      (or (arm-side-effect-free-form-p aform)
2900                          (let ((avar (arm2-lexical-reference-p aform)))
2901                            (and avar 
2902                                 (arm2-var-not-set-by-form-p avar bform)
2903                                 (arm2-var-not-set-by-form-p avar cform))))))
2904         (bconst (and (not btriv)
2905                      (or
2906                       (arm-side-effect-free-form-p bform)
2907                       (let ((bvar (arm2-lexical-reference-p bform)))
2908                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2909         (apushed nil)
2910         (bpushed nil))
2911    (if (and aform (not aconst))
2912      (if atriv
2913        (arm2-one-targeted-reg-form seg aform areg)
2914        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2915    (if (and bform (not bconst))
2916      (if btriv
2917        (arm2-one-targeted-reg-form seg bform breg)
2918        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2919    (arm2-one-targeted-reg-form seg cform creg)
2920    (unless btriv 
2921      (if bconst
2922        (arm2-one-targeted-reg-form seg bform breg)
2923        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2924    (unless atriv
2925      (if aconst
2926        (arm2-one-targeted-reg-form seg aform areg)
2927        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2928    (values areg breg creg)))
2929
2930(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2931  (with-arm-local-vinsn-macros (seg)
2932    (let* ((bnode (nx2-node-gpr-p breg))
2933           (cnode (nx2-node-gpr-p creg))
2934           (atriv (or (null aform) 
2935                      (and (arm2-trivial-p bform)
2936                           (arm2-trivial-p cform)
2937                           bnode
2938                           cnode)))
2939           (btriv (or (null bform)
2940                      (and (arm2-trivial-p cform)
2941                           cnode)))
2942           (aconst (and (not atriv) 
2943                        (or (arm-side-effect-free-form-p aform)
2944                            (let ((avar (arm2-lexical-reference-p aform)))
2945                              (and avar 
2946                                   (arm2-var-not-set-by-form-p avar bform)
2947                                   (arm2-var-not-set-by-form-p avar cform))))))
2948           (bconst (and (not btriv)
2949                        (or
2950                         (arm-side-effect-free-form-p bform)
2951                         (let ((bvar (arm2-lexical-reference-p bform)))
2952                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2953           (adest areg)
2954           (bdest breg)
2955           (cdest creg)
2956           (apushed nil)
2957           (bpushed nil))
2958      (if (and aform (not aconst))
2959        (if atriv
2960          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2961          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2962      (if (and bform (not bconst))
2963        (if btriv
2964          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2965          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2966      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2967      (unless btriv 
2968        (if bconst
2969          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2970          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2971      (unless atriv
2972        (if aconst
2973          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2974          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2975      (values adest bdest cdest))))
2976
2977(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2978  (let* ((bnode (nx2-node-gpr-p breg))
2979         (cnode (nx2-node-gpr-p creg))
2980         (dnode (nx2-node-gpr-p dreg))
2981         (atriv (or (null aform) 
2982                    (and (arm2-trivial-p bform)
2983                         (arm2-trivial-p cform)
2984                         (arm2-trivial-p dform)
2985                         bnode
2986                         cnode
2987                         dnode)))
2988         (btriv (or (null bform)
2989                    (and (arm2-trivial-p cform)
2990                         (arm2-trivial-p dform)
2991                         cnode
2992                         dnode)))
2993         (ctriv (or (null cform)
2994                    (and (arm2-trivial-p dform) dnode)))
2995         (aconst (and (not atriv) 
2996                      (or (arm-side-effect-free-form-p aform)
2997                          (let ((avar (arm2-lexical-reference-p aform)))
2998                            (and avar 
2999                                 (arm2-var-not-set-by-form-p avar bform)
3000                                 (arm2-var-not-set-by-form-p avar cform)
3001                                 (arm2-var-not-set-by-form-p avar dform))))))
3002         (bconst (and (not btriv)
3003                      (or
3004                       (arm-side-effect-free-form-p bform)
3005                       (let ((bvar (arm2-lexical-reference-p bform)))
3006                         (and bvar
3007                              (arm2-var-not-set-by-form-p bvar cform)
3008                              (arm2-var-not-set-by-form-p bvar dform))))))
3009         (cconst (and (not ctriv)
3010                      (or
3011                       (arm-side-effect-free-form-p cform)
3012                       (let ((cvar (arm2-lexical-reference-p cform)))
3013                         (and cvar
3014                              (arm2-var-not-set-by-form-p cvar dform))))))
3015         (adest areg)
3016         (bdest breg)
3017         (cdest creg)
3018         (ddest dreg)
3019         (apushed nil)
3020         (bpushed nil)
3021         (cpushed nil))
3022    (if (and aform (not aconst))
3023      (if atriv
3024        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3025        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3026    (if (and bform (not bconst))
3027      (if btriv
3028        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3029        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3030    (if (and cform (not cconst))
3031      (if ctriv
3032        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3033        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3034    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3035    (unless ctriv 
3036      (if cconst
3037        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3038        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3039    (unless btriv 
3040      (if bconst
3041        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3042        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3043    (unless atriv
3044      (if aconst
3045        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3046        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3047    (values adest bdest cdest ddest)))
3048
3049(defun arm2-lri (seg reg value)
3050  (with-arm-local-vinsn-macros (seg)
3051    (if (>= value 0)
3052      (! lri reg value)
3053      (! lri reg (logand value #xffffffff)))))
3054
3055
3056(defun arm2-multiple-value-body (seg form)
3057  (let* ((lab (backend-get-next-label))
3058         (*arm2-vstack* *arm2-vstack*)
3059         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3060         (old-stack (arm2-encode-stack)))
3061    (with-arm-local-vinsn-macros (seg)
3062      (arm2-open-undo $undomvexpect)
3063      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3064      (@ lab))))
3065
3066(defun arm2-afunc-lfun-ref (afunc)
3067  (or
3068   (afunc-lfun afunc)
3069   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3070          afunc)))
3071
3072(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3073  (let ((inherited-args (afunc-inherited-vars afunc)))
3074    (when inherited-args
3075      (let* ((current-afunc *arm2-cur-afunc*)
3076             (stkargs (car arglist))
3077             (regargs (cadr arglist))
3078             (inhforms nil)
3079             (numregs (length regargs))
3080             (own-inhvars (afunc-inherited-vars current-afunc)))
3081        (dolist (var inherited-args)
3082          (let* ((root-var (nx-root-var var))
3083                 (other-guy 
3084                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3085                    (when (eq root-var (nx-root-var v)) (return v)))))
3086            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3087        (dolist (form inhforms)
3088          (if (%i< numregs maxregs)
3089            (progn
3090              (setq regargs (nconc regargs (list form)))
3091              (setq numregs (%i+ numregs 1)))
3092            (push form stkargs)))
3093        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3094        (%rplaca arglist stkargs)))) 
3095  arglist)
3096
3097(defun arm2-constant-for-compare-p (form)
3098  (setq form (acode-unwrapped-form form))
3099  (when (acode-p form)
3100    (let* ((op (acode-operator form)))
3101      (if (eql op (%nx1-operator fixnum))
3102        (let* ((val (ash (cadr form) arm::fixnumshift)))
3103          (if (or (arm::encode-arm-immediate val)
3104                  (arm::encode-arm-immediate (- val)))
3105            (logand val #xffffffff)))
3106        (if (eql op (%nx1-operator %unbound-marker))
3107          arm::unbound-marker
3108          (if (eql op (%nx1-operator %slot-unbound-marker))
3109            arm::slot-unbound-marker))))))
3110
3111(defun arm2-acode-operator-supports-u8 (form)
3112  (setq form (acode-unwrapped-form-value form))
3113  (when (acode-p form)
3114    (let* ((operator (acode-operator form)))
3115      (if (member operator *arm2-operator-supports-u8-target*)
3116        (values operator (acode-operand 1 form))))))
3117
3118(defun arm2-compare-u8 (seg vreg xfer form u8constant cr-bit true-p u8-operator)
3119  (with-arm-local-vinsn-macros (seg vreg xfer)
3120    (with-imm-target () (u8 :u8)
3121      (with-crf-target () crf
3122        (if (and (eql u8-operator (%nx1-operator lisptag))
3123                 (eql 0 u8constant)
3124                 (eql cr-bit arm::arm-cond-eq))
3125          (let* ((formreg (arm2-one-untargeted-reg-form seg form arm::arg_z)))
3126            (! test-fixnum crf formreg))
3127          (progn
3128           (arm2-use-operator u8-operator seg u8 nil form)
3129           (! compare-immediate crf u8 u8constant))))
3130      ;; Flags set.  Branch or return a boolean value ?
3131      (regspec-crf-gpr-case 
3132       (vreg dest)
3133       (^ cr-bit true-p)
3134       (progn
3135         (ensuring-node-target (target dest)
3136           (if (not true-p)
3137             (setq cr-bit (logxor 1 cr-bit)))
3138           (! cond->boolean target cr-bit))
3139         (^))))))
3140
3141;;; There are other cases involving constants that are worth exploiting.
3142(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3143  (with-arm-local-vinsn-macros (seg vreg xfer)
3144    (let* ((iu8 (let* ((i-fixnum (acode-fixnum-form-p i)))
3145                  (if (typep i-fixnum '(unsigned-byte 8))
3146                    i-fixnum)))
3147           (ju8 (let* ((j-fixnum (acode-fixnum-form-p j)))
3148                  (if (typep j-fixnum '(unsigned-byte 8))
3149                    j-fixnum)))
3150           (u8 (or iu8 ju8))
3151           (other-u8 (if iu8 j (if ju8 i)))
3152           (jconst (arm2-constant-for-compare-p j))
3153           (iconst (arm2-constant-for-compare-p i))
3154           (boolean (backend-crf-p vreg)))
3155      (multiple-value-bind (u8-operator u8-operand) (if other-u8 (arm2-acode-operator-supports-u8 other-u8))
3156        (if u8-operator
3157          (arm2-compare-u8 seg vreg xfer u8-operand u8 (if (and iu8 (not (eq cr-bit arm::arm-cond-eq))) (logxor 1 cr-bit) cr-bit) true-p u8-operator)
3158          (if (and boolean (or iconst jconst))
3159            (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3160              (! compare-immediate vreg reg (or jconst iconst))
3161              (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3162                (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3163              (^ cr-bit true-p))
3164            (if (and (eq cr-bit arm::arm-cond-eq) 
3165                     (or jconst iconst))
3166              (arm2-test-reg-%izerop 
3167               seg 
3168               vreg 
3169               xfer 
3170               (arm2-one-untargeted-reg-form 
3171                seg 
3172                (if jconst i j) 
3173                arm::arg_z) 
3174               cr-bit 
3175               true-p 
3176               (or jconst iconst))
3177              (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3178                (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))))
3179
3180
3181
3182(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3183  (with-arm-local-vinsn-macros (seg vreg xfer)
3184    (if vreg
3185      (regspec-crf-gpr-case 
3186       (vreg dest)
3187       (progn
3188         (! compare dest ireg jreg)
3189         (^ cr-bit true-p))
3190       (with-crf-target () crf
3191         (! compare crf ireg jreg)
3192         (ensuring-node-target (target vreg)
3193           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3194         (^)))
3195      (^))))
3196
3197(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3198  (with-arm-local-vinsn-macros (seg vreg xfer)
3199    (if vreg
3200      (regspec-crf-gpr-case 
3201       (vreg dest)
3202       (progn
3203         (! compare-to-nil dest ireg)
3204         (^ cr-bit true-p))
3205       (with-crf-target () crf
3206         (! compare-to-nil crf ireg)
3207         (ensuring-node-target (target dest)
3208           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3209         (^)))
3210      (^))))
3211
3212(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3213  (with-arm-local-vinsn-macros (seg vreg xfer)
3214    (if vreg
3215      (regspec-crf-gpr-case 
3216       (vreg dest)
3217       (progn
3218         (! double-float-compare dest ireg jreg)
3219         (^ cr-bit true-p))
3220       (progn
3221         (with-crf-target () flags
3222           (! double-float-compare flags ireg jreg)
3223
3224           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3225         (^)))
3226      (^))))
3227
3228(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3229  (with-arm-local-vinsn-macros (seg vreg xfer)
3230    (if vreg
3231      (regspec-crf-gpr-case 
3232       (vreg dest)
3233       (progn
3234         (! single-float-compare dest ireg jreg)
3235         (^ cr-bit true-p))
3236       (progn
3237         (with-crf-target () flags
3238           (! single-float-compare flags ireg jreg)
3239
3240           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3241         (^)))
3242      (^))))
3243
3244
3245
3246
3247(defun arm2-immediate-form-p (form)
3248  (if (and (consp form)
3249           (or (eq (%car form) (%nx1-operator immediate))
3250               (eq (%car form) (%nx1-operator simple-function))))
3251    t))
3252
3253(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3254  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3255
3256(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3257  (declare (fixnum reg))
3258  (with-arm-local-vinsn-macros (seg vreg xfer)
3259    (regspec-crf-gpr-case 
3260     (vreg dest)
3261     (progn
3262       (if (or (arm::encode-arm-immediate zero)
3263               (arm::encode-arm-immediate (- zero)))
3264         (! compare-immediate dest reg zero)
3265         (with-node-target (reg) other
3266           (arm2-lri seg other zero)
3267           (! compare dest reg other)))
3268       (^ cr-bit true-p))
3269     (with-crf-target () crf
3270       (if (or (arm::encode-arm-immediate zero)
3271               (arm::encode-arm-immediate (- zero)))
3272         (! compare-immediate crf reg (logand #xffffffff zero))
3273         (with-node-target (reg) other
3274           (arm2-lri seg other zero)
3275           (! compare crf reg other)))
3276       (ensuring-node-target (target dest)
3277         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3278       (^)))))
3279
3280(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3281  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3282    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3283      (let* ((addr (var-ea (%cadr form))))
3284        (if (typep addr 'lreg)
3285          addr
3286          (unless (and no-closed-p (addrspec-vcell-p addr ))
3287            addr))))))
3288
3289
3290(defun arm2-vpush-register (seg src &optional why info attr)
3291  (with-arm-local-vinsn-macros (seg)
3292    (prog1
3293      (! vpush-register src)
3294      (arm2-regmap-note-store src *arm2-vstack*)
3295      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3296      (arm2-adjust-vstack *arm2-target-node-size*))))
3297
3298(defun arm2-vpush-register-arg (seg src)
3299  (arm2-vpush-register seg src :outgoing-argument))
3300
3301
3302(defun arm2-vpop-register (seg dest)
3303  (with-arm-local-vinsn-macros (seg)
3304    (prog1
3305      (! vpop-register dest)
3306      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3307      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3308
3309(defun arm2-copy-register (seg dest src)
3310  (with-arm-local-vinsn-macros (seg)
3311    (when dest
3312      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3313             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3314             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3315             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3316             (src-mode (if src (get-regspec-mode src)))
3317             (dest-mode (get-regspec-mode dest))
3318             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3319        (if (null src)
3320          (if dest-gpr
3321            (! load-nil dest-gpr)
3322            (if dest-crf
3323              (! set-eq-bit dest-crf)))
3324          (if (and dest-crf src-gpr)
3325            ;; "Copying" a GPR to a CR field means comparing it to rnil
3326            (! compare-to-nil dest src)
3327            (if (and dest-gpr src-gpr)
3328              (case dest-mode
3329                (#.hard-reg-class-gpr-mode-node ; boxed result.
3330                 (case src-mode
3331                   (#.hard-reg-class-gpr-mode-node
3332                    (unless (eql  dest-gpr src-gpr)
3333                      (! copy-gpr dest src)))
3334                   (#.hard-reg-class-gpr-mode-u32
3335                    (arm2-box-u32 seg dest src))
3336                   (#.hard-reg-class-gpr-mode-s32
3337                    (arm2-box-s32 seg dest src))
3338                   (#.hard-reg-class-gpr-mode-u16
3339                    (! u16->fixnum dest src))
3340                   (#.hard-reg-class-gpr-mode-s16
3341                    (! s16->fixnum dest src))
3342                   (#.hard-reg-class-gpr-mode-u8
3343                    (! u8->fixnum dest src))
3344                   (#.hard-reg-class-gpr-mode-s8
3345                    (! s8->fixnum dest src))
3346                   (#.hard-reg-class-gpr-mode-address
3347                    (! macptr->heap dest src))))
3348                ((#.hard-reg-class-gpr-mode-u32
3349                  #.hard-reg-class-gpr-mode-address)
3350                 (case src-mode
3351                   (#.hard-reg-class-gpr-mode-node
3352                    (let* ((src-type (get-node-regspec-type-modes src)))
3353                      (declare (fixnum src-type))
3354                      (case dest-mode
3355                        (#.hard-reg-class-gpr-mode-u32
3356                         (! unbox-u32 dest src))
3357                        (#.hard-reg-class-gpr-mode-address
3358                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3359                                     *arm2-reckless*)
3360                           (! trap-unless-macptr src))
3361                         (! deref-macptr dest src)))))
3362                   ((#.hard-reg-class-gpr-mode-u32
3363                     #.hard-reg-class-gpr-mode-s32
3364                     #.hard-reg-class-gpr-mode-address)
3365                    (unless (eql  dest-gpr src-gpr)
3366                      (! copy-gpr dest src)))
3367                   ((#.hard-reg-class-gpr-mode-u16
3368                     #.hard-reg-class-gpr-mode-s16)
3369                    (! u16->u32 dest src))
3370                   ((#.hard-reg-class-gpr-mode-u8
3371                     #.hard-reg-class-gpr-mode-s8)
3372                    (! u8->u32 dest src))))
3373                (#.hard-reg-class-gpr-mode-s32
3374                 (case src-mode
3375                   (#.hard-reg-class-gpr-mode-node
3376                    (! unbox-s32 dest src))
3377                   ((#.hard-reg-class-gpr-mode-u32
3378                     #.hard-reg-class-gpr-mode-s32
3379                     #.hard-reg-class-gpr-mode-address)
3380                    (unless (eql  dest-gpr src-gpr)
3381                      (! copy-gpr dest src)))
3382                   (#.hard-reg-class-gpr-mode-u16
3383                    (! u16->u32 dest src))                 
3384                   (#.hard-reg-class-gpr-mode-s16
3385                    (! s16->s32 dest src))
3386                   (#.hard-reg-class-gpr-mode-u8
3387                    (! u8->u32 dest src))
3388                   (#.hard-reg-class-gpr-mode-s8
3389                    (! s8->s32 dest src))))
3390                (#.hard-reg-class-gpr-mode-u16
3391                 (case src-mode
3392                   (#.hard-reg-class-gpr-mode-node
3393                    (! unbox-u16 dest src))
3394                   ((#.hard-reg-class-gpr-mode-u8
3395                     #.hard-reg-class-gpr-mode-s8)
3396                    (! u8->u32 dest src))
3397                   (t
3398                    (unless (eql dest-gpr src-gpr)
3399                      (! copy-gpr dest src)))))
3400                (#.hard-reg-class-gpr-mode-s16
3401                 (case src-mode
3402                   (#.hard-reg-class-gpr-mode-node
3403                    (! unbox-s16 dest src))
3404                   (#.hard-reg-class-gpr-mode-s8
3405                    (! s8->s32 dest src))
3406                   (#.hard-reg-class-gpr-mode-u8
3407                    (! u8->u32 dest src))
3408                   (t
3409                    (unless (eql dest-gpr src-gpr)
3410                      (! copy-gpr dest src)))))
3411                (#.hard-reg-class-gpr-mode-u8
3412                 (case src-mode
3413                   (#.hard-reg-class-gpr-mode-node
3414                    (if *arm2-reckless*
3415                      (! %unbox-u8 dest src)
3416                      (! unbox-u8 dest src)))
3417                   (t
3418                    (unless (eql dest-gpr src-gpr)
3419                      (! copy-gpr dest src)))))
3420                (#.hard-reg-class-gpr-mode-s8
3421                 (case src-mode
3422                   (#.hard-reg-class-gpr-mode-node
3423                    (! unbox-s8 dest src))
3424                   (t
3425                    (unless (eql dest-gpr src-gpr)
3426                      (! copy-gpr dest src))))))
3427              (if src-gpr
3428                (if dest-fpr
3429                  (progn
3430                    (case src-mode
3431                      (#.hard-reg-class-gpr-mode-node
3432                       (case dest-mode
3433                         (#.hard-reg-class-fpr-mode-double
3434                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3435                                               (get-node-regspec-type-modes src))
3436                                      *arm2-reckless*)
3437                            (! trap-unless-double-float src))
3438                          (! get-double dest src))
3439                         (#.hard-reg-class-fpr-mode-single
3440                          (unless *arm2-reckless*
3441                            (! trap-unless-single-float src))
3442                          (! get-single dest src)))))))
3443                (if dest-gpr
3444                  (case dest-mode
3445                    (#.hard-reg-class-gpr-mode-node
3446                     (case src-mode
3447                       (#.hard-reg-class-fpr-mode-double
3448                        (! double->heap dest src))
3449                       (#.hard-reg-class-fpr-mode-single
3450                        (! single->node dest src)))))
3451                  (if (and src-fpr dest-fpr)
3452                    (unless (eql dest-fpr src-fpr)
3453                      (case src-mode
3454                        (#.hard-reg-class-fpr-mode-single
3455                         (case dest-mode
3456                           (#.hard-reg-class-fpr-mode-single
3457                            (! single-to-single dest src))
3458                           (#.hard-reg-class-fpr-mode-double
3459                            (! single-to-double dest src))))
3460                        (#.hard-reg-class-fpr-mode-double
3461                         (case dest-mode
3462                           (#.hard-reg-class-fpr-mode-single
3463                            (! double-to-single dest src))
3464                           (#.hard-reg-class-fpr-mode-double
3465                            (! double-to-double dest src))))))))))))))))
3466 
3467(defun arm2-unreachable-store (&optional vreg)
3468  ;; I don't think that anything needs to be done here,
3469  ;; but leave this guy around until we're sure.
3470  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3471  ;; if code to -load- that "something" never gets generated.
3472  ;; If I'm right about this, that means that the compile-time
3473  ;; stack-discipline problem that this is supposed to deal
3474  ;; with can't happen.)
3475  (declare (ignore vreg))
3476  nil)
3477
3478;;; bind vars to initforms, as per let*, &aux.
3479(defun arm2-seq-bind (seg vars initforms)
3480  (dolist (var vars)
3481    (arm2-seq-bind-var seg var (pop initforms))))
3482
3483(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3484  (when (acode-p form)
3485    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3486      (with-arm-local-vinsn-macros (seg)
3487        (let* ((op (acode-operator form)))
3488          (cond ((eq op (%nx1-operator list))
3489                 (let* ((*arm2-vstack* *arm2-vstack*)
3490                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3491                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3492                   (arm2-open-undo $undostkblk curstack)
3493                   (! stack-cons-list))
3494                 (setq val arm::arg_z))
3495                ((eq op (%nx1-operator list*))
3496                 (let* ((arglist (%cadr form)))                   
3497                   (let* ((*arm2-vstack* *arm2-vstack*)
3498                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3499                     (arm2-arglist seg arglist))
3500                   (when (car arglist)
3501                     (arm2-set-nargs seg (length (%car arglist)))
3502                     (! stack-cons-list*)
3503                     (arm2-open-undo $undostkblk curstack))
3504                   (setq val arm::arg_z)))
3505                ((eq op (%nx1-operator multiple-value-list))
3506                 (arm2-multiple-value-body seg (%cadr form))
3507                 (arm2-open-undo $undostkblk curstack)
3508                 (! stack-cons-list)
3509                 (setq val arm::arg_z))
3510                ((eq op (%nx1-operator cons))
3511                 (let* ((y ($ arm::arg_y))
3512                        (z ($ arm::arg_z))
3513                        (result ($ arm::arg_z)))
3514                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3515                   (arm2-open-undo $undostkblk )
3516                   (! make-stack-cons result y z) 
3517                   (setq val result)))
3518                ((eq op (%nx1-operator %consmacptr%))
3519                 (with-imm-target () (address :address)
3520                   (arm2-one-targeted-reg-form seg form address)
3521                   (with-node-temps () (node)
3522                     (! macptr->stack node address)
3523                     (arm2-open-undo $undostkblk)
3524                     (setq val node))))
3525                ((eq op (%nx1-operator %new-ptr))
3526                 (let* ((clear-form (caddr form))
3527                        (cval (nx2-constant-form-value clear-form)))
3528                   (if cval
3529                       (progn 
3530                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3531                         (if (nx-null cval)
3532                             (! make-stack-block)
3533                             (! make-stack-block0)))
3534                       (with-crf-target () crf
3535                         (let ((stack-block-0-label (backend-get-next-label))
3536                               (done-label (backend-get-next-label))
3537                               (rval ($ arm::arg_z))
3538                               (rclear ($ arm::arg_y)))
3539                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3540                           (! compare-to-nil crf rclear)
3541                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3542                           (! make-stack-block)
3543                           (-> done-label)
3544                           (@ stack-block-0-label)
3545                           (! make-stack-block0)
3546                           (@ done-label)))))
3547                 (arm2-open-undo $undostkblk)
3548                 (setq val ($ arm::arg_z)))
3549                ((eq op (%nx1-operator make-list))
3550                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3551                 (arm2-open-undo $undostkblk curstack)
3552                 (! make-stack-list)
3553                 (setq val arm::arg_z))       
3554                ((eq op (%nx1-operator vector))
3555                 (let* ((*arm2-vstack* *arm2-vstack*)
3556                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3557                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3558                   (! make-stack-vector))
3559                 (arm2-open-undo $undostkblk)
3560                 (setq val arm::arg_z))
3561                ((eq op (%nx1-operator %gvector))
3562                 (let* ((*arm2-vstack* *arm2-vstack*)
3563                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3564                        (arglist (%cadr form)))
3565                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3566                   (! make-stack-gvector))
3567                 (arm2-open-undo $undostkblk)
3568                 (setq val arm::arg_z)) 
3569                ((eq op (%nx1-operator closed-function)) 
3570                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3571                ((eq op (%nx1-operator %make-uvector))
3572                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3573                   (if init-p
3574                       (progn
3575                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3576                         (! stack-misc-alloc-init))
3577                       (progn
3578                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3579                         (! stack-misc-alloc)))
3580                   (arm2-open-undo $undostkblk)
3581                   (setq val ($ arm::arg_z)))))))))
3582  val)
3583
3584(defun arm2-addrspec-to-reg (seg addrspec reg)
3585  (if (memory-spec-p addrspec)
3586    (arm2-stack-to-register seg addrspec reg)
3587    (arm2-copy-register seg reg addrspec)))
3588 
3589(defun arm2-seq-bind-var (seg var val)
3590  (with-arm-local-vinsn-macros (seg)
3591    (let* ((sym (var-name var))
3592           (bits (nx-var-bits var))
3593           (closed-p (and (%ilogbitp $vbitclosed bits)
3594                          (%ilogbitp $vbitsetq bits)))
3595           (curstack (arm2-encode-stack))
3596           (make-vcell (and closed-p (eq bits (var-bits var))))
3597           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3598      (unless (fixnump val)
3599        (setq val (nx-untyped-form val))
3600        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3601          (setq val (arm2-dynamic-extent-form seg curstack val))))
3602      (if (%ilogbitp $vbitspecial bits)
3603        (progn
3604          (arm2-dbind seg val sym)
3605          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3606        (let ((puntval nil))
3607          (flet ((arm2-puntable-binding-p (var initform)
3608                   ; The value returned is acode.
3609                   (let* ((bits (nx-var-bits var)))
3610                     (if (%ilogbitp $vbitpuntable bits)
3611                       initform))))
3612            (declare (inline arm2-puntable-binding-p))
3613            (if (and (not (arm2-load-ea-p val))
3614                     (setq puntval (arm2-puntable-binding-p var val)))
3615              (progn
3616                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3617                (nx2-replace-var-refs var puntval)
3618                (arm2-set-var-ea seg var puntval))
3619              (progn
3620                (let* ((vloc *arm2-vstack*)
3621                       (reg (let* ((r (nx2-assign-register-var var)))
3622                              (if r ($ r)))))
3623                  (if (arm2-load-ea-p val)
3624                    (if reg
3625                      (arm2-addrspec-to-reg seg val reg)
3626                      (if (memory-spec-p val)
3627                        (with-node-temps () (temp)
3628                          (arm2-addrspec-to-reg seg val temp)
3629                          (arm2-vpush-register seg temp :node var bits))
3630                        (arm2-vpush-register seg val :node var bits)))
3631                    (if reg
3632                      (arm2-one-targeted-reg-form seg val reg)
3633                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3634                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3635                  (if reg
3636                    (arm2-note-var-cell var reg)
3637                    (arm2-note-top-cell var))
3638                  (when make-vcell
3639                    (with-node-temps () (vcell closed)
3640                        (arm2-stack-to-register seg vloc closed)
3641                        (if closed-downward
3642                          (progn
3643                            (! make-stack-vcell vcell closed)
3644                            (arm2-open-undo $undostkblk))
3645                          (! make-vcell vcell closed))
3646                        (arm2-register-to-stack seg vcell vloc))))))))))))
3647
3648
3649
3650;;; Never make a vcell if this is an inherited var.
3651;;; If the var's inherited, its bits won't be a fixnum (and will
3652;;; therefore be different from what NX-VAR-BITS returns.)
3653(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3654                          (bits (nx-var-bits var)) 
3655                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3656                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3657                          (make-vcell (and closed-p (eq bits (var-bits var))))
3658                          (addr (arm2-vloc-ea vloc)))
3659  (with-arm-local-vinsn-macros (seg)
3660    (if (%ilogbitp $vbitspecial bits)
3661      (progn
3662        (arm2-dbind seg addr (var-name var))
3663        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3664        t)
3665      (progn
3666        (when (%ilogbitp $vbitpunted bits)
3667          (compiler-bug "bind-var: var ~s was punted" var))
3668        (when make-vcell
3669          (with-node-temps () (vcell closed)
3670            (arm2-stack-to-register seg vloc closed)
3671            (if closed-downward
3672              (progn
3673                (! make-stack-vcell vcell closed)
3674                (arm2-open-undo $undostkblk))
3675              (! make-vcell vcell closed))
3676            (arm2-register-to-stack seg vcell vloc)))
3677        (when lcell
3678          (setf (lcell-kind lcell) :node
3679                (lcell-attributes lcell) bits
3680                (lcell-info lcell) var)
3681          (arm2-note-var-cell var lcell))         
3682        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3683        closed-downward))))
3684
3685(defun arm2-set-var-ea (seg var ea)
3686  (setf (var-ea var) ea)
3687  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3688    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3689      (push (list var (var-name var) start (close-vinsn-note start))
3690            *arm2-recorded-symbols*)))
3691  ea)
3692
3693(defun arm2-close-var (seg var)
3694  (let ((bits (nx-var-bits var)))
3695    (when (and *arm2-record-symbols*
3696               (or (logbitp $vbitspecial bits)
3697                   (not (logbitp $vbitpunted bits))))
3698      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3699        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3700        (setf (vinsn-note-class endnote) :end-variable-scope)
3701        (append-dll-node (vinsn-note-label endnote) seg)))))
3702
3703(defun arm2-load-ea-p (ea)
3704  (or (typep ea 'fixnum)
3705      (typep ea 'lreg)
3706      (typep ea 'lcell)))
3707
3708(defun arm2-dbind (seg value sym)
3709  (with-arm-local-vinsn-macros (seg)
3710    (let* ((ea-p (arm2-load-ea-p value))
3711           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3712           (self-p (unless ea-p (and (or
3713                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3714                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3715                                     (eq (cadr value) sym)))))
3716      (cond ((eq sym '*interrupt-level*)
3717             (let* ((fixval (acode-fixnum-form-p value)))
3718               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3719                                       (! bind-interrupt-level-0-inline)
3720                                       (! bind-interrupt-level-0)))
3721                     ((eql fixval -1) (if *arm2-open-code-inline*
3722                                        (! bind-interrupt-level-m1-inline)
3723                                        (! bind-interrupt-level-m1)))
3724                     (t
3725                      (if ea-p 
3726                        (arm2-store-ea seg value arm::arg_z)
3727                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3728                      (! bind-interrupt-level))))
3729             (arm2-open-undo $undointerruptlevel))
3730            (t
3731             (if (or nil-p self-p)
3732               (progn
3733                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3734                 (if nil-p
3735                   (! bind-nil)
3736                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3737                     (! bind-self)
3738                     (! bind-self-boundp-check))))
3739               (progn
3740                 (if ea-p 
3741                   (arm2-store-ea seg value arm::arg_z)
3742                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3743                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3744                 (! bind)))
3745             (arm2-open-undo $undospecial)))
3746      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3747      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3748      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3749      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3750
3751;;; Store the contents of EA - which denotes either a vframe location
3752;;; or a hard register - in reg.
3753
3754(defun arm2-store-ea (seg ea reg)
3755  (if (typep ea 'fixnum)
3756    (if (memory-spec-p ea)
3757      (arm2-stack-to-register seg ea reg)
3758      (arm2-copy-register seg reg ea))
3759    (if (typep ea 'lreg)
3760      (arm2-copy-register seg reg ea)
3761      (if (typep ea 'lcell)
3762        (arm2-lcell-to-register seg ea reg)))))
3763
3764
3765     
3766
3767;;; Callers should really be sure that this is what they want to use.
3768(defun arm2-absolute-natural (seg vreg xfer value)
3769  (with-arm-local-vinsn-macros (seg vreg xfer)
3770    (when vreg
3771      (arm2-lri seg vreg value))
3772    (^)))
3773
3774
3775
3776(defun arm2-store-macptr (seg vreg address-reg)
3777  (with-arm-local-vinsn-macros (seg vreg)
3778    (when (arm2-for-value-p vreg)
3779      (if (logbitp vreg arm-imm-regs)
3780        (<- address-reg)
3781        (! macptr->heap vreg address-reg)))))
3782
3783(defun arm2-store-signed-longword (seg vreg imm-reg)
3784  (with-arm-local-vinsn-macros (seg vreg)
3785    (when (arm2-for-value-p vreg)
3786      (if (logbitp vreg arm-imm-regs)
3787        (<- imm-reg)
3788        (arm2-box-s32 seg vreg imm-reg)))))
3789
3790(defun arm2-store-signed-halfword (seg vreg imm-reg)
3791  (with-arm-local-vinsn-macros (seg vreg)
3792    (when (arm2-for-value-p vreg)
3793      (if (logbitp vreg arm-imm-regs)
3794        (<- imm-reg)
3795        (! s16->fixnum vreg imm-reg)))))
3796
3797
3798(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3799  (with-arm-local-vinsn-macros (seg vreg)
3800    (when (arm2-for-value-p vreg)
3801      (if (logbitp vreg arm-imm-regs)
3802        (<- imm-reg)
3803        (! u16->fixnum vreg imm-reg)))))
3804
3805
3806
3807;;; If "value-first-p" is true and both "offset" and "val" need to be
3808;;; evaluated, evaluate "val" before evaluating "offset".
3809(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3810  (with-arm-local-vinsn-macros (seg vreg xfer)
3811    (let* ((intval (acode-absolute-ptr-p val))
3812           (offval (acode-fixnum-form-p offset))
3813           (for-value (arm2-for-value-p vreg)))
3814      (flet ((address-and-node-regs ()
3815               (if for-value
3816                 (progn
3817                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3818                   (progn
3819                     (if intval
3820                       (arm2-lri seg arm::imm0 intval)
3821                       (! deref-macptr arm::imm0 arm::arg_z))
3822                     (values arm::imm0 arm::arg_z)))
3823                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3824
3825        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3826        (if offval
3827                                        ; Easier: need one less register than in the general case.
3828          (with-imm-target () (ptr-reg :address)
3829            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3830            (if intval
3831              (with-imm-target (ptr-reg) (val-target :address)
3832                (arm2-lri seg val-target intval)
3833                (! mem-set-c-address val-target ptr-reg offval)
3834                (if for-value
3835                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3836              (progn
3837                (! temp-push-unboxed-word ptr-reg)
3838                (arm2-open-undo $undostkblk)
3839                (multiple-value-bind (address node) (address-and-node-regs)
3840                  (with-imm-target (address) (ptr-reg :address)
3841                    (! temp-pop-unboxed-word ptr-reg)
3842                    (arm2-close-undo)
3843                    (! mem-set-c-address address ptr-reg offval)
3844                    (if for-value
3845                      (<- node)))))))
3846          ;; No (16-bit) constant offset.  Might still have a 32-bit
3847          ;; constant offset; might have a constant value.  Might
3848          ;; not.  Might not.  Easiest to special-case the
3849          ;; constant-value case first ...
3850          (let* ((xptr-reg nil)
3851                 (xoff-reg nil)
3852                 (xval-reg nil)
3853                 (node-arg_z nil)
3854                 (constant-offset (acode-fixnum-form-p offset)))
3855            (if intval
3856              (if constant-offset
3857                (with-imm-target () (ptr-reg :address)
3858                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3859                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3860                    (arm2-lri seg off-reg constant-offset)
3861                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3862                      (arm2-lri seg val-reg intval)
3863                      (setq xptr-reg ptr-reg
3864                            xoff-reg off-reg
3865                            xval-reg val-reg))))
3866                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3867                ;; and unbox the offset, load the value, pop the pointer.
3868                (progn
3869                  (with-imm-target () (ptr-reg :address)
3870                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3871                    (! temp-push-unboxed-word ptr-reg)
3872                    (arm2-open-undo $undostkblk))
3873                  (with-imm-target () (off-reg :signed-natural)
3874                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3875                    (with-imm-target (off-reg) (val-reg :signed-natural)
3876                      (arm2-lri seg val-reg intval)
3877                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3878                        (! temp-pop-unboxed-word ptr-reg)
3879                        (arm2-close-undo)
3880                        (setq xptr-reg ptr-reg
3881                              xoff-reg off-reg
3882                              xval-reg val-reg))))))
3883              ;; No intval; maybe constant-offset.
3884              (with-imm-target () (ptr-reg :address)
3885                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3886                (! temp-push-unboxed-word ptr-reg)
3887                (arm2-open-undo $undostkblk)
3888                (progn
3889                  (if (not constant-offset)
3890                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3891                  (multiple-value-bind (address node) (address-and-node-regs)
3892                    (with-imm-target (address) (off-reg :s32)
3893                      (if constant-offset
3894                        (arm2-lri seg off-reg constant-offset)
3895                        (with-node-temps (arm::arg_z) (temp)
3896                          (arm2-vpop-register seg temp)
3897                          (! fixnum->signed-natural off-reg temp)))
3898                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3899                        (! temp-pop-unboxed-word ptr-reg)
3900                        (arm2-close-undo)
3901                        (setq xptr-reg ptr-reg
3902                              xoff-reg off-reg
3903                              xval-reg address
3904                              node-arg_z node)))))))
3905            (! mem-set-address xval-reg xptr-reg xoff-reg)
3906            (when for-value
3907              (if node-arg_z
3908                (<- node-arg_z)
3909                (<- (set-regspec-mode 
3910                     xval-reg
3911                     (gpr-mode-name-value :address)))))))
3912        (^)))))
3913 
3914(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3915  (with-arm-local-vinsn-macros (seg)
3916    (case size
3917      (8 (! mem-set-c-doubleword valreg basereg displacement))
3918      (4 (! mem-set-c-fullword valreg basereg displacement))
3919      (2 (! mem-set-c-halfword valreg basereg displacement))
3920      (1 (! mem-set-c-byte valreg basereg displacement)))))
3921
3922(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3923  (with-arm-local-vinsn-macros (seg)
3924    (case size
3925      (8 (! mem-set-doubleword valreg basereg idxreg))
3926      (4 (! mem-set-fullword valreg basereg idxreg))
3927      (2 (! mem-set-halfword valreg basereg idxreg))
3928      (1 (! mem-set-byte valreg basereg idxreg)))))
3929     
3930(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3931  (with-arm-local-vinsn-macros (seg vreg xfer)
3932    (if (eql 0 (%ilogand #xf bits))
3933      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3934      (let* ((size (logand #xf bits))
3935             (nbits (ash size 3))
3936             (signed (not (logbitp 5 bits)))
3937             (intval (acode-integer-constant-p val nbits))
3938             (offval (acode-fixnum-form-p offset))
3939             (for-value (arm2-for-value-p vreg)))
3940        (declare (fixnum size))
3941        (flet ((val-to-argz-and-imm0 ()
3942                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3943                 (if (eq size 8)
3944                   (if signed
3945                     (! gets64)
3946                     (! getu64))
3947                   (if (eq size 4)
3948                     (if signed
3949                       (! gets32)
3950                       (! getu32))
3951                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3952
3953          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3954          (if offval
3955                                        ; Easier: need one less register than in the general case.
3956            (with-imm-target () (ptr-reg :address)
3957              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3958              (if intval
3959                (with-imm-target (ptr-reg) (val-target :s32)                   
3960                  (arm2-lri seg val-target intval)
3961                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3962                  (if for-value
3963                    (<- (set-regspec-mode 
3964                         val-target 
3965                         (gpr-mode-name-value
3966                          (case size
3967                            (8 (if signed :s64 :u64))
3968                            (4 (if signed :s32 :u32))
3969                            (2 (if signed :s16 :u16))
3970                            (1 (if signed :s8 :u8))))))))
3971                (progn
3972                  (! temp-push-unboxed-word ptr-reg)
3973                  (arm2-open-undo $undostkblk)
3974                  (val-to-argz-and-imm0)                 
3975                  (with-imm-target (arm::imm0) (ptr-reg :address)
3976                    (! temp-pop-unboxed-word ptr-reg)
3977                    (arm2-close-undo)
3978                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3979                    (if for-value
3980                      (<- arm::arg_z))))))
3981            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3982            ;; might have a constant value.  Might not.  Might not.
3983            ;; Easiest to special-case the constant-value case first ...
3984            (let* ((xptr-reg nil)
3985                   (xoff-reg nil)
3986                   (xval-reg nil)
3987                   (node-arg_z nil)
3988                   (constant-offset (acode-fixnum-form-p offset)))
3989              (if intval
3990                (if constant-offset
3991                  (with-imm-target () (ptr-reg :address)
3992                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3993                    (with-imm-target (ptr-reg) (off-reg :s32)
3994                      (arm2-lri seg off-reg constant-offset)
3995                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
3996                        (arm2-lri seg val-reg intval)
3997                        (setq xptr-reg ptr-reg
3998                              xoff-reg off-reg
3999                              xval-reg val-reg))))
4000                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
4001                                        ; and unbox the offset, load the value, pop the pointer.
4002                  (progn
4003                    (with-imm-target () (ptr-reg :address)
4004                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
4005                      (! temp-push-unboxed-word ptr-reg)
4006                      (arm2-open-undo $undostkblk))
4007                    (with-imm-target () (off-reg :s32)
4008                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
4009                      (with-imm-target (off-reg) (val-reg :s32)
4010                        (arm2-lri seg val-reg intval)
4011                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
4012                          (! temp-pop-unboxed-word ptr-reg)
4013                          (arm2-close-undo)
4014                          (setq xptr-reg ptr-reg
4015                                xoff-reg off-reg
4016                                xval-reg val-reg))))))
4017                ;; No intval; maybe constant-offset.
4018                (with-imm-target () (ptr-reg :address)
4019                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
4020                  (! temp-push-unboxed-word ptr-reg)
4021                  (arm2-open-undo $undostkblk)
4022                  (progn
4023                    (if (not constant-offset)
4024                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
4025                    (val-to-argz-and-imm0)
4026                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
4027                      (if constant-offset
4028                        (arm2-lri seg off-reg constant-offset)
4029                        (with-node-temps (arm::arg_z) (temp)
4030                          (arm2-vpop-register seg temp)
4031                          (! fixnum->signed-natural off-reg temp)))
4032                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
4033                        (! temp-pop-unboxed-word ptr-reg)
4034                        (arm2-close-undo)
4035                        (setq xptr-reg ptr-reg
4036                              xoff-reg off-reg
4037                              xval-reg arm::imm0
4038                              node-arg_z t))))))
4039              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4040              (when for-value
4041                (if node-arg_z
4042                  (<- arm::arg_z)
4043                  (<- (set-regspec-mode 
4044                       xval-reg
4045                       (gpr-mode-name-value
4046                        (case size
4047                          (8 (if signed :s64 :u64))
4048                          (4 (if signed :s32 :u32))
4049                          (2 (if signed :s16 :u16))
4050                          (1 (if signed :s8 :u8))))))))))
4051          (^))))))
4052
4053
4054
4055
4056
4057(defun arm2-encoding-undo-count (encoding)
4058 (svref encoding 0))
4059
4060(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4061  (svref encoding 1))
4062
4063(defun arm2-encoding-vstack-depth (encoding)
4064  (svref encoding 2))
4065
4066(defun arm2-encoding-vstack-top (encoding)
4067  (svref encoding 3))
4068
4069(defun arm2-encode-stack ()
4070  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4071
4072(defun arm2-decode-stack (encoding)
4073  (values (arm2-encoding-undo-count encoding)
4074          (arm2-encoding-cstack-depth encoding)
4075          (arm2-encoding-vstack-depth encoding)
4076          (arm2-encoding-vstack-top encoding)))
4077
4078(defun arm2-equal-encodings-p (a b)
4079  (dotimes (i 3 t)
4080    (unless (eq (svref a i) (svref b i)) (return))))
4081
4082(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4083  (set-fill-pointer 
4084   *arm2-undo-stack*
4085   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4086  (vector-push-extend curstack *arm2-undo-stack*)
4087  (vector-push-extend reason *arm2-undo-because*)
4088  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4089
4090(defun arm2-close-undo (&aux
4091                        (new-count (%i- *arm2-undo-count* 1))
4092                        (i (aref *arm2-undo-stack* new-count)))
4093  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4094    (arm2-decode-stack i))
4095  (set-fill-pointer 
4096   *arm2-undo-stack*
4097   (set-fill-pointer *arm2-undo-because* new-count)))
4098
4099
4100
4101
4102
4103;;; "Trivial" means can be evaluated without allocating or modifying registers.
4104;;; Interim definition, which will probably stay here forever.
4105(defun arm2-trivial-p (form &aux op bits)
4106  (setq form (nx-untyped-form form))
4107  (and
4108   (consp form)
4109   (not (eq (setq op (%car form)) (%nx1-operator call)))
4110   (or
4111    (nx-null form)
4112    (nx-t form)
4113    (eq op (%nx1-operator simple-function))
4114    (eq op (%nx1-operator fixnum))
4115    (eq op (%nx1-operator immediate))
4116    #+nil
4117    (eq op (%nx1-operator bound-special-ref))
4118    (and (or (eq op (%nx1-operator inherited-arg)) 
4119             (eq op (%nx1-operator lexical-reference)))
4120         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4121             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4122                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4123
4124(defun arm2-lexical-reference-p (form)
4125  (when (acode-p form)
4126    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4127      (when (or (eq op (%nx1-operator lexical-reference))
4128                (eq op (%nx1-operator inherited-arg)))
4129        (%cadr form)))))
4130
4131
4132
4133(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4134  (declare (ignorable check-boundp))
4135  (setq check-boundp (not *arm2-reckless*))
4136  (with-arm-local-vinsn-macros (seg vreg xfer)
4137    (when (or check-boundp vreg)
4138      (unless vreg (setq vreg ($ arm::arg_z)))
4139      (if (eq sym '*interrupt-level*)
4140          (ensuring-node-target (target vreg)
4141            (! ref-interrupt-level target))
4142          (if *arm2-open-code-inline*
4143            (ensuring-node-target (target vreg)
4144              (with-node-target (target) src
4145                (let* ((vcell (arm2-symbol-value-cell sym))
4146                       (reg (arm2-register-constant-p vcell)))
4147                  (if reg
4148                    (setq src reg)
4149                    (arm2-store-immediate seg vcell src)))
4150                (if check-boundp
4151                  (! ref-symbol-value-inline target src)
4152                  (! %ref-symbol-value-inline target src))))
4153            (let* ((src ($ arm::arg_z))
4154                   (dest ($ arm::arg_z)))
4155              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4156              (if check-boundp
4157                (! ref-symbol-value dest src)
4158                (! %ref-symbol-value dest src))
4159              (<- dest)))))
4160    (^)))
4161
4162#|
4163(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4164  (with-arm-local-vinsn-macros (seg vreg xfer)
4165    (when vreg
4166      (if (eq sym '*interrupt-level*)
4167        (ensuring-node-target (target vreg)
4168          (! ref-interrupt-level target))
4169        (let* ((src ($ arm::arg_z))
4170               (dest ($ arm::arg_z)))
4171          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4172          (if check-boundp
4173            (! ref-symbol-value dest src)
4174            (! %ref-symbol-value dest src))
4175          (<- dest))))
4176    (^)))
4177||#
4178
4179;;; Should be less eager to box result
4180(defun arm2-extract-charcode (seg vreg xfer char safe)
4181  (with-arm-local-vinsn-macros (seg vreg xfer)
4182    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4183      (when safe
4184        (! trap-unless-character src))
4185      (if vreg
4186        (ensuring-node-target (target vreg)
4187          (! character->fixnum target src)))
4188      (^))))
4189 
4190
4191(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4192  (if (arm2-form-typep listform 'list)
4193    (setq safe nil))                    ; May also have been passed as NIL.
4194  (with-arm-local-vinsn-macros (seg vreg xfer)
4195    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4196      (when safe
4197        (! trap-unless-list src))
4198      (if vreg
4199        (ensuring-node-target (target vreg)
4200          (if refcdr
4201            (! %cdr target src)
4202            (! %car target src))))
4203      (^))))
4204
4205
4206
4207
4208
4209
4210
4211(defun arm2-misc-byte-count (subtag element-count)
4212  (funcall (arch::target-array-data-size-function
4213            (backend-target-arch *target-backend*))
4214           subtag element-count))
4215
4216
4217;;; The naive approach is to vpush all of the initforms, allocate the
4218;;; miscobj, then sit in a loop vpopping the values into the vector.
4219;;; That's "naive" when most of the initforms in question are
4220;;; "side-effect-free" (constant references or references to un-SETQed
4221;;; lexicals), in which case it makes more sense to just store the
4222;;; things into the vector cells, vpushing/ vpopping only those things
4223;;; that aren't side-effect-free.  (It's necessary to evaluate any
4224;;; non-trivial forms before allocating the miscobj, since that
4225;;; ensures that the initforms are older (in the EGC sense) than it
4226;;; is.)  The break-even point space-wise is when there are around 3
4227;;; non-trivial initforms to worry about.
4228
4229
4230(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4231  (with-arm-local-vinsn-macros (seg vreg xfer)
4232    (if (null vreg)
4233      (dolist (f initforms) (arm2-form seg nil nil f))
4234      (let*