source: branches/arm/compiler/ARM/arm2.lisp @ 13897

Last change on this file since 13897 was 13897, checked in by gb, 9 years ago

arm-asm.lisp, arm-lap.lisp: drain-constant-pool. At least slightly
better than nothing. Check to make sure that :mem12 pc-relative label
references are within 12 bits of their target.

arm-backend: uncomment code to require arm-vinsns

arm-disassemble: hook up to DISASSEMBLE.

arm-vinsns: in REQUIRE-U32, get subtag from the right place.

arm2.lisp: assume that .SPprogvsave sets up an unwind-protect.

arm-bignum.lisp: %ADD-THE-CARRRY is indeed silly.

arm-misc.lisp: unscramble %UNLOCK-GC-LOCK, don't clobber address
in %PTR-STORE-FIXNUM-CONDITIONAL.

arm-utils.lisp: GC.

l1-boot-1.lisp: add ARM to PLATFORM-CPU-NAMES.

l1-boot-2.lisp: require disassembler, lapmacros files on ARM.

l1-boot-3.lisp: comment out error-callback activation on ARM.

l1-init.lisp: set *SAVE-SOURCE-LOCATIONS* to NIL on ARM for now. (More code
to step through/debug, and not short of that.)

version.lisp: don't say "arm-cross" if #+arm-target.

arm-gc.c: get a lot of this working, seemingly.

arm-macros.s: fix skip_stack_vector.

arm-spentry.s: get PROGV support working.

gc-common.c: check static-cons freelist only if GCDebug.

linuxarm/Makefile: enable GC integrity checks.

lisp-debug.c: start to support 'describe exception" for ARM.

File size: 367.1 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37
38
39
40 
41
42(defmacro with-arm-p2-declarations (declsform &body body)
43  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
44          (*arm2-reckless* *arm2-reckless*)
45          (*arm2-open-code-inline* *arm2-open-code-inline*)
46          (*arm2-trust-declarations* *arm2-trust-declarations*)
47          (*arm2-full-safety* *arm2-full-safety*))
48     (arm2-decls ,declsform)
49     ,@body))
50
51
52(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
53  (declare (ignorable xfer-var))
54  (let* ((template-name-var (gensym))
55         (template-temp (gensym))
56         (args-var (gensym))
57         (labelnum-var (gensym))
58         (retvreg-var (gensym))
59         (label-var (gensym)))
60    `(macrolet ((! (,template-name-var &rest ,args-var)
61                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
62                    (unless ,template-temp
63                      (warn "VINSN \"~A\" not defined" ,template-name-var))
64                    `(arm2-update-regmap (%emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var)))))
65       (macrolet ((<- (,retvreg-var)
66                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
67                  (@  (,labelnum-var)
68                    `(progn
69                      (arm2-invalidate-regmap)
70                      (backend-gen-label ,',segvar ,,labelnum-var)))
71                  (-> (,label-var)
72                    `(! jump (aref *backend-labels* ,,label-var)))
73                  (^ (&rest branch-args)
74                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
75                  (? (&key (class :gpr)
76                          (mode :lisp))
77                   (let* ((class-val
78                           (ecase class
79                             (:gpr hard-reg-class-gpr)
80                             (:fpr hard-reg-class-fpr)
81                             (:crf hard-reg-class-crf)))
82                          (mode-val
83                           (if (eq class :gpr)
84                             (gpr-mode-name-value mode)
85                             (if (eq class :fpr)
86                               (if (eq mode :single-float)
87                                 hard-reg-class-fpr-mode-single
88                                 hard-reg-class-fpr-mode-double)
89                               0))))
90                     `(make-unwired-lreg nil
91                       :class ,class-val
92                       :mode ,mode-val)))
93                  ($ (reg &key (class :gpr) (mode :lisp))
94                   (let* ((class-val
95                           (ecase class
96                             (:gpr hard-reg-class-gpr)
97                             (:fpr hard-reg-class-fpr)
98                             (:crf hard-reg-class-crf)))
99                          (mode-val
100                           (if (eq class :gpr)
101                             (gpr-mode-name-value mode)
102                             (if (eq class :fpr)
103                               (if (eq mode :single-float)
104                                 hard-reg-class-fpr-mode-single
105                                 hard-reg-class-fpr-mode-double)
106                               0))))
107                     `(make-wired-lreg ,reg
108                       :class ,class-val
109                       :mode ,mode-val))))
110         ,@body))))
111
112
113(defvar *arm-current-context-annotation* nil)
114(defvar *arm2-woi* nil)
115(defvar *arm2-open-code-inline* nil)
116(defvar *arm2-register-restore-count* 0)
117(defvar *arm2-register-restore-ea* nil)
118(defvar *arm2-compiler-register-save-label* nil)
119
120(defparameter *arm2-tail-call-aliases*
121  ()
122  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
123 
124)
125
126(defvar *arm2-popreg-labels* nil)
127(defvar *arm2-popj-labels* nil)
128(defvar *arm2-valret-labels* nil)
129(defvar *arm2-nilret-labels* nil)
130
131(defvar *arm2-icode* nil)
132(defvar *arm2-undo-stack* nil)
133(defvar *arm2-undo-because* nil)
134
135
136(defvar *arm2-cur-afunc* nil)
137(defvar *arm2-vstack* 0)
138(defvar *arm2-cstack* 0)
139(defvar *arm2-undo-count* 0)
140(defvar *arm2-returning-values* nil)
141(defvar *arm2-vcells* nil)
142(defvar *arm2-fcells* nil)
143(defvar *arm2-entry-vsp-saved-p* nil)
144
145(defvar *arm2-entry-label* nil)
146(defvar *arm2-tail-label* nil)
147(defvar *arm2-tail-vsp* nil)
148(defvar *arm2-tail-nargs* nil)
149(defvar *arm2-tail-allow* t)
150(defvar *arm2-reckless* nil)
151(defvar *arm2-full-safety* nil)
152(defvar *arm2-trust-declarations* nil)
153(defvar *arm2-entry-vstack* nil)
154(defvar *arm2-fixed-nargs* nil)
155(defvar *arm2-need-nargs* t)
156
157(defparameter *arm2-inhibit-register-allocation* nil)
158(defvar *arm2-record-symbols* nil)
159(defvar *arm2-recorded-symbols* nil)
160(defvar *arm2-emitted-source-notes* nil)
161
162(defvar *arm2-result-reg* arm::arg_z)
163(defvar *arm2-gpr-locations* nil)
164(defvar *arm2-gpr-locations-valid-mask* 0)
165
166
167
168
169
170
171
172(declaim (fixnum *arm2-vstack* *arm2-cstack*))
173
174 
175
176
177;;; Before any defarm2's, make the *arm2-specials* vector.
178
179(defvar *arm2-all-lcells* ())
180
181
182
183
184     
185(defun arm2-free-lcells ()
186  (without-interrupts 
187   (let* ((prev (pool.data *lcell-freelist*)))
188     (dolist (r *arm2-all-lcells*)
189       (setf (lcell-kind r) prev
190             prev r))
191     (setf (pool.data *lcell-freelist*) prev)
192     (setq *arm2-all-lcells* nil))))
193
194(defun arm2-note-lcell (c)
195  (push c *arm2-all-lcells*)
196  c)
197
198(defvar *arm2-top-vstack-lcell* ())
199(defvar *arm2-bottom-vstack-lcell* ())
200
201(defun arm2-new-lcell (kind parent width attributes info)
202  (arm2-note-lcell (make-lcell kind parent width attributes info)))
203
204(defun arm2-new-vstack-lcell (kind width attributes info)
205  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
206
207(defun arm2-reserve-vstack-lcells (n)
208  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
209
210(defun arm2-vstack-mark-top ()
211  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
212
213;;; Alist mapping VARs to lcells/lregs
214(defvar *arm2-var-cells* ())
215
216(defun arm2-note-var-cell (var cell)
217  ;(format t "~& ~s -> ~s" (var-name var) cell)
218  (push (cons var cell) *arm2-var-cells*))
219
220(defun arm2-note-top-cell (var)
221  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
222
223(defun arm2-lookup-var-cell (var)
224  (or (cdr (assq var *arm2-var-cells*))
225      (and nil (warn "Cell not found for ~s" (var-name var)))))
226
227(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
228  (do* ((res ())
229        (cell top (lcell-parent cell)))
230       ((eq cell bottom) res)
231    (if (null cell)
232      (compiler-bug "Horrible compiler bug.")
233      (if (eq (lcell-kind cell) kind)
234        (push cell res)))))
235
236
237
238 
239;;; ensure that lcell's offset matches what we expect it to.
240;;; For bootstrapping.
241
242(defun arm2-ensure-lcell-offset (c expected)
243  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
244
245(defun arm2-check-lcell-depth (&optional (context "wherever"))
246  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
247    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
248      (or (= depth *arm2-vstack*)
249          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
250
251(defun arm2-do-lexical-reference (seg vreg ea)
252  (when vreg
253    (with-arm-local-vinsn-macros (seg vreg) 
254      (if (memory-spec-p ea)
255        (ensuring-node-target (target vreg)
256          (progn
257            (arm2-stack-to-register seg ea target)
258            (if (addrspec-vcell-p ea)
259              (! vcell-ref target target))))
260        (<- ea)))))
261
262(defun arm2-do-lexical-setq (seg vreg ea valreg)
263  (with-arm-local-vinsn-macros (seg vreg)
264    (cond ((typep ea 'lreg)
265            (arm2-copy-register seg ea valreg))
266          ((addrspec-vcell-p ea)     ; closed-over vcell
267           (arm2-copy-register seg arm::arg_z valreg)
268           (arm2-stack-to-register seg ea arm::arg_x)
269           (arm2-lri seg arm::arg_y 0)
270           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
271          ((memory-spec-p ea)    ; vstack slot
272           (arm2-register-to-stack seg valreg ea))
273          (t
274           (arm2-copy-register seg ea valreg)))
275    (when vreg
276      (<- valreg))))
277
278;;; ensure that next-method-var is heap-consed (if it's closed over.)
279;;; it isn't ever setqed, is it ?
280(defun arm2-heap-cons-next-method-var (seg var)
281  (with-arm-local-vinsn-macros (seg)
282    (when (eq (ash 1 $vbitclosed)
283              (logand (logior (ash 1 $vbitclosed)
284                              (ash 1 $vbitcloseddownward))
285                      (the fixnum (nx-var-bits var))))
286      (let* ((ea (var-ea var))
287             (arg ($ arm::arg_z))
288             (result ($ arm::arg_z)))
289        (arm2-do-lexical-reference seg arg ea)
290        (arm2-set-nargs seg 1)
291        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
292        (! call-known-symbol arg)
293        (arm2-do-lexical-setq seg nil ea result)))))
294
295
296
297
298
299
300(defun acode-condition-to-arm-cr-bit (cond)
301  (condition-to-arm-cr-bit (cadr cond)))
302
303(defun condition-to-arm-cr-bit (cond)
304  (case cond
305    (:EQ (values arm::arm-cond-eq t))
306    (:NE (values arm::arm-cond-eq nil))
307    (:GT (values arm::arm-cond-gt t))
308    (:LE (values arm::arm-cond-gt nil))
309    (:LT (values arm::arm-cond-lt t))
310    (:GE (values arm::arm-cond-lt nil))))
311
312
313(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
314  (case cr-bit
315    (#.arm::arm-cond-eq arm::arm-cond-eq)
316    (#.arm::arm-cond-ne arm::arm-cond-ne)
317    (#.arm::arm-cond-gt arm::arm-cond-hi)
318    (#.arm::arm-cond-le arm::arm-cond-ls)
319    (#.arm::arm-cond-lt arm::arm-cond-lo)
320    (#.arm::arm-cond-ge arm::arm-cond-hs)))
321
322;;; If we have to change the order of operands in a comparison, we
323;;; generally need to change the condition we're testing.
324(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
325  (ecase cr-bit
326    (#.arm::arm-cond-eq arm::arm-cond-eq)
327    (#.arm::arm-cond-ne arm::arm-cond-ne)
328    (#.arm::arm-cond-lt arm::arm-cond-gt)
329    (#.arm::arm-cond-le arm::arm-cond-ge)
330    (#.arm::arm-cond-gt arm::arm-cond-lt)
331    (#.arm::arm-cond-ge arm::arm-cond-le)))
332
333   
334   
335
336(defun arm2-ensure-binding-indices-for-vcells (vcells)
337  (dolist (cell vcells)
338    (ensure-binding-index (car cell)))
339  vcells)
340
341(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
342  (progn
343    (dolist (a  (afunc-inner-functions afunc))
344      (unless (afunc-lfun a)
345        (arm2-compile a 
346                      (if lambda-form 
347                        (afunc-lambdaform a)) 
348                      *arm2-record-symbols*))) ; always compile inner guys
349    (let* ((*arm2-cur-afunc* afunc)
350           (*arm2-returning-values* nil)
351           (*arm-current-context-annotation* nil)
352           (*arm2-woi* nil)
353           (*next-lcell-id* -1)
354           (*arm2-open-code-inline* nil)
355           (*arm2-register-restore-count* nil)
356           (*arm2-compiler-register-save-label* nil)
357           (*arm2-register-restore-ea* nil)
358           (*arm2-vstack* 0)
359           (*arm2-cstack* 0)
360           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
361           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
362           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
363           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
364           (*arm2-target-node-size* *arm2-target-lcell-size*)
365           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
366           (*arm2-all-lcells* ())
367           (*arm2-top-vstack-lcell* nil)
368           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
369           (*arm2-var-cells* nil)
370           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
371           (*backend-node-regs* arm-node-regs)
372           (*backend-node-temps* arm-temp-node-regs)
373           (*available-backend-node-temps* arm-temp-node-regs)
374           (*backend-imm-temps* arm-imm-regs)
375           (*available-backend-imm-temps* arm-imm-regs)
376           (*backend-fp-temps* arm-temp-fp-regs)
377           (*available-backend-fp-temps* arm-temp-fp-regs)
378           (*backend-crf-temps* arm-cr-fields)
379           (*available-backend-crf-temps* arm-cr-fields)
380           (bits 0)
381           (*logical-register-counter* -1)
382           (*backend-all-lregs* ())
383           (*arm2-popj-labels* nil)
384           (*arm2-popreg-labels* nil)
385           (*arm2-valret-labels* nil)
386           (*arm2-nilret-labels* nil)
387           (*arm2-undo-count* 0)
388           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
389           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
390           (*arm2-undo-because* (arm2-make-stack 64))
391           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
392           (*arm2-entry-label* nil)
393           (*arm2-tail-label* nil)
394           (*arm2-tail-vsp* nil)
395           (*arm2-tail-nargs* nil)
396           (*arm2-inhibit-register-allocation* nil)
397           (*arm2-tail-allow* t)
398           (*arm2-reckless* nil)
399           (*arm2-full-safety* nil)
400           (*arm2-trust-declarations* t)
401           (*arm2-entry-vstack* nil)
402           (*arm2-fixed-nargs* nil)
403           (*arm2-need-nargs* t)
404           (fname (afunc-name afunc))
405           (*arm2-entry-vsp-saved-p* nil)
406           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
407           (*arm2-fcells* (afunc-fcells afunc))
408           *arm2-recorded-symbols*
409           (*arm2-emitted-source-notes* '())
410           (*arm2-gpr-locations-valid-mask* 0)
411           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
412      (declare (dynamic-extent *arm2-gpr-locations*))
413      (set-fill-pointer
414       *backend-labels*
415       (set-fill-pointer
416        *arm2-undo-stack*
417        (set-fill-pointer 
418         *arm2-undo-because*
419         (set-fill-pointer
420          *backend-immediates* 0))))
421      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
422      (with-dll-node-freelist (vinsns *vinsn-freelist*)
423        (unwind-protect
424             (progn
425               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
426               (dotimes (i (length *backend-immediates*))
427                 (let ((imm (aref *backend-immediates* i)))
428                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
429               (optimize-vinsns vinsns)
430               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
431                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
432                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
433                 (format t "~%~%"))
434           
435               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
436                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
437                   (let* ((sections (vector code data))
438                          (arm::*lap-labels* nil)
439                          (arm::*last-constant-pool-origin* nil)
440                          (arm::*called-subprim-jmp-labels* nil)
441                          debug-info)
442                     (declare (dynamic-extent sections))
443                     (arm2-expand-vinsns vinsns code sections)
444                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
445                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
446                     (setq debug-info (afunc-lfun-info afunc))
447                     (when lambda-form
448                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
449                     (when *arm2-recorded-symbols*
450                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
451                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
452                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
453                     (when debug-info
454                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
455                       (backend-new-immediate debug-info))
456                     (if (or fname lambda-form *arm2-recorded-symbols*)
457                       (backend-new-immediate fname)
458                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
459                     
460                     (unless (afunc-parent afunc)
461                       (arm2-fixup-fwd-refs afunc))
462                     (setf (afunc-all-vars afunc) nil)
463                     (setf (afunc-argsword afunc) bits)
464                     (setf (afunc-lfun afunc)
465                           (arm2-xmake-function
466                            code
467                            data
468                            *backend-immediates*
469                            bits))
470                     (when (getf debug-info 'pc-source-map)
471                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
472                     (when (getf debug-info 'function-symbol-map)
473                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
474          (backend-remove-labels))))
475    afunc))
476
477(defun arm2-xmake-function (code data imms bits)
478  (collect ((lap-imms))
479    (dotimes (i (length imms))
480      (lap-imms (cons (aref imms i) i)))
481    (let* ((arm::*arm-constants* (lap-imms)))
482      (arm-lap-generate-code code
483                             (arm::arm-finalize code data)
484                             bits))))
485
486
487     
488   
489(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
490  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
491
492(defun arm2-fixup-fwd-refs (afunc)
493  (dolist (f (afunc-inner-functions afunc))
494    (arm2-fixup-fwd-refs f))
495  (let ((fwd-refs (afunc-fwd-refs afunc)))
496    (when fwd-refs
497      (let* ((v (afunc-lfun afunc))
498             (vlen (uvsize v)))
499        (declare (fixnum vlen))
500        (dolist (ref fwd-refs)
501          (let* ((ref-fun (afunc-lfun ref)))
502            (do* ((i 1 (1+ i)))
503                 ((= i vlen))
504              (declare (fixnum i))
505              (if (eq (%svref v i) ref)
506                (setf (%svref v i) ref-fun)))))))))
507
508(eval-when (:compile-toplevel)
509  (declaim (inline arm2-invalidate-regmap)))
510
511(defun arm2-invalidate-regmap ()
512  (setq *arm2-gpr-locations-valid-mask* 0))
513
514(defun arm2-update-regmap (vinsn)
515  (if (vinsn-attribute-p vinsn :call :jump)
516    (arm2-invalidate-regmap)
517    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
518  vinsn)
519
520(defun arm2-regmap-note-store (gpr loc)
521  (let* ((gpr (%hard-regspec-value gpr)))
522    ;; Any other GPRs that had contained loc no longer do so.
523    (dotimes (i 16)
524      (unless (eql i gpr)
525        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
526                   (memq loc (svref *arm2-gpr-locations* i)))
527          (when (null (setf (svref *arm2-gpr-locations* i)
528                            (delete loc (svref *arm2-gpr-locations* i))))
529            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
530    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
531      (push loc (svref *arm2-gpr-locations* gpr))
532      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
533   
534    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
535 
536;;; For vpush: nothing else should claim to contain loc.
537(defun arm2-regmap-note-reg-location (gpr loc)
538  (let* ((gpr (%hard-regspec-value gpr)))
539    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
540      (push loc (svref *arm2-gpr-locations* gpr))
541      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
542    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
543 
544(defun arm2-regmap-note-vstack-delta (new old)
545  (when (< new old)
546    (let* ((mask *arm2-gpr-locations-valid-mask*)
547           (info *arm2-gpr-locations*))
548    (unless (eql 0 mask)
549      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
550        (when (logbitp i mask)
551          (let* ((locs (svref info i))
552                 (head (cons nil locs))
553                 (tail head))
554            (declare (dynamic-extent head))
555            (dolist (loc locs)
556              (if (>= loc new)
557                (setf (cdr tail) (cddr tail))
558                (setq tail (cdr tail))))
559            (when (null (setf (svref info i) (cdr head)))
560              (setq mask (logandc2 mask (ash 1 i)))))))))))
561
562
563(defun arm2-generate-pc-source-map (debug-info)
564  (let* ((definition-source-note (getf debug-info '%function-source-note))
565         (emitted-source-notes (getf debug-info 'pc-source-map))
566         (def-start (source-note-start-pos definition-source-note))
567         (n (length emitted-source-notes))
568         (nvalid 0)
569         (max 0)
570         (pc-starts (make-array n))
571         (pc-ends (make-array n))
572         (text-starts (make-array n))
573         (text-ends (make-array n)))
574    (declare (fixnum n nvalid)
575             (dynamic-extent pc-starts pc-ends text-starts text-ends))
576    (dolist (start emitted-source-notes)
577      (let* ((pc-start (arm2-vinsn-note-label-address start t))
578             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
579             (source-note (aref (vinsn-note-info start) 0))
580             (text-start (- (source-note-start-pos source-note) def-start))
581             (text-end (- (source-note-end-pos source-note) def-start)))
582        (declare (fixnum pc-start pc-end text-start text-end))
583        (when (and (plusp pc-start)
584                   (plusp pc-end)
585                   (plusp text-start)
586                   (plusp text-end))
587          (if (> pc-start max) (setq max pc-start))
588          (if (> pc-end max) (setq max pc-end))
589          (if (> text-start max) (setq max text-start))
590          (if (> text-end max) (setq max text-end))
591          (setf (svref pc-starts nvalid) pc-start
592                (svref pc-ends nvalid) pc-end
593                (svref text-starts nvalid) text-start
594                (svref text-ends nvalid) text-end)
595          (incf nvalid))))
596    (let* ((nentries (* nvalid 4))
597           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
598                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
599                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
600      (declare (fixnum nentries))
601      (do* ((i 0 (+ i 4))
602            (j 1 (+ j 4))
603            (k 2 (+ k 4))
604            (l 3 (+ l 4))
605            (idx 0 (1+ idx)))
606          ((= i nentries) vec)
607        (declare (fixnum i j k l idx))
608        (setf (aref vec i) (svref pc-starts idx)
609              (aref vec j) (svref pc-ends idx)
610              (aref vec k) (svref text-starts idx)
611              (aref vec l) (svref text-ends idx))))))
612
613(defun arm2-vinsn-note-label-address (note &optional start-p sym)
614  (let* ((label (vinsn-note-label note))
615         (lap-label (if label (vinsn-label-info label))))
616    (if lap-label
617      (arm::lap-label-address lap-label)
618      (compiler-bug "Missing or bad ~s label: ~s" 
619                    (if start-p 'start 'end) sym))))
620
621(defun arm2-digest-symbols ()
622  (when *arm2-recorded-symbols*
623    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
624 (let* ((symlist *arm2-recorded-symbols*)
625           (len (length symlist))
626           (syms (make-array len))
627           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
628           (i -1)
629           (j -1))
630      (declare (fixnum i j))
631      (dolist (info symlist (progn (%rplaca symlist syms)
632                                   (%rplacd symlist ptrs)))
633        (destructuring-bind (var sym startlab endlab) info
634          (let* ((ea (var-ea var))
635                 (ea-val (ldb (byte 16 0) ea)))
636            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
637                                         (logior (ash ea-val 6) #o77)
638                                         ea-val)))
639          (setf (aref syms (incf j)) sym)
640          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
641          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
642      *arm2-recorded-symbols*)))
643
644(defun arm2-decls (decls)
645  (if (fixnump decls)
646    (locally (declare (fixnum decls))
647      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
648            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
649            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
650            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
651            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
652
653
654
655
656
657         
658   
659;;; Vpush the last N non-volatile-registers.
660;;; Could use a STM here, especially if N is largish or optimizing for space.
661#+maybe-someday
662(defun arm2-save-nvrs (seg n)
663  (declare (fixnum n))
664  (when (> n 0)
665    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
666    (with-arm-local-vinsn-macros (seg)
667      (if *arm2-open-code-inline*
668        (! save-nvrs-individually (- 32 n))
669        (! save-nvrs (- 32 n))))
670    (dotimes (i n)
671      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
672    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
673    (setq *arm2-register-restore-ea* *arm2-vstack*
674          *arm2-register-restore-count* n)))
675
676
677;;; If there are an indefinite number of args/values on the vstack,
678;;; we have to restore from a register that matches the compiler's
679;;; notion of the vstack depth.  This can be computed by the caller
680;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
681;;; args pushed, etc.)
682;;; We DON'T try to compute this from the saved context, since the
683;;; saved vsp may belong to a different stack segment.  (It's cheaper
684;;; to compute/copy than to load it, anyway.)
685
686#+maybe-later-that-same-day
687(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
688  (when (null from-fp)
689    (setq from-fp arm::vsp))
690  (when (and ea nregs)
691    (with-arm-local-vinsn-macros (seg)
692      (let* ((first (- 32 nregs)))
693        (declare (fixnum first))
694        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
695
696
697
698(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
699                             &aux (vloc 0) (numopt (list-length (%car opt)))
700                             (nkeys (list-length (%cadr keys))) 
701                             reg)
702  (declare (fixnum vloc))
703  (arm2-check-lcell-depth)
704  (dolist (arg inherited)
705    (if (memq arg passed-in-regs)
706      (arm2-set-var-ea seg arg (var-ea arg))
707      (let* ((lcell (pop lcells)))
708        (if (setq reg (nx2-assign-register-var arg))
709          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
710          (arm2-bind-var seg arg vloc lcell))
711        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
712  (dolist (arg req)
713    (if (memq arg passed-in-regs)
714      (arm2-set-var-ea seg arg (var-ea arg))
715      (let* ((lcell (pop lcells)))
716        (if (setq reg (nx2-assign-register-var arg))
717          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
718          (arm2-bind-var seg arg vloc lcell))
719        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
720  (when opt
721    (if (arm2-hard-opt-p opt)
722      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
723            lcells (nthcdr numopt lcells))
724
725      (dolist (var (%car opt))
726        (if (memq var passed-in-regs)
727          (arm2-set-var-ea seg var (var-ea var))
728          (let* ((lcell (pop lcells)))
729            (if (setq reg (nx2-assign-register-var var))
730              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
731              (arm2-bind-var seg var vloc lcell))
732            (setq vloc (+ vloc *arm2-target-node-size*)))))))
733  (when rest
734    (if lexpr
735      (progn
736        (if (setq reg (nx2-assign-register-var rest))
737          (progn
738            (arm2-load-lexpr-address seg reg)
739            (arm2-set-var-ea seg rest reg))
740          (with-imm-temps () ((nargs-cell :natural))
741            (arm2-load-lexpr-address seg nargs-cell)
742            (let* ((loc *arm2-vstack*))
743              (arm2-vpush-register seg nargs-cell :reserved)
744              (arm2-note-top-cell rest)
745              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
746      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
747        (if (setq reg (nx2-assign-register-var rest))
748          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
749          (arm2-bind-var seg rest rvloc (pop lcells))))))
750  (when keys
751    (apply #'arm2-init-keys seg vloc lcells keys)) 
752  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
753
754(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
755  (with-arm-local-vinsn-macros (seg)
756    (dolist (var vars vloc)
757      (let* ((initform (pop inits))
758             (spvar (pop spvars))
759             (lcell (pop lcells))
760             (splcell (pop splcells))
761             (reg (nx2-assign-register-var var))
762             (sp-reg ($ arm::arg_z))
763             (regloadedlabel (if reg (backend-get-next-label))))
764        (unless (nx-null initform)
765          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
766          (let ((skipinitlabel (backend-get-next-label)))
767            (with-crf-target () crf
768              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
769            (if reg
770              (arm2-form seg reg regloadedlabel initform)
771              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
772            (@ skipinitlabel)))
773        (if reg
774          (progn
775            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
776            (@ regloadedlabel))
777          (arm2-bind-var seg var vloc lcell))
778        (when spvar
779          (if (setq reg (nx2-assign-register-var spvar))
780            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
781            (arm2-bind-var seg spvar spvloc splcell))))
782      (setq vloc (%i+ vloc *arm2-target-node-size*))
783      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
784
785(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
786  (declare (ignore keykeys allow-others))
787  (with-arm-local-vinsn-macros (seg)
788    (dolist (var keyvars)
789      (let* ((spvar (pop keysupp))
790             (initform (pop keyinits))
791             (reg (nx2-assign-register-var var))
792             (regloadedlabel (if reg (backend-get-next-label)))
793             (var-lcell (pop lcells))
794             (sp-lcell (pop lcells))
795             (sp-reg ($ arm::arg_z))
796             (sploc (%i+ vloc *arm2-target-node-size*)))
797        (unless (nx-null initform)
798          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
799          (let ((skipinitlabel (backend-get-next-label)))
800            (with-crf-target () crf
801              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
802            (if reg
803              (arm2-form seg reg regloadedlabel initform)
804              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
805            (@ skipinitlabel)))
806        (if reg
807          (progn
808            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
809            (@ regloadedlabel))
810          (arm2-bind-var seg var vloc var-lcell))
811        (when spvar
812          (if (setq reg (nx2-assign-register-var spvar))
813            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
814            (arm2-bind-var seg spvar sploc sp-lcell))))
815      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
816
817;;; Vpush register r, unless var gets a globally-assigned register.
818;;; Return NIL if register was vpushed, else var.
819(defun arm2-vpush-arg-register (seg reg var)
820  (when var
821    (if (var-nvr var)
822      var
823      (progn 
824        (arm2-vpush-register seg reg :reserved)
825        nil))))
826
827
828;;; nargs has been validated, arguments defaulted and canonicalized.
829;;; Save caller's context, then vpush any argument registers that
830;;; didn't get global registers assigned to their variables.
831;;; Return a list of vars/nils for each argument register
832;;;  (nil if vpushed, var if still in arg_reg).
833(defun arm2-argregs-entry (seg revargs)
834  (with-arm-local-vinsn-macros (seg)
835    (let* ((nargs (length revargs))
836           (reg-vars ()))
837      (declare (type (unsigned-byte 16) nargs))
838      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
839        (! save-lisp-context-vsp)
840        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
841          (declare (fixnum offset))
842          (! save-lisp-context-offset offset)))
843      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
844        (declare (ignore xvar yvar))
845        (let* ((nstackargs (length stack-args)))
846          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
847          (dotimes (i nstackargs)
848            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
849          (if (>= nargs 3)
850            (progn
851              (! vpush-xyz)
852              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
853              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
854              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
855              (dotimes (i 3)
856                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
857              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
858            (if (= nargs 2)
859              (progn
860                (! vpush-yz)
861                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
862                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
863                (dotimes (i 2)
864                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
865                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
866              (if (= nargs 1)
867                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
868      reg-vars)))
869
870;;; Just required args.
871;;; Since this is just a stupid bootstrapping port, always save
872;;; lisp context.
873(defun arm2-req-nargs-entry (seg rev-fixed-args)
874  (let* ((nargs (length rev-fixed-args)))
875    (declare (type (unsigned-byte 16) nargs))
876    (with-arm-local-vinsn-macros (seg)
877      (unless *arm2-reckless*
878        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
879          (! check-exact-nargs nargs)
880          (! check-exact-nargs-large nargs)))
881      (arm2-argregs-entry seg rev-fixed-args))))
882
883;;; No more than three &optional args; all default to NIL and none have
884;;; supplied-p vars.  No &key/&rest.
885(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
886  (let* ((min (length rev-req-args))
887         (nopt (length rev-opt-args))
888         (max (+ min nopt)))
889    (declare (type (unsigned-byte 16) min nopt max))
890    (with-arm-local-vinsn-macros (seg)
891      (unless *arm2-reckless*
892        (when rev-req-args
893          (if (arm::encode-arm-immediate min)
894            (! check-min-nargs min)
895            (! check-min-nargs-large min)))
896        (if (arm::encode-arm-immediate max)
897          (! check-max-nargs max)
898          (! check-max-nargs-large max)))
899      (if (= nopt 1)
900        (! default-1-arg min)
901        (if (= nopt 2)
902          (! default-2-args min)
903          (! default-3-args min)))
904      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
905
906;;; if "num-fixed" is > 0, we've already ensured that at least that many args
907;;; were provided; that may enable us to generate better code for saving the
908;;; argument registers.
909;;; We're responsible for computing the caller's VSP and saving
910;;; caller's state.
911(defun arm2-lexpr-entry (seg num-fixed)
912  (with-arm-local-vinsn-macros (seg)
913    (! save-lexpr-argregs num-fixed)
914    (dotimes (i num-fixed)
915      (! copy-lexpr-argument))
916    (! save-lisp-context-vsp)))
917
918(defun arm2-load-lexpr-address (seg dest)
919  (with-arm-local-vinsn-macros (seg)
920    (! load-vframe-address dest *arm2-vstack*)))
921
922
923(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
924  (with-arm-local-vinsn-macros (seg)
925    (dolist (var vars vloc)
926      (let* ((initform (pop inits))
927             (spvar (pop spvars))
928             (spvloc (%i+ vloc *arm2-target-node-size*))
929             (var-lcell (pop lcells))
930             (sp-reg ($ arm::arg_z))
931             (sp-lcell (pop lcells)))
932        (unless (nx-null initform)
933          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
934          (let ((skipinitlabel (backend-get-next-label)))
935            (with-crf-target () crf
936              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
937            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
938            (@ skipinitlabel)))
939        (arm2-bind-structured-var seg var vloc var-lcell context)
940        (when spvar
941          (arm2-bind-var seg spvar spvloc sp-lcell)))
942      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
943
944
945
946(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
947  (declare (ignore keykeys allow-others))
948  (with-arm-local-vinsn-macros (seg)
949    (dolist (var keyvars)
950      (let* ((spvar (pop keysupp))
951             (initform (pop keyinits))
952             (sploc (%i+ vloc *arm2-target-node-size*))
953             (var-lcell (pop lcells))
954             (sp-reg ($ arm::arg_z))
955             (sp-lcell (pop lcells)))
956        (unless (nx-null initform)
957          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
958          (let ((skipinitlabel (backend-get-next-label)))
959            (with-crf-target () crf
960              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
961            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
962            (@ skipinitlabel)))
963        (arm2-bind-structured-var seg var vloc var-lcell context)
964        (when spvar
965          (arm2-bind-var seg spvar sploc sp-lcell)))
966      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
967
968(defun arm2-vloc-ea (n &optional vcell-p)
969  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
970  (if vcell-p
971    (make-vcell-memory-spec n)
972    n))
973
974
975(defun arm2-acode-operator-function (form)
976  (or (and (acode-p form)
977           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
978      (compiler-bug "arm2-form ? ~s" form)))
979
980(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
981  (let* ((note (gensym "NOTE"))
982         (code-note (gensym "CODE-NOTE"))
983         (source-note (gensym "SOURCE-NOTE"))
984         (start (gensym "START"))
985         (end (gensym "END"))
986         (with-note-body (gensym "WITH-NOTE-BODY")))
987    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
988       (let ((,note (acode-note ,form-var)))
989         (if ,note
990           (let* ((,code-note (and (code-note-p ,note) ,note))
991                  (,source-note (if ,code-note
992                                  (code-note-source-note ,note)
993                                  ,note))
994                  (,start (and ,source-note
995                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
996             (prog2
997                 (when ,code-note
998                   (with-arm-local-vinsn-macros (,seg-var)
999                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1000                     (with-node-temps (arm::temp0) (zero)
1001                       (! lri zero 0)
1002                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1003                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1004               (when ,source-note
1005                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1006                   (setf (vinsn-note-peer ,start) ,end
1007                         (vinsn-note-peer ,end) ,start)
1008                   (push ,start *arm2-emitted-source-notes*)))))
1009           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1010
1011(defun arm2-toplevel-form (seg vreg xfer form)
1012  (let* ((code-note (acode-note form))
1013         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1014    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1015
1016(defun arm2-form (seg vreg xfer form)
1017  (with-note (form seg vreg xfer)
1018    (if (nx-null form)
1019      (arm2-nil seg vreg xfer)
1020      (if (nx-t form)
1021        (arm2-t seg vreg xfer)
1022        (let ((fn (arm2-acode-operator-function form))
1023              (op (acode-operator form)))
1024          (if (and (null vreg)
1025                   (%ilogbitp operator-acode-subforms-bit op)
1026                   (%ilogbitp operator-assignment-free-bit op))
1027            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1028              (arm2-form seg nil nil f ))
1029            (apply fn seg vreg xfer (%cdr form))))))))
1030
1031;;; dest is a float reg - form is acode
1032(defun arm2-form-float (seg freg xfer form)
1033  (declare (ignore xfer))
1034  (with-note (form seg freg)
1035    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1036    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1037               (arm2-form-typep form 'double-float))
1038                                        ; kind of screwy - encoding the source type in the dest register spec
1039      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1040    (let* ((fn (arm2-acode-operator-function form)))
1041      (apply fn seg freg nil (%cdr form)))))
1042
1043
1044
1045(defun arm2-form-typep (form type)
1046  (acode-form-typep form type *arm2-trust-declarations*)
1047)
1048
1049(defun arm2-form-type (form)
1050  (acode-form-type form *arm2-trust-declarations*))
1051 
1052(defun arm2-use-operator (op seg vreg xfer &rest forms)
1053  (declare (dynamic-extent forms))
1054  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1055
1056;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1057;;; Punts a lot ...
1058(defun arm2-var-not-set-by-form-p (var form)
1059  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1060      (arm2-setqed-var-not-set-by-form-p var form)))
1061
1062(defun arm2-setqed-var-not-set-by-form-p (var form)
1063  (setq form (acode-unwrapped-form form))
1064  (or (atom form)
1065      (arm-constant-form-p form)
1066      (arm2-lexical-reference-p form)
1067      (let ((op (acode-operator form))
1068            (subforms nil))
1069        (if (eq op (%nx1-operator setq-lexical))
1070          (and (neq var (cadr form))
1071               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1072          (and (%ilogbitp operator-side-effect-free-bit op)
1073               (flet ((not-set-in-formlist (formlist)
1074                        (dolist (subform formlist t)
1075                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1076                 (if
1077                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1078                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1079                   (not-set-in-formlist subforms)
1080                   (and (or (eq op (%nx1-operator call))
1081                            (eq op (%nx1-operator lexical-function-call)))
1082                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1083                        (setq subforms (caddr form))
1084                        (not-set-in-formlist (car subforms))
1085                        (not-set-in-formlist (cadr subforms))))))))))
1086 
1087(defun arm2-nil (seg vreg xfer)
1088  (with-arm-local-vinsn-macros (seg vreg xfer)
1089    (if (arm2-for-value-p vreg)
1090      (ensuring-node-target (target vreg)
1091        (! load-nil target)))
1092    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1093
1094(defun arm2-t (seg vreg xfer)
1095  (with-arm-local-vinsn-macros (seg vreg xfer)
1096    (if (arm2-for-value-p vreg)
1097      (ensuring-node-target (target vreg)
1098        (! load-t target)))
1099    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1100
1101(defun arm2-for-value-p (vreg)
1102  (and vreg (not (backend-crf-p vreg))))
1103
1104(defun arm2-mvpass (seg form &optional xfer)
1105  (with-arm-local-vinsn-macros (seg)
1106    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1107
1108(defun arm2-adjust-vstack (delta)
1109  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1110
1111(defun arm2-set-vstack (new)
1112  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1113  (setq *arm2-vstack* new))
1114
1115
1116;;; Emit a note at the end of the segment.
1117(defun arm2-emit-note (seg class &rest info)
1118  (declare (dynamic-extent info))
1119  (let* ((note (make-vinsn-note class info)))
1120    (append-dll-node (vinsn-note-label note) seg)
1121    note))
1122
1123;;; Emit a note immediately before the target vinsn.
1124(defun arm-prepend-note (vinsn class &rest info)
1125  (declare (dynamic-extent info))
1126  (let* ((note (make-vinsn-note class info)))
1127    (insert-dll-node-before (vinsn-note-label note) vinsn)
1128    note))
1129
1130(defun arm2-close-note (seg note)
1131  (let* ((end (close-vinsn-note note)))
1132    (append-dll-node (vinsn-note-label end) seg)
1133    end))
1134
1135
1136
1137
1138
1139
1140(defun arm2-stack-to-register (seg memspec reg)
1141  (with-arm-local-vinsn-macros (seg)
1142    (let* ((offset (memspec-frame-address-offset memspec))
1143           (mask *arm2-gpr-locations-valid-mask*)
1144           (info *arm2-gpr-locations*)
1145           (regno (%hard-regspec-value reg)))
1146      (unless (and (logbitp regno mask)
1147                   (memq offset (svref info regno)))
1148        (let* ((other (dotimes (i 16)
1149                        (when (and (logbitp i mask)
1150                                   (memq offset (svref info i)))
1151                          (return i)))))
1152          (cond (other
1153                 (let* ((vinsn (! copy-node-gpr reg other)))
1154                   (setq *arm2-gpr-locations-valid-mask*
1155                         (logior mask (ash 1 regno)))
1156                   (setf (svref info regno)
1157                         (copy-list (svref info other)))
1158                   vinsn))
1159                (t
1160                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1161                   (setq *arm2-gpr-locations-valid-mask*
1162                         (logior mask (ash 1 regno)))
1163                   (setf (svref info regno) (list offset))
1164                   vinsn))))))))
1165
1166(defun arm2-lcell-to-register (seg lcell reg)
1167  (with-arm-local-vinsn-macros (seg)
1168    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1169
1170(defun arm2-register-to-lcell (seg reg lcell)
1171  (with-arm-local-vinsn-macros (seg)
1172    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1173
1174(defun arm2-register-to-stack (seg reg memspec)
1175  (with-arm-local-vinsn-macros (seg)
1176    (let* ((offset (memspec-frame-address-offset memspec))
1177           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1178      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1179      vinsn)))
1180
1181
1182(defun arm2-ea-open (ea)
1183  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1184    (make-memory-spec (memspec-frame-address-offset ea))
1185    ea))
1186
1187(defun arm2-set-NARGS (seg n)
1188  (if (> n call-arguments-limit)
1189    (compiler-bug "~s exceeded." call-arguments-limit)
1190    (if (< n 256)     
1191      (with-arm-local-vinsn-macros (seg)
1192        (! set-nargs n))
1193      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1194
1195(defun arm2-single-float-bits (the-sf)
1196  (single-float-bits the-sf))
1197
1198(defun arm2-double-float-bits (the-df)
1199  (double-float-bits the-df))
1200
1201(defun arm2-immediate (seg vreg xfer form)
1202  (with-arm-local-vinsn-macros (seg vreg xfer)
1203    (if vreg
1204      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1205               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1206                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1207        (if (zerop form)
1208          (if (eql form 0.0d0)
1209            (! zero-double-float-register vreg)
1210            (! zero-single-float-register vreg))
1211          (if (typep form 'short-float)
1212            (let* ((bits (arm2-single-float-bits form)))
1213              (with-imm-temps () ((bitsreg :u32))
1214                (! lri bitsreg bits)
1215                (! load-single-float-constant vreg bitsreg)))
1216            (multiple-value-bind (high low) (arm2-double-float-bits form)
1217              (declare (integer high low))
1218              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1219                (! lri highreg high)
1220                (! lri lowreg low)
1221                (! load-double-float-constant vreg highreg lowreg)))))
1222        (if (and (typep form '(unsigned-byte 32))
1223                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1224                 (= (get-regspec-mode vreg)
1225                    hard-reg-class-gpr-mode-u32))
1226          (arm2-lri seg vreg form)
1227          (ensuring-node-target
1228           (target vreg)
1229           (if (characterp form)
1230             (! load-character-constant target (char-code form))
1231             (arm2-store-immediate seg form target)))))
1232      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1233        (arm2-store-immediate seg form ($ arm::temp0))))
1234    (^)))
1235
1236(defun arm2-register-constant-p (form)
1237  (and (consp form)
1238           (or (memq form *arm2-vcells*)
1239               (memq form *arm2-fcells*))
1240           (%cdr form)))
1241
1242(defun arm2-store-immediate (seg imm dest)
1243  (with-arm-local-vinsn-macros (seg)
1244    (let* ((reg (arm2-register-constant-p imm)))
1245      (if reg
1246        (arm2-copy-register seg dest reg)
1247        (let* ((idx (backend-immediate-index imm)))
1248          (if (< idx 4094)
1249            (! ref-constant dest idx)
1250            (with-imm-target () (idxreg :s32)
1251              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1252              (! ref-indexed-constant dest idxreg)))))
1253      dest)))
1254
1255
1256;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1257(defun arm2-go-label (form)
1258  (let ((current-stack (arm2-encode-stack)))
1259    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1260                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1261      (setq form (caadr form)))
1262    (when (acode-p form)
1263      (let ((op (acode-operator form)))
1264        (if (and (eq op (%nx1-operator local-go))
1265                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1266          (%cadr (%cadr form))
1267          (if (and (eq op (%nx1-operator local-return-from))
1268                   (nx-null (caddr form)))
1269            (let ((tagdata (car (cadr form))))
1270              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1271                   (null (caar tagdata))
1272                   (< 0 (cdar tagdata) $backend-mvpass)
1273                   (cdar tagdata)))))))))
1274
1275(defun arm2-single-valued-form-p (form)
1276  (setq form (acode-unwrapped-form-value form))
1277  (or (nx-null form)
1278      (nx-t form)
1279      (if (acode-p form)
1280        (let ((op (acode-operator form)))
1281          (or (%ilogbitp operator-single-valued-bit op)
1282              (and (eql op (%nx1-operator values))
1283                   (let ((values (cadr form)))
1284                     (and values (null (cdr values)))))
1285              nil                       ; Learn about functions someday
1286              )))))
1287
1288
1289(defun arm2-box-s32 (seg node-dest s32-src)
1290  (with-arm-local-vinsn-macros (seg)
1291    (if *arm2-open-code-inline*
1292      (! s32->integer node-dest s32-src)
1293      (let* ((arg_z ($ arm::arg_z))
1294             (imm0 ($ arm::imm0 :mode :s32)))
1295        (arm2-copy-register seg imm0 s32-src)
1296        (! call-subprim (subprim-name->offset '.SPmakes32))
1297        (arm2-copy-register seg node-dest arg_z)))))
1298
1299
1300
1301(defun arm2-box-u32 (seg node-dest u32-src)
1302  (with-arm-local-vinsn-macros (seg)
1303    (if *arm2-open-code-inline*
1304      (! u32->integer node-dest u32-src)
1305      (let* ((arg_z ($ arm::arg_z))
1306             (imm0 ($ arm::imm0 :mode :u32)))
1307        (arm2-copy-register seg imm0 u32-src)
1308        (! call-subprim (subprim-name->offset '.SPmakeu32))
1309        (arm2-copy-register seg node-dest arg_z)))))
1310
1311
1312
1313(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1314  (with-arm-local-vinsn-macros (seg vreg xfer)
1315    (when vreg
1316      (let* ((arch (backend-target-arch *target-backend*))
1317             (is-node (member type-keyword (arch::target-gvector-types arch)))
1318             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1319
1320             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1321             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1322             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1323             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1324             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1325             (vreg-class (hard-regspec-class vreg))
1326             (vreg-mode
1327              (if (or (eql vreg-class hard-reg-class-gpr)
1328                      (eql vreg-class hard-reg-class-fpr))
1329                (get-regspec-mode vreg)
1330                hard-reg-class-gpr-mode-invalid))
1331             (temp-is-vreg nil))
1332        (cond
1333          (is-node
1334           (ensuring-node-target (target vreg)
1335             (if (and index-known-fixnum (<= index-known-fixnum
1336                                             (arch::target-max-32-bit-constant-index arch)))
1337               (! misc-ref-c-node target src index-known-fixnum)
1338               (with-imm-target () (idx-reg :u64)
1339                 (if index-known-fixnum
1340                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1341                   (! scale-node-misc-index idx-reg unscaled-idx))
1342                 (! misc-ref-node target src idx-reg)))))
1343          (is-32-bit
1344           (with-imm-target () (temp :u32)
1345             (with-fp-target () (fp-val :single-float)
1346               (if (eql vreg-class hard-reg-class-gpr)
1347                 (if
1348                   (if is-signed
1349                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1350                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1351                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1352                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1353                   (setq temp vreg temp-is-vreg t)
1354                   (if is-signed
1355                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1356                 (if (and (eql vreg-class hard-reg-class-fpr)
1357                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1358                   (setf fp-val vreg temp-is-vreg t)))
1359               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1360                 (cond ((eq type-keyword :single-float-vector)
1361                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1362                       (t
1363                        (if is-signed
1364                          (! misc-ref-c-s32 temp src index-known-fixnum)
1365                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1366                 (with-imm-target () idx-reg
1367                   (if index-known-fixnum
1368                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1369                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1370                   (cond ((eq type-keyword :single-float-vector)
1371                          (! misc-ref-single-float fp-val src idx-reg))
1372                         (t
1373                          (if is-signed
1374                            (! misc-ref-s32 temp src idx-reg)
1375                            (! misc-ref-u32 temp src idx-reg))))))
1376               (case type-keyword
1377                 (:single-float-vector
1378                  (if (eq vreg-class hard-reg-class-fpr)
1379                    (<- fp-val)
1380                    (ensuring-node-target (target vreg)
1381                      (! single->node target fp-val))))
1382                 (:signed-32-bit-vector
1383                  (unless temp-is-vreg
1384                    (ensuring-node-target (target vreg)
1385                      (arm2-box-s32 seg target temp))))
1386                 (:fixnum-vector
1387                  (unless temp-is-vreg
1388                    (ensuring-node-target (target vreg)
1389                      (! box-fixnum target temp))))
1390                 (:simple-string
1391                  (ensuring-node-target (target vreg)
1392                    (! u32->char target temp)))
1393                 (t
1394                  (unless temp-is-vreg
1395                    (ensuring-node-target (target vreg)
1396                      (arm2-box-u32 seg target temp))))))))
1397          (is-8-bit
1398           (with-imm-target () (temp :u8)
1399             (if (and (eql vreg-class hard-reg-class-gpr)
1400                      (or
1401                       (and is-signed
1402                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1403                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1404                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1405                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1406                       (and (not is-signed)
1407                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1408                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1409                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1410                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1411                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1412                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1413                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1414               (setq temp vreg temp-is-vreg t)
1415               (if is-signed
1416                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1417             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1418               (if is-signed
1419                 (! misc-ref-c-s8 temp src index-known-fixnum)
1420                 (! misc-ref-c-u8 temp src index-known-fixnum))
1421               (with-imm-target () idx-reg
1422                 (if index-known-fixnum
1423                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1424                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1425                 (if is-signed
1426                   (! misc-ref-s8 temp src idx-reg)
1427                   (! misc-ref-u8 temp src idx-reg))))
1428             (ecase type-keyword
1429               (:unsigned-8-bit-vector
1430                (unless temp-is-vreg
1431                  (ensuring-node-target (target vreg)
1432                    (! box-fixnum target temp))))
1433               (:signed-8-bit-vector
1434                (unless temp-is-vreg
1435                  (ensuring-node-target (target vreg)
1436                    (! box-fixnum target temp))))
1437               (:simple-string
1438                (ensuring-node-target (target vreg)
1439                  (! u32->char target temp))))))
1440          (is-16-bit
1441           (ensuring-node-target (target vreg)
1442             (with-imm-target () temp
1443               (if (and index-known-fixnum
1444                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1445                 (if is-signed
1446                   (! misc-ref-c-s16 temp src index-known-fixnum)
1447                   (! misc-ref-c-u16 temp src index-known-fixnum))
1448                 (with-imm-target () idx-reg
1449                   (if index-known-fixnum
1450                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1451                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1452                   (if is-signed
1453                     (! misc-ref-s16 temp src idx-reg)
1454                     (! misc-ref-u16 temp src idx-reg))))
1455               (! box-fixnum target temp))))
1456          (is-64-bit
1457           (with-fp-target () (fp-val :double-float)
1458             (with-imm-target () (temp :u64)
1459               (if (and (eql vreg-class hard-reg-class-fpr)
1460                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1461                 (setq fp-val vreg)
1462                 (if (eql vreg-class hard-reg-class-gpr)
1463                   (if (or (and is-signed
1464                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1465                           (and (not is-signed)
1466                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1467                     (setf temp vreg temp-is-vreg t)
1468                     (if is-signed
1469                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1470               (case type-keyword
1471                 (:double-float-vector
1472                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1473                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1474                    (with-imm-target () idx-reg
1475                      (if index-known-fixnum
1476                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1477                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1478                      (! misc-ref-double-float fp-val src idx-reg)))
1479                  (if (eq vreg-class hard-reg-class-fpr)
1480                    (<- fp-val)
1481                    (ensuring-node-target (target vreg)
1482                      (! double->heap target fp-val))))
1483                 ((:signed-64-bit-vector :fixnum-vector)
1484                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1485                    (! misc-ref-c-s64 temp src index-known-fixnum)
1486                    (with-imm-target () idx-reg
1487                      (if index-known-fixnum
1488                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1489                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1490                      (! misc-ref-s64 temp src idx-reg)))
1491                  (if (eq type-keyword :fixnum-vector)
1492                    (ensuring-node-target (target vreg)
1493                      (! box-fixnum target temp))
1494                    (unless temp-is-vreg
1495                      (ensuring-node-target (target vreg)
1496                        (! s64->integer target temp)))))
1497                 (t
1498                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1499                    (! misc-ref-c-u64 temp src index-known-fixnum)
1500                    (with-imm-target () idx-reg
1501                      (if index-known-fixnum
1502                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1503                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1504                      (! misc-ref-u64  temp src idx-reg)))
1505                  (unless temp-is-vreg
1506                    (ensuring-node-target (target vreg)
1507                      (! u64->integer target temp))))))))
1508          (t
1509           (unless is-1-bit
1510             (nx-error "~& unsupported vector type: ~s"
1511                       type-keyword))
1512           (ensuring-node-target (target vreg)
1513             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1514               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1515               (with-imm-temps () (word-index bitnum)
1516                 (if index-known-fixnum
1517                   (progn
1518                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1519                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1520                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1521                 (let* ((dest word-index))
1522                   (! misc-ref-u32 dest src word-index)
1523                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1524    (^)))
1525             
1526   
1527
1528;;; safe = T means assume "vector" is miscobj, do bounds check.
1529;;; safe = fixnum means check that subtag of vector = "safe" and do
1530;;;        bounds check.
1531;;; safe = nil means crash&burn.
1532;;; This mostly knows how to reference the elements of an immediate miscobj.
1533(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1534  (with-arm-local-vinsn-macros (seg vreg xfer)
1535    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1536           (unscaled-idx nil)
1537           (src nil))
1538      (if (or safe (not index-known-fixnum))
1539        (multiple-value-setq (src unscaled-idx)
1540          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1541        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1542      (when safe
1543        (if (typep safe 'fixnum)
1544          (! trap-unless-typecode= src safe))
1545        (unless index-known-fixnum
1546          (! trap-unless-fixnum unscaled-idx))
1547        (! check-misc-bound unscaled-idx src))
1548      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1549
1550
1551
1552(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1553  (with-arm-local-vinsn-macros (seg vreg xfer)
1554    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1555           (j-known-fixnum (acode-fixnum-form-p j))
1556           (arch (backend-target-arch *target-backend*))
1557           (is-node (member type-keyword (arch::target-gvector-types arch)))
1558           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1559           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1560           (src)
1561           (unscaled-i)
1562           (unscaled-j)
1563           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1564           (constidx
1565            (and dim0 dim1 i-known-fixnum j-known-fixnum
1566                 (>= i-known-fixnum 0)
1567                 (>= j-known-fixnum 0)
1568                 (< i-known-fixnum dim0)
1569                 (< j-known-fixnum dim1)
1570                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1571      (progn
1572        (if constidx
1573          (multiple-value-setq (src val-reg)
1574            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1575          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1576            (if needs-memoization
1577              (progn
1578                (arm2-four-targeted-reg-forms seg
1579                                                array ($ arm::temp0)
1580                                                i ($ arm::arg_x)
1581                                                j ($ arm::arg_y)
1582                                                new val-reg)
1583                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1584            (arm2-four-untargeted-reg-forms seg
1585                                            array ($ arm::temp0)
1586                                            i ($ arm::arg_x)
1587                                            j ($ arm::arg_y)
1588                                            new val-reg))))
1589        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1590          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1591                     (logbitp (hard-regspec-value val-reg)
1592                              *backend-imm-temps*))
1593            (use-imm-temp (hard-regspec-value val-reg)))
1594          (when safe     
1595            (when (typep safe 'fixnum)
1596              (! trap-unless-simple-array-2
1597                 src
1598                 (dpb safe target::arrayH.flags-cell-subtag-byte
1599                      (ash 1 $arh_simple_bit))
1600                 (nx-error-for-simple-2d-array-type type-keyword)))
1601            (unless i-known-fixnum
1602              (! trap-unless-fixnum unscaled-i))
1603            (unless j-known-fixnum
1604              (! trap-unless-fixnum unscaled-j)))
1605          (with-imm-target () dim1
1606            (let* ((idx-reg ($ arm::arg_y)))
1607              (unless constidx
1608                (if safe                 
1609                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1610                  (! 2d-dim1 dim1 src))
1611                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1612              (let* ((v ($ arm::arg_x)))
1613                (! array-data-vector-ref v src)
1614                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1615
1616
1617(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1618  (with-arm-local-vinsn-macros (seg target)
1619    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1620           (j-known-fixnum (acode-fixnum-form-p j))
1621           (k-known-fixnum (acode-fixnum-form-p k))
1622           (arch (backend-target-arch *target-backend*))
1623           (is-node (member type-keyword (arch::target-gvector-types arch)))
1624           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1625           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1626           (src)
1627           (unscaled-i)
1628           (unscaled-j)
1629           (unscaled-k)
1630           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1631           (constidx
1632            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1633                 (>= i-known-fixnum 0)
1634                 (>= j-known-fixnum 0)
1635                 (>= k-known-fixnum 0)
1636                 (< i-known-fixnum dim0)
1637                 (< j-known-fixnum dim1)
1638                 (< k-known-fixnum dim2)
1639                 (+ (* i-known-fixnum dim1 dim2)
1640                    (* j-known-fixnum dim2)
1641                    k-known-fixnum))))
1642      (progn
1643        (if constidx
1644          (multiple-value-setq (src val-reg)
1645            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1646          (progn
1647            (setq src ($ arm::temp1)
1648                  unscaled-i ($ arm::temp0)
1649                  unscaled-j ($ arm::arg_x)
1650                  unscaled-k ($ arm::arg_y))
1651            (arm2-push-register
1652             seg
1653             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1654            (arm2-four-targeted-reg-forms seg
1655                                          i ($ arm::temp0)
1656                                          j ($ arm::arg_x)
1657                                          k ($ arm::arg_y)
1658                                          new val-reg)
1659            (arm2-pop-register seg src)))
1660        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1661          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1662                     (logbitp (hard-regspec-value val-reg)
1663                              *backend-imm-temps*))
1664            (use-imm-temp (hard-regspec-value val-reg)))
1665
1666          (when safe     
1667            (when (typep safe 'fixnum)
1668              (! trap-unless-simple-array-3
1669                 src
1670                 (dpb safe target::arrayH.flags-cell-subtag-byte
1671                      (ash 1 $arh_simple_bit))
1672                 (nx-error-for-simple-3d-array-type type-keyword)))
1673            (unless i-known-fixnum
1674              (! trap-unless-fixnum unscaled-i))
1675            (unless j-known-fixnum
1676              (! trap-unless-fixnum unscaled-j))
1677            (unless k-known-fixnum
1678              (! trap-unless-fixnum unscaled-k)))
1679          (with-imm-target () dim1
1680            (with-imm-target (dim1) dim2
1681              (let* ((idx-reg ($ arm::arg_y)))
1682                (unless constidx
1683                  (if safe                 
1684                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1685                    (! 3d-dims dim1 dim2 src))
1686                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1687                (let* ((v ($ arm::arg_x)))
1688                  (! array-data-vector-ref v src)
1689                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1690
1691(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1692  (with-arm-local-vinsn-macros (seg vreg xfer)
1693    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1694           (j-known-fixnum (acode-fixnum-form-p j))
1695           (src)
1696           (unscaled-i)
1697           (unscaled-j)
1698           (constidx
1699            (and dim0 dim1 i-known-fixnum j-known-fixnum
1700                 (>= i-known-fixnum 0)
1701                 (>= j-known-fixnum 0)
1702                 (< i-known-fixnum dim0)
1703                 (< j-known-fixnum dim1)
1704                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1705      (if constidx
1706        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1707        (multiple-value-setq (src unscaled-i unscaled-j)
1708          (arm2-three-untargeted-reg-forms seg
1709                                           array arm::arg_x
1710                                           i arm::arg_y
1711                                           j arm::arg_z)))
1712      (when safe       
1713        (when (typep safe 'fixnum)
1714          (! trap-unless-simple-array-2
1715             src
1716             (dpb safe target::arrayH.flags-cell-subtag-byte
1717                  (ash 1 $arh_simple_bit))
1718             (nx-error-for-simple-2d-array-type typekeyword)))
1719        (unless i-known-fixnum
1720          (! trap-unless-fixnum unscaled-i))
1721        (unless j-known-fixnum
1722          (! trap-unless-fixnum unscaled-j)))
1723      (with-node-target (src) idx-reg
1724        (with-imm-target () dim1
1725          (unless constidx
1726            (if safe                   
1727              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1728              (! 2d-dim1 dim1 src))
1729            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1730          (with-node-target (idx-reg) v
1731            (! array-data-vector-ref v src)
1732            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1733
1734
1735
1736(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1737  (with-arm-local-vinsn-macros (seg vreg xfer)
1738    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1739           (j-known-fixnum (acode-fixnum-form-p j))
1740           (k-known-fixnum (acode-fixnum-form-p k))
1741           (src)
1742           (unscaled-i)
1743           (unscaled-j)
1744           (unscaled-k)
1745           (constidx
1746            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1747                 (>= i-known-fixnum 0)
1748                 (>= j-known-fixnum 0)
1749                 (>= k-known-fixnum 0)
1750                 (< i-known-fixnum dim0)
1751                 (< j-known-fixnum dim1)
1752                 (< k-known-fixnum dim2)
1753                 (+ (* i-known-fixnum dim1 dim2)
1754                    (* j-known-fixnum dim2)
1755                    k-known-fixnum))))
1756      (if constidx
1757        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1758        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1759          (arm2-four-untargeted-reg-forms seg
1760                                           array arm::temp0
1761                                           i arm::arg_x
1762                                           j arm::arg_y
1763                                           k arm::arg_z)))
1764      (when safe       
1765        (when (typep safe 'fixnum)
1766          (! trap-unless-simple-array-3
1767             src
1768             (dpb safe target::arrayH.flags-cell-subtag-byte
1769                  (ash 1 $arh_simple_bit))
1770             (nx-error-for-simple-3d-array-type typekeyword)))
1771        (unless i-known-fixnum
1772          (! trap-unless-fixnum unscaled-i))
1773        (unless j-known-fixnum
1774          (! trap-unless-fixnum unscaled-j))
1775        (unless k-known-fixnum
1776          (! trap-unless-fixnum unscaled-k)))
1777      (with-node-target (src) idx-reg
1778        (with-imm-target () dim1
1779          (with-imm-target (dim1) dim2
1780            (unless constidx
1781              (if safe                   
1782                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1783                (! 3d-dims dim1 dim2 src))
1784              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1785        (with-node-target (idx-reg) v
1786          (! array-data-vector-ref v src)
1787          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1788
1789
1790(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1791  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1792           (or (eq (acode-operator form) (%nx1-operator immediate))
1793               (eq (acode-operator form) (%nx1-operator fixnum))))
1794    (let* ((val (%cadr form))
1795           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1796                         (typep val '(signed-byte 32)))
1797                        ((eq type-keyword :single-float-vector)
1798                         (typep val 'short-float))
1799                        ((eq type-keyword :double-float-vector)
1800                         (typep val 'double-float))
1801                        ((eq type-keyword :simple-string)
1802                         (typep val 'base-char))
1803                        ((eq type-keyword :signed-8-bit-vector)
1804                         (typep val '(signed-byte 8)))
1805                        ((eq type-keyword :unsigned-8-bit-vector)
1806                         (typep val '(unsigned-byte 8)))
1807                        ((eq type-keyword :signed-16-bit-vector) 
1808                         (typep val '(signed-byte 16)))
1809                        ((eq type-keyword :unsigned-16-bit-vector)
1810                         (typep val '(unsigned-byte 16)))
1811                        ((eq type-keyword :bit-vector)
1812                         (typep val 'bit)))))
1813      (if typep val))))
1814
1815(defun arm2-target-reg-for-aset (vreg type-keyword)
1816  (let* ((arch (backend-target-arch *target-backend*))
1817         (is-node (member type-keyword (arch::target-gvector-types arch)))
1818         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1819         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1820         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1821         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1822         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1823         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1824         (vreg-class (if vreg (hard-regspec-class vreg)))
1825         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1826                            (eql vreg-class hard-reg-class-fpr))
1827                      (get-regspec-mode vreg)))
1828         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1829         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1830         (acc (make-wired-lreg arm::arg_z)))
1831    (cond ((or is-node
1832               is-1-bit
1833               (eq type-keyword :simple-string)
1834               (eq type-keyword :fixnum-vector)
1835               (and (eql vreg-class hard-reg-class-gpr)
1836                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1837           acc)
1838          ;; If there's no vreg - if we're setting for effect only, and
1839          ;; not for value - we can target an unboxed register directly.
1840          ;; Usually.
1841          ((null vreg)
1842           (cond (is-64-bit
1843                  (if (eq type-keyword :double-float-vector)
1844                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1845                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1846                 (is-32-bit
1847                  (if (eq type-keyword :single-float-vector)
1848                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1849                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1850                 (is-16-bit
1851                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1852                 (is-8-bit
1853                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1854                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1855          ;; Vreg is non-null.  We might be able to use it directly.
1856          (t
1857           (let* ((lreg (if vreg-mode
1858                          (make-unwired-lreg (lreg-value vreg)))))
1859             (if 
1860               (cond
1861                 (is-64-bit
1862                  (if (eq type-keyword :double-float-vector)
1863                    (and (eql vreg-class hard-reg-class-fpr)
1864                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1865                      (if is-signed
1866                        (and (eql vreg-class hard-reg-class-gpr)
1867                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1868                        (and (eql vreg-class hard-reg-class-gpr)
1869                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1870                   (is-32-bit
1871                    (if (eq type-keyword :single-float-vector)
1872                      (and (eql vreg-class hard-reg-class-fpr)
1873                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1874                      (if is-signed
1875                        (and (eql vreg-class hard-reg-class-gpr)
1876                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1877                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1878                        (and (eql vreg-class hard-reg-class-gpr)
1879                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1880                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1881                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1882                   (is-16-bit
1883                    (if is-signed
1884                      (and (eql vreg-class hard-reg-class-gpr)
1885                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1886                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1887                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1888                      (and (eql vreg-class hard-reg-class-gpr)
1889                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1890                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1891                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1892                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1893                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1894                   (t
1895                    (if is-signed
1896                      (and (eql vreg-class hard-reg-class-gpr)
1897                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1898                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1899                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1900                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1901                      (and (eql vreg-class hard-reg-class-gpr)
1902                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1903                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1904                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1905                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1906                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1907                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1908                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1909               lreg
1910               acc))))))
1911
1912(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1913  (with-arm-local-vinsn-macros (seg)
1914    (let* ((arch (backend-target-arch *target-backend*))
1915           (is-node (member type-keyword (arch::target-gvector-types arch)))
1916           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1917           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1918           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1919           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1920           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1921           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1922                                         hard-reg-class-gpr)
1923                                    (eql (get-regspec-mode result-reg)
1924                                         hard-reg-class-gpr-mode-node)))
1925           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1926           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1927      (if (or is-node (not result-is-node-gpr))
1928        result-reg
1929        (cond (is-64-bit
1930               (if (eq type-keyword :double-float-vector)
1931                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1932                   (if safe
1933                     (! get-double? reg result-reg)
1934                     (! get-double reg result-reg))
1935                   reg)))
1936              (is-32-bit
1937               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1938               ;; case here.
1939               (if is-signed             
1940                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1941                   (if (eq type-keyword :fixnum-vector)
1942                     (progn
1943                       (when safe
1944                         (! trap-unless-fixnum result-reg))
1945                       (! fixnum->signed-natural reg result-reg))
1946                     (! unbox-s32 reg result-reg))
1947                   reg)
1948                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1949                   (cond ((eq type-keyword :simple-string)
1950                          (if (characterp constval)
1951                            (arm2-lri seg reg (char-code constval))
1952                            (! unbox-base-char reg result-reg)))
1953                         ((eq type-keyword :single-float-vector)
1954                          (if (typep constval 'single-float)
1955                            (arm2-lri seg reg (single-float-bits constval))
1956                            (progn
1957                              (when safe
1958                                (! trap-unless-single-float result-reg))
1959                              (! single-float-bits reg result-reg))))
1960                         (t
1961                          (if (typep constval '(unsigned-byte 32))
1962                            (arm2-lri seg reg constval)
1963                            (! unbox-u32 reg result-reg))))
1964                   reg)))
1965              (is-16-bit
1966               (if is-signed
1967                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1968                   (if (typep constval '(signed-byte 16))
1969                     (arm2-lri seg reg constval)
1970                     (! unbox-s16 reg result-reg))
1971                   reg)
1972                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1973                   (if (typep constval '(unsigned-byte 16))
1974                     (arm2-lri seg reg constval)
1975                     (! unbox-u16 reg result-reg))
1976                   reg)))
1977              (is-8-bit
1978               (if is-signed
1979                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
1980                   (if (typep constval '(signed-byte 8))
1981                     (arm2-lri seg reg constval)
1982                     (! unbox-s8 reg result-reg))
1983                   reg)
1984                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1985                   (if (typep constval '(unsigned-byte 8))
1986                     (arm2-lri seg reg constval)
1987                     (! unbox-u8 reg result-reg))
1988                   reg)))
1989              (t
1990                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1991                   (unless (typep constval 'bit)
1992                     (! unbox-bit reg result-reg))
1993                   reg)))))))
1994                   
1995     
1996;;; "val-reg" might be boxed, if the vreg requires it to be.
1997(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
1998  (with-arm-local-vinsn-macros (seg vreg xfer)
1999    (let* ((arch (backend-target-arch *target-backend*))
2000           (is-node (member type-keyword (arch::target-gvector-types arch)))
2001           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2002           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2003           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2004           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2005           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2006           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2007      (cond ((and is-node node-value-needs-memoization)
2008             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2009                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2010                          (eql (hard-regspec-value val-reg) arm::arg_z))
2011               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2012             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2013            (is-node
2014             (if (and index-known-fixnum (<= index-known-fixnum
2015                                             (arch::target-max-32-bit-constant-index arch)))
2016               (! misc-set-c-node val-reg src index-known-fixnum)
2017               (with-imm-target () scaled-idx
2018
2019                 (if index-known-fixnum
2020                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2021                   (! scale-node-misc-index scaled-idx unscaled-idx))
2022                 (! misc-set-node val-reg src scaled-idx))))
2023            (t
2024             (with-imm-target (unboxed-val-reg) scaled-idx
2025               (cond
2026                 (is-64-bit
2027                  (if (and index-known-fixnum
2028                           (<= index-known-fixnum
2029                               (arch::target-max-64-bit-constant-index arch)))
2030                    (if (eq type-keyword :double-float-vector)
2031                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2032                      (if is-signed
2033                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
2034                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
2035                    (progn
2036                      (if index-known-fixnum
2037                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2038                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2039                      (if (eq type-keyword :double-float-vector)
2040                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
2041                        (if is-signed
2042                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
2043                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
2044                 (is-32-bit
2045                  (if (and index-known-fixnum
2046                           (<= index-known-fixnum
2047                               (arch::target-max-32-bit-constant-index arch)))
2048                    (if (eq type-keyword :single-float-vector)
2049                      (if (eq (hard-regspec-class unboxed-val-reg)
2050                              hard-reg-class-fpr)
2051                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2052                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2053                      (if is-signed
2054                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2055                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2056                    (progn
2057                      (if index-known-fixnum
2058                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2059                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
2060                      (if (and (eq type-keyword :single-float-vector)
2061                               (eql (hard-regspec-class unboxed-val-reg)
2062                                    hard-reg-class-fpr))
2063                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
2064                        (if is-signed
2065                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
2066                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2067                 (is-16-bit
2068                  (if (and index-known-fixnum
2069                           (<= index-known-fixnum
2070                               (arch::target-max-16-bit-constant-index arch)))
2071                    (if is-signed
2072                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2073                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2074                    (progn
2075                      (if index-known-fixnum
2076                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2077                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2078                      (if is-signed
2079                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2080                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2081                 (is-8-bit
2082                  (if (and index-known-fixnum
2083                           (<= index-known-fixnum
2084                               (arch::target-max-8-bit-constant-index arch)))
2085                    (if is-signed
2086                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2087                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2088                    (progn
2089                      (if index-known-fixnum
2090                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2091                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2092                      (if is-signed
2093                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2094                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2095                 (t
2096                  (unless is-1-bit
2097                    (nx-error "~& unsupported vector type: ~s"
2098                              type-keyword))
2099                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2100                    (with-imm-target (unboxed-val-reg) word
2101                      (let* ((word-index (ash index-known-fixnum -5))
2102                             (bit-number (logand index-known-fixnum #x1f)))
2103                        (! misc-ref-c-u32 word src word-index)
2104                        (if constval
2105                          (if (zerop constval)
2106                            (! set-constant-arm-bit-to-0 word word bit-number)
2107                            (! set-constant-arm-bit-to-1 word word bit-number))
2108                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2109                        (! misc-set-c-u32 word src word-index)))
2110                    (with-crf-target () crf
2111                    (with-imm-temps () (word-index bit-number temp)
2112                      (unless constval
2113                        (! compare-immediate crf unboxed-val-reg 0))
2114                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2115                      (! lri temp 1)
2116                      (! shift-left-variable-word bit-number temp bit-number)
2117                      (! misc-ref-u32 temp src word-index)
2118                      (if constval
2119                        (if (zerop constval)
2120                          (! u32logandc2 temp temp bit-number)
2121                          (! u32logior temp temp bit-number))
2122                        (progn
2123                          (! set-or-clear-bit temp temp bit-number crf)))
2124                      (! misc-set-u32 temp src word-index)))))))))
2125      (when (and vreg val-reg) (<- val-reg))
2126    (^))))
2127                   
2128
2129(defun arm2-code-coverage-entry (seg note)
2130  (let* ((afunc *arm2-cur-afunc*))
2131    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2132    (with-arm-local-vinsn-macros (seg)
2133      (let* ((ccreg ($ arm::temp0)))
2134        (arm2-store-immediate seg note ccreg)
2135        (with-node-temps (ccreg) (zero)
2136          (! lri zero 0)
2137          (! misc-set-c-node zero ccreg 1))))))
2138
2139(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2140  (with-arm-local-vinsn-macros (seg)
2141    (let* ((arch (backend-target-arch *target-backend*))
2142           (is-node (member type-keyword (arch::target-gvector-types arch)))
2143           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2144           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2145           (index-known-fixnum (acode-fixnum-form-p index)))
2146      (let* ((src ($ arm::arg_x))
2147             (unscaled-idx ($ arm::arg_y))
2148             (result-reg ($ arm::arg_z)))
2149        (cond (needs-memoization
2150               (arm2-three-targeted-reg-forms seg
2151                                              vector src
2152                                              index unscaled-idx
2153                                              value result-reg))
2154              (t
2155               (multiple-value-setq (src unscaled-idx result-reg)
2156                 (arm2-three-untargeted-reg-forms seg
2157                                              vector src
2158                                              index unscaled-idx
2159                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2160        (when safe
2161          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2162                 (value (if (eql (hard-regspec-class result-reg)
2163                                 hard-reg-class-gpr)
2164                          (hard-regspec-value result-reg))))
2165            (when (and value (logbitp value *available-backend-imm-temps*))
2166              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2167            (if (typep safe 'fixnum)
2168              (! trap-unless-typecode= src safe))
2169            (unless index-known-fixnum
2170              (! trap-unless-fixnum unscaled-idx))
2171            (! check-misc-bound unscaled-idx src)))
2172        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2173
2174
2175(defun arm2-tail-call-alias (immref sym &optional arglist)
2176  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2177    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2178      (make-acode (%nx1-operator immediate) (car alias))
2179      immref)))
2180
2181;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2182;;; consing it.
2183(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2184  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2185    (when (eq (logand (the fixnum (nx-var-bits rest))
2186                      (logior $vsetqmask (ash -1 $vbitspecial)
2187                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2188              0)               ; Nothing but simple references
2189      (do* ()
2190           ((not (acode-p body)))
2191        (let* ((op (acode-operator body)))
2192          (if (or (eq op (%nx1-operator lexical-function-call))
2193                  (eq op (%nx1-operator call)))
2194            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2195               (unless (and (eq spread-p t)
2196                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2197                (return nil))
2198              (flet ((independent-of-all-values (form)       
2199                       (setq form (acode-unwrapped-form-value form))
2200                       (or (arm-constant-form-p form)
2201                           (let* ((lexref (arm2-lexical-reference-p form)))
2202                             (and lexref 
2203                                  (neq lexref rest)
2204                                  (dolist (val rest-values t)
2205                                    (unless (arm2-var-not-set-by-form-p lexref val)
2206                                      (return))))))))
2207                (unless (or (eq op (%nx1-operator lexical-function-call))
2208                            (independent-of-all-values fn-form))
2209                  (return nil))
2210                (if (dolist (s stack-args t)
2211                          (unless (independent-of-all-values s)
2212                            (return nil)))
2213                  (let* ((arglist (append stack-args rest-values)))
2214                    (return
2215                     (make-acode op 
2216                                 fn-form 
2217                                 (if (<= (length arglist) $numarmargregs)
2218                                   (list nil (reverse arglist))
2219                                   (list (butlast arglist $numarmargregs)
2220                                         (reverse (last arglist $numarmargregs))))
2221                                 nil)))
2222                  (return nil))))
2223            (if (eq op (%nx1-operator local-block))
2224              (setq body (%cadr body))
2225              (if (and (eq op (%nx1-operator if))
2226                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2227                (setq body (%caddr body))
2228                (return nil)))))))))
2229
2230(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2231  (with-arm-local-vinsn-macros (seg vreg xfer)
2232    (when spread-p
2233      (destructuring-bind (stack-args reg-args) arglist
2234        (when (and (null (cdr reg-args))
2235                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2236          (setq spread-p nil)
2237          (let* ((nargs (length stack-args)))
2238            (declare (fixnum nargs))
2239            (if (<= nargs $numarmargregs)
2240              (setq arglist (list nil (reverse stack-args)))
2241              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2242    (let* ((lexref (arm2-lexical-reference-p fn))
2243           (simple-case (or (fixnump fn)
2244                            (typep fn 'lreg)
2245                            (arm2-immediate-function-p fn)
2246                            (and 
2247                             lexref
2248                             (not spread-p)
2249                             (flet ((all-simple (args)
2250                                      (dolist (arg args t)
2251                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2252                                          (return)))))
2253                               (and (all-simple (car arglist))
2254                                    (all-simple (cadr arglist))
2255                                    (setq fn (var-ea lexref)))))))
2256           (cstack *arm2-cstack*)
2257           (top *arm2-top-vstack-lcell*)
2258           (vstack *arm2-vstack*))
2259      (setq xfer (or xfer 0))
2260      (when (and (eq xfer $backend-return)
2261                 (eq 0 *arm2-undo-count*)
2262                 (acode-p fn)
2263                 (eq (acode-operator fn) (%nx1-operator immediate))
2264                 (symbolp (cadr fn)))
2265        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2266     
2267      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2268        (progn
2269          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2270          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2271          (setq  *arm2-cstack* cstack)
2272          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2273        (let* ((mv-p (arm2-mv-p xfer)))
2274          (unless simple-case
2275            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2276            (setq fn (arm2-vloc-ea vstack)))
2277          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2278          (if (and (logbitp $backend-mvpass-bit xfer)
2279                   (not simple-case))
2280            (progn
2281              (! save-values)
2282              (! vstack-discard 1)
2283              (arm2-set-nargs seg 0)
2284              (! recover-values))
2285            (unless (or mv-p simple-case)
2286              (! vstack-discard 1)))
2287          (arm2-set-vstack vstack)
2288          (setq *arm2-top-vstack-lcell* top)
2289          (setq *arm2-cstack* cstack)
2290          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2291            (<- arm::arg_z)
2292            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2293      nil)))
2294
2295(defun arm2-restore-full-lisp-context (seg)
2296  (with-arm-local-vinsn-macros (seg)
2297    (! restore-full-lisp-context)))
2298
2299(defun arm2-call-symbol (seg jump-p)
2300  ; fname contains a symbol; we can either call it via
2301  ; a call to .SPjmpsym or expand the instructions inline.
2302  ; Since the branches are unconditional, the call doesn't
2303  ; cost much, but doing the instructions inline would give
2304  ; an instruction scheduler some opportunities to improve
2305  ; performance, so this isn't a strict time/speed tradeoff.
2306  ; This should probably dispatch on something other than
2307  ; *arm2-open-code-inline*, since that does imply a time/speed
2308  ; tradeoff.
2309  (with-arm-local-vinsn-macros (seg)
2310      (if jump-p
2311        (! jump-known-symbol)
2312        (! call-known-symbol arm::arg_z))))
2313
2314;;; Nargs = nil -> multiple-value case.
2315(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2316  (with-arm-local-vinsn-macros (seg)
2317    (let* ((f-op (acode-unwrapped-form-value fn))
2318           (immp (and (consp f-op)
2319                      (eq (%car f-op) (%nx1-operator immediate))))
2320           (symp (and immp (symbolp (%cadr f-op))))
2321           (label-p (and (fixnump fn) 
2322                         (locally (declare (fixnum fn))
2323                           (and (= fn -1) (- fn)))))
2324           (tail-p (eq xfer $backend-return))
2325           (func (if (consp f-op) (%cadr f-op)))
2326           (a-reg nil)
2327           (lfunp (and (acode-p f-op) 
2328                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2329           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2330           (callable (or symp lfunp label-p))
2331           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2332           (alternate-tail-call
2333            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2334           )
2335      (when expression-p
2336        ;;Have to do this before spread args, since might be vsp-relative.
2337        (if nargs
2338          (arm2-do-lexical-reference seg destreg fn)
2339          (arm2-copy-register seg destreg fn)))
2340      (if (or symp lfunp)
2341        (setq func (if symp (arm2-symbol-entry-locative func)
2342                     (arm2-afunc-lfun-ref func))
2343              a-reg (arm2-register-constant-p func)))
2344      (when tail-p
2345        #-no-compiler-bugs
2346        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2347        (when a-reg
2348          (arm2-copy-register seg destreg a-reg)))
2349      (if spread-p
2350        (progn
2351          (arm2-set-nargs seg (%i- nargs 1))
2352          (if (eq spread-p 0)
2353            (! spread-lexpr)
2354            (! spread-list)))
2355        (if nargs
2356          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2357          (! pop-argument-registers)))
2358      (if callable
2359        (if (not tail-p)
2360          (if (arm2-mvpass-p xfer)
2361            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2362              (if label-p
2363                (arm2-copy-register seg call-reg ($ arm::fn))
2364                (if a-reg
2365                  (arm2-copy-register seg call-reg  a-reg)
2366                  (arm2-store-immediate seg func call-reg)))
2367              (if symp
2368                (! pass-multiple-values-symbol)
2369                (! pass-multiple-values)))
2370            (progn 
2371              (if label-p
2372                (progn
2373                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2374                  (! call-label (aref *backend-labels* 1)))
2375                (progn
2376                  (if a-reg
2377                    (arm2-copy-register seg destreg a-reg)
2378                    (arm2-store-immediate seg func destreg))
2379                  (if symp
2380                    (arm2-call-symbol seg nil)
2381                    (! call-known-function))))))
2382          (if alternate-tail-call
2383            (progn
2384              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2385              (! jump (aref *backend-labels* *arm2-tail-label*)))
2386            (progn
2387              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2388              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2389                (progn
2390                  (if label-p
2391                    (arm2-copy-register seg arm::nfn arm::fn))
2392                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2393                  (arm2-restore-full-lisp-context seg)
2394                  (if label-p
2395                    (! jump (aref *backend-labels* 1))
2396                    (progn
2397                      (if symp
2398                        (arm2-call-symbol seg t)
2399                        (! jump-known-function)))))
2400                (progn
2401                  (if label-p
2402                    (arm2-copy-register seg arm::nfn arm::fn)
2403                    (unless a-reg (arm2-store-immediate seg func destreg)))
2404                  (cond ((or spread-p (null nargs))
2405                         (if symp
2406                           (! tail-call-sym-gen)
2407                           (! tail-call-fn-gen)))
2408                        ((%i> nargs $numarmargregs)
2409                         (if symp
2410                           (! tail-call-sym-slide)
2411                           (! tail-call-fn-slide)))
2412                        (t
2413                         (! restore-full-lisp-context)
2414                         (if symp
2415                           (! jump-known-symbol)
2416                           (! jump-known-function)))))))))
2417        ;; The general (funcall) case: we don't know (at compile-time)
2418        ;; for sure whether we've got a symbol or a (local, constant)
2419        ;; function.
2420        (progn
2421          (unless (or (fixnump fn) (typep fn 'lreg))
2422            (arm2-one-targeted-reg-form seg fn destreg))
2423          (if (not tail-p)
2424            (if (arm2-mvpass-p xfer)
2425              (! pass-multiple-values)
2426              (! funcall))                 
2427            (cond ((or (null nargs) spread-p)
2428                   (! tail-funcall-gen))
2429                  ((%i> nargs $numarmargregs)
2430                   (! tail-funcall-slide))
2431                  (t
2432                   (! tail-funcall-vsp)))))))
2433    nil))
2434
2435(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2436  (let* ((old-stack (arm2-encode-stack))
2437         (copy afuncs)
2438         (func nil))
2439    (with-arm-p2-declarations p2decls 
2440      (dolist (var vars) 
2441        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2442          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2443      (arm2-undo-body seg vreg xfer body old-stack)
2444      (dolist (var vars)
2445        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2446          (arm2-close-var seg var))))))
2447
2448(defun arm2-make-closure (seg afunc downward-p)
2449  (with-arm-local-vinsn-macros (seg)
2450    (flet ((var-to-reg (var target)
2451             (let* ((ea (var-ea (var-bits var))))
2452               (if ea
2453                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2454                 (! load-nil target))
2455               target))
2456           (set-some-cells (dest cellno c0 c1 c2 c3)
2457             (declare (fixnum cellno))
2458             (! misc-set-c-node c0 dest cellno)
2459             (incf cellno)
2460             (when c1
2461               (! misc-set-c-node c1 dest cellno)
2462               (incf cellno)
2463               (when c2
2464                 (! misc-set-c-node c2 dest cellno)
2465                 (incf cellno)
2466                 (when c3
2467                   (! misc-set-c-node c3 dest cellno)
2468                   (incf cellno))))
2469             cellno))
2470      (let* ((inherited-vars (afunc-inherited-vars afunc))
2471             (arch (backend-target-arch *target-backend*))
2472             (dest ($ arm::arg_z))
2473             (vsize (+ (length inherited-vars) 
2474                       3                ; entrypoint,%closure-code%, afunc
2475                       2)))             ; name, lfun-bits
2476        (declare (list inherited-vars))
2477        (if downward-p
2478          (progn
2479            (let* ((*arm2-vstack* *arm2-vstack*)
2480                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2481              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2482              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2483              (! %closure-code% arm::arg_y)
2484              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2485              (arm2-vpush-register-arg seg arm::arg_x)
2486              (arm2-vpush-register-arg seg arm::temp0)
2487              (arm2-vpush-register-arg seg arm::arg_y)
2488              (arm2-vpush-register-arg seg arm::arg_z)
2489              ;; Could be smarter about memory traffic here.
2490              (dolist (v inherited-vars)
2491                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2492              (! load-nil arm::arg_z)
2493              (arm2-vpush-register-arg seg arm::arg_z)
2494              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2495              (arm2-vpush-register-arg seg arm::arg_z)
2496              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2497              (! make-stack-gvector))
2498            (arm2-open-undo $undostkblk))
2499          (let* ((cell 1))
2500            (declare (fixnum cell))
2501            (progn
2502              (arm2-lri seg
2503                        arm::imm0
2504                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2505              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2506              )
2507            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2508            (! misc-set-c-node arm::arg_x dest 0)
2509            (! %closure-code% arm::arg_x)
2510            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2511            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2512              (do* ((ccode arm::arg_x nil)
2513                    (func arm::arg_y nil))
2514                   ((null inherited-vars))
2515                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2516                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2517                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2518                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2519                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2520            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2521            (! load-nil arm::arg_x)
2522            (! misc-set-c-node arm::arg_x dest cell)
2523            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2524        dest))))
2525       
2526(defun arm2-symbol-entry-locative (sym)
2527  (setq sym (require-type sym 'symbol))
2528  (when (eq sym '%call-next-method-with-args)
2529    (setf (afunc-bits *arm2-cur-afunc*)
2530          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2531  (or (assq sym *arm2-fcells*)
2532      (let ((new (list sym)))
2533        (push new *arm2-fcells*)
2534        new)))
2535
2536(defun arm2-symbol-value-cell (sym)
2537  (setq sym (require-type sym 'symbol))
2538  (or (assq sym *arm2-vcells*)
2539      (let ((new (list sym)))
2540        (push new *arm2-vcells*)
2541        (ensure-binding-index sym)
2542        new)))
2543
2544
2545(defun arm2-symbol-locative-p (imm)
2546  (and (consp imm)
2547       (or (memq imm *arm2-vcells*)
2548           (memq imm *arm2-fcells*))))
2549
2550
2551
2552
2553(defun arm2-immediate-function-p (f)
2554  (setq f (acode-unwrapped-form-value f))
2555  (and (acode-p f)
2556       (or (eq (%car f) (%nx1-operator immediate))
2557           (eq (%car f) (%nx1-operator simple-function)))))
2558
2559(defun arm-constant-form-p (form)
2560  (setq form (nx-untyped-form form))
2561  (if form
2562    (or (nx-null form)
2563        (nx-t form)
2564        (and (consp form)
2565             (or (eq (acode-operator form) (%nx1-operator immediate))
2566                 (eq (acode-operator form) (%nx1-operator fixnum))
2567                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2568
2569
2570 
2571(defun arm2-integer-constant-p (form mode)
2572  (let* ((val 
2573         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2574             (and (acode-p form)
2575                  (eq (acode-operator form) (%nx1-operator immediate))
2576                  (setq form (%cadr form))
2577                  (if (typep form 'integer)
2578                    form)))))
2579    (and val (%typep val (mode-specifier-type mode)) val)))
2580
2581
2582(defun arm-side-effect-free-form-p (form)
2583  (when (consp (setq form (acode-unwrapped-form-value form)))
2584    (or (arm-constant-form-p form)
2585        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2586        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2587          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2588
2589(defun arm2-formlist (seg stkargs &optional revregargs)
2590  (with-arm-local-vinsn-macros (seg) 
2591    (let* ((nregs (length revregargs))
2592           (n nregs))
2593      (declare (fixnum n))
2594      (dolist (arg stkargs)
2595        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2596          (arm2-vpush-register-arg seg reg)
2597          (incf n)))
2598      (when revregargs
2599        (let* ((zform (%car revregargs))
2600               (yform (%cadr revregargs))
2601               (xform (%caddr revregargs)))
2602          (if (eq 3 nregs)
2603            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2604            (if (eq 2 nregs)
2605              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2606              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2607      n)))
2608
2609(defun arm2-arglist (seg args)
2610  (arm2-formlist seg (car args) (cadr args)))
2611
2612
2613
2614
2615
2616(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2617  (let* ((mode (case ffi-arg-type
2618                 ((nil) :natural)
2619                 (:signed-byte :s8)
2620                 (:unsigned-byte :u8)
2621                 (:signed-halfword :s16)
2622                 (:unsigned-halfword :u16)
2623                 (:signed-fullword :s32)
2624                 (:unsigned-fullword :u32)
2625                 (:unsigned-doubleword :u64)
2626                 (:signed-doubleword :s64)))
2627         (modeval (gpr-mode-name-value mode)))
2628    (with-arm-local-vinsn-macros (seg)
2629      (let* ((value (arm2-integer-constant-p form mode)))
2630        (if value
2631            (progn
2632              (unless (typep immreg 'lreg)
2633                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2634              (arm2-lri seg immreg value)
2635              immreg)
2636          (progn 
2637            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2638
2639
2640(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2641  (arm2-one-targeted-reg-form seg
2642                              form 
2643                              address-reg))
2644
2645
2646(defun arm2-one-lreg-form (seg form lreg)
2647  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2648    (if is-float
2649      (arm2-form-float seg lreg nil form)
2650      (arm2-form seg lreg nil form))
2651    lreg))
2652
2653(defun arm2-one-targeted-reg-form (seg form reg)
2654  (arm2-one-lreg-form seg form reg))
2655
2656(defun arm2-one-untargeted-lreg-form (seg form reg)
2657  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2658
2659(defun arm2-one-untargeted-reg-form (seg form suggested)
2660  (with-arm-local-vinsn-macros (seg)
2661    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2662           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2663      (if node-p
2664        (let* ((ref (arm2-lexical-reference-ea form))
2665               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2666          (if reg
2667            ref
2668            (if (nx-null form)
2669              (progn
2670                (! load-nil suggested)
2671                suggested)
2672              (if (and (acode-p form) 
2673                       (eq (acode-operator form) (%nx1-operator immediate)) 
2674                       (setq reg (arm2-register-constant-p (cadr form))))
2675                reg
2676                (if (and (acode-p form)
2677                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2678                  arm::rcontext
2679                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2680        (arm2-one-untargeted-lreg-form seg form suggested)))))
2681             
2682
2683(defun arm2-push-register (seg areg)
2684  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2685         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2686         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2687         vinsn)
2688    (with-arm-local-vinsn-macros (seg)
2689      (if a-node
2690        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2691        (progn
2692          (setq vinsn
2693                (if a-float
2694                  (if a-double
2695                    (! temp-push-double-float areg)
2696                    (! temp-push-single-float areg))
2697                  (! temp-push-unboxed-word areg)))
2698          (arm2-open-undo $undostkblk)))
2699      vinsn)))
2700
2701(defun arm2-pop-register (seg areg)
2702  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2703         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2704         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2705         vinsn)
2706    (with-arm-local-vinsn-macros (seg)
2707      (if a-node
2708        (setq vinsn (arm2-vpop-register seg areg))
2709        (progn
2710          (setq vinsn
2711                (if a-float
2712                  (if a-double
2713                    (! temp-pop-double-float areg)
2714                    (! temp-pop-single-float areg))
2715                  (! temp-pop-unboxed-word areg)))
2716          (arm2-close-undo)))
2717      vinsn)))
2718
2719(defun arm2-acc-reg-for (reg)
2720  (with-arm-local-vinsn-macros (seg)
2721    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2722             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2723      ($ arm::arg_z)
2724      reg)))
2725
2726;;; The compiler often generates superfluous pushes & pops.  Try to
2727;;; eliminate them.
2728;;; It's easier to elide pushes and pops to the TSP.
2729(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2730  (with-arm-local-vinsn-macros (seg)
2731    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2732           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2733           (same-reg (eq (hard-regspec-value pushed-reg)
2734                         (hard-regspec-value popped-reg)))
2735           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2736      (when (and sp-p t)               ; vsp case is harder.
2737        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2738          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2739                                     push-vinsn pop-vinsn pushed-reg))
2740                 (popped-reg-is-set (if same-reg
2741                                      pushed-reg-is-set
2742                                      (vinsn-sequence-sets-reg-p
2743                                       push-vinsn pop-vinsn popped-reg))))
2744            (unless (and pushed-reg-is-set popped-reg-is-set)
2745              (unless same-reg
2746                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2747                                     hard-reg-class-fpr)
2748                               (! copy-fpr popped-reg pushed-reg)
2749                               (! copy-gpr popped-reg pushed-reg))))
2750                  (remove-dll-node copy)
2751                  (if pushed-reg-is-set
2752                    (insert-dll-node-after copy push-vinsn)
2753                    (insert-dll-node-before copy push-vinsn))))
2754              (elide-vinsn push-vinsn)
2755              (elide-vinsn pop-vinsn))))))))
2756               
2757       
2758;;; we never leave the first form pushed (the 68K compiler had some subprims that
2759;;; would vpop the first argument out of line.)
2760(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2761  (let* ((avar (arm2-lexical-reference-p aform))
2762         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2763         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2764                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2765         (apushed (not (or atriv aconst))))
2766    (progn
2767      (unless aconst
2768        (if atriv
2769          (arm2-one-targeted-reg-form seg aform areg)
2770          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2771      (arm2-one-targeted-reg-form seg bform breg)
2772      (if aconst
2773        (arm2-one-targeted-reg-form seg aform areg)
2774        (if apushed
2775          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2776    (values areg breg)))
2777
2778
2779(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2780  (with-arm-local-vinsn-macros (seg)
2781    (let* ((avar (arm2-lexical-reference-p aform))
2782           (adest areg)
2783           (bdest breg)
2784           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2785           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2786                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2787           (apushed (not (or atriv aconst))))
2788      (progn
2789        (unless aconst
2790          (if atriv
2791            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2792            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2793        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2794        (if aconst
2795          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2796          (if apushed
2797            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2798      (values adest bdest))))
2799
2800
2801(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2802  (let* ((bnode (nx2-node-gpr-p breg))
2803         (cnode (nx2-node-gpr-p creg))
2804         (dnode (nx2-node-gpr-p dreg))
2805         (atriv (or (null aform) 
2806                    (and (arm2-trivial-p bform)
2807                         (arm2-trivial-p cform)
2808                         (arm2-trivial-p dform)
2809                         bnode
2810                         cnode
2811                         dnode)))
2812         (btriv (or (null bform)
2813                    (and (arm2-trivial-p cform)
2814                         (arm2-trivial-p dform)
2815                         cnode
2816                         dnode)))
2817         (ctriv (or (null cform)
2818                    (and (arm2-trivial-p dform) dnode)))
2819         
2820         (aconst (and (not atriv) 
2821                      (or (arm-side-effect-free-form-p aform)
2822                          (let ((avar (arm2-lexical-reference-p aform)))
2823                            (and avar 
2824                                 (arm2-var-not-set-by-form-p avar bform)
2825                                 (arm2-var-not-set-by-form-p avar cform)
2826                                 (arm2-var-not-set-by-form-p avar dform))))))
2827         (bconst (and (not btriv)
2828                      (or (arm-side-effect-free-form-p bform)
2829                          (let ((bvar (arm2-lexical-reference-p bform)))
2830                            (and bvar
2831                                 (arm2-var-not-set-by-form-p bvar cform)
2832                                 (arm2-var-not-set-by-form-p bvar dform))))))
2833         (cconst (and (not ctriv)
2834                      (or (arm-side-effect-free-form-p cform)
2835                          (let ((cvar (arm2-lexical-reference-p cform)))
2836                            (and cvar
2837                                 (arm2-var-not-set-by-form-p cvar dform))))))
2838         (apushed nil)
2839         (bpushed nil)
2840         (cpushed nil))
2841    (if (and aform (not aconst))
2842      (if atriv
2843        (arm2-one-targeted-reg-form seg aform areg)
2844        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2845    (if (and bform (not bconst))
2846      (if btriv
2847        (arm2-one-targeted-reg-form seg bform breg)
2848        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2849    (if (and cform (not cconst))
2850      (if ctriv
2851        (arm2-one-targeted-reg-form seg cform creg)
2852        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2853    (arm2-one-targeted-reg-form seg dform dreg)
2854    (unless ctriv
2855      (if cconst
2856        (arm2-one-targeted-reg-form seg cform creg)
2857        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2858    (unless btriv 
2859      (if bconst
2860        (arm2-one-targeted-reg-form seg bform breg)
2861        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2862    (unless atriv
2863      (if aconst
2864        (arm2-one-targeted-reg-form seg aform areg)
2865        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2866    (values areg breg creg dreg)))
2867
2868(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2869  (let* ((bnode (nx2-node-gpr-p breg))
2870         (cnode (nx2-node-gpr-p creg))
2871         (atriv (or (null aform) 
2872                    (and (arm2-trivial-p bform)
2873                         (arm2-trivial-p cform)
2874                         bnode
2875                         cnode)))
2876         (btriv (or (null bform)
2877                    (and (arm2-trivial-p cform)
2878                         cnode)))
2879         (aconst (and (not atriv) 
2880                      (or (arm-side-effect-free-form-p aform)
2881                          (let ((avar (arm2-lexical-reference-p aform)))
2882                            (and avar 
2883                                 (arm2-var-not-set-by-form-p avar bform)
2884                                 (arm2-var-not-set-by-form-p avar cform))))))
2885         (bconst (and (not btriv)
2886                      (or
2887                       (arm-side-effect-free-form-p bform)
2888                       (let ((bvar (arm2-lexical-reference-p bform)))
2889                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2890         (apushed nil)
2891         (bpushed nil))
2892    (if (and aform (not aconst))
2893      (if atriv
2894        (arm2-one-targeted-reg-form seg aform areg)
2895        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2896    (if (and bform (not bconst))
2897      (if btriv
2898        (arm2-one-targeted-reg-form seg bform breg)
2899        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2900    (arm2-one-targeted-reg-form seg cform creg)
2901    (unless btriv 
2902      (if bconst
2903        (arm2-one-targeted-reg-form seg bform breg)
2904        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2905    (unless atriv
2906      (if aconst
2907        (arm2-one-targeted-reg-form seg aform areg)
2908        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2909    (values areg breg creg)))
2910
2911(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2912  (with-arm-local-vinsn-macros (seg)
2913    (let* ((bnode (nx2-node-gpr-p breg))
2914           (cnode (nx2-node-gpr-p creg))
2915           (atriv (or (null aform) 
2916                      (and (arm2-trivial-p bform)
2917                           (arm2-trivial-p cform)
2918                           bnode
2919                           cnode)))
2920           (btriv (or (null bform)
2921                      (and (arm2-trivial-p cform)
2922                           cnode)))
2923           (aconst (and (not atriv) 
2924                        (or (arm-side-effect-free-form-p aform)
2925                            (let ((avar (arm2-lexical-reference-p aform)))
2926                              (and avar 
2927                                   (arm2-var-not-set-by-form-p avar bform)
2928                                   (arm2-var-not-set-by-form-p avar cform))))))
2929           (bconst (and (not btriv)
2930                        (or
2931                         (arm-side-effect-free-form-p bform)
2932                         (let ((bvar (arm2-lexical-reference-p bform)))
2933                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2934           (adest areg)
2935           (bdest breg)
2936           (cdest creg)
2937           (apushed nil)
2938           (bpushed nil))
2939      (if (and aform (not aconst))
2940        (if atriv
2941          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2942          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2943      (if (and bform (not bconst))
2944        (if btriv
2945          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2946          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2947      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2948      (unless btriv 
2949        (if bconst
2950          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2951          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2952      (unless atriv
2953        (if aconst
2954          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2955          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2956      (values adest bdest cdest))))
2957
2958(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2959  (let* ((bnode (nx2-node-gpr-p breg))
2960         (cnode (nx2-node-gpr-p creg))
2961         (dnode (nx2-node-gpr-p dreg))
2962         (atriv (or (null aform) 
2963                    (and (arm2-trivial-p bform)
2964                         (arm2-trivial-p cform)
2965                         (arm2-trivial-p dform)
2966                         bnode
2967                         cnode
2968                         dnode)))
2969         (btriv (or (null bform)
2970                    (and (arm2-trivial-p cform)
2971                         (arm2-trivial-p dform)
2972                         cnode
2973                         dnode)))
2974         (ctriv (or (null cform)
2975                    (and (arm2-trivial-p dform) dnode)))
2976         (aconst (and (not atriv) 
2977                      (or (arm-side-effect-free-form-p aform)
2978                          (let ((avar (arm2-lexical-reference-p aform)))
2979                            (and avar 
2980                                 (arm2-var-not-set-by-form-p avar bform)
2981                                 (arm2-var-not-set-by-form-p avar cform)
2982                                 (arm2-var-not-set-by-form-p avar dform))))))
2983         (bconst (and (not btriv)
2984                      (or
2985                       (arm-side-effect-free-form-p bform)
2986                       (let ((bvar (arm2-lexical-reference-p bform)))
2987                         (and bvar
2988                              (arm2-var-not-set-by-form-p bvar cform)
2989                              (arm2-var-not-set-by-form-p bvar dform))))))
2990         (cconst (and (not ctriv)
2991                      (or
2992                       (arm-side-effect-free-form-p cform)
2993                       (let ((cvar (arm2-lexical-reference-p cform)))
2994                         (and cvar
2995                              (arm2-var-not-set-by-form-p cvar dform))))))
2996         (adest areg)
2997         (bdest breg)
2998         (cdest creg)
2999         (ddest dreg)
3000         (apushed nil)
3001         (bpushed nil)
3002         (cpushed nil))
3003    (if (and aform (not aconst))
3004      (if atriv
3005        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3006        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3007    (if (and bform (not bconst))
3008      (if btriv
3009        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3010        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3011    (if (and cform (not cconst))
3012      (if ctriv
3013        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3014        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3015    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3016    (unless ctriv 
3017      (if cconst
3018        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3019        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3020    (unless btriv 
3021      (if bconst
3022        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3023        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3024    (unless atriv
3025      (if aconst
3026        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3027        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3028    (values adest bdest cdest ddest)))
3029
3030(defun arm2-lri (seg reg value)
3031  (with-arm-local-vinsn-macros (seg)
3032    (if (>= value 0)
3033      (! lri reg value)
3034      (! lri reg (logand value #xffffffff)))))
3035
3036
3037(defun arm2-multiple-value-body (seg form)
3038  (let* ((lab (backend-get-next-label))
3039         (*arm2-vstack* *arm2-vstack*)
3040         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3041         (old-stack (arm2-encode-stack)))
3042    (with-arm-local-vinsn-macros (seg)
3043      (arm2-open-undo $undomvexpect)
3044      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3045      (@ lab))))
3046
3047(defun arm2-afunc-lfun-ref (afunc)
3048  (or
3049   (afunc-lfun afunc)
3050   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3051          afunc)))
3052
3053(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3054  (let ((inherited-args (afunc-inherited-vars afunc)))
3055    (when inherited-args
3056      (let* ((current-afunc *arm2-cur-afunc*)
3057             (stkargs (car arglist))
3058             (regargs (cadr arglist))
3059             (inhforms nil)
3060             (numregs (length regargs))
3061             (own-inhvars (afunc-inherited-vars current-afunc)))
3062        (dolist (var inherited-args)
3063          (let* ((root-var (nx-root-var var))
3064                 (other-guy 
3065                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3066                    (when (eq root-var (nx-root-var v)) (return v)))))
3067            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3068        (dolist (form inhforms)
3069          (if (%i< numregs maxregs)
3070            (progn
3071              (setq regargs (nconc regargs (list form)))
3072              (setq numregs (%i+ numregs 1)))
3073            (push form stkargs)))
3074        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3075        (%rplaca arglist stkargs)))) 
3076  arglist)
3077
3078(defun arm2-constant-for-compare-p (form)
3079  (setq form (acode-unwrapped-form form))
3080  (when (acode-p form)
3081    (let* ((op (acode-operator form)))
3082      (if (eql op (%nx1-operator fixnum))
3083        (let* ((val (ash (cadr form) arm::fixnumshift)))
3084          (if (or (arm::encode-arm-immediate val)
3085                  (arm::encode-arm-immediate (- val)))
3086            (logand val #xffffffff)))
3087        (if (eql op (%nx1-operator %unbound-marker))
3088          arm::unbound-marker
3089          (if (eql op (%nx1-operator %slot-unbound-marker))
3090            arm::slot-unbound-marker))))))
3091
3092
3093;;; There are other cases involving constants that are worth exploiting.
3094(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3095  (with-arm-local-vinsn-macros (seg vreg xfer)
3096    (let* ((jconst (arm2-constant-for-compare-p j))
3097           (iconst (arm2-constant-for-compare-p i))
3098           (boolean (backend-crf-p vreg)))
3099      (if (and boolean (or iconst jconst))
3100        (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3101          (! compare-immediate vreg reg (or jconst iconst))
3102          (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3103            (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3104          (^ cr-bit true-p))
3105        (if (and (eq cr-bit arm::arm-cond-eq) 
3106                 (or jconst iconst))
3107          (arm2-test-reg-%izerop 
3108           seg 
3109           vreg 
3110           xfer 
3111           (arm2-one-untargeted-reg-form 
3112            seg 
3113            (if jconst i j) 
3114            arm::arg_z) 
3115           cr-bit 
3116           true-p 
3117           (or jconst iconst))
3118          (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3119            (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3120
3121
3122
3123(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3124  (with-arm-local-vinsn-macros (seg vreg xfer)
3125    (if vreg
3126      (regspec-crf-gpr-case 
3127       (vreg dest)
3128       (progn
3129         (! compare dest ireg jreg)
3130         (^ cr-bit true-p))
3131       (with-crf-target () crf
3132         (! compare crf ireg jreg)
3133         (ensuring-node-target (target vreg)
3134           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3135         (^)))
3136      (^))))
3137
3138(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3139  (with-arm-local-vinsn-macros (seg vreg xfer)
3140    (if vreg
3141      (regspec-crf-gpr-case 
3142       (vreg dest)
3143       (progn
3144         (! compare-to-nil dest ireg)
3145         (^ cr-bit true-p))
3146       (with-crf-target () crf
3147         (! compare-to-nil crf ireg)
3148         (ensuring-node-target (target dest)
3149           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3150         (^)))
3151      (^))))
3152
3153(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3154  (with-arm-local-vinsn-macros (seg vreg xfer)
3155    (if vreg
3156      (regspec-crf-gpr-case 
3157       (vreg dest)
3158       (progn
3159         (! double-float-compare dest ireg jreg)
3160         (^ cr-bit true-p))
3161       (progn
3162         (with-crf-target () flags
3163           (! double-float-compare flags ireg jreg)
3164
3165           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3166         (^)))
3167      (^))))
3168
3169(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3170  (with-arm-local-vinsn-macros (seg vreg xfer)
3171    (if vreg
3172      (regspec-crf-gpr-case 
3173       (vreg dest)
3174       (progn
3175         (! single-float-compare dest ireg jreg)
3176         (^ cr-bit true-p))
3177       (progn
3178         (with-crf-target () flags
3179           (! single-float-compare flags ireg jreg)
3180
3181           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3182         (^)))
3183      (^))))
3184
3185
3186
3187
3188(defun arm2-immediate-form-p (form)
3189  (if (and (consp form)
3190           (or (eq (%car form) (%nx1-operator immediate))
3191               (eq (%car form) (%nx1-operator simple-function))))
3192    t))
3193
3194(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3195  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3196
3197(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3198  (declare (fixnum reg))
3199  (with-arm-local-vinsn-macros (seg vreg xfer)
3200    (regspec-crf-gpr-case 
3201     (vreg dest)
3202     (progn
3203       (if (or (arm::encode-arm-immediate zero)
3204               (arm::encode-arm-immediate (- zero)))
3205         (! compare-immediate dest reg zero)
3206         (with-node-target (reg) other
3207           (arm2-lri seg other zero)
3208           (! compare dest reg other)))
3209       (^ cr-bit true-p))
3210     (with-crf-target () crf
3211       (if (or (arm::encode-arm-immediate zero)
3212               (arm::encode-arm-immediate (- zero)))
3213         (! compare-immediate crf reg (logand #xffffffff zero))
3214         (with-node-target (reg) other
3215           (arm2-lri seg other zero)
3216           (! compare crf reg other)))
3217       (ensuring-node-target (target dest)
3218         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3219       (^)))))
3220
3221(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3222  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3223    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3224      (let* ((addr (var-ea (%cadr form))))
3225        (if (typep addr 'lreg)
3226          addr
3227          (unless (and no-closed-p (addrspec-vcell-p addr ))
3228            addr))))))
3229
3230
3231(defun arm2-vpush-register (seg src &optional why info attr)
3232  (with-arm-local-vinsn-macros (seg)
3233    (prog1
3234      (! vpush-register src)
3235      (arm2-regmap-note-store src *arm2-vstack*)
3236      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3237      (arm2-adjust-vstack *arm2-target-node-size*))))
3238
3239(defun arm2-vpush-register-arg (seg src)
3240  (arm2-vpush-register seg src :outgoing-argument))
3241
3242
3243(defun arm2-vpop-register (seg dest)
3244  (with-arm-local-vinsn-macros (seg)
3245    (prog1
3246      (! vpop-register dest)
3247      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3248      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3249
3250(defun arm2-copy-register (seg dest src)
3251  (with-arm-local-vinsn-macros (seg)
3252    (when dest
3253      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3254             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3255             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3256             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3257             (src-mode (if src (get-regspec-mode src)))
3258             (dest-mode (get-regspec-mode dest))
3259             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3260        (if (null src)
3261          (if dest-gpr
3262            (! load-nil dest-gpr)
3263            (if dest-crf
3264              (! set-eq-bit dest-crf)))
3265          (if (and dest-crf src-gpr)
3266            ;; "Copying" a GPR to a CR field means comparing it to rnil
3267            (! compare-to-nil dest src)
3268            (if (and dest-gpr src-gpr)
3269              (case dest-mode
3270                (#.hard-reg-class-gpr-mode-node ; boxed result.
3271                 (case src-mode
3272                   (#.hard-reg-class-gpr-mode-node
3273                    (unless (eql  dest-gpr src-gpr)
3274                      (! copy-gpr dest src)))
3275                   (#.hard-reg-class-gpr-mode-u32
3276                    (arm2-box-u32 seg dest src))
3277                   (#.hard-reg-class-gpr-mode-s32
3278                    (arm2-box-s32 seg dest src))
3279                   (#.hard-reg-class-gpr-mode-u16
3280                    (! u16->fixnum dest src))
3281                   (#.hard-reg-class-gpr-mode-s16
3282                    (! s16->fixnum dest src))
3283                   (#.hard-reg-class-gpr-mode-u8
3284                    (! u8->fixnum dest src))
3285                   (#.hard-reg-class-gpr-mode-s8
3286                    (! s8->fixnum dest src))
3287                   (#.hard-reg-class-gpr-mode-address
3288                    (! macptr->heap dest src))))
3289                ((#.hard-reg-class-gpr-mode-u32
3290                  #.hard-reg-class-gpr-mode-address)
3291                 (case src-mode
3292                   (#.hard-reg-class-gpr-mode-node
3293                    (let* ((src-type (get-node-regspec-type-modes src)))
3294                      (declare (fixnum src-type))
3295                      (case dest-mode
3296                        (#.hard-reg-class-gpr-mode-u32
3297                         (! unbox-u32 dest src))
3298                        (#.hard-reg-class-gpr-mode-address
3299                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3300                                     *arm2-reckless*)
3301                           (! trap-unless-macptr src))
3302                         (! deref-macptr dest src)))))
3303                   ((#.hard-reg-class-gpr-mode-u32
3304                     #.hard-reg-class-gpr-mode-s32
3305                     #.hard-reg-class-gpr-mode-address)
3306                    (unless (eql  dest-gpr src-gpr)
3307                      (! copy-gpr dest src)))
3308                   ((#.hard-reg-class-gpr-mode-u16
3309                     #.hard-reg-class-gpr-mode-s16)
3310                    (! u16->u32 dest src))
3311                   ((#.hard-reg-class-gpr-mode-u8
3312                     #.hard-reg-class-gpr-mode-s8)
3313                    (! u8->u32 dest src))))
3314                (#.hard-reg-class-gpr-mode-s32
3315                 (case src-mode
3316                   (#.hard-reg-class-gpr-mode-node
3317                    (! unbox-s32 dest src))
3318                   ((#.hard-reg-class-gpr-mode-u32
3319                     #.hard-reg-class-gpr-mode-s32
3320                     #.hard-reg-class-gpr-mode-address)
3321                    (unless (eql  dest-gpr src-gpr)
3322                      (! copy-gpr dest src)))
3323                   (#.hard-reg-class-gpr-mode-u16
3324                    (! u16->u32 dest src))                 
3325                   (#.hard-reg-class-gpr-mode-s16
3326                    (! s16->s32 dest src))
3327                   (#.hard-reg-class-gpr-mode-u8
3328                    (! u8->u32 dest src))
3329                   (#.hard-reg-class-gpr-mode-s8
3330                    (! s8->s32 dest src))))
3331                (#.hard-reg-class-gpr-mode-u16
3332                 (case src-mode
3333                   (#.hard-reg-class-gpr-mode-node
3334                    (! unbox-u16 dest src))
3335                   ((#.hard-reg-class-gpr-mode-u8
3336                     #.hard-reg-class-gpr-mode-s8)
3337                    (! u8->u32 dest src))
3338                   (t
3339                    (unless (eql dest-gpr src-gpr)
3340                      (! copy-gpr dest src)))))
3341                (#.hard-reg-class-gpr-mode-s16
3342                 (case src-mode
3343                   (#.hard-reg-class-gpr-mode-node
3344                    (! unbox-s16 dest src))
3345                   (#.hard-reg-class-gpr-mode-s8
3346                    (! s8->s32 dest src))
3347                   (#.hard-reg-class-gpr-mode-u8
3348                    (! u8->u32 dest src))
3349                   (t
3350                    (unless (eql dest-gpr src-gpr)
3351                      (! copy-gpr dest src)))))
3352                (#.hard-reg-class-gpr-mode-u8
3353                 (case src-mode
3354                   (#.hard-reg-class-gpr-mode-node
3355                    (if *arm2-reckless*
3356                      (! %unbox-u8 dest src)
3357                      (! unbox-u8 dest src)))
3358                   (t
3359                    (unless (eql dest-gpr src-gpr)
3360                      (! copy-gpr dest src)))))
3361                (#.hard-reg-class-gpr-mode-s8
3362                 (case src-mode
3363                   (#.hard-reg-class-gpr-mode-node
3364                    (! unbox-s8 dest src))
3365                   (t
3366                    (unless (eql dest-gpr src-gpr)
3367                      (! copy-gpr dest src))))))
3368              (if src-gpr
3369                (if dest-fpr
3370                  (progn
3371                    (case src-mode
3372                      (#.hard-reg-class-gpr-mode-node
3373                       (case dest-mode
3374                         (#.hard-reg-class-fpr-mode-double
3375                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3376                                               (get-node-regspec-type-modes src))
3377                                      *arm2-reckless*)
3378                            (! trap-unless-double-float src))
3379                          (! get-double dest src))
3380                         (#.hard-reg-class-fpr-mode-single
3381                          (unless *arm2-reckless*
3382                            (! trap-unless-single-float src))
3383                          (! get-single dest src)))))))
3384                (if dest-gpr
3385                  (case dest-mode
3386                    (#.hard-reg-class-gpr-mode-node
3387                     (case src-mode
3388                       (#.hard-reg-class-fpr-mode-double
3389                        (! double->heap dest src))
3390                       (#.hard-reg-class-fpr-mode-single
3391                        (! single->node dest src)))))
3392                  (if (and src-fpr dest-fpr)
3393                    (unless (eql dest-fpr src-fpr)
3394                      (! copy-fpr dest src))))))))))))
3395 
3396(defun arm2-unreachable-store (&optional vreg)
3397  ;; I don't think that anything needs to be done here,
3398  ;; but leave this guy around until we're sure.
3399  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3400  ;; if code to -load- that "something" never gets generated.
3401  ;; If I'm right about this, that means that the compile-time
3402  ;; stack-discipline problem that this is supposed to deal
3403  ;; with can't happen.)
3404  (declare (ignore vreg))
3405  nil)
3406
3407;;; bind vars to initforms, as per let*, &aux.
3408(defun arm2-seq-bind (seg vars initforms)
3409  (dolist (var vars)
3410    (arm2-seq-bind-var seg var (pop initforms))))
3411
3412(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3413  (when (acode-p form)
3414    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3415      (with-arm-local-vinsn-macros (seg)
3416        (let* ((op (acode-operator form)))
3417          (cond ((eq op (%nx1-operator list))
3418                 (let* ((*arm2-vstack* *arm2-vstack*)
3419                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3420                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3421                   (arm2-open-undo $undostkblk curstack)
3422                   (! stack-cons-list))
3423                 (setq val arm::arg_z))
3424                ((eq op (%nx1-operator list*))
3425                 (let* ((arglist (%cadr form)))                   
3426                   (let* ((*arm2-vstack* *arm2-vstack*)
3427                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3428                     (arm2-arglist seg arglist))
3429                   (when (car arglist)
3430                     (arm2-set-nargs seg (length (%car arglist)))
3431                     (! stack-cons-list*)
3432                     (arm2-open-undo $undostkblk curstack))
3433                   (setq val arm::arg_z)))
3434                ((eq op (%nx1-operator multiple-value-list))
3435                 (arm2-multiple-value-body seg (%cadr form))
3436                 (arm2-open-undo $undostkblk curstack)
3437                 (! stack-cons-list)
3438                 (setq val arm::arg_z))
3439                ((eq op (%nx1-operator cons))
3440                 (let* ((y ($ arm::arg_y))
3441                        (z ($ arm::arg_z))
3442                        (result ($ arm::arg_z)))
3443                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3444                   (arm2-open-undo $undostkblk )
3445                   (! make-stack-cons result y z) 
3446                   (setq val result)))
3447                ((eq op (%nx1-operator %consmacptr%))
3448                 (with-imm-target () (address :address)
3449                   (arm2-one-targeted-reg-form seg form address)
3450                   (with-node-temps () (node)
3451                     (! macptr->stack node address)
3452                     (arm2-open-undo $undostkblk)
3453                     (setq val node))))
3454                ((eq op (%nx1-operator %new-ptr))
3455                 (let* ((clear-form (caddr form))
3456                        (cval (nx2-constant-form-value clear-form)))
3457                   (if cval
3458                       (progn 
3459                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3460                         (if (nx-null cval)
3461                             (! make-stack-block)
3462                             (! make-stack-block0)))
3463                       (with-crf-target () crf
3464                         (let ((stack-block-0-label (backend-get-next-label))
3465                               (done-label (backend-get-next-label))
3466                               (rval ($ arm::arg_z))
3467                               (rclear ($ arm::arg_y)))
3468                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3469                           (! compare-to-nil crf rclear)
3470                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3471                           (! make-stack-block)
3472                           (-> done-label)
3473                           (@ stack-block-0-label)
3474                           (! make-stack-block0)
3475                           (@ done-label)))))
3476                 (arm2-open-undo $undostkblk)
3477                 (setq val ($ arm::arg_z)))
3478                ((eq op (%nx1-operator make-list))
3479                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3480                 (arm2-open-undo $undostkblk curstack)
3481                 (! make-stack-list)
3482                 (setq val arm::arg_z))       
3483                ((eq op (%nx1-operator vector))
3484                 (let* ((*arm2-vstack* *arm2-vstack*)
3485                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3486                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3487                   (! make-stack-vector))
3488                 (arm2-open-undo $undostkblk)
3489                 (setq val arm::arg_z))
3490                ((eq op (%nx1-operator %gvector))
3491                 (let* ((*arm2-vstack* *arm2-vstack*)
3492                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3493                        (arglist (%cadr form)))
3494                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3495                   (! make-stack-gvector))
3496                 (arm2-open-undo $undostkblk)
3497                 (setq val arm::arg_z)) 
3498                ((eq op (%nx1-operator closed-function)) 
3499                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3500                ((eq op (%nx1-operator %make-uvector))
3501                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3502                   (if init-p
3503                       (progn
3504                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3505                         (! stack-misc-alloc-init))
3506                       (progn
3507                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3508                         (! stack-misc-alloc)))
3509                   (arm2-open-undo $undostkblk)
3510                   (setq val ($ arm::arg_z)))))))))
3511  val)
3512
3513(defun arm2-addrspec-to-reg (seg addrspec reg)
3514  (if (memory-spec-p addrspec)
3515    (arm2-stack-to-register seg addrspec reg)
3516    (arm2-copy-register seg reg addrspec)))
3517 
3518(defun arm2-seq-bind-var (seg var val)
3519  (with-arm-local-vinsn-macros (seg)
3520    (let* ((sym (var-name var))
3521           (bits (nx-var-bits var))
3522           (closed-p (and (%ilogbitp $vbitclosed bits)
3523                          (%ilogbitp $vbitsetq bits)))
3524           (curstack (arm2-encode-stack))
3525           (make-vcell (and closed-p (eq bits (var-bits var))))
3526           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3527      (unless (fixnump val)
3528        (setq val (nx-untyped-form val))
3529        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3530          (setq val (arm2-dynamic-extent-form seg curstack val))))
3531      (if (%ilogbitp $vbitspecial bits)
3532        (progn
3533          (arm2-dbind seg val sym)
3534          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3535        (let ((puntval nil))
3536          (flet ((arm2-puntable-binding-p (var initform)
3537                   ; The value returned is acode.
3538                   (let* ((bits (nx-var-bits var)))
3539                     (if (%ilogbitp $vbitpuntable bits)
3540                       initform))))
3541            (declare (inline arm2-puntable-binding-p))
3542            (if (and (not (arm2-load-ea-p val))
3543                     (setq puntval (arm2-puntable-binding-p var val)))
3544              (progn
3545                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3546                (nx2-replace-var-refs var puntval)
3547                (arm2-set-var-ea seg var puntval))
3548              (progn
3549                (let* ((vloc *arm2-vstack*)
3550                       (reg (let* ((r (nx2-assign-register-var var)))
3551                              (if r ($ r)))))
3552                  (if (arm2-load-ea-p val)
3553                    (if reg
3554                      (arm2-addrspec-to-reg seg val reg)
3555                      (if (memory-spec-p val)
3556                        (with-node-temps () (temp)
3557                          (arm2-addrspec-to-reg seg val temp)
3558                          (arm2-vpush-register seg temp :node var bits))
3559                        (arm2-vpush-register seg val :node var bits)))
3560                    (if reg
3561                      (arm2-one-targeted-reg-form seg val reg)
3562                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3563                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3564                  (if reg
3565                    (arm2-note-var-cell var reg)
3566                    (arm2-note-top-cell var))
3567                  (when make-vcell
3568                    (with-node-temps () (vcell closed)
3569                        (arm2-stack-to-register seg vloc closed)
3570                        (if closed-downward
3571                          (progn
3572                            (! make-stack-vcell vcell closed)
3573                            (arm2-open-undo $undostkblk))
3574                          (! make-vcell vcell closed))
3575                        (arm2-register-to-stack seg vcell vloc))))))))))))
3576
3577
3578
3579;;; Never make a vcell if this is an inherited var.
3580;;; If the var's inherited, its bits won't be a fixnum (and will
3581;;; therefore be different from what NX-VAR-BITS returns.)
3582(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3583                          (bits (nx-var-bits var)) 
3584                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3585                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3586                          (make-vcell (and closed-p (eq bits (var-bits var))))
3587                          (addr (arm2-vloc-ea vloc)))
3588  (with-arm-local-vinsn-macros (seg)
3589    (if (%ilogbitp $vbitspecial bits)
3590      (progn
3591        (arm2-dbind seg addr (var-name var))
3592        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3593        t)
3594      (progn
3595        (when (%ilogbitp $vbitpunted bits)
3596          (compiler-bug "bind-var: var ~s was punted" var))
3597        (when make-vcell
3598          (with-node-temps () (vcell closed)
3599            (arm2-stack-to-register seg vloc closed)
3600            (if closed-downward
3601              (progn
3602                (! make-stack-vcell vcell closed)
3603                (arm2-open-undo $undostkblk))
3604              (! make-vcell vcell closed))
3605            (arm2-register-to-stack seg vcell vloc)))
3606        (when lcell
3607          (setf (lcell-kind lcell) :node
3608                (lcell-attributes lcell) bits
3609                (lcell-info lcell) var)
3610          (arm2-note-var-cell var lcell))         
3611        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3612        closed-downward))))
3613
3614(defun arm2-set-var-ea (seg var ea)
3615  (setf (var-ea var) ea)
3616  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3617    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3618      (push (list var (var-name var) start (close-vinsn-note start))
3619            *arm2-recorded-symbols*)))
3620  ea)
3621
3622(defun arm2-close-var (seg var)
3623  (let ((bits (nx-var-bits var)))
3624    (when (and *arm2-record-symbols*
3625               (or (logbitp $vbitspecial bits)
3626                   (not (logbitp $vbitpunted bits))))
3627      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3628        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3629        (setf (vinsn-note-class endnote) :end-variable-scope)
3630        (append-dll-node (vinsn-note-label endnote) seg)))))
3631
3632(defun arm2-load-ea-p (ea)
3633  (or (typep ea 'fixnum)
3634      (typep ea 'lreg)
3635      (typep ea 'lcell)))
3636
3637(defun arm2-dbind (seg value sym)
3638  (with-arm-local-vinsn-macros (seg)
3639    (let* ((ea-p (arm2-load-ea-p value))
3640           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3641           (self-p (unless ea-p (and (or
3642                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3643                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3644                                     (eq (cadr value) sym)))))
3645      (cond ((eq sym '*interrupt-level*)
3646             (let* ((fixval (acode-fixnum-form-p value)))
3647               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3648                                       (! bind-interrupt-level-0-inline)
3649                                       (! bind-interrupt-level-0)))
3650                     ((eql fixval -1) (if *arm2-open-code-inline*
3651                                        (! bind-interrupt-level-m1-inline)
3652                                        (! bind-interrupt-level-m1)))
3653                     (t
3654                      (if ea-p 
3655                        (arm2-store-ea seg value arm::arg_z)
3656                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3657                      (! bind-interrupt-level))))
3658             (arm2-open-undo $undointerruptlevel))
3659            (t
3660             (if (or nil-p self-p)
3661               (progn
3662                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3663                 (if nil-p
3664                   (! bind-nil)
3665                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3666                     (! bind-self)
3667                     (! bind-self-boundp-check))))
3668               (progn
3669                 (if ea-p 
3670                   (arm2-store-ea seg value arm::arg_z)
3671                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3672                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3673                 (! bind)))
3674             (arm2-open-undo $undospecial)))
3675      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3676      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3677      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3678      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3679
3680;;; Store the contents of EA - which denotes either a vframe location
3681;;; or a hard register - in reg.
3682
3683(defun arm2-store-ea (seg ea reg)
3684  (if (typep ea 'fixnum)
3685    (if (memory-spec-p ea)
3686      (arm2-stack-to-register seg ea reg)
3687      (arm2-copy-register seg reg ea))
3688    (if (typep ea 'lreg)
3689      (arm2-copy-register seg reg ea)
3690      (if (typep ea 'lcell)
3691        (arm2-lcell-to-register seg ea reg)))))
3692
3693
3694     
3695
3696;;; Callers should really be sure that this is what they want to use.
3697(defun arm2-absolute-natural (seg vreg xfer value)
3698  (with-arm-local-vinsn-macros (seg vreg xfer)
3699    (when vreg
3700      (arm2-lri seg vreg value))
3701    (^)))
3702
3703
3704
3705(defun arm2-store-macptr (seg vreg address-reg)
3706  (with-arm-local-vinsn-macros (seg vreg)
3707    (when (arm2-for-value-p vreg)
3708      (if (logbitp vreg arm-imm-regs)
3709        (<- address-reg)
3710        (! macptr->heap vreg address-reg)))))
3711
3712(defun arm2-store-signed-longword (seg vreg imm-reg)
3713  (with-arm-local-vinsn-macros (seg vreg)
3714    (when (arm2-for-value-p vreg)
3715      (if (logbitp vreg arm-imm-regs)
3716        (<- imm-reg)
3717        (arm2-box-s32 seg vreg imm-reg)))))
3718
3719(defun arm2-store-signed-halfword (seg vreg imm-reg)
3720  (with-arm-local-vinsn-macros (seg vreg)
3721    (when (arm2-for-value-p vreg)
3722      (if (logbitp vreg arm-imm-regs)
3723        (<- imm-reg)
3724        (! s16->fixnum vreg imm-reg)))))
3725
3726
3727(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3728  (with-arm-local-vinsn-macros (seg vreg)
3729    (when (arm2-for-value-p vreg)
3730      (if (logbitp vreg arm-imm-regs)
3731        (<- imm-reg)
3732        (! u16->fixnum vreg imm-reg)))))
3733
3734
3735
3736;;; If "value-first-p" is true and both "offset" and "val" need to be
3737;;; evaluated, evaluate "val" before evaluating "offset".
3738(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3739  (with-arm-local-vinsn-macros (seg vreg xfer)
3740    (let* ((intval (acode-absolute-ptr-p val))
3741           (offval (acode-fixnum-form-p offset))
3742           (for-value (arm2-for-value-p vreg)))
3743      (flet ((address-and-node-regs ()
3744               (if for-value
3745                 (progn
3746                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3747                   (progn
3748                     (if intval
3749                       (arm2-lri seg arm::imm0 intval)
3750                       (! deref-macptr arm::imm0 arm::arg_z))
3751                     (values arm::imm0 arm::arg_z)))
3752                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3753
3754        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3755        (if offval
3756                                        ; Easier: need one less register than in the general case.
3757          (with-imm-target () (ptr-reg :address)
3758            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3759            (if intval
3760              (with-imm-target (ptr-reg) (val-target :address)
3761                (arm2-lri seg val-target intval)
3762                (! mem-set-c-address val-target ptr-reg offval)
3763                (if for-value
3764                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3765              (progn
3766                (! temp-push-unboxed-word ptr-reg)
3767                (arm2-open-undo $undostkblk)
3768                (multiple-value-bind (address node) (address-and-node-regs)
3769                  (with-imm-target (address) (ptr-reg :address)
3770                    (! temp-pop-unboxed-word ptr-reg)
3771                    (arm2-close-undo)
3772                    (! mem-set-c-address address ptr-reg offval)
3773                    (if for-value
3774                      (<- node)))))))
3775          ;; No (16-bit) constant offset.  Might still have a 32-bit
3776          ;; constant offset; might have a constant value.  Might
3777          ;; not.  Might not.  Easiest to special-case the
3778          ;; constant-value case first ...
3779          (let* ((xptr-reg nil)
3780                 (xoff-reg nil)
3781                 (xval-reg nil)
3782                 (node-arg_z nil)
3783                 (constant-offset (acode-fixnum-form-p offset)))
3784            (if intval
3785              (if constant-offset
3786                (with-imm-target () (ptr-reg :address)
3787                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3788                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3789                    (arm2-lri seg off-reg constant-offset)
3790                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3791                      (arm2-lri seg val-reg intval)
3792                      (setq xptr-reg ptr-reg
3793                            xoff-reg off-reg
3794                            xval-reg val-reg))))
3795                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3796                ;; and unbox the offset, load the value, pop the pointer.
3797                (progn
3798                  (with-imm-target () (ptr-reg :address)
3799                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3800                    (! temp-push-unboxed-word ptr-reg)
3801                    (arm2-open-undo $undostkblk))
3802                  (with-imm-target () (off-reg :signed-natural)
3803                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3804                    (with-imm-target (off-reg) (val-reg :signed-natural)
3805                      (arm2-lri seg val-reg intval)
3806                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3807                        (! temp-pop-unboxed-word ptr-reg)
3808                        (arm2-close-undo)
3809                        (setq xptr-reg ptr-reg
3810                              xoff-reg off-reg
3811                              xval-reg val-reg))))))
3812              ;; No intval; maybe constant-offset.
3813              (with-imm-target () (ptr-reg :address)
3814                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3815                (! temp-push-unboxed-word ptr-reg)
3816                (arm2-open-undo $undostkblk)
3817                (progn
3818                  (if (not constant-offset)
3819                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3820                  (multiple-value-bind (address node) (address-and-node-regs)
3821                    (with-imm-target (address) (off-reg :s32)
3822                      (if constant-offset
3823                        (arm2-lri seg off-reg constant-offset)
3824                        (with-node-temps (arm::arg_z) (temp)
3825                          (arm2-vpop-register seg temp)
3826                          (! fixnum->signed-natural off-reg temp)))
3827                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3828                        (! temp-pop-unboxed-word ptr-reg)
3829                        (arm2-close-undo)
3830                        (setq xptr-reg ptr-reg
3831                              xoff-reg off-reg
3832                              xval-reg address
3833                              node-arg_z node)))))))
3834            (! mem-set-address xval-reg xptr-reg xoff-reg)
3835            (when for-value
3836              (if node-arg_z
3837                (<- node-arg_z)
3838                (<- (set-regspec-mode 
3839                     xval-reg
3840                     (gpr-mode-name-value :address)))))))
3841        (^)))))
3842 
3843(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3844  (with-arm-local-vinsn-macros (seg)
3845    (case size
3846      (8 (! mem-set-c-doubleword valreg basereg displacement))
3847      (4 (! mem-set-c-fullword valreg basereg displacement))
3848      (2 (! mem-set-c-halfword valreg basereg displacement))
3849      (1 (! mem-set-c-byte valreg basereg displacement)))))
3850
3851(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3852  (with-arm-local-vinsn-macros (seg)
3853    (case size
3854      (8 (! mem-set-doubleword valreg basereg idxreg))
3855      (4 (! mem-set-fullword valreg basereg idxreg))
3856      (2 (! mem-set-halfword valreg basereg idxreg))
3857      (1 (! mem-set-byte valreg basereg idxreg)))))
3858     
3859(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3860  (with-arm-local-vinsn-macros (seg vreg xfer)
3861    (if (eql 0 (%ilogand #xf bits))
3862      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3863      (let* ((size (logand #xf bits))
3864             (nbits (ash size 3))
3865             (signed (not (logbitp 5 bits)))
3866             (intval (acode-integer-constant-p val nbits))
3867             (offval (acode-fixnum-form-p offset))
3868             (for-value (arm2-for-value-p vreg)))
3869        (declare (fixnum size))
3870        (flet ((val-to-argz-and-imm0 ()
3871                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3872                 (if (eq size 8)
3873                   (if signed
3874                     (! gets64)
3875                     (! getu64))
3876                   (if (eq size 4)
3877                     (if signed
3878                       (! gets32)
3879                       (! getu32))
3880                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3881
3882          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3883          (if offval
3884                                        ; Easier: need one less register than in the general case.
3885            (with-imm-target () (ptr-reg :address)
3886              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3887              (if intval
3888                (with-imm-target (ptr-reg) (val-target :s32)                   
3889                  (arm2-lri seg val-target intval)
3890                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3891                  (if for-value
3892                    (<- (set-regspec-mode 
3893                         val-target 
3894                         (gpr-mode-name-value
3895                          (case size
3896                            (8 (if signed :s64 :u64))
3897                            (4 (if signed :s32 :u32))
3898                            (2 (if signed :s16 :u16))
3899                            (1 (if signed :s8 :u8))))))))
3900                (progn
3901                  (! temp-push-unboxed-word ptr-reg)
3902                  (arm2-open-undo $undostkblk)
3903                  (val-to-argz-and-imm0)                 
3904                  (with-imm-target (arm::imm0) (ptr-reg :address)
3905                    (! temp-pop-unboxed-word ptr-reg)
3906                    (arm2-close-undo)
3907                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3908                    (if for-value
3909                      (<- arm::arg_z))))))
3910            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3911            ;; might have a constant value.  Might not.  Might not.
3912            ;; Easiest to special-case the constant-value case first ...
3913            (let* ((xptr-reg nil)
3914                   (xoff-reg nil)
3915                   (xval-reg nil)
3916                   (node-arg_z nil)
3917                   (constant-offset (acode-fixnum-form-p offset)))
3918              (if intval
3919                (if constant-offset
3920                  (with-imm-target () (ptr-reg :address)
3921                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3922                    (with-imm-target (ptr-reg) (off-reg :s32)
3923                      (arm2-lri seg off-reg constant-offset)
3924                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
3925                        (arm2-lri seg val-reg intval)
3926                        (setq xptr-reg ptr-reg
3927                              xoff-reg off-reg
3928                              xval-reg val-reg))))
3929                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
3930                                        ; and unbox the offset, load the value, pop the pointer.
3931                  (progn
3932                    (with-imm-target () (ptr-reg :address)
3933                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
3934                      (! temp-push-unboxed-word ptr-reg)
3935                      (arm2-open-undo $undostkblk))
3936                    (with-imm-target () (off-reg :s32)
3937                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3938                      (with-imm-target (off-reg) (val-reg :s32)
3939                        (arm2-lri seg val-reg intval)
3940                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
3941                          (! temp-pop-unboxed-word ptr-reg)
3942                          (arm2-close-undo)
3943                          (setq xptr-reg ptr-reg
3944                                xoff-reg off-reg
3945                                xval-reg val-reg))))))
3946                ;; No intval; maybe constant-offset.
3947                (with-imm-target () (ptr-reg :address)
3948                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3949                  (! temp-push-unboxed-word ptr-reg)
3950                  (arm2-open-undo $undostkblk)
3951                  (progn
3952                    (if (not constant-offset)
3953                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3954                    (val-to-argz-and-imm0)
3955                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
3956                      (if constant-offset
3957                        (arm2-lri seg off-reg constant-offset)
3958                        (with-node-temps (arm::arg_z) (temp)
3959                          (arm2-vpop-register seg temp)
3960                          (! fixnum->signed-natural off-reg temp)))
3961                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3962                        (! temp-pop-unboxed-word ptr-reg)
3963                        (arm2-close-undo)
3964                        (setq xptr-reg ptr-reg
3965                              xoff-reg off-reg
3966                              xval-reg arm::imm0
3967                              node-arg_z t))))))
3968              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
3969              (when for-value
3970                (if node-arg_z
3971                  (<- arm::arg_z)
3972                  (<- (set-regspec-mode 
3973                       xval-reg
3974                       (gpr-mode-name-value
3975                        (case size
3976                          (8 (if signed :s64 :u64))
3977                          (4 (if signed :s32 :u32))
3978                          (2 (if signed :s16 :u16))
3979                          (1 (if signed :s8 :u8))))))))))
3980          (^))))))
3981
3982
3983
3984
3985
3986(defun arm2-encoding-undo-count (encoding)
3987 (svref encoding 0))
3988
3989(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
3990  (svref encoding 1))
3991
3992(defun arm2-encoding-vstack-depth (encoding)
3993  (svref encoding 2))
3994
3995(defun arm2-encoding-vstack-top (encoding)
3996  (svref encoding 3))
3997
3998(defun arm2-encode-stack ()
3999  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4000
4001(defun arm2-decode-stack (encoding)
4002  (values (arm2-encoding-undo-count encoding)
4003          (arm2-encoding-cstack-depth encoding)
4004          (arm2-encoding-vstack-depth encoding)
4005          (arm2-encoding-vstack-top encoding)))
4006
4007(defun arm2-equal-encodings-p (a b)
4008  (dotimes (i 3 t)
4009    (unless (eq (svref a i) (svref b i)) (return))))
4010
4011(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4012  (set-fill-pointer 
4013   *arm2-undo-stack*
4014   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4015  (vector-push-extend curstack *arm2-undo-stack*)
4016  (vector-push-extend reason *arm2-undo-because*)
4017  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4018
4019(defun arm2-close-undo (&aux
4020                        (new-count (%i- *arm2-undo-count* 1))
4021                        (i (aref *arm2-undo-stack* new-count)))
4022  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4023    (arm2-decode-stack i))
4024  (set-fill-pointer 
4025   *arm2-undo-stack*
4026   (set-fill-pointer *arm2-undo-because* new-count)))
4027
4028
4029
4030
4031
4032;;; "Trivial" means can be evaluated without allocating or modifying registers.
4033;;; Interim definition, which will probably stay here forever.
4034(defun arm2-trivial-p (form &aux op bits)
4035  (setq form (nx-untyped-form form))
4036  (and
4037   (consp form)
4038   (not (eq (setq op (%car form)) (%nx1-operator call)))
4039   (or
4040    (nx-null form)
4041    (nx-t form)
4042    (eq op (%nx1-operator simple-function))
4043    (eq op (%nx1-operator fixnum))
4044    (eq op (%nx1-operator immediate))
4045    #+nil
4046    (eq op (%nx1-operator bound-special-ref))
4047    (and (or (eq op (%nx1-operator inherited-arg)) 
4048             (eq op (%nx1-operator lexical-reference)))
4049         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4050             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4051                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4052
4053(defun arm2-lexical-reference-p (form)
4054  (when (acode-p form)
4055    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4056      (when (or (eq op (%nx1-operator lexical-reference))
4057                (eq op (%nx1-operator inherited-arg)))
4058        (%cadr form)))))
4059
4060
4061
4062(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4063  (declare (ignorable check-boundp))
4064  (setq check-boundp (not *arm2-reckless*))
4065  (with-arm-local-vinsn-macros (seg vreg xfer)
4066    (when (or check-boundp vreg)
4067      (unless vreg (setq vreg ($ arm::arg_z)))
4068      (if (eq sym '*interrupt-level*)
4069          (ensuring-node-target (target vreg)
4070            (! ref-interrupt-level target))
4071          (if *arm2-open-code-inline*
4072            (ensuring-node-target (target vreg)
4073              (with-node-target (target) src
4074                (let* ((vcell (arm2-symbol-value-cell sym))
4075                       (reg (arm2-register-constant-p vcell)))
4076                  (if reg
4077                    (setq src reg)
4078                    (arm2-store-immediate seg vcell src)))
4079                (if check-boundp
4080                  (! ref-symbol-value-inline target src)
4081                  (! %ref-symbol-value-inline target src))))
4082            (let* ((src ($ arm::arg_z))
4083                   (dest ($ arm::arg_z)))
4084              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4085              (if check-boundp
4086                (! ref-symbol-value dest src)
4087                (! %ref-symbol-value dest src))
4088              (<- dest)))))
4089    (^)))
4090
4091#|
4092(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4093  (with-arm-local-vinsn-macros (seg vreg xfer)
4094    (when vreg
4095      (if (eq sym '*interrupt-level*)
4096        (ensuring-node-target (target vreg)
4097          (! ref-interrupt-level target))
4098        (let* ((src ($ arm::arg_z))
4099               (dest ($ arm::arg_z)))
4100          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4101          (if check-boundp
4102            (! ref-symbol-value dest src)
4103            (! %ref-symbol-value dest src))
4104          (<- dest))))
4105    (^)))
4106||#
4107
4108;;; Should be less eager to box result
4109(defun arm2-extract-charcode (seg vreg xfer char safe)
4110  (with-arm-local-vinsn-macros (seg vreg xfer)
4111    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4112      (when safe
4113        (! trap-unless-character src))
4114      (if vreg
4115        (ensuring-node-target (target vreg)
4116          (! character->fixnum target src)))
4117      (^))))
4118 
4119
4120(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4121  (if (arm2-form-typep listform 'list)
4122    (setq safe nil))                    ; May also have been passed as NIL.
4123  (with-arm-local-vinsn-macros (seg vreg xfer)
4124    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4125      (when safe
4126        (! trap-unless-list src))
4127      (if vreg
4128        (ensuring-node-target (target vreg)
4129          (if refcdr
4130            (! %cdr target src)
4131            (! %car target src))))
4132      (^))))
4133
4134
4135
4136
4137
4138
4139
4140(defun arm2-misc-byte-count (subtag element-count)
4141  (funcall (arch::target-array-data-size-function
4142            (backend-target-arch *target-backend*))
4143           subtag element-count))
4144
4145
4146;;; The naive approach is to vpush all of the initforms, allocate the
4147;;; miscobj, then sit in a loop vpopping the values into the vector.
4148;;; That's "naive" when most of the initforms in question are
4149;;; "side-effect-free" (constant references or references to un-SETQed
4150;;; lexicals), in which case it makes more sense to just store the
4151;;; things into the vector cells, vpushing/ vpopping only those things
4152;;; that aren't side-effect-free.  (It's necessary to evaluate any
4153;;; non-trivial forms before allocating the miscobj, since that
4154;;; ensures that the initforms are older (in the EGC sense) than it
4155;;; is.)  The break-even point space-wise is when there are around 3
4156;;; non-trivial initforms to worry about.
4157
4158
4159(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4160  (with-arm-local-vinsn-macros (seg vreg xfer)
4161    (if (null vreg)
4162      (dolist (f initforms) (arm2-form seg nil nil f))
4163      (let* ((*arm2-vstack* *arm2-vstack*)
4164             (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
4165             (arch (backend-target-arch *target-backend*))
4166             (n (length initforms))
4167             (nntriv (let* ((count 0)) 
4168                       (declare (fixnum count))
4169                       (dolist (f initforms count) 
4170                         (unless (arm-side-effect-free-form-p f)
4171                           (incf count)))))
4172             (header (arch::make-vheader n subtag)))
4173        (declare (fixnum n nntriv))
4174        (cond ( (or *arm2-open-code-inline* (> nntriv 3))
4175               (arm2-formlist seg initforms nil)
4176               (arm2-lri seg arm::imm0 header)
4177               (! %arm-gvector vreg arm::imm0 (ash n (arch::target-word-shift arch))))
4178              (t
4179               (let* ((pending ())
4180                      (vstack *arm2-vstack*))
4181                 (declare (fixnum vstack))
4182                 (dolist (form initforms)
4183                   (if (arm-side-effect-free-form-p form)
4184                     (push form pending)
4185                     (progn
4186                       (push nil pending)
4187                       (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg form arm::arg_z)))))
4188                 (arm2-lri seg arm::imm0 header)
4189                 (ensuring-node-target (target vreg)
4190                   (! %alloc-misc-fixed target arm::imm0 (ash n (arch::target-word-shift arch)))
4191                   (with-node-temps (target) (nodetemp)
4192                     (do* ((forms pending (cdr forms))
4193                           (index (1- n) (1- index))
4194                           (pushed-cell (+ vstack (the fixnum (ash nntriv (arch::target-word-shift arch))))))
4195                          ((null forms))
4196                       (declare (list forms) (fixnum pushed-cell))
4197                       (let* ((form (car forms))
4198                              (reg nodetemp))
4199                         (if form
4200                           (setq reg (arm2-one-untargeted-reg-form seg form nodetemp))
4201                           (progn
4202                             (decf pushed-cell *arm2-target-node-size*)
4203                             (arm2-stack-to-register seg (arm2-vloc-ea pushed-cell) nodetemp)))
4204                         (! misc-set-c-node reg target index)))))
4205                 (! vstack-discard nntriv))
4206               ))))
4207     (^)))
4208
4209;;; Heap-allocated constants -might- need memoization: they might be newly-created,
4210;;; as in the case of synthesized toplevel functions in .pfsl files.
4211(defun arm2-acode-needs-memoization (valform)
4212  (if (arm2-form-typep valform 'fixnum)
4213    nil
4214    (let* ((val (acode-unwrapped-form-value valform)))
4215      (if (or (nx-t val)
4216              (nx-null val)
4217              (and (acode-p val)
4218                   (let* ((op (acode-operator val)))
4219                     (or (eq op (%nx1-operator fixnum)) #|(eq op (%nx1-operator immediate))|#))))
4220        nil
4221        t))))
4222
4223(defun arm2-modify-cons (seg vreg xfer ptrform valform safe setcdr returnptr)
4224  (if (arm2-form-typep ptrform 'cons)
4225    (setq safe nil))                    ; May also have been passed as NIL.
4226  (with-arm-local-vinsn-macros (seg vreg xfer)
4227    (multiple-value-bind (ptr-vreg val-vreg) (arm2-two-targeted-reg-forms seg ptrform ($ arm::arg_y) valform ($ arm::arg_z))
4228      (when safe
4229        (! trap-unless-cons