source: branches/arm/compiler/ARM/arm2.lisp @ 13751

Last change on this file since 13751 was 13751, checked in by gb, 9 years ago

Some stuff compiles; still a lot of work to do.
Try to reduce stack traffic in some simple cases by tracking which
registers contain copies of which stack locations. Should try to
exploit this further (and port to other platforms when it's working
reliably.)
Todo: well, a very long list of things, but one that seems obvious
is to try to use predication (at the vinsn level) to reduce the number
of conditional branches.

File size: 377.5 KB
Line 
1;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37
38
39
40 
41
42(defmacro with-arm-p2-declarations (declsform &body body)
43  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
44          (*arm2-reckless* *arm2-reckless*)
45          (*arm2-open-code-inline* *arm2-open-code-inline*)
46          (*arm2-trust-declarations* *arm2-trust-declarations*)
47          (*arm2-full-safety* *arm2-full-safety*))
48     (arm2-decls ,declsform)
49     ,@body))
50
51
52(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
53  (declare (ignorable xfer-var))
54  (let* ((template-name-var (gensym))
55         (template-temp (gensym))
56         (args-var (gensym))
57         (labelnum-var (gensym))
58         (retvreg-var (gensym))
59         (label-var (gensym)))
60    `(macrolet ((! (,template-name-var &rest ,args-var)
61                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
62                    (unless ,template-temp
63                      (warn "VINSN \"~A\" not defined" ,template-name-var))
64                    `(arm2-update-regmap (%emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var)))))
65       (macrolet ((<- (,retvreg-var)
66                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
67                  (@  (,labelnum-var)
68                    `(progn
69                      (arm2-invalidate-regmap)
70                      (backend-gen-label ,',segvar ,,labelnum-var)))
71                  (-> (,label-var)
72                    `(! jump (aref *backend-labels* ,,label-var)))
73                  (^ (&rest branch-args)
74                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
75                  (? (&key (class :gpr)
76                          (mode :lisp))
77                   (let* ((class-val
78                           (ecase class
79                             (:gpr hard-reg-class-gpr)
80                             (:fpr hard-reg-class-fpr)
81                             (:crf hard-reg-class-crf)))
82                          (mode-val
83                           (if (eq class :gpr)
84                             (gpr-mode-name-value mode)
85                             (if (eq class :fpr)
86                               (if (eq mode :single-float)
87                                 hard-reg-class-fpr-mode-single
88                                 hard-reg-class-fpr-mode-double)
89                               0))))
90                     `(make-unwired-lreg nil
91                       :class ,class-val
92                       :mode ,mode-val)))
93                  ($ (reg &key (class :gpr) (mode :lisp))
94                   (let* ((class-val
95                           (ecase class
96                             (:gpr hard-reg-class-gpr)
97                             (:fpr hard-reg-class-fpr)
98                             (:crf hard-reg-class-crf)))
99                          (mode-val
100                           (if (eq class :gpr)
101                             (gpr-mode-name-value mode)
102                             (if (eq class :fpr)
103                               (if (eq mode :single-float)
104                                 hard-reg-class-fpr-mode-single
105                                 hard-reg-class-fpr-mode-double)
106                               0))))
107                     `(make-wired-lreg ,reg
108                       :class ,class-val
109                       :mode ,mode-val))))
110         ,@body))))
111
112
113(defvar *arm-current-context-annotation* nil)
114(defvar *arm2-woi* nil)
115(defvar *arm2-open-code-inline* nil)
116(defvar *arm2-register-restore-count* 0)
117(defvar *arm2-register-restore-ea* nil)
118(defvar *arm2-compiler-register-save-label* nil)
119
120(defparameter *arm2-tail-call-aliases*
121  ()
122  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
123 
124)
125
126(defvar *arm2-popreg-labels* nil)
127(defvar *arm2-popj-labels* nil)
128(defvar *arm2-valret-labels* nil)
129(defvar *arm2-nilret-labels* nil)
130
131(defvar *arm2-icode* nil)
132(defvar *arm2-undo-stack* nil)
133(defvar *arm2-undo-because* nil)
134
135
136(defvar *arm2-cur-afunc* nil)
137(defvar *arm2-vstack* 0)
138(defvar *arm2-cstack* 0)
139(defvar *arm2-undo-count* 0)
140(defvar *arm2-returning-values* nil)
141(defvar *arm2-vcells* nil)
142(defvar *arm2-fcells* nil)
143(defvar *arm2-entry-vsp-saved-p* nil)
144
145(defvar *arm2-entry-label* nil)
146(defvar *arm2-tail-label* nil)
147(defvar *arm2-tail-vsp* nil)
148(defvar *arm2-tail-nargs* nil)
149(defvar *arm2-tail-allow* t)
150(defvar *arm2-reckless* nil)
151(defvar *arm2-full-safety* nil)
152(defvar *arm2-trust-declarations* nil)
153(defvar *arm2-entry-vstack* nil)
154(defvar *arm2-fixed-nargs* nil)
155(defvar *arm2-need-nargs* t)
156
157(defparameter *arm2-inhibit-register-allocation* nil)
158(defvar *arm2-record-symbols* nil)
159(defvar *arm2-recorded-symbols* nil)
160(defvar *arm2-emitted-source-notes* nil)
161
162(defvar *arm2-result-reg* arm::arg_z)
163(defvar *arm2-gpr-locations* nil)
164(defvar *arm2-gpr-locations-valid-mask* 0)
165
166
167
168
169
170
171
172(declaim (fixnum *arm2-vstack* *arm2-cstack*))
173
174 
175
176
177;;; Before any defarm2's, make the *arm2-specials* vector.
178
179(defvar *arm2-all-lcells* ())
180
181
182
183
184     
185(defun arm2-free-lcells ()
186  (without-interrupts 
187   (let* ((prev (pool.data *lcell-freelist*)))
188     (dolist (r *arm2-all-lcells*)
189       (setf (lcell-kind r) prev
190             prev r))
191     (setf (pool.data *lcell-freelist*) prev)
192     (setq *arm2-all-lcells* nil))))
193
194(defun arm2-note-lcell (c)
195  (push c *arm2-all-lcells*)
196  c)
197
198(defvar *arm2-top-vstack-lcell* ())
199(defvar *arm2-bottom-vstack-lcell* ())
200
201(defun arm2-new-lcell (kind parent width attributes info)
202  (arm2-note-lcell (make-lcell kind parent width attributes info)))
203
204(defun arm2-new-vstack-lcell (kind width attributes info)
205  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
206
207(defun arm2-reserve-vstack-lcells (n)
208  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
209
210(defun arm2-vstack-mark-top ()
211  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
212
213;;; Alist mapping VARs to lcells/lregs
214(defvar *arm2-var-cells* ())
215
216(defun arm2-note-var-cell (var cell)
217  ;(format t "~& ~s -> ~s" (var-name var) cell)
218  (push (cons var cell) *arm2-var-cells*))
219
220(defun arm2-note-top-cell (var)
221  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
222
223(defun arm2-lookup-var-cell (var)
224  (or (cdr (assq var *arm2-var-cells*))
225      (and nil (warn "Cell not found for ~s" (var-name var)))))
226
227(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
228  (do* ((res ())
229        (cell top (lcell-parent cell)))
230       ((eq cell bottom) res)
231    (if (null cell)
232      (compiler-bug "Horrible compiler bug.")
233      (if (eq (lcell-kind cell) kind)
234        (push cell res)))))
235
236
237
238 
239;;; ensure that lcell's offset matches what we expect it to.
240;;; For bootstrapping.
241
242(defun arm2-ensure-lcell-offset (c expected)
243  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
244
245(defun arm2-check-lcell-depth (&optional (context "wherever"))
246  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
247    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
248      (or (= depth *arm2-vstack*)
249          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
250
251(defun arm2-do-lexical-reference (seg vreg ea)
252  (when vreg
253    (with-arm-local-vinsn-macros (seg vreg) 
254      (if (memory-spec-p ea)
255        (ensuring-node-target (target vreg)
256          (progn
257            (arm2-stack-to-register seg ea target)
258            (if (addrspec-vcell-p ea)
259              (! vcell-ref target target))))
260        (<- ea)))))
261
262(defun arm2-do-lexical-setq (seg vreg ea valreg)
263  (with-arm-local-vinsn-macros (seg vreg)
264    (cond ((typep ea 'lreg)
265            (arm2-copy-register seg ea valreg))
266          ((addrspec-vcell-p ea)     ; closed-over vcell
267           (arm2-copy-register seg arm::arg_z valreg)
268           (arm2-stack-to-register seg ea arm::arg_x)
269           (arm2-lri seg arm::arg_y 0)
270           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
271          ((memory-spec-p ea)    ; vstack slot
272           (arm2-register-to-stack seg valreg ea))
273          (t
274           (arm2-copy-register seg ea valreg)))
275    (when vreg
276      (<- valreg))))
277
278;;; ensure that next-method-var is heap-consed (if it's closed over.)
279;;; it isn't ever setqed, is it ?
280(defun arm2-heap-cons-next-method-var (seg var)
281  (with-arm-local-vinsn-macros (seg)
282    (when (eq (ash 1 $vbitclosed)
283              (logand (logior (ash 1 $vbitclosed)
284                              (ash 1 $vbitcloseddownward))
285                      (the fixnum (nx-var-bits var))))
286      (let* ((ea (var-ea var))
287             (arg ($ arm::arg_z))
288             (result ($ arm::arg_z)))
289        (arm2-do-lexical-reference seg arg ea)
290        (arm2-set-nargs seg 1)
291        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
292        (! call-known-symbol arg)
293        (arm2-do-lexical-setq seg nil ea result)))))
294
295(defun arm2-reverse-cc (cc)
296  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
297  (%cdr (assq cc '((6 . 6) (7 . 7) (15 . 12) (13 . 14) (12 . 15) (14 . 13)  (11 . 10) (10 . 11)))))
298
299  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
300(defun arm2-reverse-condition-keyword (k)
301  (cdr (assq k '((:ne . :ne) (:eq . :eq) (:le . :ge) (:lt . :gt) (:ge . :le) (:gt . :lt)))))
302
303
304
305
306(defun acode-condition-to-arm-cr-bit (cond)
307  (condition-to-arm-cr-bit (cadr cond)))
308
309(defun condition-to-arm-cr-bit (cond)
310  (case cond
311    (:EQ (values arm::arm-cond-eq t))
312    (:NE (values arm::arm-cond-ne t))
313    (:GT (values arm::arm-cond-gt t))
314    (:LE (values arm::arm-cond-le t))
315    (:LT (values arm::arm-cond-lt t))
316    (:GE (values arm::arm-cond-ge t))))
317
318;;; Generate the start and end bits for a RLWINM instruction that
319;;; would be equivalent to to LOGANDing the constant with some value.
320;;; Return (VALUES NIL NIL) if the constant contains more than one
321;;; sequence of consecutive 1-bits, else bit indices.
322;;; The caller generally wants to treat the constant as an (UNSIGNED-BYTE 32);
323;;; since this uses LOGCOUNT and INTEGER-LENGTH to find the significant
324;;; bits, it ensures that the constant is a (SIGNED-BYTE 32) that has
325;;; the same least-significant 32 bits.
326(defun arm2-mask-bits (constant)
327  (if (< constant 0) (setq constant (logand #xffffffff constant)))
328  (if (= constant #xffffffff)
329    (values 0 31)
330    (if (zerop constant)
331      (values nil nil)
332      (let* ((signed (if (and (logbitp 31 constant)
333                              (> constant 0))
334                       (- constant (ash 1 32))
335                       constant))
336             (count (logcount signed))
337             (len (integer-length signed))
338             (highbit (logbitp (the fixnum (1- len)) constant)))
339        (declare (fixnum count len))
340        (do* ((i 1 (1+ i))
341              (pos (- len 2) (1- pos)))
342             ((= i count)
343              (let* ((start (- 32 len))
344                     (end (+ count start)))
345                (declare (fixnum start end))
346                (if highbit
347                  (values start (the fixnum (1- end)))
348                  (values (logand 31 end)
349                          (the fixnum (1- start))))))
350          (declare (fixnum i pos))
351          (unless (eq (logbitp pos constant) highbit)
352            (return (values nil nil))))))))
353   
354
355(defun arm2-ensure-binding-indices-for-vcells (vcells)
356  (dolist (cell vcells)
357    (ensure-binding-index (car cell)))
358  vcells)
359
360(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
361  (progn
362    (dolist (a  (afunc-inner-functions afunc))
363      (unless (afunc-lfun a)
364        (arm2-compile a 
365                      (if lambda-form 
366                        (afunc-lambdaform a)) 
367                      *arm2-record-symbols*))) ; always compile inner guys
368    (let* ((*arm2-cur-afunc* afunc)
369           (*arm2-returning-values* nil)
370           (*arm-current-context-annotation* nil)
371           (*arm2-woi* nil)
372           (*next-lcell-id* -1)
373           (*arm2-open-code-inline* nil)
374           (*arm2-register-restore-count* nil)
375           (*arm2-compiler-register-save-label* nil)
376           (*arm2-register-restore-ea* nil)
377           (*arm2-vstack* 0)
378           (*arm2-cstack* 0)
379           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
380           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
381           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
382           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
383           (*arm2-target-node-size* *arm2-target-lcell-size*)
384           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
385           (*arm2-all-lcells* ())
386           (*arm2-top-vstack-lcell* nil)
387           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
388           (*arm2-var-cells* nil)
389           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
390           (*backend-node-regs* arm-node-regs)
391           (*backend-node-temps* arm-temp-node-regs)
392           (*available-backend-node-temps* arm-temp-node-regs)
393           (*backend-imm-temps* arm-imm-regs)
394           (*available-backend-imm-temps* arm-imm-regs)
395           (*backend-fp-temps* arm-temp-fp-regs)
396           (*available-backend-fp-temps* arm-temp-fp-regs)
397           (*backend-crf-temps* arm-cr-fields)
398           (*available-backend-crf-temps* arm-cr-fields)
399           (bits 0)
400           (*logical-register-counter* -1)
401           (*backend-all-lregs* ())
402           (*arm2-popj-labels* nil)
403           (*arm2-popreg-labels* nil)
404           (*arm2-valret-labels* nil)
405           (*arm2-nilret-labels* nil)
406           (*arm2-undo-count* 0)
407           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
408           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
409           (*arm2-undo-because* (arm2-make-stack 64))
410           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
411           (*arm2-entry-label* nil)
412           (*arm2-tail-label* nil)
413           (*arm2-tail-vsp* nil)
414           (*arm2-tail-nargs* nil)
415           (*arm2-inhibit-register-allocation* nil)
416           (*arm2-tail-allow* t)
417           (*arm2-reckless* nil)
418           (*arm2-full-safety* nil)
419           (*arm2-trust-declarations* t)
420           (*arm2-entry-vstack* nil)
421           (*arm2-fixed-nargs* nil)
422           (*arm2-need-nargs* t)
423           (fname (afunc-name afunc))
424           (*arm2-entry-vsp-saved-p* nil)
425           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
426           (*arm2-fcells* (afunc-fcells afunc))
427           *arm2-recorded-symbols*
428           (*arm2-emitted-source-notes* '())
429           (*arm2-gpr-locations-valid-mask* 0)
430           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
431      (declare (dynamic-extent *arm2-gpr-locations*))
432      (set-fill-pointer
433       *backend-labels*
434       (set-fill-pointer
435        *arm2-undo-stack*
436        (set-fill-pointer 
437         *arm2-undo-because*
438         (set-fill-pointer
439          *backend-immediates* 0))))
440      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
441      (with-dll-node-freelist (vinsns *vinsn-freelist*)
442        (unwind-protect
443             (progn
444               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
445               (dotimes (i (length *backend-immediates*))
446                 (let ((imm (aref *backend-immediates* i)))
447                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
448               (optimize-vinsns vinsns)
449               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
450                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
451                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
452                 (format t "~%~%"))
453           
454               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
455                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
456                   (let* ((sections (vector code data))
457                          (arm::*lap-labels* nil)
458                          (arm::*called-subprim-jmp-labels* nil)
459                          debug-info)
460                     (declare (dynamic-extent sections))
461                     (arm2-expand-vinsns vinsns code sections)
462                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
463                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
464                     (setq debug-info (afunc-lfun-info afunc))
465                     (when lambda-form
466                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
467                     (when *arm2-recorded-symbols*
468                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
469                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
470                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
471                     (when debug-info
472                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
473                       (backend-new-immediate debug-info))
474                     (if (or fname lambda-form *arm2-recorded-symbols*)
475                       (backend-new-immediate fname)
476                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
477                     
478                     (unless (afunc-parent afunc)
479                       (arm2-fixup-fwd-refs afunc))
480                     (setf (afunc-all-vars afunc) nil)
481                     (setf (afunc-argsword afunc) bits)
482                     (setf (afunc-lfun afunc)
483                           (arm2-xmake-function
484                            code
485                            data
486                            *backend-immediates*
487                            bits))
488                     (when (getf debug-info 'pc-source-map)
489                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
490                     (when (getf debug-info 'function-symbol-map)
491                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
492          (backend-remove-labels))))
493    afunc))
494
495(defun arm2-xmake-function (code data imms bits)
496  (collect ((lap-imms))
497    (dotimes (i (length imms))
498      (lap-imms (cons (aref imms i) i)))
499    (let* ((arm::*arm-constants* (lap-imms)))
500      (arm-lap-generate-code code
501                             (arm::arm-finalize code data)
502                             bits))))
503
504
505     
506   
507(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
508  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
509
510(defun arm2-fixup-fwd-refs (afunc)
511  (dolist (f (afunc-inner-functions afunc))
512    (arm2-fixup-fwd-refs f))
513  (let ((fwd-refs (afunc-fwd-refs afunc)))
514    (when fwd-refs
515      (let* ((v (afunc-lfun afunc))
516             (vlen (uvsize v)))
517        (declare (fixnum vlen))
518        (dolist (ref fwd-refs)
519          (let* ((ref-fun (afunc-lfun ref)))
520            (do* ((i 1 (1+ i)))
521                 ((= i vlen))
522              (declare (fixnum i))
523              (if (eq (%svref v i) ref)
524                (setf (%svref v i) ref-fun)))))))))
525
526(eval-when (:compile-toplevel)
527  (declaim (inline arm2-invalidate-regmap)))
528
529(defun arm2-invalidate-regmap ()
530  (setq *arm2-gpr-locations-valid-mask* 0))
531
532(defun arm2-update-regmap (vinsn)
533  (if (vinsn-attribute-p vinsn :call :jump)
534    (arm2-invalidate-regmap)
535    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
536  vinsn)
537
538(defun arm2-regmap-note-store (gpr loc)
539  (let* ((gpr (%hard-regspec-value gpr)))
540    ;; Any other GPRs that had contained loc no longer do so.
541    (dotimes (i 16)
542      (unless (eql i gpr)
543        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
544                   (eql loc (svref *arm2-gpr-locations* i)))
545          (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i))))))
546    (setf (svref *arm2-gpr-locations* gpr) loc)
547    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
548 
549;;; For vpush: nothing else should claim to contain loc.
550(defun arm2-regmap-note-reg-location (gpr loc)
551  (let* ((gpr (%hard-regspec-value gpr)))
552    (setf (svref *arm2-gpr-locations* gpr) loc)
553    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
554 
555(defun arm2-regmap-note-vstack-delta (new old)
556  (when (< new old)
557    (let* ((mask *arm2-gpr-locations-valid-mask*)
558           (info *arm2-gpr-locations*))
559    (unless (eql 0 mask)
560      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
561        (when (logbitp i mask)
562          (let* ((loc (svref info i)))
563            (when (>= loc new)
564              (setq mask (logandc2 mask (ash 1 i)))))))))))
565
566
567(defun arm2-generate-pc-source-map (debug-info)
568  (let* ((definition-source-note (getf debug-info '%function-source-note))
569         (emitted-source-notes (getf debug-info 'pc-source-map))
570         (def-start (source-note-start-pos definition-source-note))
571         (n (length emitted-source-notes))
572         (nvalid 0)
573         (max 0)
574         (pc-starts (make-array n))
575         (pc-ends (make-array n))
576         (text-starts (make-array n))
577         (text-ends (make-array n)))
578    (declare (fixnum n nvalid)
579             (dynamic-extent pc-starts pc-ends text-starts text-ends))
580    (dolist (start emitted-source-notes)
581      (let* ((pc-start (arm2-vinsn-note-label-address start t))
582             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
583             (source-note (aref (vinsn-note-info start) 0))
584             (text-start (- (source-note-start-pos source-note) def-start))
585             (text-end (- (source-note-end-pos source-note) def-start)))
586        (declare (fixnum pc-start pc-end text-start text-end))
587        (when (and (plusp pc-start)
588                   (plusp pc-end)
589                   (plusp text-start)
590                   (plusp text-end))
591          (if (> pc-start max) (setq max pc-start))
592          (if (> pc-end max) (setq max pc-end))
593          (if (> text-start max) (setq max text-start))
594          (if (> text-end max) (setq max text-end))
595          (setf (svref pc-starts nvalid) pc-start
596                (svref pc-ends nvalid) pc-end
597                (svref text-starts nvalid) text-start
598                (svref text-ends nvalid) text-end)
599          (incf nvalid))))
600    (let* ((nentries (* nvalid 4))
601           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
602                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
603                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
604      (declare (fixnum nentries))
605      (do* ((i 0 (+ i 4))
606            (j 1 (+ j 4))
607            (k 2 (+ k 4))
608            (l 3 (+ l 4))
609            (idx 0 (1+ idx)))
610          ((= i nentries) vec)
611        (declare (fixnum i j k l idx))
612        (setf (aref vec i) (svref pc-starts idx)
613              (aref vec j) (svref pc-ends idx)
614              (aref vec k) (svref text-starts idx)
615              (aref vec l) (svref text-ends idx))))))
616
617(defun arm2-vinsn-note-label-address (note &optional start-p sym)
618  (let* ((label (vinsn-note-label note))
619         (lap-label (if label (vinsn-label-info label))))
620    (if lap-label
621      (arm::lap-label-address lap-label)
622      (compiler-bug "Missing or bad ~s label: ~s" 
623                    (if start-p 'start 'end) sym))))
624
625(defun arm2-digest-symbols ()
626  (when *arm2-recorded-symbols*
627    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
628 (let* ((symlist *arm2-recorded-symbols*)
629           (len (length symlist))
630           (syms (make-array len))
631           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
632           (i -1)
633           (j -1))
634      (declare (fixnum i j))
635      (dolist (info symlist (progn (%rplaca symlist syms)
636                                   (%rplacd symlist ptrs)))
637        (destructuring-bind (var sym startlab endlab) info
638          (let* ((ea (var-ea var))
639                 (ea-val (ldb (byte 16 0) ea)))
640            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
641                                         (logior (ash ea-val 6) #o77)
642                                         ea-val)))
643          (setf (aref syms (incf j)) sym)
644          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
645          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
646      *arm2-recorded-symbols*)))
647
648(defun arm2-decls (decls)
649  (if (fixnump decls)
650    (locally (declare (fixnum decls))
651      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
652            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
653            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
654            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
655            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
656
657
658
659
660
661         
662   
663;;; Vpush the last N non-volatile-registers.
664;;; Could use a STM here, especially if N is largish or optimizing for space.
665#+maybe-someday
666(defun arm2-save-nvrs (seg n)
667  (declare (fixnum n))
668  (when (> n 0)
669    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
670    (with-arm-local-vinsn-macros (seg)
671      (if *arm2-open-code-inline*
672        (! save-nvrs-individually (- 32 n))
673        (! save-nvrs (- 32 n))))
674    (dotimes (i n)
675      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
676    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
677    (setq *arm2-register-restore-ea* *arm2-vstack*
678          *arm2-register-restore-count* n)))
679
680
681;;; If there are an indefinite number of args/values on the vstack,
682;;; we have to restore from a register that matches the compiler's
683;;; notion of the vstack depth.  This can be computed by the caller
684;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
685;;; args pushed, etc.)
686;;; We DON'T try to compute this from the saved context, since the
687;;; saved vsp may belong to a different stack segment.  (It's cheaper
688;;; to compute/copy than to load it, anyway.)
689
690(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
691  (when (null from-fp)
692    (setq from-fp arm::vsp))
693  (when (and ea nregs)
694    (with-arm-local-vinsn-macros (seg)
695      (let* ((first (- 32 nregs)))
696        (declare (fixnum first))
697        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
698
699
700
701(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
702                             &aux (vloc 0) (numopt (list-length (%car opt)))
703                             (nkeys (list-length (%cadr keys))) 
704                             reg)
705  (declare (fixnum vloc))
706  (arm2-check-lcell-depth)
707  (dolist (arg inherited)
708    (if (memq arg passed-in-regs)
709      (arm2-set-var-ea seg arg (var-ea arg))
710      (let* ((lcell (pop lcells)))
711        (if (setq reg (nx2-assign-register-var arg))
712          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
713          (arm2-bind-var seg arg vloc lcell))
714        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
715  (dolist (arg req)
716    (if (memq arg passed-in-regs)
717      (arm2-set-var-ea seg arg (var-ea arg))
718      (let* ((lcell (pop lcells)))
719        (if (setq reg (nx2-assign-register-var arg))
720          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
721          (arm2-bind-var seg arg vloc lcell))
722        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
723  (when opt
724    (if (arm2-hard-opt-p opt)
725      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
726            lcells (nthcdr numopt lcells))
727
728      (dolist (var (%car opt))
729        (if (memq var passed-in-regs)
730          (arm2-set-var-ea seg var (var-ea var))
731          (let* ((lcell (pop lcells)))
732            (if (setq reg (nx2-assign-register-var var))
733              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
734              (arm2-bind-var seg var vloc lcell))
735            (setq vloc (+ vloc *arm2-target-node-size*)))))))
736  (when rest
737    (if lexpr
738      (progn
739        (if (setq reg (nx2-assign-register-var rest))
740          (progn
741            (arm2-load-lexpr-address seg reg)
742            (arm2-set-var-ea seg rest reg))
743          (with-imm-temps () ((nargs-cell :natural))
744            (arm2-load-lexpr-address seg nargs-cell)
745            (let* ((loc *arm2-vstack*))
746              (arm2-vpush-register seg nargs-cell :reserved)
747              (arm2-note-top-cell rest)
748              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
749      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
750        (if (setq reg (nx2-assign-register-var rest))
751          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
752          (arm2-bind-var seg rest rvloc (pop lcells))))))
753  (when keys
754    (apply #'arm2-init-keys seg vloc lcells keys)) 
755  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
756
757(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
758  (with-arm-local-vinsn-macros (seg)
759    (dolist (var vars vloc)
760      (let* ((initform (pop inits))
761             (spvar (pop spvars))
762             (lcell (pop lcells))
763             (splcell (pop splcells))
764             (reg (nx2-assign-register-var var))
765             (sp-reg ($ arm::arg_z))
766             (regloadedlabel (if reg (backend-get-next-label))))
767        (unless (nx-null initform)
768          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
769          (let ((skipinitlabel (backend-get-next-label)))
770            (with-crf-target () crf
771              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
772            (if reg
773              (arm2-form seg reg regloadedlabel initform)
774              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
775            (@ skipinitlabel)))
776        (if reg
777          (progn
778            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
779            (@ regloadedlabel))
780          (arm2-bind-var seg var vloc lcell))
781        (when spvar
782          (if (setq reg (nx2-assign-register-var spvar))
783            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
784            (arm2-bind-var seg spvar spvloc splcell))))
785      (setq vloc (%i+ vloc *arm2-target-node-size*))
786      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
787
788(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
789  (declare (ignore keykeys allow-others))
790  (with-arm-local-vinsn-macros (seg)
791    (dolist (var keyvars)
792      (let* ((spvar (pop keysupp))
793             (initform (pop keyinits))
794             (reg (nx2-assign-register-var var))
795             (regloadedlabel (if reg (backend-get-next-label)))
796             (var-lcell (pop lcells))
797             (sp-lcell (pop lcells))
798             (sp-reg ($ arm::arg_z))
799             (sploc (%i+ vloc *arm2-target-node-size*)))
800        (unless (nx-null initform)
801          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
802          (let ((skipinitlabel (backend-get-next-label)))
803            (with-crf-target () crf
804              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
805            (if reg
806              (arm2-form seg reg regloadedlabel initform)
807              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
808            (@ skipinitlabel)))
809        (if reg
810          (progn
811            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
812            (@ regloadedlabel))
813          (arm2-bind-var seg var vloc var-lcell))
814        (when spvar
815          (if (setq reg (nx2-assign-register-var spvar))
816            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
817            (arm2-bind-var seg spvar sploc sp-lcell))))
818      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
819
820;;; Vpush register r, unless var gets a globally-assigned register.
821;;; Return NIL if register was vpushed, else var.
822(defun arm2-vpush-arg-register (seg reg var)
823  (when var
824    (if (var-nvr var)
825      var
826      (progn 
827        (arm2-vpush-register seg reg :reserved)
828        nil))))
829
830
831;;; nargs has been validated, arguments defaulted and canonicalized.
832;;; Save caller's context, then vpush any argument registers that
833;;; didn't get global registers assigned to their variables.
834;;; Return a list of vars/nils for each argument register
835;;;  (nil if vpushed, var if still in arg_reg).
836(defun arm2-argregs-entry (seg revargs)
837  (with-arm-local-vinsn-macros (seg)
838    (let* ((nargs (length revargs))
839           (reg-vars ()))
840      (declare (type (unsigned-byte 16) nargs))
841      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
842        (! save-lisp-context-vsp)
843        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
844          (declare (fixnum offset))
845          (! save-lisp-context-offset offset)))
846      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
847        (declare (ignore xvar yvar))
848        (let* ((nstackargs (length stack-args)))
849          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
850          (dotimes (i nstackargs)
851            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
852          (if (>= nargs 3)
853            (progn
854              (! vpush-xyz)
855              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
856              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
857              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
858              (dotimes (i 3)
859                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
860              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
861            (if (= nargs 2)
862              (progn
863                (! vpush-yz)
864                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
865                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
866                (dotimes (i 2)
867                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
868                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
869              (if (= nargs 1)
870                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
871      reg-vars)))
872
873;;; Just required args.
874;;; Since this is just a stupid bootstrapping port, always save
875;;; lisp context.
876(defun arm2-req-nargs-entry (seg rev-fixed-args)
877  (let* ((nargs (length rev-fixed-args)))
878    (declare (type (unsigned-byte 16) nargs))
879    (with-arm-local-vinsn-macros (seg)
880      (unless *arm2-reckless*
881        (! check-exact-nargs nargs))
882      (arm2-argregs-entry seg rev-fixed-args))))
883
884;;; No more than three &optional args; all default to NIL and none have
885;;; supplied-p vars.  No &key/&rest.
886(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
887  (let* ((min (length rev-req-args))
888         (nopt (length rev-opt-args))
889         (max (+ min nopt)))
890    (declare (type (unsigned-byte 16) min nopt max))
891    (with-arm-local-vinsn-macros (seg)
892      (unless *arm2-reckless*
893        (when rev-req-args
894          (! check-min-nargs min))
895        (! check-max-nargs max))
896      (if (= nopt 1)
897        (! default-1-arg min)
898        (if (= nopt 2)
899          (! default-2-args min)
900          (! default-3-args min)))
901      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
902
903;;; if "num-fixed" is > 0, we've already ensured that at least that many args
904;;; were provided; that may enable us to generate better code for saving the
905;;; argument registers.
906;;; We're responsible for computing the caller's VSP and saving
907;;; caller's state.
908(defun arm2-lexpr-entry (seg num-fixed)
909  (with-arm-local-vinsn-macros (seg)
910    (! save-lexpr-argregs num-fixed)
911    (dotimes (i num-fixed)
912      (! copy-lexpr-argument))
913    (! save-lisp-context-lexpr)))
914
915(defun arm2-load-lexpr-address (seg dest)
916  (with-arm-local-vinsn-macros (seg)
917    (! load-vframe-address dest *arm2-vstack*)))
918
919
920(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
921  (with-arm-local-vinsn-macros (seg)
922    (dolist (var vars vloc)
923      (let* ((initform (pop inits))
924             (spvar (pop spvars))
925             (spvloc (%i+ vloc *arm2-target-node-size*))
926             (var-lcell (pop lcells))
927             (sp-reg ($ arm::arg_z))
928             (sp-lcell (pop lcells)))
929        (unless (nx-null initform)
930          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
931          (let ((skipinitlabel (backend-get-next-label)))
932            (with-crf-target () crf
933              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
934            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
935            (@ skipinitlabel)))
936        (arm2-bind-structured-var seg var vloc var-lcell context)
937        (when spvar
938          (arm2-bind-var seg spvar spvloc sp-lcell)))
939      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
940
941
942
943(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
944  (declare (ignore keykeys allow-others))
945  (with-arm-local-vinsn-macros (seg)
946    (dolist (var keyvars)
947      (let* ((spvar (pop keysupp))
948             (initform (pop keyinits))
949             (sploc (%i+ vloc *arm2-target-node-size*))
950             (var-lcell (pop lcells))
951             (sp-reg ($ arm::arg_z))
952             (sp-lcell (pop lcells)))
953        (unless (nx-null initform)
954          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
955          (let ((skipinitlabel (backend-get-next-label)))
956            (with-crf-target () crf
957              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
958            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
959            (@ skipinitlabel)))
960        (arm2-bind-structured-var seg var vloc var-lcell context)
961        (when spvar
962          (arm2-bind-var seg spvar sploc sp-lcell)))
963      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
964
965(defun arm2-vloc-ea (n &optional vcell-p)
966  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
967  (if vcell-p
968    (make-vcell-memory-spec n)
969    n))
970
971
972(defun arm2-acode-operator-function (form)
973  (or (and (acode-p form)
974           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
975      (compiler-bug "arm2-form ? ~s" form)))
976
977(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
978  (let* ((note (gensym "NOTE"))
979         (code-note (gensym "CODE-NOTE"))
980         (source-note (gensym "SOURCE-NOTE"))
981         (start (gensym "START"))
982         (end (gensym "END"))
983         (with-note-body (gensym "WITH-NOTE-BODY")))
984    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
985       (let ((,note (acode-note ,form-var)))
986         (if ,note
987           (let* ((,code-note (and (code-note-p ,note) ,note))
988                  (,source-note (if ,code-note
989                                  (code-note-source-note ,note)
990                                  ,note))
991                  (,start (and ,source-note
992                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
993             (prog2
994                 (when ,code-note
995                   (with-arm-local-vinsn-macros (,seg-var)
996                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
997                     (with-node-temps (arm::temp0) (zero)
998                       (! lri zero 0)
999                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1000                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1001               (when ,source-note
1002                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1003                   (setf (vinsn-note-peer ,start) ,end
1004                         (vinsn-note-peer ,end) ,start)
1005                   (push ,start *arm2-emitted-source-notes*)))))
1006           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1007
1008(defun arm2-toplevel-form (seg vreg xfer form)
1009  (let* ((code-note (acode-note form))
1010         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1011    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1012
1013(defun arm2-form (seg vreg xfer form)
1014  (with-note (form seg vreg xfer)
1015    (if (nx-null form)
1016      (arm2-nil seg vreg xfer)
1017      (if (nx-t form)
1018        (arm2-t seg vreg xfer)
1019        (let ((fn (arm2-acode-operator-function form))
1020              (op (acode-operator form)))
1021          (if (and (null vreg)
1022                   (%ilogbitp operator-acode-subforms-bit op)
1023                   (%ilogbitp operator-assignment-free-bit op))
1024            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1025              (arm2-form seg nil nil f ))
1026            (apply fn seg vreg xfer (%cdr form))))))))
1027
1028;;; dest is a float reg - form is acode
1029(defun arm2-form-float (seg freg xfer form)
1030  (declare (ignore xfer))
1031  (with-note (form seg freg)
1032    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1033    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1034               (arm2-form-typep form 'double-float))
1035                                        ; kind of screwy - encoding the source type in the dest register spec
1036      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1037    (let* ((fn (arm2-acode-operator-function form)))
1038      (apply fn seg freg nil (%cdr form)))))
1039
1040
1041
1042(defun arm2-form-typep (form type)
1043  (acode-form-typep form type *arm2-trust-declarations*)
1044)
1045
1046(defun arm2-form-type (form)
1047  (acode-form-type form *arm2-trust-declarations*))
1048 
1049(defun arm2-use-operator (op seg vreg xfer &rest forms)
1050  (declare (dynamic-extent forms))
1051  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1052
1053;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1054;;; Punts a lot ...
1055(defun arm2-var-not-set-by-form-p (var form)
1056  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1057      (arm2-setqed-var-not-set-by-form-p var form)))
1058
1059(defun arm2-setqed-var-not-set-by-form-p (var form)
1060  (setq form (acode-unwrapped-form form))
1061  (or (atom form)
1062      (arm-constant-form-p form)
1063      (arm2-lexical-reference-p form)
1064      (let ((op (acode-operator form))
1065            (subforms nil))
1066        (if (eq op (%nx1-operator setq-lexical))
1067          (and (neq var (cadr form))
1068               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1069          (and (%ilogbitp operator-side-effect-free-bit op)
1070               (flet ((not-set-in-formlist (formlist)
1071                        (dolist (subform formlist t)
1072                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1073                 (if
1074                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1075                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1076                   (not-set-in-formlist subforms)
1077                   (and (or (eq op (%nx1-operator call))
1078                            (eq op (%nx1-operator lexical-function-call)))
1079                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1080                        (setq subforms (caddr form))
1081                        (not-set-in-formlist (car subforms))
1082                        (not-set-in-formlist (cadr subforms))))))))))
1083 
1084(defun arm2-nil (seg vreg xfer)
1085  (with-arm-local-vinsn-macros (seg vreg xfer)
1086    (if (arm2-for-value-p vreg)
1087      (ensuring-node-target (target vreg)
1088        (! load-nil target)))
1089    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1090
1091(defun arm2-t (seg vreg xfer)
1092  (with-arm-local-vinsn-macros (seg vreg xfer)
1093    (if (arm2-for-value-p vreg)
1094      (ensuring-node-target (target vreg)
1095        (! load-t target)))
1096    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1097
1098(defun arm2-for-value-p (vreg)
1099  (and vreg (not (backend-crf-p vreg))))
1100
1101(defun arm2-mvpass (seg form &optional xfer)
1102  (with-arm-local-vinsn-macros (seg)
1103    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1104
1105(defun arm2-adjust-vstack (delta)
1106  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1107
1108(defun arm2-set-vstack (new)
1109  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1110  (setq *arm2-vstack* new))
1111
1112
1113;;; Emit a note at the end of the segment.
1114(defun arm2-emit-note (seg class &rest info)
1115  (declare (dynamic-extent info))
1116  (let* ((note (make-vinsn-note class info)))
1117    (append-dll-node (vinsn-note-label note) seg)
1118    note))
1119
1120;;; Emit a note immediately before the target vinsn.
1121(defun arm-prepend-note (vinsn class &rest info)
1122  (declare (dynamic-extent info))
1123  (let* ((note (make-vinsn-note class info)))
1124    (insert-dll-node-before (vinsn-note-label note) vinsn)
1125    note))
1126
1127(defun arm2-close-note (seg note)
1128  (let* ((end (close-vinsn-note note)))
1129    (append-dll-node (vinsn-note-label end) seg)
1130    end))
1131
1132
1133
1134
1135
1136
1137(defun arm2-stack-to-register (seg memspec reg)
1138  (with-arm-local-vinsn-macros (seg)
1139    (let* ((offset (memspec-frame-address-offset memspec))
1140           (mask *arm2-gpr-locations-valid-mask*)
1141           (info *arm2-gpr-locations*)
1142           (regno (%hard-regspec-value reg)))
1143      (unless (and (logbitp regno mask)
1144                   (eql offset (svref info regno)))
1145        (let* ((other (dotimes (i 16)
1146                        (when (and (logbitp i mask)
1147                                   (eql offset (svref info i)))
1148                          (return i)))))
1149          (cond (other
1150                 (let* ((vinsn (! copy-node-gpr reg other)))
1151                   (setq *arm2-gpr-locations-valid-mask*
1152                         (logior mask (ash 1 regno)))
1153                   (setf (svref info regno)
1154                         (svref info other))
1155                   vinsn))
1156                (t
1157                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1158                   (setq *arm2-gpr-locations-valid-mask*
1159                         (logior mask (ash 1 regno)))
1160                   (setf (svref info regno) offset)
1161                   vinsn))))))))
1162
1163(defun arm2-lcell-to-register (seg lcell reg)
1164  (with-arm-local-vinsn-macros (seg)
1165    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1166
1167(defun arm2-register-to-lcell (seg reg lcell)
1168  (with-arm-local-vinsn-macros (seg)
1169    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1170
1171(defun arm2-register-to-stack (seg reg memspec)
1172  (with-arm-local-vinsn-macros (seg)
1173    (let* ((offset (memspec-frame-address-offset memspec))
1174           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1175      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1176      vinsn)))
1177
1178
1179(defun arm2-ea-open (ea)
1180  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1181    (make-memory-spec (memspec-frame-address-offset ea))
1182    ea))
1183
1184(defun arm2-set-NARGS (seg n)
1185  (if (> n call-arguments-limit)
1186    (compiler-bug "~s exceeded." call-arguments-limit)
1187    (with-arm-local-vinsn-macros (seg)
1188      (! set-nargs n))))
1189
1190(defun arm2-single-float-bits (the-sf)
1191  (single-float-bits the-sf))
1192
1193(defun arm2-double-float-bits (the-df)
1194  (double-float-bits the-df))
1195
1196(defun arm2-immediate (seg vreg xfer form)
1197  (with-arm-local-vinsn-macros (seg vreg xfer)
1198    (if vreg
1199      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1200               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1201                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1202        (if (zerop form)
1203          (if (eql form 0.0d0)
1204            (! zero-double-float-register vreg)
1205            (! zero-single-float-register vreg))
1206          (if (typep form 'short-float)
1207            (let* ((bits (arm2-single-float-bits form)))
1208              (with-imm-temps () ((bitsreg :u32))
1209                (! lri bitsreg bits)
1210                (! load-single-float-constant vreg bitsreg)))
1211            (multiple-value-bind (high low) (arm2-double-float-bits form)
1212              (declare (integer high low))
1213              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1214                (! lri highreg high)
1215                (! lri lowreg low)
1216                (! load-double-float-constant vreg highreg lowreg)))))
1217        (if (and (typep form '(unsigned-byte 32))
1218                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1219                 (= (get-regspec-mode vreg)
1220                    hard-reg-class-gpr-mode-u32))
1221          (arm2-lri seg vreg form)
1222          (ensuring-node-target
1223           (target vreg)
1224           (if (characterp form)
1225             (! load-character-constant target (char-code form))
1226             (arm2-store-immediate seg form target)))))
1227      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1228        (arm2-store-immediate seg form ($ arm::temp0))))
1229    (^)))
1230
1231(defun arm2-register-constant-p (form)
1232  (and (consp form)
1233           (or (memq form *arm2-vcells*)
1234               (memq form *arm2-fcells*))
1235           (%cdr form)))
1236
1237(defun arm2-store-immediate (seg imm dest)
1238  (with-arm-local-vinsn-macros (seg)
1239    (let* ((reg (arm2-register-constant-p imm)))
1240      (if reg
1241        (arm2-copy-register seg dest reg)
1242        (let* ((idx (backend-immediate-index imm)))
1243          (if (< idx 4094)
1244            (! ref-constant dest idx)
1245            (with-imm-target () (idxreg :s32)
1246              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1247              (! ref-indexed-constant dest idxreg)))))
1248      dest)))
1249
1250
1251;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1252(defun arm2-go-label (form)
1253  (let ((current-stack (arm2-encode-stack)))
1254    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1255                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1256      (setq form (caadr form)))
1257    (when (acode-p form)
1258      (let ((op (acode-operator form)))
1259        (if (and (eq op (%nx1-operator local-go))
1260                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1261          (%cadr (%cadr form))
1262          (if (and (eq op (%nx1-operator local-return-from))
1263                   (nx-null (caddr form)))
1264            (let ((tagdata (car (cadr form))))
1265              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1266                   (null (caar tagdata))
1267                   (< 0 (cdar tagdata) $backend-mvpass)
1268                   (cdar tagdata)))))))))
1269
1270(defun arm2-single-valued-form-p (form)
1271  (setq form (acode-unwrapped-form-value form))
1272  (or (nx-null form)
1273      (nx-t form)
1274      (if (acode-p form)
1275        (let ((op (acode-operator form)))
1276          (or (%ilogbitp operator-single-valued-bit op)
1277              (and (eql op (%nx1-operator values))
1278                   (let ((values (cadr form)))
1279                     (and values (null (cdr values)))))
1280              nil                       ; Learn about functions someday
1281              )))))
1282
1283
1284(defun arm2-box-s32 (seg node-dest s32-src)
1285  (with-arm-local-vinsn-macros (seg)
1286    (if *arm2-open-code-inline*
1287      (! s32->integer node-dest s32-src)
1288      (let* ((arg_z ($ arm::arg_z))
1289             (imm0 ($ arm::imm0 :mode :s32)))
1290        (arm2-copy-register seg imm0 s32-src)
1291        (! call-subprim (subprim-name->offset '.SPmakes32))
1292        (arm2-copy-register seg node-dest arg_z)))))
1293
1294
1295
1296(defun arm2-box-u32 (seg node-dest u32-src)
1297  (with-arm-local-vinsn-macros (seg)
1298    (if *arm2-open-code-inline*
1299      (! u32->integer node-dest u32-src)
1300      (let* ((arg_z ($ arm::arg_z))
1301             (imm0 ($ arm::imm0 :mode :u32)))
1302        (arm2-copy-register seg imm0 u32-src)
1303        (! call-subprim (subprim-name->offset '.SPmakeu32))
1304        (arm2-copy-register seg node-dest arg_z)))))
1305
1306
1307
1308(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1309  (with-arm-local-vinsn-macros (seg vreg xfer)
1310    (when vreg
1311      (let* ((arch (backend-target-arch *target-backend*))
1312             (is-node (member type-keyword (arch::target-gvector-types arch)))
1313             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1314
1315             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1316             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1317             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1318             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1319             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1320             (vreg-class (hard-regspec-class vreg))
1321             (vreg-mode
1322              (if (or (eql vreg-class hard-reg-class-gpr)
1323                      (eql vreg-class hard-reg-class-fpr))
1324                (get-regspec-mode vreg)
1325                hard-reg-class-gpr-mode-invalid))
1326             (temp-is-vreg nil))
1327        (cond
1328          (is-node
1329           (ensuring-node-target (target vreg)
1330             (if (and index-known-fixnum (<= index-known-fixnum
1331                                             (arch::target-max-32-bit-constant-index arch)))
1332               (! misc-ref-c-node target src index-known-fixnum)
1333               (with-imm-target () (idx-reg :u64)
1334                 (if index-known-fixnum
1335                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1336                   (! scale-node-misc-index idx-reg unscaled-idx))
1337                 (! misc-ref-node target src idx-reg)))))
1338          (is-32-bit
1339           (with-imm-target () (temp :u32)
1340             (with-fp-target () (fp-val :single-float)
1341               (if (eql vreg-class hard-reg-class-gpr)
1342                 (if
1343                   (if is-signed
1344                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1345                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1346                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1347                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1348                   (setq temp vreg temp-is-vreg t)
1349                   (if is-signed
1350                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1351                 (if (and (eql vreg-class hard-reg-class-fpr)
1352                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1353                   (setf fp-val vreg temp-is-vreg t)))
1354               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1355                 (cond ((eq type-keyword :single-float-vector)
1356                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1357                       (t
1358                        (if is-signed
1359                          (! misc-ref-c-s32 temp src index-known-fixnum)
1360                          (! misc-ref-c-u32 temp src index-known-fixnum)))))
1361               (with-imm-target () idx-reg
1362                 (if index-known-fixnum
1363                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1364                   (! scale-32bit-misc-index idx-reg unscaled-idx))
1365                 (cond ((eq type-keyword :single-float-vector)
1366                        (! misc-ref-single-float fp-val src idx-reg))
1367                       (t
1368                        (if is-signed
1369                          (! misc-ref-s32 temp src idx-reg)
1370                          (! misc-ref-u32 temp src idx-reg)))))
1371               (case type-keyword
1372                 (:single-float-vector
1373                  (if (eq vreg-class hard-reg-class-fpr)
1374                    (<- fp-val)
1375                    (ensuring-node-target (target vreg)
1376                      (! single->node target fp-val))))
1377                 (:signed-32-bit-vector
1378                  (unless temp-is-vreg
1379                    (ensuring-node-target (target vreg)
1380                      (arm2-box-s32 seg target temp))))
1381                 (:fixnum-vector
1382                  (unless temp-is-vreg
1383                    (ensuring-node-target (target vreg)
1384                      (! box-fixnum target temp))))
1385                 (:simple-string
1386                  (ensuring-node-target (target vreg)
1387                    (! u32->char target temp)))
1388                 (t
1389                  (unless temp-is-vreg
1390                    (ensuring-node-target (target vreg)
1391                      (arm2-box-u32 seg target temp))))))))
1392          (is-8-bit
1393           (with-imm-target () (temp :u8)
1394             (if (and (eql vreg-class hard-reg-class-gpr)
1395                      (or
1396                       (and is-signed
1397                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1398                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1399                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1400                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1401                       (and (not is-signed)
1402                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1403                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1404                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1405                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1406                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1407                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1408                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1409               (setq temp vreg temp-is-vreg t)
1410               (if is-signed
1411                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1412             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1413               (if is-signed
1414                 (! misc-ref-c-s8 temp src index-known-fixnum)
1415                 (! misc-ref-c-u8 temp src index-known-fixnum))
1416               (with-imm-target () idx-reg
1417                 (if index-known-fixnum
1418                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1419                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1420                 (if is-signed
1421                   (! misc-ref-s8 temp src idx-reg)
1422                   (! misc-ref-u8 temp src idx-reg))))
1423             (ecase type-keyword
1424               (:unsigned-8-bit-vector
1425                (unless temp-is-vreg
1426                  (ensuring-node-target (target vreg)
1427                    (! box-fixnum target temp))))
1428               (:signed-8-bit-vector
1429                (unless temp-is-vreg
1430                  (ensuring-node-target (target vreg)
1431                    (! box-fixnum target temp))))
1432               (:simple-string
1433                (ensuring-node-target (target vreg)
1434                  (! u32->char target temp))))))
1435          (is-16-bit
1436           (ensuring-node-target (target vreg)
1437             (with-imm-target () temp
1438               (if (and index-known-fixnum
1439                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1440                 (if is-signed
1441                   (! misc-ref-c-s16 temp src index-known-fixnum)
1442                   (! misc-ref-c-u16 temp src index-known-fixnum))
1443                 (with-imm-target () idx-reg
1444                   (if index-known-fixnum
1445                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1446                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1447                   (if is-signed
1448                     (! misc-ref-s16 temp src idx-reg)
1449                     (! misc-ref-u16 temp src idx-reg))))
1450               (! box-fixnum target temp))))
1451          (is-64-bit
1452           (with-fp-target () (fp-val :double-float)
1453             (with-imm-target () (temp :u64)
1454               (if (and (eql vreg-class hard-reg-class-fpr)
1455                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1456                 (setq fp-val vreg)
1457                 (if (eql vreg-class hard-reg-class-gpr)
1458                   (if (or (and is-signed
1459                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1460                           (and (not is-signed)
1461                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1462                     (setf temp vreg temp-is-vreg t)
1463                     (if is-signed
1464                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1465               (case type-keyword
1466                 (:double-float-vector
1467                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1468                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1469                    (with-imm-target () idx-reg
1470                      (if index-known-fixnum
1471                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1472                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1473                      (! misc-ref-double-float fp-val src idx-reg)))
1474                  (if (eq vreg-class hard-reg-class-fpr)
1475                    (<- fp-val)
1476                    (ensuring-node-target (target vreg)
1477                      (! double->heap target fp-val))))
1478                 ((:signed-64-bit-vector :fixnum-vector)
1479                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1480                    (! misc-ref-c-s64 temp src index-known-fixnum)
1481                    (with-imm-target () idx-reg
1482                      (if index-known-fixnum
1483                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1484                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1485                      (! misc-ref-s64 temp src idx-reg)))
1486                  (if (eq type-keyword :fixnum-vector)
1487                    (ensuring-node-target (target vreg)
1488                      (! box-fixnum target temp))
1489                    (unless temp-is-vreg
1490                      (ensuring-node-target (target vreg)
1491                        (! s64->integer target temp)))))
1492                 (t
1493                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1494                    (! misc-ref-c-u64 temp src index-known-fixnum)
1495                    (with-imm-target () idx-reg
1496                      (if index-known-fixnum
1497                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1498                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1499                      (! misc-ref-u64  temp src idx-reg)))
1500                  (unless temp-is-vreg
1501                    (ensuring-node-target (target vreg)
1502                      (! u64->integer target temp))))))))
1503          (t
1504           (unless is-1-bit
1505             (nx-error "~& unsupported vector type: ~s"
1506                       type-keyword))
1507           (ensuring-node-target (target vreg)
1508             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1509               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1510               (with-imm-temps
1511                   () (word-index bitnum dest)
1512                 (if index-known-fixnum
1513                   (progn
1514                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1515                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1516                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1517                 (! misc-ref-u32 dest src word-index)
1518                 (! extract-variable-bit-fixnum target dest bitnum))))))))
1519    (^)))
1520             
1521   
1522
1523;;; safe = T means assume "vector" is miscobj, do bounds check.
1524;;; safe = fixnum means check that subtag of vector = "safe" and do
1525;;;        bounds check.
1526;;; safe = nil means crash&burn.
1527;;; This mostly knows how to reference the elements of an immediate miscobj.
1528(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1529  (with-arm-local-vinsn-macros (seg vreg xfer)
1530    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1531           (unscaled-idx nil)
1532           (src nil))
1533      (if (or safe (not index-known-fixnum))
1534        (multiple-value-setq (src unscaled-idx)
1535          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1536        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1537      (when safe
1538        (if (typep safe 'fixnum)
1539          (! trap-unless-typecode= src safe))
1540        (unless index-known-fixnum
1541          (! trap-unless-fixnum unscaled-idx))
1542        (! check-misc-bound unscaled-idx src))
1543      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1544
1545
1546
1547(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1548  (with-arm-local-vinsn-macros (seg vreg xfer)
1549    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1550           (j-known-fixnum (acode-fixnum-form-p j))
1551           (arch (backend-target-arch *target-backend*))
1552           (is-node (member type-keyword (arch::target-gvector-types arch)))
1553           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1554           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1555           (src)
1556           (unscaled-i)
1557           (unscaled-j)
1558           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1559           (constidx
1560            (and dim0 dim1 i-known-fixnum j-known-fixnum
1561                 (>= i-known-fixnum 0)
1562                 (>= j-known-fixnum 0)
1563                 (< i-known-fixnum dim0)
1564                 (< j-known-fixnum dim1)
1565                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1566      (progn
1567        (if constidx
1568          (multiple-value-setq (src val-reg)
1569            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1570          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1571            (if needs-memoization
1572              (progn
1573                (arm2-four-targeted-reg-forms seg
1574                                                array ($ arm::temp0)
1575                                                i ($ arm::arg_x)
1576                                                j ($ arm::arg_y)
1577                                                new val-reg)
1578                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1579            (arm2-four-untargeted-reg-forms seg
1580                                            array ($ arm::temp0)
1581                                            i ($ arm::arg_x)
1582                                            j ($ arm::arg_y)
1583                                            new val-reg))))
1584        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1585          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1586                     (logbitp (hard-regspec-value val-reg)
1587                              *backend-imm-temps*))
1588            (use-imm-temp (hard-regspec-value val-reg)))
1589          (when safe     
1590            (when (typep safe 'fixnum)
1591              (! trap-unless-simple-array-2
1592                 src
1593                 (dpb safe target::arrayH.flags-cell-subtag-byte
1594                      (ash 1 $arh_simple_bit))
1595                 (nx-error-for-simple-2d-array-type type-keyword)))
1596            (unless i-known-fixnum
1597              (! trap-unless-fixnum unscaled-i))
1598            (unless j-known-fixnum
1599              (! trap-unless-fixnum unscaled-j)))
1600          (with-imm-target () dim1
1601            (let* ((idx-reg ($ arm::arg_y)))
1602              (unless constidx
1603                (if safe                 
1604                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1605                  (! 2d-dim1 dim1 src))
1606                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1607              (let* ((v ($ arm::arg_x)))
1608                (! array-data-vector-ref v src)
1609                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1610
1611
1612(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1613  (with-arm-local-vinsn-macros (seg target)
1614    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1615           (j-known-fixnum (acode-fixnum-form-p j))
1616           (k-known-fixnum (acode-fixnum-form-p k))
1617           (arch (backend-target-arch *target-backend*))
1618           (is-node (member type-keyword (arch::target-gvector-types arch)))
1619           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1620           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1621           (src)
1622           (unscaled-i)
1623           (unscaled-j)
1624           (unscaled-k)
1625           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1626           (constidx
1627            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1628                 (>= i-known-fixnum 0)
1629                 (>= j-known-fixnum 0)
1630                 (>= k-known-fixnum 0)
1631                 (< i-known-fixnum dim0)
1632                 (< j-known-fixnum dim1)
1633                 (< k-known-fixnum dim2)
1634                 (+ (* i-known-fixnum dim1 dim2)
1635                    (* j-known-fixnum dim2)
1636                    k-known-fixnum))))
1637      (progn
1638        (if constidx
1639          (multiple-value-setq (src val-reg)
1640            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1641          (progn
1642            (setq src ($ arm::temp1)
1643                  unscaled-i ($ arm::temp0)
1644                  unscaled-j ($ arm::arg_x)
1645                  unscaled-k ($ arm::arg_y))
1646            (arm2-push-register
1647             seg
1648             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1649            (arm2-four-targeted-reg-forms seg
1650                                          i ($ arm::temp0)
1651                                          j ($ arm::arg_x)
1652                                          k ($ arm::arg_y)
1653                                          new val-reg)
1654            (arm2-pop-register seg src)))
1655        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1656          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1657                     (logbitp (hard-regspec-value val-reg)
1658                              *backend-imm-temps*))
1659            (use-imm-temp (hard-regspec-value val-reg)))
1660
1661          (when safe     
1662            (when (typep safe 'fixnum)
1663              (! trap-unless-simple-array-3
1664                 src
1665                 (dpb safe target::arrayH.flags-cell-subtag-byte
1666                      (ash 1 $arh_simple_bit))
1667                 (nx-error-for-simple-3d-array-type type-keyword)))
1668            (unless i-known-fixnum
1669              (! trap-unless-fixnum unscaled-i))
1670            (unless j-known-fixnum
1671              (! trap-unless-fixnum unscaled-j))
1672            (unless k-known-fixnum
1673              (! trap-unless-fixnum unscaled-k)))
1674          (with-imm-target () dim1
1675            (with-imm-target (dim1) dim2
1676              (let* ((idx-reg ($ arm::arg_y)))
1677                (unless constidx
1678                  (if safe                 
1679                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1680                    (! 3d-dims dim1 dim2 src))
1681                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1682                (let* ((v ($ arm::arg_x)))
1683                  (! array-data-vector-ref v src)
1684                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1685
1686(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1687  (with-arm-local-vinsn-macros (seg vreg xfer)
1688    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1689           (j-known-fixnum (acode-fixnum-form-p j))
1690           (src)
1691           (unscaled-i)
1692           (unscaled-j)
1693           (constidx
1694            (and dim0 dim1 i-known-fixnum j-known-fixnum
1695                 (>= i-known-fixnum 0)
1696                 (>= j-known-fixnum 0)
1697                 (< i-known-fixnum dim0)
1698                 (< j-known-fixnum dim1)
1699                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1700      (if constidx
1701        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1702        (multiple-value-setq (src unscaled-i unscaled-j)
1703          (arm2-three-untargeted-reg-forms seg
1704                                           array arm::arg_x
1705                                           i arm::arg_y
1706                                           j arm::arg_z)))
1707      (when safe       
1708        (when (typep safe 'fixnum)
1709          (! trap-unless-simple-array-2
1710             src
1711             (dpb safe target::arrayH.flags-cell-subtag-byte
1712                  (ash 1 $arh_simple_bit))
1713             (nx-error-for-simple-2d-array-type typekeyword)))
1714        (unless i-known-fixnum
1715          (! trap-unless-fixnum unscaled-i))
1716        (unless j-known-fixnum
1717          (! trap-unless-fixnum unscaled-j)))
1718      (with-node-target (src) idx-reg
1719        (with-imm-target () dim1
1720          (unless constidx
1721            (if safe                   
1722              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1723              (! 2d-dim1 dim1 src))
1724            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1725          (with-node-target (idx-reg) v
1726            (! array-data-vector-ref v src)
1727            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1728
1729
1730
1731(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1732  (with-arm-local-vinsn-macros (seg vreg xfer)
1733    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1734           (j-known-fixnum (acode-fixnum-form-p j))
1735           (k-known-fixnum (acode-fixnum-form-p k))
1736           (src)
1737           (unscaled-i)
1738           (unscaled-j)
1739           (unscaled-k)
1740           (constidx
1741            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1742                 (>= i-known-fixnum 0)
1743                 (>= j-known-fixnum 0)
1744                 (>= k-known-fixnum 0)
1745                 (< i-known-fixnum dim0)
1746                 (< j-known-fixnum dim1)
1747                 (< k-known-fixnum dim2)
1748                 (+ (* i-known-fixnum dim1 dim2)
1749                    (* j-known-fixnum dim2)
1750                    k-known-fixnum))))
1751      (if constidx
1752        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1753        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1754          (arm2-four-untargeted-reg-forms seg
1755                                           array arm::temp0
1756                                           i arm::arg_x
1757                                           j arm::arg_y
1758                                           k arm::arg_z)))
1759      (when safe       
1760        (when (typep safe 'fixnum)
1761          (! trap-unless-simple-array-3
1762             src
1763             (dpb safe target::arrayH.flags-cell-subtag-byte
1764                  (ash 1 $arh_simple_bit))
1765             (nx-error-for-simple-3d-array-type typekeyword)))
1766        (unless i-known-fixnum
1767          (! trap-unless-fixnum unscaled-i))
1768        (unless j-known-fixnum
1769          (! trap-unless-fixnum unscaled-j))
1770        (unless k-known-fixnum
1771          (! trap-unless-fixnum unscaled-k)))
1772      (with-node-target (src) idx-reg
1773        (with-imm-target () dim1
1774          (with-imm-target (dim1) dim2
1775            (unless constidx
1776              (if safe                   
1777                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1778                (! 3d-dims dim1 dim2 src))
1779              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1780        (with-node-target (idx-reg) v
1781          (! array-data-vector-ref v src)
1782          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1783
1784
1785(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1786  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1787           (or (eq (acode-operator form) (%nx1-operator immediate))
1788               (eq (acode-operator form) (%nx1-operator fixnum))))
1789    (let* ((val (%cadr form))
1790           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1791                         (typep val '(signed-byte 32)))
1792                        ((eq type-keyword :single-float-vector)
1793                         (typep val 'short-float))
1794                        ((eq type-keyword :double-float-vector)
1795                         (typep val 'double-float))
1796                        ((eq type-keyword :simple-string)
1797                         (typep val 'base-char))
1798                        ((eq type-keyword :signed-8-bit-vector)
1799                         (typep val '(signed-byte 8)))
1800                        ((eq type-keyword :unsigned-8-bit-vector)
1801                         (typep val '(unsigned-byte 8)))
1802                        ((eq type-keyword :signed-16-bit-vector) 
1803                         (typep val '(signed-byte 16)))
1804                        ((eq type-keyword :unsigned-16-bit-vector)
1805                         (typep val '(unsigned-byte 16)))
1806                        ((eq type-keyword :bit-vector)
1807                         (typep val 'bit)))))
1808      (if typep val))))
1809
1810(defun arm2-target-reg-for-aset (vreg type-keyword)
1811  (let* ((arch (backend-target-arch *target-backend*))
1812         (is-node (member type-keyword (arch::target-gvector-types arch)))
1813         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1814         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1815         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1816         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1817         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1818         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1819         (vreg-class (if vreg (hard-regspec-class vreg)))
1820         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1821                            (eql vreg-class hard-reg-class-fpr))
1822                      (get-regspec-mode vreg)))
1823         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1824         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1825         (acc (make-wired-lreg arm::arg_z)))
1826    (cond ((or is-node
1827               is-1-bit
1828               (eq type-keyword :simple-string)
1829               (eq type-keyword :fixnum-vector)
1830               (and (eql vreg-class hard-reg-class-gpr)
1831                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1832           acc)
1833          ;; If there's no vreg - if we're setting for effect only, and
1834          ;; not for value - we can target an unboxed register directly.
1835          ;; Usually.
1836          ((null vreg)
1837           (cond (is-64-bit
1838                  (if (eq type-keyword :double-float-vector)
1839                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1840                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1841                 (is-32-bit
1842                  (if (eq type-keyword :single-float-vector)
1843                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1844                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1845                 (is-16-bit
1846                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1847                 (is-8-bit
1848                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1849                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1850          ;; Vreg is non-null.  We might be able to use it directly.
1851          (t
1852           (let* ((lreg (if vreg-mode
1853                          (make-unwired-lreg (lreg-value vreg)))))
1854             (if 
1855               (cond
1856                 (is-64-bit
1857                  (if (eq type-keyword :double-float-vector)
1858                    (and (eql vreg-class hard-reg-class-fpr)
1859                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1860                      (if is-signed
1861                        (and (eql vreg-class hard-reg-class-gpr)
1862                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1863                        (and (eql vreg-class hard-reg-class-gpr)
1864                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1865                   (is-32-bit
1866                    (if (eq type-keyword :single-float-vector)
1867                      (and (eql vreg-class hard-reg-class-fpr)
1868                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1869                      (if is-signed
1870                        (and (eql vreg-class hard-reg-class-gpr)
1871                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1872                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1873                        (and (eql vreg-class hard-reg-class-gpr)
1874                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1875                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1876                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1877                   (is-16-bit
1878                    (if is-signed
1879                      (and (eql vreg-class hard-reg-class-gpr)
1880                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1881                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1882                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1883                      (and (eql vreg-class hard-reg-class-gpr)
1884                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1885                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1886                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1887                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1888                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1889                   (t
1890                    (if is-signed
1891                      (and (eql vreg-class hard-reg-class-gpr)
1892                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1893                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1894                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1895                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1896                      (and (eql vreg-class hard-reg-class-gpr)
1897                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1898                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1899                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1900                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1901                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1902                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1903                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1904               lreg
1905               acc))))))
1906
1907(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1908  (with-arm-local-vinsn-macros (seg)
1909    (let* ((arch (backend-target-arch *target-backend*))
1910           (is-node (member type-keyword (arch::target-gvector-types arch)))
1911           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1912           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1913           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1914           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1915           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1916           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1917                                         hard-reg-class-gpr)
1918                                    (eql (get-regspec-mode result-reg)
1919                                         hard-reg-class-gpr-mode-node)))
1920           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1921           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1922      (if (or is-node (not result-is-node-gpr))
1923        result-reg
1924        (cond (is-64-bit
1925               (if (eq type-keyword :double-float-vector)
1926                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1927                   (if safe
1928                     (! get-double? reg result-reg)
1929                     (! get-double reg result-reg))
1930                   reg)))
1931              (is-32-bit
1932               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1933               ;; case here.
1934               (if is-signed             
1935                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1936                   (if (eq type-keyword :fixnum-vector)
1937                     (progn
1938                       (when safe
1939                         (! trap-unless-fixnum result-reg))
1940                       (! fixnum->signed-natural reg result-reg))
1941                     (! unbox-s32 reg result-reg))
1942                   reg)
1943                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1944                   (cond ((eq type-keyword :simple-string)
1945                          (if (characterp constval)
1946                            (arm2-lri seg reg (char-code constval))
1947                            (! unbox-base-char reg result-reg)))
1948                         ((eq type-keyword :single-float-vector)
1949                          (if (typep constval 'single-float)
1950                            (arm2-lri seg reg (single-float-bits constval))
1951                            (progn
1952                              (when safe
1953                                (! trap-unless-single-float result-reg))
1954                              (! single-float-bits reg result-reg))))
1955                         (t
1956                          (if (typep constval '(unsigned-byte 32))
1957                            (arm2-lri seg reg constval)
1958                            (! unbox-u32 reg result-reg))))
1959                   reg)))
1960              (is-16-bit
1961               (if is-signed
1962                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1963                   (if (typep constval '(signed-byte 16))
1964                     (arm2-lri seg reg constval)
1965                     (! unbox-s16 reg result-reg))
1966                   reg)
1967                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1968                   (if (typep constval '(unsigned-byte 16))
1969                     (arm2-lri seg reg constval)
1970                     (! unbox-u16 reg result-reg))
1971                   reg)))
1972              (is-8-bit
1973               (if is-signed
1974                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
1975                   (if (typep constval '(signed-byte 8))
1976                     (arm2-lri seg reg constval)
1977                     (! unbox-s8 reg result-reg))
1978                   reg)
1979                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1980                   (if (typep constval '(unsigned-byte 8))
1981                     (arm2-lri seg reg constval)
1982                     (! unbox-u8 reg result-reg))
1983                   reg)))
1984              (t
1985                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1986                   (unless (typep constval 'bit)
1987                     (! unbox-bit-bit0 reg result-reg))
1988                   reg)))))))
1989                   
1990     
1991;;; "val-reg" might be boxed, if the vreg requires it to be.
1992(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
1993  (with-arm-local-vinsn-macros (seg vreg xfer)
1994    (let* ((arch (backend-target-arch *target-backend*))
1995           (is-node (member type-keyword (arch::target-gvector-types arch)))
1996           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1997           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1998           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1999           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2000           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2001           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2002      (cond ((and is-node node-value-needs-memoization)
2003             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2004                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2005                          (eql (hard-regspec-value val-reg) arm::arg_z))
2006               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2007             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2008            (is-node
2009             (if (and index-known-fixnum (<= index-known-fixnum
2010                                             (arch::target-max-32-bit-constant-index arch)))
2011               (! misc-set-c-node val-reg src index-known-fixnum)
2012               (with-imm-target () scaled-idx
2013
2014                 (if index-known-fixnum
2015                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2016                   (! scale-node-misc-index scaled-idx unscaled-idx))
2017                 (! misc-set-node val-reg src scaled-idx))))
2018            (t
2019             (with-imm-target (unboxed-val-reg) scaled-idx
2020               (cond
2021                 (is-64-bit
2022                  (if (and index-known-fixnum
2023                           (<= index-known-fixnum
2024                               (arch::target-max-64-bit-constant-index arch)))
2025                    (if (eq type-keyword :double-float-vector)
2026                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2027                      (if is-signed
2028                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
2029                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
2030                    (progn
2031                      (if index-known-fixnum
2032                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2033                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2034                      (if (eq type-keyword :double-float-vector)
2035                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
2036                        (if is-signed
2037                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
2038                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
2039                 (is-32-bit
2040                  (if (and index-known-fixnum
2041                           (<= index-known-fixnum
2042                               (arch::target-max-32-bit-constant-index arch)))
2043                    (if (eq type-keyword :single-float-vector)
2044                      (if (eq (hard-regspec-class unboxed-val-reg)
2045                              hard-reg-class-fpr)
2046                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2047                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2048                      (if is-signed
2049                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2050                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2051                    (progn
2052                      (if index-known-fixnum
2053                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2054                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
2055                      (if (and (eq type-keyword :single-float-vector)
2056                               (eql (hard-regspec-class unboxed-val-reg)
2057                                    hard-reg-class-fpr))
2058                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
2059                        (if is-signed
2060                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
2061                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2062                 (is-16-bit
2063                  (if (and index-known-fixnum
2064                           (<= index-known-fixnum
2065                               (arch::target-max-16-bit-constant-index arch)))
2066                    (if is-signed
2067                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2068                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2069                    (progn
2070                      (if index-known-fixnum
2071                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2072                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2073                      (if is-signed
2074                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2075                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2076                 (is-8-bit
2077                  (if (and index-known-fixnum
2078                           (<= index-known-fixnum
2079                               (arch::target-max-8-bit-constant-index arch)))
2080                    (if is-signed
2081                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2082                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2083                    (progn
2084                      (if index-known-fixnum
2085                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2086                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2087                      (if is-signed
2088                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2089                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2090                 (t
2091                  (unless is-1-bit
2092                    (nx-error "~& unsupported vector type: ~s"
2093                              type-keyword))
2094                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2095                    (with-imm-target (unboxed-val-reg) word
2096                      (let* ((word-index (ash index-known-fixnum -5))
2097                             (bit-number (logand index-known-fixnum #x1f)))
2098                        (! misc-ref-c-u32 word src word-index)
2099                        (if constval
2100                          (if (zerop constval)
2101                            (! set-constant-arm-bit-to-0 word word bit-number)
2102                            (! set-constant-arm-bit-to-1 word word bit-number))
2103                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2104                        (! misc-set-c-u32 word src word-index)))
2105                    (with-imm-temps (unboxed-val-reg) (word-index bit-number temp)
2106                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2107                      (if constval
2108                        (progn
2109                          (! lri temp #x80000000)
2110                          (! shift-right-variable-word bit-number temp bit-number)
2111                          (! misc-ref-u32 temp src word-index)
2112                          (if (zerop constval)
2113                            (! u32logandc2 temp temp bit-number)
2114                            (! u32logior temp temp bit-number)))
2115                        (with-imm-temps () (bitval)
2116                          (! shift-right-variable-word bitval unboxed-val-reg bit-number)
2117                          (! lri temp #x80000000)
2118                          (! shift-right-variable-word bit-number temp bit-number)
2119                          (! misc-ref-u32 temp src word-index)
2120                          (! u32logandc2 temp temp bit-number)
2121                          (! u32logior temp temp bitval)))
2122                      (! misc-set-u32 temp src word-index))))))))
2123      (when (and vreg val-reg) (<- val-reg))
2124      (^))))
2125                   
2126
2127(defun arm2-code-coverage-entry (seg note)
2128  (let* ((afunc *arm2-cur-afunc*))
2129    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2130    (with-arm-local-vinsn-macros (seg)
2131      (let* ((ccreg ($ arm::temp0)))
2132        (arm2-store-immediate seg note ccreg)
2133        (with-node-temps (ccreg) (zero)
2134          (! lri zero 0)
2135          (! misc-set-c-node zero ccreg 1))))))
2136
2137(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2138  (with-arm-local-vinsn-macros (seg)
2139    (let* ((arch (backend-target-arch *target-backend*))
2140           (is-node (member type-keyword (arch::target-gvector-types arch)))
2141           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2142           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2143           (index-known-fixnum (acode-fixnum-form-p index)))
2144      (let* ((src ($ arm::arg_x))
2145             (unscaled-idx ($ arm::arg_y))
2146             (result-reg ($ arm::arg_z)))
2147        (cond (needs-memoization
2148               (arm2-three-targeted-reg-forms seg
2149                                              vector src
2150                                              index unscaled-idx
2151                                              value result-reg))
2152              (t
2153               (multiple-value-setq (src unscaled-idx result-reg)
2154                 (arm2-three-untargeted-reg-forms seg
2155                                              vector src
2156                                              index unscaled-idx
2157                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2158        (when safe
2159          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2160                 (value (if (eql (hard-regspec-class result-reg)
2161                                 hard-reg-class-gpr)
2162                          (hard-regspec-value result-reg))))
2163            (when (and value (logbitp value *available-backend-imm-temps*))
2164              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2165            (if (typep safe 'fixnum)
2166              (! trap-unless-typecode= src safe))
2167            (unless index-known-fixnum
2168              (! trap-unless-fixnum unscaled-idx))
2169            (! check-misc-bound unscaled-idx src)))
2170        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2171
2172
2173(defun arm2-tail-call-alias (immref sym &optional arglist)
2174  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2175    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2176      (make-acode (%nx1-operator immediate) (car alias))
2177      immref)))
2178
2179;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2180;;; consing it.
2181(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2182  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2183    (when (eq (logand (the fixnum (nx-var-bits rest))
2184                      (logior $vsetqmask (ash -1 $vbitspecial)
2185                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2186              0)               ; Nothing but simple references
2187      (do* ()
2188           ((not (acode-p body)))
2189        (let* ((op (acode-operator body)))
2190          (if (or (eq op (%nx1-operator lexical-function-call))
2191                  (eq op (%nx1-operator call)))
2192            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2193               (unless (and (eq spread-p t)
2194                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2195                (return nil))
2196              (flet ((independent-of-all-values (form)       
2197                       (setq form (acode-unwrapped-form-value form))
2198                       (or (arm-constant-form-p form)
2199                           (let* ((lexref (arm2-lexical-reference-p form)))
2200                             (and lexref 
2201                                  (neq lexref rest)
2202                                  (dolist (val rest-values t)
2203                                    (unless (arm2-var-not-set-by-form-p lexref val)
2204                                      (return))))))))
2205                (unless (or (eq op (%nx1-operator lexical-function-call))
2206                            (independent-of-all-values fn-form))
2207                  (return nil))
2208                (if (dolist (s stack-args t)
2209                          (unless (independent-of-all-values s)
2210                            (return nil)))
2211                  (let* ((arglist (append stack-args rest-values)))
2212                    (return
2213                     (make-acode op 
2214                                 fn-form 
2215                                 (if (<= (length arglist) $numarmargregs)
2216                                   (list nil (reverse arglist))
2217                                   (list (butlast arglist $numarmargregs)
2218                                         (reverse (last arglist $numarmargregs))))
2219                                 nil)))
2220                  (return nil))))
2221            (if (eq op (%nx1-operator local-block))
2222              (setq body (%cadr body))
2223              (if (and (eq op (%nx1-operator if))
2224                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2225                (setq body (%caddr body))
2226                (return nil)))))))))
2227
2228(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2229  (with-arm-local-vinsn-macros (seg vreg xfer)
2230    (when spread-p
2231      (destructuring-bind (stack-args reg-args) arglist
2232        (when (and (null (cdr reg-args))
2233                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2234          (setq spread-p nil)
2235          (let* ((nargs (length stack-args)))
2236            (declare (fixnum nargs))
2237            (if (<= nargs $numarmargregs)
2238              (setq arglist (list nil (reverse stack-args)))
2239              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2240    (let* ((lexref (arm2-lexical-reference-p fn))
2241           (simple-case (or (fixnump fn)
2242                            (typep fn 'lreg)
2243                            (arm2-immediate-function-p fn)
2244                            (and 
2245                             lexref
2246                             (not spread-p)
2247                             (flet ((all-simple (args)
2248                                      (dolist (arg args t)
2249                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2250                                          (return)))))
2251                               (and (all-simple (car arglist))
2252                                    (all-simple (cadr arglist))
2253                                    (setq fn (var-ea lexref)))))))
2254           (cstack *arm2-cstack*)
2255           (top *arm2-top-vstack-lcell*)
2256           (vstack *arm2-vstack*))
2257      (setq xfer (or xfer 0))
2258      (when (and (eq xfer $backend-return)
2259                 (eq 0 *arm2-undo-count*)
2260                 (acode-p fn)
2261                 (eq (acode-operator fn) (%nx1-operator immediate))
2262                 (symbolp (cadr fn)))
2263        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2264     
2265      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2266        (progn
2267          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2268          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2269          (setq  *arm2-cstack* cstack)
2270          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2271        (let* ((mv-p (arm2-mv-p xfer)))
2272          (unless simple-case
2273            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2274            (setq fn (arm2-vloc-ea vstack)))
2275          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2276          (if (and (logbitp $backend-mvpass-bit xfer)
2277                   (not simple-case))
2278            (progn
2279              (! save-values)
2280              (! vstack-discard 1)
2281              (arm2-set-nargs seg 0)
2282              (! recover-values))
2283            (unless (or mv-p simple-case)
2284              (! vstack-discard 1)))
2285          (arm2-set-vstack vstack)
2286          (setq *arm2-top-vstack-lcell* top)
2287          (setq *arm2-cstack* cstack)
2288          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2289            (<- arm::arg_z)
2290            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2291      nil)))
2292
2293(defun arm2-restore-full-lisp-context (seg)
2294  (with-arm-local-vinsn-macros (seg)
2295    (! restore-full-lisp-context)))
2296
2297(defun arm2-call-symbol (seg jump-p)
2298  ; fname contains a symbol; we can either call it via
2299  ; a call to .SPjmpsym or expand the instructions inline.
2300  ; Since the branches are unconditional, the call doesn't
2301  ; cost much, but doing the instructions inline would give
2302  ; an instruction scheduler some opportunities to improve
2303  ; performance, so this isn't a strict time/speed tradeoff.
2304  ; This should probably dispatch on something other than
2305  ; *arm2-open-code-inline*, since that does imply a time/speed
2306  ; tradeoff.
2307  (with-arm-local-vinsn-macros (seg)
2308      (if jump-p
2309        (! jump-known-symbol)
2310        (! call-known-symbol arm::arg_z))))
2311
2312;;; Nargs = nil -> multiple-value case.
2313(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2314  (with-arm-local-vinsn-macros (seg)
2315    (let* ((f-op (acode-unwrapped-form-value fn))
2316           (immp (and (consp f-op)
2317                      (eq (%car f-op) (%nx1-operator immediate))))
2318           (symp (and immp (symbolp (%cadr f-op))))
2319           (label-p (and (fixnump fn) 
2320                         (locally (declare (fixnum fn))
2321                           (and (= fn -1) (- fn)))))
2322           (tail-p (eq xfer $backend-return))
2323           (func (if (consp f-op) (%cadr f-op)))
2324           (a-reg nil)
2325           (lfunp (and (acode-p f-op) 
2326                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2327           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2328           (callable (or symp lfunp label-p))
2329           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::temp0)))))
2330           (alternate-tail-call
2331            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2332           )
2333      (when expression-p
2334                                        ;Have to do this before spread args, since might be vsp-relative.
2335        (if nargs
2336          (arm2-do-lexical-reference seg destreg fn)
2337          (arm2-copy-register seg destreg fn)))
2338      (if (or symp lfunp)
2339        (setq func (if symp (arm2-symbol-entry-locative func)
2340                     (arm2-afunc-lfun-ref func))
2341              a-reg (arm2-register-constant-p func)))
2342      (when tail-p
2343        #-no-compiler-bugs
2344        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2345        (when a-reg
2346          (arm2-copy-register seg destreg a-reg))
2347        (unless spread-p
2348          (unless alternate-tail-call
2349            (if nargs
2350              (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count*)
2351              (when *arm2-register-restore-count*
2352                (with-imm-temps () (vsp0)
2353                  (! fixnum-add vsp0 arm::vsp arm::nargs)
2354                  (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* vsp0)))))))
2355      (if spread-p
2356        (progn
2357          (arm2-set-nargs seg (%i- nargs 1))
2358          (when (and tail-p *arm2-register-restore-count*)
2359            (! copy-gpr arm::temp1 arm::vsp)) ; .SPspread-lexpr-z & .SPspreadargz preserve temp1
2360          (if (eq spread-p 0)
2361            (! spread-lexpr)
2362            (! spread-list))
2363          (when (and tail-p *arm2-register-restore-count*)
2364            (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* arm::temp1)))
2365        (if nargs
2366          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2367          (! pop-argument-registers)))
2368      (if callable
2369        (if (not tail-p)
2370          (if (arm2-mvpass-p xfer)
2371            (let* ((call-reg (if symp ($ arm::fname) ($ arm::temp0))))
2372              (if label-p
2373                (arm2-copy-register seg call-reg ($ arm::fn))
2374                (if a-reg
2375                  (arm2-copy-register seg call-reg  a-reg)
2376                  (arm2-store-immediate seg func call-reg)))
2377              (if symp
2378                (! pass-multiple-values-symbol)
2379                (! pass-multiple-values)))
2380            (progn 
2381              (if label-p
2382                (progn
2383                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2384                  (! call-label (aref *backend-labels* 1)))
2385                (progn
2386                  (if a-reg
2387                    (arm2-copy-register seg destreg a-reg)
2388                    (arm2-store-immediate seg func destreg))
2389                  (if symp
2390                    (arm2-call-symbol seg nil)
2391                    (! call-known-function))))))
2392          (if alternate-tail-call
2393            (progn
2394              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2395              (! jump (aref *backend-labels* *arm2-tail-label*)))
2396            (progn
2397              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2398              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2399                (progn
2400                  (if label-p
2401                    (arm2-copy-register seg arm::nfn arm::fn))
2402                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2403                  (arm2-restore-full-lisp-context seg)
2404                  (if label-p
2405                    (! jump (aref *backend-labels* 1))
2406                    (progn
2407                      (if symp
2408                        (arm2-call-symbol seg t)
2409                        (! jump-known-function)))))
2410                (progn
2411                  (if label-p
2412                    (arm2-copy-register seg arm::nfn arm::fn)
2413                    (unless a-reg (arm2-store-immediate seg func destreg)))
2414                  (cond ((or spread-p (null nargs))
2415                         (if symp
2416                           (! tail-call-sym-gen)
2417                           (! tail-call-fn-gen)))
2418                        ((%i> nargs $numarmargregs)
2419                         (if symp
2420                           (! tail-call-sym-slide)
2421                           (! tail-call-fn-slide)))
2422                        (t
2423                         (! restore-full-lisp-context)
2424                         (if symp
2425                           (! jump-known-symbol)
2426                           (! jump-known-function)))))))))
2427        ;; The general (funcall) case: we don't know (at compile-time)
2428        ;; for sure whether we've got a symbol or a (local, constant)
2429        ;; function.
2430        (progn
2431          (unless (or (fixnump fn) (typep fn 'lreg))
2432            (arm2-one-targeted-reg-form seg fn destreg))
2433          (if (not tail-p)
2434            (if (arm2-mvpass-p xfer)
2435              (! pass-multiple-values)
2436              (! funcall))                 
2437            (cond ((or (null nargs) spread-p)
2438                   (! tail-funcall-gen))
2439                  ((%i> nargs $numarmargregs)
2440                   (! tail-funcall-slide))
2441                  (t
2442                   (! tail-funcall-vsp)))))))
2443    nil))
2444
2445(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2446  (let* ((old-stack (arm2-encode-stack))
2447         (copy afuncs)
2448         (func nil))
2449    (with-arm-p2-declarations p2decls 
2450      (dolist (var vars) 
2451        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2452          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2453      (arm2-undo-body seg vreg xfer body old-stack)
2454      (dolist (var vars)
2455        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2456          (arm2-close-var seg var))))))
2457
2458(defun arm2-make-closure (seg afunc downward-p)
2459  (with-arm-local-vinsn-macros (seg)
2460    (flet ((var-to-reg (var target)
2461             (let* ((ea (var-ea (var-bits var))))
2462               (if ea
2463                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2464                 (! load-nil target))
2465               target))
2466           (set-some-cells (dest cellno c0 c1 c2 c3)
2467             (declare (fixnum cellno))
2468             (! misc-set-c-node c0 dest cellno)
2469             (incf cellno)
2470             (when c1
2471               (! misc-set-c-node c1 dest cellno)
2472               (incf cellno)
2473               (when c2
2474                 (! misc-set-c-node c2 dest cellno)
2475                 (incf cellno)
2476                 (when c3
2477                   (! misc-set-c-node c3 dest cellno)
2478                   (incf cellno))))
2479             cellno))
2480      (let* ((inherited-vars (afunc-inherited-vars afunc))
2481             (arch (backend-target-arch *target-backend*))
2482             (dest ($ arm::arg_z))
2483             (vsize (+ (length inherited-vars) 
2484                       2                ; %closure-code%, afunc
2485                       2)))             ; name, lfun-bits
2486        (declare (list inherited-vars))
2487        (if downward-p
2488          (progn
2489            (let* ((*arm2-vstack* *arm2-vstack*)
2490                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2491              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2492              (! %closure-code% arm::arg_y)
2493              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2494              (arm2-vpush-register-arg seg arm::arg_x)
2495              (arm2-vpush-register-arg seg arm::arg_y)
2496              (arm2-vpush-register-arg seg arm::arg_z)
2497                                        ; Could be smarter about memory traffic here.
2498              (dolist (v inherited-vars)
2499                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2500              (! load-nil arm::arg_z)
2501              (arm2-vpush-register-arg seg arm::arg_z)
2502              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2503              (arm2-vpush-register-arg seg arm::arg_z)
2504              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2505              (! make-stack-gvector))
2506            (arm2-open-undo $undostkblk))
2507          (let* ((cell 0))
2508            (declare (fixnum cell))
2509            (progn
2510              (arm2-lri seg
2511                        arm::imm0
2512                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2513              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2514              )       
2515            (! %closure-code% arm::arg_x)
2516            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2517            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2518              (do* ((ccode arm::arg_x nil)
2519                    (func arm::arg_y nil))
2520                   ((null inherited-vars))
2521                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2522                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2523                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2524                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2525                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2526            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2527            (! load-nil arm::arg_x)
2528            (! misc-set-c-node arm::arg_x dest cell)
2529            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2530        dest))))
2531       
2532(defun arm2-symbol-entry-locative (sym)
2533  (setq sym (require-type sym 'symbol))
2534  (when (eq sym '%call-next-method-with-args)
2535    (setf (afunc-bits *arm2-cur-afunc*)
2536          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2537  (or (assq sym *arm2-fcells*)
2538      (let ((new (list sym)))
2539        (push new *arm2-fcells*)
2540        new)))
2541
2542(defun arm2-symbol-value-cell (sym)
2543  (setq sym (require-type sym 'symbol))
2544  (or (assq sym *arm2-vcells*)
2545      (let ((new (list sym)))
2546        (push new *arm2-vcells*)
2547        (ensure-binding-index sym)
2548        new)))
2549
2550
2551(defun arm2-symbol-locative-p (imm)
2552  (and (consp imm)
2553       (or (memq imm *arm2-vcells*)
2554           (memq imm *arm2-fcells*))))
2555
2556
2557
2558
2559(defun arm2-immediate-function-p (f)
2560  (setq f (acode-unwrapped-form-value f))
2561  (and (acode-p f)
2562       (or (eq (%car f) (%nx1-operator immediate))
2563           (eq (%car f) (%nx1-operator simple-function)))))
2564
2565(defun arm-constant-form-p (form)
2566  (setq form (nx-untyped-form form))
2567  (if form
2568    (or (nx-null form)
2569        (nx-t form)
2570        (and (consp form)
2571             (or (eq (acode-operator form) (%nx1-operator immediate))
2572                 (eq (acode-operator form) (%nx1-operator fixnum))
2573                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2574
2575
2576 
2577(defun arm2-integer-constant-p (form mode)
2578  (let* ((val 
2579         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2580             (and (acode-p form)
2581                  (eq (acode-operator form) (%nx1-operator immediate))
2582                  (setq form (%cadr form))
2583                  (if (typep form 'integer)
2584                    form)))))
2585    (and val (%typep val (mode-specifier-type mode)) val)))
2586
2587
2588(defun arm-side-effect-free-form-p (form)
2589  (when (consp (setq form (acode-unwrapped-form-value form)))
2590    (or (arm-constant-form-p form)
2591        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2592        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2593          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2594
2595(defun arm2-formlist (seg stkargs &optional revregargs)
2596  (with-arm-local-vinsn-macros (seg) 
2597    (let* ((nregs (length revregargs))
2598           (n nregs))
2599      (declare (fixnum n))
2600      (dolist (arg stkargs)
2601        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2602          (arm2-vpush-register-arg seg reg)
2603          (incf n)))
2604      (when revregargs
2605        (let* ((zform (%car revregargs))
2606               (yform (%cadr revregargs))
2607               (xform (%caddr revregargs)))
2608          (if (eq 3 nregs)
2609            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2610            (if (eq 2 nregs)
2611              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2612              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2613      n)))
2614
2615(defun arm2-arglist (seg args)
2616  (arm2-formlist seg (car args) (cadr args)))
2617
2618
2619
2620
2621
2622(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2623  (let* ((mode (case ffi-arg-type
2624                 ((nil) :natural)
2625                 (:signed-byte :s8)
2626                 (:unsigned-byte :u8)
2627                 (:signed-halfword :s16)
2628                 (:unsigned-halfword :u16)
2629                 (:signed-fullword :s32)
2630                 (:unsigned-fullword :u32)
2631                 (:unsigned-doubleword :u64)
2632                 (:signed-doubleword :s64)))
2633         (modeval (gpr-mode-name-value mode)))
2634    (with-arm-local-vinsn-macros (seg)
2635      (let* ((value (arm2-integer-constant-p form mode)))
2636        (if value
2637            (progn
2638              (unless (typep immreg 'lreg)
2639                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2640              (arm2-lri seg immreg value)
2641              immreg)
2642          (progn 
2643            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2644
2645
2646(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2647  (arm2-one-targeted-reg-form seg
2648                              form 
2649                              address-reg))
2650
2651
2652(defun arm2-one-lreg-form (seg form lreg)
2653  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2654    (if is-float
2655      (arm2-form-float seg lreg nil form)
2656      (arm2-form seg lreg nil form))
2657    lreg))
2658
2659(defun arm2-one-targeted-reg-form (seg form reg)
2660  (arm2-one-lreg-form seg form reg))
2661
2662(defun arm2-one-untargeted-lreg-form (seg form reg)
2663  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2664
2665(defun arm2-one-untargeted-reg-form (seg form suggested)
2666  (with-arm-local-vinsn-macros (seg)
2667    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2668           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2669      (if node-p
2670        (let* ((ref (arm2-lexical-reference-ea form))
2671               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2672          (if reg
2673            ref
2674            (if (nx-null form)
2675              (progn
2676                (! load-nil suggested)
2677                suggested)
2678              (if (and (acode-p form) 
2679                       (eq (acode-operator form) (%nx1-operator immediate)) 
2680                       (setq reg (arm2-register-constant-p (cadr form))))
2681                reg
2682                (if (and (acode-p form)
2683                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2684                  arm::rcontext
2685                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2686        (arm2-one-untargeted-lreg-form seg form suggested)))))
2687             
2688
2689(defun arm2-push-register (seg areg)
2690  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2691         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2692         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2693         vinsn)
2694    (with-arm-local-vinsn-macros (seg)
2695      (if a-node
2696        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2697        (progn
2698          (setq vinsn
2699                (if a-float
2700                  (if a-double
2701                    (! temp-push-double-float areg)
2702                    (! temp-push-single-float areg))
2703                  (! temp-push-unboxed-word areg)))
2704          (arm2-open-undo $undostkblk)))
2705      vinsn)))
2706
2707(defun arm2-pop-register (seg areg)
2708  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2709         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2710         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2711         vinsn)
2712    (with-arm-local-vinsn-macros (seg)
2713      (if a-node
2714        (setq vinsn (arm2-vpop-register seg areg))
2715        (progn
2716          (setq vinsn
2717                (if a-float
2718                  (if a-double
2719                    (! temp-pop-double-float areg)
2720                    (! temp-pop-single-float areg))
2721                  (! temp-pop-unboxed-word areg)))
2722          (arm2-close-undo)))
2723      vinsn)))
2724
2725(defun arm2-acc-reg-for (reg)
2726  (with-arm-local-vinsn-macros (seg)
2727    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2728             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2729      ($ arm::arg_z)
2730      reg)))
2731
2732;;; The compiler often generates superfluous pushes & pops.  Try to
2733;;; eliminate them.
2734;;; It's easier to elide pushes and pops to the TSP.
2735(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2736  (with-arm-local-vinsn-macros (seg)
2737    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2738           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2739           (same-reg (eq (hard-regspec-value pushed-reg)
2740                         (hard-regspec-value popped-reg)))
2741           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2742      (when (and sp-p t)               ; vsp case is harder.
2743        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2744          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2745                                     push-vinsn pop-vinsn pushed-reg))
2746                 (popped-reg-is-set (if same-reg
2747                                      pushed-reg-is-set
2748                                      (vinsn-sequence-sets-reg-p
2749                                       push-vinsn pop-vinsn popped-reg))))
2750            (unless (and pushed-reg-is-set popped-reg-is-set)
2751              (unless same-reg
2752                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2753                                     hard-reg-class-fpr)
2754                               (! copy-fpr popped-reg pushed-reg)
2755                               (! copy-gpr popped-reg pushed-reg))))
2756                  (remove-dll-node copy)
2757                  (if pushed-reg-is-set
2758                    (insert-dll-node-after copy push-vinsn)
2759                    (insert-dll-node-before copy push-vinsn))))
2760              (elide-vinsn push-vinsn)
2761              (elide-vinsn pop-vinsn))))))))
2762               
2763       
2764;;; we never leave the first form pushed (the 68K compiler had some subprims that
2765;;; would vpop the first argument out of line.)
2766(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2767  (let* ((avar (arm2-lexical-reference-p aform))
2768         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2769         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2770                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2771         (apushed (not (or atriv aconst))))
2772    (progn
2773      (unless aconst
2774        (if atriv
2775          (arm2-one-targeted-reg-form seg aform areg)
2776          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2777      (arm2-one-targeted-reg-form seg bform breg)
2778      (if aconst
2779        (arm2-one-targeted-reg-form seg aform areg)
2780        (if apushed
2781          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2782    (values areg breg)))
2783
2784
2785(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2786  (with-arm-local-vinsn-macros (seg)
2787    (let* ((avar (arm2-lexical-reference-p aform))
2788           (adest areg)
2789           (bdest breg)
2790           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2791           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2792                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2793           (apushed (not (or atriv aconst))))
2794      (progn
2795        (unless aconst
2796          (if atriv
2797            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2798            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2799        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2800        (if aconst
2801          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2802          (if apushed
2803            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2804      (values adest bdest))))
2805
2806
2807(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2808  (let* ((bnode (nx2-node-gpr-p breg))
2809         (cnode (nx2-node-gpr-p creg))
2810         (dnode (nx2-node-gpr-p dreg))
2811         (atriv (or (null aform) 
2812                    (and (arm2-trivial-p bform)
2813                         (arm2-trivial-p cform)
2814                         (arm2-trivial-p dform)
2815                         bnode
2816                         cnode
2817                         dnode)))
2818         (btriv (or (null bform)
2819                    (and (arm2-trivial-p cform)
2820                         (arm2-trivial-p dform)
2821                         cnode
2822                         dnode)))
2823         (ctriv (or (null cform)
2824                    (and (arm2-trivial-p dform) dnode)))
2825         
2826         (aconst (and (not atriv) 
2827                      (or (arm-side-effect-free-form-p aform)
2828                          (let ((avar (arm2-lexical-reference-p aform)))
2829                            (and avar 
2830                                 (arm2-var-not-set-by-form-p avar bform)
2831                                 (arm2-var-not-set-by-form-p avar cform)
2832                                 (arm2-var-not-set-by-form-p avar dform))))))
2833         (bconst (and (not btriv)
2834                      (or (arm-side-effect-free-form-p bform)
2835                          (let ((bvar (arm2-lexical-reference-p bform)))
2836                            (and bvar
2837                                 (arm2-var-not-set-by-form-p bvar cform)
2838                                 (arm2-var-not-set-by-form-p bvar dform))))))
2839         (cconst (and (not ctriv)
2840                      (or (arm-side-effect-free-form-p cform)
2841                          (let ((cvar (arm2-lexical-reference-p cform)))
2842                            (and cvar
2843                                 (arm2-var-not-set-by-form-p cvar dform))))))
2844         (apushed nil)
2845         (bpushed nil)
2846         (cpushed nil))
2847    (if (and aform (not aconst))
2848      (if atriv
2849        (arm2-one-targeted-reg-form seg aform areg)
2850        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2851    (if (and bform (not bconst))
2852      (if btriv
2853        (arm2-one-targeted-reg-form seg bform breg)
2854        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2855    (if (and cform (not cconst))
2856      (if ctriv
2857        (arm2-one-targeted-reg-form seg cform creg)
2858        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2859    (arm2-one-targeted-reg-form seg dform dreg)
2860    (unless ctriv
2861      (if cconst
2862        (arm2-one-targeted-reg-form seg cform creg)
2863        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2864    (unless btriv 
2865      (if bconst
2866        (arm2-one-targeted-reg-form seg bform breg)
2867        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2868    (unless atriv
2869      (if aconst
2870        (arm2-one-targeted-reg-form seg aform areg)
2871        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2872    (values areg breg creg dreg)))
2873
2874(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2875  (let* ((bnode (nx2-node-gpr-p breg))
2876         (cnode (nx2-node-gpr-p creg))
2877         (atriv (or (null aform) 
2878                    (and (arm2-trivial-p bform)
2879                         (arm2-trivial-p cform)
2880                         bnode
2881                         cnode)))
2882         (btriv (or (null bform)
2883                    (and (arm2-trivial-p cform)
2884                         cnode)))
2885         (aconst (and (not atriv) 
2886                      (or (arm-side-effect-free-form-p aform)
2887                          (let ((avar (arm2-lexical-reference-p aform)))
2888                            (and avar 
2889                                 (arm2-var-not-set-by-form-p avar bform)
2890                                 (arm2-var-not-set-by-form-p avar cform))))))
2891         (bconst (and (not btriv)
2892                      (or
2893                       (arm-side-effect-free-form-p bform)
2894                       (let ((bvar (arm2-lexical-reference-p bform)))
2895                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2896         (apushed nil)
2897         (bpushed nil))
2898    (if (and aform (not aconst))
2899      (if atriv
2900        (arm2-one-targeted-reg-form seg aform areg)
2901        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2902    (if (and bform (not bconst))
2903      (if btriv
2904        (arm2-one-targeted-reg-form seg bform breg)
2905        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2906    (arm2-one-targeted-reg-form seg cform creg)
2907    (unless btriv 
2908      (if bconst
2909        (arm2-one-targeted-reg-form seg bform breg)
2910        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2911    (unless atriv
2912      (if aconst
2913        (arm2-one-targeted-reg-form seg aform areg)
2914        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2915    (values areg breg creg)))
2916
2917(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2918  (with-arm-local-vinsn-macros (seg)
2919    (let* ((bnode (nx2-node-gpr-p breg))
2920           (cnode (nx2-node-gpr-p creg))
2921           (atriv (or (null aform) 
2922                      (and (arm2-trivial-p bform)
2923                           (arm2-trivial-p cform)
2924                           bnode
2925                           cnode)))
2926           (btriv (or (null bform)
2927                      (and (arm2-trivial-p cform)
2928                           cnode)))
2929           (aconst (and (not atriv) 
2930                        (or (arm-side-effect-free-form-p aform)
2931                            (let ((avar (arm2-lexical-reference-p aform)))
2932                              (and avar 
2933                                   (arm2-var-not-set-by-form-p avar bform)
2934                                   (arm2-var-not-set-by-form-p avar cform))))))
2935           (bconst (and (not btriv)
2936                        (or
2937                         (arm-side-effect-free-form-p bform)
2938                         (let ((bvar (arm2-lexical-reference-p bform)))
2939                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2940           (adest areg)
2941           (bdest breg)
2942           (cdest creg)
2943           (apushed nil)
2944           (bpushed nil))
2945      (if (and aform (not aconst))
2946        (if atriv
2947          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2948          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2949      (if (and bform (not bconst))
2950        (if btriv
2951          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2952          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2953      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2954      (unless btriv 
2955        (if bconst
2956          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2957          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2958      (unless atriv
2959        (if aconst
2960          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2961          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2962      (values adest bdest cdest))))
2963
2964(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2965  (let* ((bnode (nx2-node-gpr-p breg))
2966         (cnode (nx2-node-gpr-p creg))
2967         (dnode (nx2-node-gpr-p dreg))
2968         (atriv (or (null aform) 
2969                    (and (arm2-trivial-p bform)
2970                         (arm2-trivial-p cform)
2971                         (arm2-trivial-p dform)
2972                         bnode
2973                         cnode
2974                         dnode)))
2975         (btriv (or (null bform)
2976                    (and (arm2-trivial-p cform)
2977                         (arm2-trivial-p dform)
2978                         cnode
2979                         dnode)))
2980         (ctriv (or (null cform)
2981                    (and (arm2-trivial-p dform) dnode)))
2982         (aconst (and (not atriv) 
2983                      (or (arm-side-effect-free-form-p aform)
2984                          (let ((avar (arm2-lexical-reference-p aform)))
2985                            (and avar 
2986                                 (arm2-var-not-set-by-form-p avar bform)
2987                                 (arm2-var-not-set-by-form-p avar cform)
2988                                 (arm2-var-not-set-by-form-p avar dform))))))
2989         (bconst (and (not btriv)
2990                      (or
2991                       (arm-side-effect-free-form-p bform)
2992                       (let ((bvar (arm2-lexical-reference-p bform)))
2993                         (and bvar
2994                              (arm2-var-not-set-by-form-p bvar cform)
2995                              (arm2-var-not-set-by-form-p bvar dform))))))
2996         (cconst (and (not ctriv)
2997                      (or
2998                       (arm-side-effect-free-form-p cform)
2999                       (let ((cvar (arm2-lexical-reference-p cform)))
3000                         (and cvar
3001                              (arm2-var-not-set-by-form-p cvar dform))))))
3002         (adest areg)
3003         (bdest breg)
3004         (cdest creg)
3005         (ddest dreg)
3006         (apushed nil)
3007         (bpushed nil)
3008         (cpushed nil))
3009    (if (and aform (not aconst))
3010      (if atriv
3011        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3012        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3013    (if (and bform (not bconst))
3014      (if btriv
3015        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3016        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3017    (if (and cform (not cconst))
3018      (if ctriv
3019        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3020        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3021    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3022    (unless ctriv 
3023      (if cconst
3024        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3025        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3026    (unless btriv 
3027      (if bconst
3028        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3029        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3030    (unless atriv
3031      (if aconst
3032        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3033        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3034    (values adest bdest cdest ddest)))
3035
3036(defun arm2-lri (seg reg value)
3037  (with-arm-local-vinsn-macros (seg)
3038    (if (>= value 0)
3039      (! lri reg value)
3040      (! lri reg (logand value #xffffffff)))))
3041
3042
3043(defun arm2-multiple-value-body (seg form)
3044  (let* ((lab (backend-get-next-label))
3045         (*arm2-vstack* *arm2-vstack*)
3046         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3047         (old-stack (arm2-encode-stack)))
3048    (with-arm-local-vinsn-macros (seg)
3049      (arm2-open-undo $undomvexpect)
3050      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3051      (@ lab))))
3052
3053(defun arm2-afunc-lfun-ref (afunc)
3054  (or
3055   (afunc-lfun afunc)
3056   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3057          afunc)))
3058
3059(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3060  (let ((inherited-args (afunc-inherited-vars afunc)))
3061    (when inherited-args
3062      (let* ((current-afunc *arm2-cur-afunc*)
3063             (stkargs (car arglist))
3064             (regargs (cadr arglist))
3065             (inhforms nil)
3066             (numregs (length regargs))
3067             (own-inhvars (afunc-inherited-vars current-afunc)))
3068        (dolist (var inherited-args)
3069          (let* ((root-var (nx-root-var var))
3070                 (other-guy 
3071                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3072                    (when (eq root-var (nx-root-var v)) (return v)))))
3073            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3074        (dolist (form inhforms)
3075          (if (%i< numregs maxregs)
3076            (progn
3077              (setq regargs (nconc regargs (list form)))
3078              (setq numregs (%i+ numregs 1)))
3079            (push form stkargs)))
3080        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3081        (%rplaca arglist stkargs)))) 
3082  arglist)
3083
3084
3085
3086;;; There are other cases involving constants that are worth exploiting.
3087(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3088  (with-arm-local-vinsn-macros (seg vreg xfer)
3089    (let* ((js16 (acode-s16-constant-p j))
3090           (is16 (acode-s16-constant-p i))
3091           (boolean (backend-crf-p vreg)))
3092      (if (and boolean (or js16 is16))
3093        (let* ((reg (arm2-one-untargeted-reg-form seg (if js16 i j) arm::arg_z)))
3094          (! compare-signed-s16const vreg reg (or js16 is16))
3095          (unless (or js16 (eq cr-bit arm::arm-cond-eq))
3096            (setq cr-bit (- 1 cr-bit)))
3097          (^ cr-bit true-p))
3098        (if (and (eq cr-bit arm::arm-cond-eq) 
3099                 (or js16 is16))
3100          (arm2-test-reg-%izerop 
3101           seg 
3102           vreg 
3103           xfer 
3104           (arm2-one-untargeted-reg-form 
3105            seg 
3106            (if js16 i j) 
3107            arm::arg_z) 
3108           cr-bit 
3109           true-p 
3110           (or js16 is16))
3111          (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3112            (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3113
3114(defun arm2-natural-compare (seg vreg xfer i j cr-bit true-p)
3115  (with-arm-local-vinsn-macros (seg vreg xfer)
3116    (let* ((jconstant (acode-fixnum-form-p j))
3117           (ju16 (typep jconstant '(unsigned-byte 16)))
3118           (iconstant (acode-fixnum-form-p i))
3119           (iu16 (typep iconstant '(unsigned-byte 16)))
3120           (boolean (backend-crf-p vreg)))
3121      (if (and boolean (or ju16 iu16))
3122        (with-imm-target
3123            () (reg :natural)
3124            (arm2-one-targeted-reg-form seg (if ju16 i j) reg)
3125            (! compare-unsigned-u16const vreg reg (if ju16 jconstant iconstant))
3126            (unless (or ju16 (eq cr-bit arm::arm-cond-eq)) 
3127              (setq cr-bit (- 1 cr-bit)))
3128            (^ cr-bit true-p))
3129        (with-imm-target ()
3130          (ireg :natural)
3131            (with-imm-target 
3132                (ireg) (jreg :natural)
3133                (arm2-two-targeted-reg-forms seg i ireg j jreg)
3134                (arm2-compare-natural-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3135
3136(defun arm2-compare-natural-registers (seg vreg xfer ireg jreg cr-bit true-p)
3137  (with-arm-local-vinsn-macros (seg vreg xfer)
3138    (if vreg
3139      (regspec-crf-gpr-case 
3140       (vreg dest)
3141       (progn
3142         (! compare-logical dest ireg jreg)
3143         (^ cr-bit true-p))
3144       (with-imm-temps () ((b31-reg :natural))
3145         (ecase cr-bit
3146           (#. arm::arm-cond-eq 
3147            (if true-p
3148              (! eq->bit31 b31-reg ireg jreg)
3149              (! ne->bit31 b31-reg ireg jreg)))
3150           (#. arm::arm-cond-lt
3151            (if true-p
3152              (! ltu->bit31 b31-reg ireg jreg)
3153              (! geu->bit31 b31-reg ireg jreg)))
3154           (#. arm::arm-cond-gt
3155            (if true-p
3156              (! gtu->bit31 b31-reg ireg jreg)
3157              (! leu->bit31 b31-reg ireg jreg))))
3158         (ensuring-node-target (target dest)
3159           (! lowbit->truth target b31-reg))
3160         (^)))
3161      (^))))
3162
3163(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3164  (with-arm-local-vinsn-macros (seg vreg xfer)
3165    (if vreg
3166      (regspec-crf-gpr-case 
3167       (vreg dest)
3168       (progn
3169         (! compare dest ireg jreg)
3170         (^ cr-bit true-p))
3171       (with-crf-target () crf
3172         (! compare crf ireg jreg)
3173         (ensuring-node-target (target dest)
3174           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3175         (^)))
3176      (^))))
3177
3178(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3179  (with-arm-local-vinsn-macros (seg vreg xfer)
3180    (if vreg
3181      (regspec-crf-gpr-case 
3182       (vreg dest)
3183       (progn
3184         (! compare-to-nil dest ireg)
3185         (^ cr-bit true-p))
3186       (with-crf-target () crf
3187         (! compare-to-nil crf ireg)
3188         (ensuring-node-target (target dest)
3189           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3190         (^)))
3191      (^))))
3192
3193;;; Have to extract a bit out of the CR when a boolean result needed.
3194(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3195  (with-arm-local-vinsn-macros (seg vreg xfer)
3196    (if vreg
3197      (regspec-crf-gpr-case 
3198       (vreg dest)
3199       (progn
3200         (! double-float-compare dest ireg jreg)
3201         (^ cr-bit true-p))
3202       (with-imm-temps () ((lowbit-reg :natural))
3203         (with-crf-target () flags
3204           (! double-float-compare flags ireg jreg)
3205           (! crbit->bit31 lowbit-reg flags cr-bit))
3206         (unless true-p
3207           (! invert-lowbit lowbit-reg))
3208         (ensuring-node-target (target dest)
3209           (! lowbit->truth target lowbit-reg))
3210         (^)))
3211      (^))))
3212
3213
3214(defun arm2-immediate-form-p (form)
3215  (if (and (consp form)
3216           (or (eq (%car form) (%nx1-operator immediate))
3217               (eq (%car form) (%nx1-operator simple-function))))
3218    t))
3219
3220(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3221  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3222
3223(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3224  (declare (fixnum reg zero))
3225  (with-arm-local-vinsn-macros (seg vreg xfer)
3226    (regspec-crf-gpr-case 
3227     (vreg dest)
3228     (progn
3229       (! compare-signed-s16const dest reg zero)
3230       (^ cr-bit true-p))
3231     (with-imm-temps (reg) (b31-reg scaled)
3232       (if (zerop zero)
3233         (setq scaled reg)
3234         (! subtract-constant scaled reg zero))
3235       (ecase cr-bit
3236         (#. arm::arm-cond-eq 
3237          (if true-p
3238            (! eq0->bit31 b31-reg scaled)
3239            (! ne0->bit31 b31-reg scaled)))
3240         (#. arm::arm-cond-lt
3241          (if true-p
3242            (! lt0->bit31 b31-reg scaled)
3243            (! ge0->bit31 b31-reg scaled)))
3244         (#. arm::arm-cond-gt
3245          (if true-p
3246            (! gt0->bit31 b31-reg scaled)
3247            (! le0->bit31 b31-reg scaled))))
3248          (ensuring-node-target (target dest)
3249            (! lowbit->truth target b31-reg))
3250       (^)))))
3251
3252(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3253  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3254    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3255      (let* ((addr (var-ea (%cadr form))))
3256        (if (typep addr 'lreg)
3257          addr
3258          (unless (and no-closed-p (addrspec-vcell-p addr ))
3259            addr))))))
3260
3261
3262(defun arm2-vpush-register (seg src &optional why info attr)
3263  (with-arm-local-vinsn-macros (seg)
3264    (prog1
3265      (! vpush-register src)
3266      (arm2-regmap-note-store src *arm2-vstack*)
3267      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3268      (arm2-adjust-vstack *arm2-target-node-size*))))
3269
3270(defun arm2-vpush-register-arg (seg src)
3271  (arm2-vpush-register seg src :outgoing-argument))
3272
3273
3274(defun arm2-vpop-register (seg dest)
3275  (with-arm-local-vinsn-macros (seg)
3276    (prog1
3277      (! vpop-register dest)
3278      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3279      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3280
3281(defun arm2-copy-register (seg dest src)
3282  (with-arm-local-vinsn-macros (seg)
3283    (when dest
3284      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3285             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3286             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3287             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3288             (src-mode (if src (get-regspec-mode src)))
3289             (dest-mode (get-regspec-mode dest))
3290             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3291        (if (null src)
3292          (if dest-gpr
3293            (! load-nil dest-gpr)
3294            (if dest-crf
3295              (! set-eq-bit dest-crf)))
3296          (if (and dest-crf src-gpr)
3297            ;; "Copying" a GPR to a CR field means comparing it to rnil
3298            (! compare-to-nil dest src)
3299            (if (and dest-gpr src-gpr)
3300              (case dest-mode
3301                (#.hard-reg-class-gpr-mode-node ; boxed result.
3302                 (case src-mode
3303                   (#.hard-reg-class-gpr-mode-node
3304                    (unless (eql  dest-gpr src-gpr)
3305                      (! copy-gpr dest src)))
3306                   (#.hard-reg-class-gpr-mode-u32
3307                    (arm2-box-u32 seg dest src))
3308                   (#.hard-reg-class-gpr-mode-s32
3309                    (arm2-box-s32 seg dest src))
3310                   (#.hard-reg-class-gpr-mode-u16
3311                    (! u16->fixnum dest src))
3312                   (#.hard-reg-class-gpr-mode-s16
3313                    (! s16->fixnum dest src))
3314                   (#.hard-reg-class-gpr-mode-u8
3315                    (! u8->fixnum dest src))
3316                   (#.hard-reg-class-gpr-mode-s8
3317                    (! s8->fixnum dest src))
3318                   (#.hard-reg-class-gpr-mode-address
3319                    (! macptr->heap dest src))))
3320                ((#.hard-reg-class-gpr-mode-u32
3321                  #.hard-reg-class-gpr-mode-address)
3322                 (case src-mode
3323                   (#.hard-reg-class-gpr-mode-node
3324                    (let* ((src-type (get-node-regspec-type-modes src)))
3325                      (declare (fixnum src-type))
3326                      (case dest-mode
3327                        (#.hard-reg-class-gpr-mode-u32
3328                         (! unbox-u32 dest src))
3329                        (#.hard-reg-class-gpr-mode-address
3330                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3331                                     *arm2-reckless*)
3332                           (! trap-unless-macptr src))
3333                         (! deref-macptr dest src)))))
3334                   ((#.hard-reg-class-gpr-mode-u32
3335                     #.hard-reg-class-gpr-mode-s32
3336                     #.hard-reg-class-gpr-mode-address)
3337                    (unless (eql  dest-gpr src-gpr)
3338                      (! copy-gpr dest src)))
3339                   ((#.hard-reg-class-gpr-mode-u16
3340                     #.hard-reg-class-gpr-mode-s16)
3341                    (! u16->u32 dest src))
3342                   ((#.hard-reg-class-gpr-mode-u8
3343                     #.hard-reg-class-gpr-mode-s8)
3344                    (! u8->u32 dest src))))
3345                (#.hard-reg-class-gpr-mode-s32
3346                 (case src-mode
3347                   (#.hard-reg-class-gpr-mode-node
3348                    (! unbox-s32 dest src))
3349                   ((#.hard-reg-class-gpr-mode-u32
3350                     #.hard-reg-class-gpr-mode-s32
3351                     #.hard-reg-class-gpr-mode-address)
3352                    (unless (eql  dest-gpr src-gpr)
3353                      (! copy-gpr dest src)))
3354                   (#.hard-reg-class-gpr-mode-u16
3355                    (! u16->u32 dest src))                 
3356                   (#.hard-reg-class-gpr-mode-s16
3357                    (! s16->s32 dest src))
3358                   (#.hard-reg-class-gpr-mode-u8
3359                    (! u8->u32 dest src))
3360                   (#.hard-reg-class-gpr-mode-s8
3361                    (! s8->s32 dest src))))
3362                (#.hard-reg-class-gpr-mode-u16
3363                 (case src-mode
3364                   (#.hard-reg-class-gpr-mode-node
3365                    (! unbox-u16 dest src))
3366                   ((#.hard-reg-class-gpr-mode-u8
3367                     #.hard-reg-class-gpr-mode-s8)
3368                    (! u8->u32 dest src))
3369                   (t
3370                    (unless (eql dest-gpr src-gpr)
3371                      (! copy-gpr dest src)))))
3372                (#.hard-reg-class-gpr-mode-s16
3373                 (case src-mode
3374                   (#.hard-reg-class-gpr-mode-node
3375                    (! unbox-s16 dest src))
3376                   (#.hard-reg-class-gpr-mode-s8
3377                    (! s8->s32 dest src))
3378                   (#.hard-reg-class-gpr-mode-u8
3379                    (! u8->u32 dest src))
3380                   (t
3381                    (unless (eql dest-gpr src-gpr)
3382                      (! copy-gpr dest src)))))
3383                (#.hard-reg-class-gpr-mode-u8
3384                 (case src-mode
3385                   (#.hard-reg-class-gpr-mode-node
3386                    (if *arm2-reckless*
3387                      (! %unbox-u8 dest src)
3388                      (! unbox-u8 dest src)))
3389                   (t
3390                    (unless (eql dest-gpr src-gpr)
3391                      (! copy-gpr dest src)))))
3392                (#.hard-reg-class-gpr-mode-s8
3393                 (case src-mode
3394                   (#.hard-reg-class-gpr-mode-node
3395                    (! unbox-s8 dest src))
3396                   (t
3397                    (unless (eql dest-gpr src-gpr)
3398                      (! copy-gpr dest src))))))
3399              (if src-gpr
3400                (if dest-fpr
3401                  (progn
3402                    (case src-mode
3403                      (#.hard-reg-class-gpr-mode-node
3404                       (case dest-mode
3405                         (#.hard-reg-class-fpr-mode-double
3406                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3407                                               (get-node-regspec-type-modes src))
3408                                      *arm2-reckless*)
3409                            (! trap-unless-double-float src))
3410                          (! get-double dest src))
3411                         (#.hard-reg-class-fpr-mode-single
3412                          (unless *arm2-reckless*
3413                            (! trap-unless-single-float src))
3414                          (! get-single dest src)))))))
3415                (if dest-gpr
3416                  (case dest-mode
3417                    (#.hard-reg-class-gpr-mode-node
3418                     (case src-mode
3419                       (#.hard-reg-class-fpr-mode-double
3420                        (! double->heap dest src))
3421                       (#.hard-reg-class-fpr-mode-single
3422                        (! single->node dest src)))))
3423                  (if (and src-fpr dest-fpr)
3424                    (unless (eql dest-fpr src-fpr)
3425                      (! copy-fpr dest src))))))))))))
3426 
3427(defun arm2-unreachable-store (&optional vreg)
3428  ;; I don't think that anything needs to be done here,
3429  ;; but leave this guy around until we're sure.
3430  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3431  ;; if code to -load- that "something" never gets generated.
3432  ;; If I'm right about this, that means that the compile-time
3433  ;; stack-discipline problem that this is supposed to deal
3434  ;; with can't happen.)
3435  (declare (ignore vreg))
3436  nil)
3437
3438;;; bind vars to initforms, as per let*, &aux.
3439(defun arm2-seq-bind (seg vars initforms)
3440  (dolist (var vars)
3441    (arm2-seq-bind-var seg var (pop initforms))))
3442
3443(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3444  (when (acode-p form)
3445    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3446      (with-arm-local-vinsn-macros (seg)
3447        (let* ((op (acode-operator form)))
3448          (cond ((eq op (%nx1-operator list))
3449                 (let* ((*arm2-vstack* *arm2-vstack*)
3450                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3451                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3452                   (arm2-open-undo $undostkblk curstack)
3453                   (! stack-cons-list))
3454                 (setq val arm::arg_z))
3455                ((eq op (%nx1-operator list*))
3456                 (let* ((arglist (%cadr form)))                   
3457                   (let* ((*arm2-vstack* *arm2-vstack*)
3458                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3459                     (arm2-arglist seg arglist))
3460                   (when (car arglist)
3461                     (arm2-set-nargs seg (length (%car arglist)))
3462                     (! stack-cons-list*)
3463                     (arm2-open-undo $undostkblk curstack))
3464                   (setq val arm::arg_z)))
3465                ((eq op (%nx1-operator multiple-value-list))
3466                 (arm2-multiple-value-body seg (%cadr form))
3467                 (arm2-open-undo $undostkblk curstack)
3468                 (! stack-cons-list)
3469                 (setq val arm::arg_z))
3470                ((eq op (%nx1-operator cons))
3471                 (let* ((y ($ arm::arg_y))
3472                        (z ($ arm::arg_z))
3473                        (result ($ arm::arg_z)))
3474                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3475                   (arm2-open-undo $undostkblk )
3476                   (! make-tsp-cons result y z) 
3477                   (setq val result)))
3478                ((eq op (%nx1-operator %consmacptr%))
3479                 (with-imm-target () (address :address)
3480                   (arm2-one-targeted-reg-form seg form address)
3481                   (with-node-temps () (node)
3482                     (! macptr->stack node address)
3483                     (arm2-open-undo $undostkblk)
3484                     (setq val node))))
3485                ((eq op (%nx1-operator %new-ptr))
3486                 (let* ((clear-form (caddr form))
3487                        (cval (nx2-constant-form-value clear-form)))
3488                   (if cval
3489                       (progn 
3490                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3491                         (if (nx-null cval)
3492                             (! make-stack-block)
3493                             (! make-stack-block0)))
3494                       (with-crf-target () crf
3495                         (let ((stack-block-0-label (backend-get-next-label))
3496                               (done-label (backend-get-next-label))
3497                               (rval ($ arm::arg_z))
3498                               (rclear ($ arm::arg_y)))
3499                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3500                           (! compare-to-nil crf rclear)
3501                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3502                           (! make-stack-block)
3503                           (-> done-label)
3504                           (@ stack-block-0-label)
3505                           (! make-stack-block0)
3506                           (@ done-label)))))
3507                 (arm2-open-undo $undostkblk)
3508                 (setq val ($ arm::arg_z)))
3509                ((eq op (%nx1-operator make-list))
3510                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3511                 (arm2-open-undo $undostkblk curstack)
3512                 (! make-stack-list)
3513                 (setq val arm::arg_z))       
3514                ((eq op (%nx1-operator vector))
3515                 (let* ((*arm2-vstack* *arm2-vstack*)
3516                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3517                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3518                   (! make-stack-vector))
3519                 (arm2-open-undo $undostkblk)
3520                 (setq val arm::arg_z))
3521                ((eq op (%nx1-operator %gvector))
3522                 (let* ((*arm2-vstack* *arm2-vstack*)
3523                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3524                        (arglist (%cadr form)))
3525                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3526                   (! make-stack-gvector))
3527                 (arm2-open-undo $undostkblk)
3528                 (setq val arm::arg_z)) 
3529                ((eq op (%nx1-operator closed-function)) 
3530                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3531                ((eq op (%nx1-operator %make-uvector))
3532                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3533                   (if init-p
3534                       (progn
3535                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3536                         (! stack-misc-alloc-init))
3537                       (progn
3538                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3539                         (! stack-misc-alloc)))
3540                   (arm2-open-undo $undostkblk)
3541                   (setq val ($ arm::arg_z)))))))))
3542  val)
3543
3544(defun arm2-addrspec-to-reg (seg addrspec reg)
3545  (if (memory-spec-p addrspec)
3546    (arm2-stack-to-register seg addrspec reg)
3547    (arm2-copy-register seg reg addrspec)))
3548 
3549(defun arm2-seq-bind-var (seg var val)
3550  (with-arm-local-vinsn-macros (seg)
3551    (let* ((sym (var-name var))
3552           (bits (nx-var-bits var))
3553           (closed-p (and (%ilogbitp $vbitclosed bits)
3554                          (%ilogbitp $vbitsetq bits)))
3555           (curstack (arm2-encode-stack))
3556           (make-vcell (and closed-p (eq bits (var-bits var))))
3557           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3558      (unless (fixnump val)
3559        (setq val (nx-untyped-form val))
3560        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3561          (setq val (arm2-dynamic-extent-form seg curstack val))))
3562      (if (%ilogbitp $vbitspecial bits)
3563        (progn
3564          (arm2-dbind seg val sym)
3565          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3566        (let ((puntval nil))
3567          (flet ((arm2-puntable-binding-p (var initform)
3568                   ; The value returned is acode.
3569                   (let* ((bits (nx-var-bits var)))
3570                     (if (%ilogbitp $vbitpuntable bits)
3571                       initform))))
3572            (declare (inline arm2-puntable-binding-p))
3573            (if (and (not (arm2-load-ea-p val))
3574                     (setq puntval (arm2-puntable-binding-p var val)))
3575              (progn
3576                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3577                (nx2-replace-var-refs var puntval)
3578                (arm2-set-var-ea seg var puntval))
3579              (progn
3580                (let* ((vloc *arm2-vstack*)
3581                       (reg (let* ((r (nx2-assign-register-var var)))
3582                              (if r ($ r)))))
3583                  (if (arm2-load-ea-p val)
3584                    (if reg
3585                      (arm2-addrspec-to-reg seg val reg)
3586                      (if (memory-spec-p val)
3587                        (with-node-temps () (temp)
3588                          (arm2-addrspec-to-reg seg val temp)
3589                          (arm2-vpush-register seg temp :node var bits))
3590                        (arm2-vpush-register seg val :node var bits)))
3591                    (if reg
3592                      (arm2-one-targeted-reg-form seg val reg)
3593                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3594                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3595                  (if reg
3596                    (arm2-note-var-cell var reg)
3597                    (arm2-note-top-cell var))
3598                  (when make-vcell
3599                    (with-node-temps () (vcell closed)
3600                        (arm2-stack-to-register seg vloc closed)
3601                        (if closed-downward
3602                          (progn
3603                            (! make-tsp-vcell vcell closed)
3604                            (arm2-open-undo $undostkblk))
3605                          (! make-vcell vcell closed))
3606                        (arm2-register-to-stack seg vcell vloc))))))))))))
3607
3608
3609
3610;;; Never make a vcell if this is an inherited var.
3611;;; If the var's inherited, its bits won't be a fixnum (and will
3612;;; therefore be different from what NX-VAR-BITS returns.)
3613(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3614                          (bits (nx-var-bits var)) 
3615                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3616                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3617                          (make-vcell (and closed-p (eq bits (var-bits var))))
3618                          (addr (arm2-vloc-ea vloc)))
3619  (with-arm-local-vinsn-macros (seg)
3620    (if (%ilogbitp $vbitspecial bits)
3621      (progn
3622        (arm2-dbind seg addr (var-name var))
3623        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3624        t)
3625      (progn
3626        (when (%ilogbitp $vbitpunted bits)
3627          (compiler-bug "bind-var: var ~s was punted" var))
3628        (when make-vcell
3629          (with-node-temps () (vcell closed)
3630            (arm2-stack-to-register seg vloc closed)
3631            (if closed-downward
3632              (progn
3633                (! make-tsp-vcell vcell closed)
3634                (arm2-open-undo $undostkblk))
3635              (! make-vcell vcell closed))
3636            (arm2-register-to-stack seg vcell vloc)))
3637        (when lcell
3638          (setf (lcell-kind lcell) :node
3639                (lcell-attributes lcell) bits
3640                (lcell-info lcell) var)
3641          (arm2-note-var-cell var lcell))         
3642        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3643        closed-downward))))
3644
3645(defun arm2-set-var-ea (seg var ea)
3646  (setf (var-ea var) ea)
3647  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3648    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3649      (push (list var (var-name var) start (close-vinsn-note start))
3650            *arm2-recorded-symbols*)))
3651  ea)
3652
3653(defun arm2-close-var (seg var)
3654  (let ((bits (nx-var-bits var)))
3655    (when (and *arm2-record-symbols*
3656               (or (logbitp $vbitspecial bits)
3657                   (not (logbitp $vbitpunted bits))))
3658      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3659        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3660        (setf (vinsn-note-class endnote) :end-variable-scope)
3661        (append-dll-node (vinsn-note-label endnote) seg)))))
3662
3663(defun arm2-load-ea-p (ea)
3664  (or (typep ea 'fixnum)
3665      (typep ea 'lreg)
3666      (typep ea 'lcell)))
3667
3668(defun arm2-dbind (seg value sym)
3669  (with-arm-local-vinsn-macros (seg)
3670    (let* ((ea-p (arm2-load-ea-p value))
3671           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3672           (self-p (unless ea-p (and (or
3673                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3674                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3675                                     (eq (cadr value) sym)))))
3676      (cond ((eq sym '*interrupt-level*)
3677             (let* ((fixval (acode-fixnum-form-p value)))
3678               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3679                                       (! bind-interrupt-level-0-inline)
3680                                       (! bind-interrupt-level-0)))
3681                     ((eql fixval -1) (if *arm2-open-code-inline*
3682                                        (! bind-interrupt-level-m1-inline)
3683                                        (! bind-interrupt-level-m1)))
3684                     (t
3685                      (if ea-p 
3686                        (arm2-store-ea seg value arm::arg_z)
3687                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3688                      (! bind-interrupt-level))))
3689             (arm2-open-undo $undointerruptlevel))
3690            (t
3691             (if (or nil-p self-p)
3692               (progn
3693                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3694                 (if nil-p
3695                   (! bind-nil)
3696                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3697                     (! bind-self)
3698                     (! bind-self-boundp-check))))
3699               (progn
3700                 (if ea-p 
3701                   (arm2-store-ea seg value arm::arg_z)
3702                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3703                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3704                 (! bind)))
3705             (arm2-open-undo $undospecial)))
3706      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3707      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3708      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3709      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3710
3711;;; Store the contents of EA - which denotes either a vframe location
3712;;; or a hard register - in reg.
3713
3714(defun arm2-store-ea (seg ea reg)
3715  (if (typep ea 'fixnum)
3716    (if (memory-spec-p ea)
3717      (arm2-stack-to-register seg ea reg)
3718      (arm2-copy-register seg reg ea))
3719    (if (typep ea 'lreg)
3720      (arm2-copy-register seg reg ea)
3721      (if (typep ea 'lcell)
3722        (arm2-lcell-to-register seg ea reg)))))
3723
3724
3725     
3726
3727;;; Callers should really be sure that this is what they want to use.
3728(defun arm2-absolute-natural (seg vreg xfer value)
3729  (with-arm-local-vinsn-macros (seg vreg xfer)
3730    (when vreg
3731      (arm2-lri seg vreg value))
3732    (^)))
3733
3734
3735
3736(defun arm2-store-macptr (seg vreg address-reg)
3737  (with-arm-local-vinsn-macros (seg vreg)
3738    (when (arm2-for-value-p vreg)
3739      (if (logbitp vreg arm-imm-regs)
3740        (<- address-reg)
3741        (! macptr->heap vreg address-reg)))))
3742
3743(defun arm2-store-signed-longword (seg vreg imm-reg)
3744  (with-arm-local-vinsn-macros (seg vreg)
3745    (when (arm2-for-value-p vreg)
3746      (if (logbitp vreg arm-imm-regs)
3747        (<- imm-reg)
3748        (arm2-box-s32 seg vreg imm-reg)))))
3749
3750(defun arm2-store-signed-halfword (seg vreg imm-reg)
3751  (with-arm-local-vinsn-macros (seg vreg)
3752    (when (arm2-for-value-p vreg)
3753      (if (logbitp vreg arm-imm-regs)
3754        (<- imm-reg)
3755        (! s16->fixnum vreg imm-reg)))))
3756
3757
3758(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3759  (with-arm-local-vinsn-macros (seg vreg)
3760    (when (arm2-for-value-p vreg)
3761      (if (logbitp vreg arm-imm-regs)
3762        (<- imm-reg)
3763        (! u16->fixnum vreg imm-reg)))))
3764
3765
3766
3767;;; If "value-first-p" is true and both "offset" and "val" need to be
3768;;; evaluated, evaluate "val" before evaluating "offset".
3769(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3770  (with-arm-local-vinsn-macros (seg vreg xfer)
3771    (let* ((intval (acode-absolute-ptr-p val))
3772           (offval (acode-fixnum-form-p offset))
3773           (for-value (arm2-for-value-p vreg)))
3774      (flet ((address-and-node-regs ()
3775               (if for-value
3776                 (progn
3777                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3778                   (progn
3779                     (if intval
3780                       (arm2-lri seg arm::imm0 intval)
3781                       (! deref-macptr arm::imm0 arm::arg_z))
3782                     (values arm::imm0 arm::arg_z)))
3783                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3784
3785        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3786        (if offval
3787                                        ; Easier: need one less register than in the general case.
3788          (with-imm-target () (ptr-reg :address)
3789            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3790            (if intval
3791              (with-imm-target (ptr-reg) (val-target :address)
3792                (arm2-lri seg val-target intval)
3793                (! mem-set-c-address val-target ptr-reg offval)
3794                (if for-value
3795                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3796              (progn
3797                (! temp-push-unboxed-word ptr-reg)
3798                (arm2-open-undo $undostkblk)
3799                (multiple-value-bind (address node) (address-and-node-regs)
3800                  (with-imm-target (address) (ptr-reg :address)
3801                    (! temp-pop-unboxed-word ptr-reg)
3802                    (arm2-close-undo)
3803                    (! mem-set-c-address address ptr-reg offval)
3804                    (if for-value
3805                      (<- node)))))))
3806          ;; No (16-bit) constant offset.  Might still have a 32-bit
3807          ;; constant offset; might have a constant value.  Might
3808          ;; not.  Might not.  Easiest to special-case the
3809          ;; constant-value case first ...
3810          (let* ((xptr-reg nil)
3811                 (xoff-reg nil)
3812                 (xval-reg nil)
3813                 (node-arg_z nil)
3814                 (constant-offset (acode-fixnum-form-p offset)))
3815            (if intval
3816              (if constant-offset
3817                (with-imm-target () (ptr-reg :address)
3818                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3819                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3820                    (arm2-lri seg off-reg constant-offset)
3821                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3822                      (arm2-lri seg val-reg intval)
3823                      (setq xptr-reg ptr-reg
3824                            xoff-reg off-reg
3825                            xval-reg val-reg))))
3826                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3827                ;; and unbox the offset, load the value, pop the pointer.
3828                (progn
3829                  (with-imm-target () (ptr-reg :address)
3830                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3831                    (! temp-push-unboxed-word ptr-reg)
3832                    (arm2-open-undo $undostkblk))
3833                  (with-imm-target () (off-reg :signed-natural)
3834                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3835                    (with-imm-target (off-reg) (val-reg :signed-natural)
3836                      (arm2-lri seg val-reg intval)
3837                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3838                        (! temp-pop-unboxed-word ptr-reg)
3839                        (arm2-close-undo)
3840                        (setq xptr-reg ptr-reg
3841                              xoff-reg off-reg
3842                              xval-reg val-reg))))))
3843              ;; No intval; maybe constant-offset.
3844              (with-imm-target () (ptr-reg :address)
3845                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3846                (! temp-push-unboxed-word ptr-reg)
3847                (arm2-open-undo $undostkblk)
3848                (progn
3849                  (if (not constant-offset)
3850                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3851                  (multiple-value-bind (address node) (address-and-node-regs)
3852                    (with-imm-target (address) (off-reg :s32)
3853                      (if constant-offset
3854                        (arm2-lri seg off-reg constant-offset)
3855                        (with-node-temps (arm::arg_z) (temp)
3856                          (arm2-vpop-register seg temp)
3857                          (! fixnum->signed-natural off-reg temp)))
3858                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3859                        (! temp-pop-unboxed-word ptr-reg)
3860                        (arm2-close-undo)
3861                        (setq xptr-reg ptr-reg
3862                              xoff-reg off-reg
3863                              xval-reg address
3864                              node-arg_z node)))))))
3865            (! mem-set-address xval-reg xptr-reg xoff-reg)
3866            (when for-value
3867              (if node-arg_z
3868                (<- node-arg_z)
3869                (<- (set-regspec-mode 
3870                     xval-reg
3871                     (gpr-mode-name-value :address)))))))
3872        (^)))))
3873 
3874(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3875  (with-arm-local-vinsn-macros (seg)
3876    (case size
3877      (8 (! mem-set-c-doubleword valreg basereg displacement))
3878      (4 (! mem-set-c-fullword valreg basereg displacement))
3879      (2 (! mem-set-c-halfword valreg basereg displacement))
3880      (1 (! mem-set-c-byte valreg basereg displacement)))))
3881
3882(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3883  (with-arm-local-vinsn-macros (seg)
3884    (case size
3885      (8 (! mem-set-doubleword valreg basereg idxreg))
3886      (4 (! mem-set-fullword valreg basereg idxreg))
3887      (2 (! mem-set-halfword valreg basereg idxreg))
3888      (1 (! mem-set-byte valreg basereg idxreg)))))
3889     
3890(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3891  (with-arm-local-vinsn-macros (seg vreg xfer)
3892    (if (eql 0 (%ilogand #xf bits))
3893      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3894      (let* ((size (logand #xf bits))
3895             (nbits (ash size 3))
3896             (signed (not (logbitp 5 bits)))
3897             (intval (acode-integer-constant-p val nbits))
3898             (offval (acode-fixnum-form-p offset))
3899             (for-value (arm2-for-value-p vreg)))
3900        (declare (fixnum size))
3901        (flet ((val-to-argz-and-imm0 ()
3902                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3903                 (if (eq size 8)
3904                   (if signed
3905                     (! gets64)
3906                     (! getu64))
3907                   (if (eq size 4)
3908                     (if signed
3909                       (! gets32)
3910                       (! getu32))
3911                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3912
3913          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3914          (if offval
3915                                        ; Easier: need one less register than in the general case.
3916            (with-imm-target () (ptr-reg :address)
3917              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3918              (if intval
3919                (with-imm-target (ptr-reg) (val-target :s32)                   
3920                  (arm2-lri seg val-target intval)
3921                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3922                  (if for-value
3923                    (<- (set-regspec-mode 
3924                         val-target 
3925                         (gpr-mode-name-value
3926                          (case size
3927                            (8 (if signed :s64 :u64))
3928                            (4 (if signed :s32 :u32))
3929                            (2 (if signed :s16 :u16))
3930                            (1 (if signed :s8 :u8))))))))
3931                (progn
3932                  (! temp-push-unboxed-word ptr-reg)
3933                  (arm2-open-undo $undostkblk)
3934                  (val-to-argz-and-imm0)                 
3935                  (with-imm-target (arm::imm0) (ptr-reg :address)
3936                    (! temp-pop-unboxed-word ptr-reg)
3937                    (arm2-close-undo)
3938                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3939                    (if for-value
3940                      (<- arm::arg_z))))))
3941            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3942            ;; might have a constant value.  Might not.  Might not.
3943            ;; Easiest to special-case the constant-value case first ...
3944            (let* ((xptr-reg nil)
3945                   (xoff-reg nil)
3946                   (xval-reg nil)
3947                   (node-arg_z nil)
3948                   (constant-offset (acode-fixnum-form-p offset)))
3949              (if intval
3950                (if constant-offset
3951                  (with-imm-target () (ptr-reg :address)
3952                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3953                    (with-imm-target (ptr-reg) (off-reg :s32)
3954                      (arm2-lri seg off-reg constant-offset)
3955                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
3956                        (arm2-lri seg val-reg intval)
3957                        (setq xptr-reg ptr-reg
3958                              xoff-reg off-reg
3959                              xval-reg val-reg))))
3960                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
3961                                        ; and unbox the offset, load the value, pop the pointer.
3962                  (progn
3963                    (with-imm-target () (ptr-reg :address)
3964                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
3965                      (! temp-push-unboxed-word ptr-reg)
3966                      (arm2-open-undo $undostkblk))
3967                    (with-imm-target () (off-reg :s32)
3968                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3969                      (with-imm-target (off-reg) (val-reg :s32)
3970                        (arm2-lri seg val-reg intval)
3971                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
3972                          (! temp-pop-unboxed-word ptr-reg)
3973                          (arm2-close-undo)
3974                          (setq xptr-reg ptr-reg
3975                                xoff-reg off-reg
3976                                xval-reg val-reg))))))
3977                ;; No intval; maybe constant-offset.
3978                (with-imm-target () (ptr-reg :address)
3979                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3980                  (! temp-push-unboxed-word ptr-reg)
3981                  (arm2-open-undo $undostkblk)
3982                  (progn
3983                    (if (not constant-offset)
3984                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3985                    (val-to-argz-and-imm0)
3986                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
3987                      (if constant-offset
3988                        (arm2-lri seg off-reg constant-offset)
3989                        (with-node-temps (arm::arg_z) (temp)
3990                          (arm2-vpop-register seg temp)
3991                          (! fixnum->signed-natural off-reg temp)))
3992                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3993                        (! temp-pop-unboxed-word ptr-reg)
3994                        (arm2-close-undo)
3995                        (setq xptr-reg ptr-reg
3996                              xoff-reg off-reg
3997                              xval-reg arm::imm0
3998                              node-arg_z t))))))
3999              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4000              (when for-value
4001                (if node-arg_z
4002                  (<- arm::arg_z)
4003                  (<- (set-regspec-mode 
4004                       xval-reg
4005                       (gpr-mode-name-value
4006                        (case size
4007                          (8 (if signed :s64 :u64))
4008                          (4 (if signed :s32 :u32))
4009                          (2 (if signed :s16 :u16))
4010                          (1 (if signed :s8 :u8))))))))))
4011          (^))))))
4012
4013
4014
4015
4016
4017(defun arm2-encoding-undo-count (encoding)
4018 (svref encoding 0))
4019
4020(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4021  (svref encoding 1))
4022
4023(defun arm2-encoding-vstack-depth (encoding)
4024  (svref encoding 2))
4025
4026(defun arm2-encoding-vstack-top (encoding)
4027  (svref encoding 3))
4028
4029(defun arm2-encode-stack ()
4030  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4031
4032(defun arm2-decode-stack (encoding)
4033  (values (arm2-encoding-undo-count encoding)
4034          (arm2-encoding-cstack-depth encoding)
4035          (arm2-encoding-vstack-depth encoding)
4036          (arm2-encoding-vstack-top encoding)))
4037
4038(defun arm2-equal-encodings-p (a b)
4039  (dotimes (i 3 t)
4040    (unless (eq (svref a i) (svref b i)) (return))))
4041
4042(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4043  (set-fill-pointer 
4044   *arm2-undo-stack*
4045   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4046  (vector-push-extend curstack *arm2-undo-stack*)
4047  (vector-push-extend reason *arm2-undo-because*)
4048  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4049
4050(defun arm2-close-undo (&aux
4051                        (new-count (%i- *arm2-undo-count* 1))
4052                        (i (aref *arm2-undo-stack* new-count)))
4053  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4054    (arm2-decode-stack i))
4055  (set-fill-pointer 
4056   *arm2-undo-stack*
4057   (set-fill-pointer *arm2-undo-because* new-count)))
4058
4059
4060
4061
4062
4063;;; "Trivial" means can be evaluated without allocating or modifying registers.
4064;;; Interim definition, which will probably stay here forever.
4065(defun arm2-trivial-p (form &aux op bits)
4066  (setq form (nx-untyped-form form))
4067  (and
4068   (consp form)
4069   (not (eq (setq op (%car form)) (%nx1-operator call)))
4070   (or
4071    (nx-null form)
4072    (nx-t form)
4073    (eq op (%nx1-operator simple-function))
4074    (eq op (%nx1-operator fixnum))
4075    (eq op (%nx1-operator immediate))
4076    #+nil
4077    (eq op (%nx1-operator bound-special-ref))
4078    (and (or (eq op (%nx1-operator inherited-arg)) 
4079             (eq op (%nx1-operator lexical-reference)))
4080         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4081             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4082                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4083
4084(defun arm2-lexical-reference-p (form)
4085  (when (acode-p form)
4086    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4087      (when (or (eq op (%nx1-operator lexical-reference))
4088                (eq op (%nx1-operator inherited-arg)))
4089        (%cadr form)))))
4090
4091
4092
4093(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4094  (declare (ignorable check-boundp))
4095  (setq check-boundp (not *arm2-reckless*))
4096  (with-arm-local-vinsn-macros (seg vreg xfer)
4097    (when (or check-boundp vreg)
4098      (unless vreg (setq vreg ($ arm::arg_z)))
4099      (if (eq sym '*interrupt-level*)
4100          (ensuring-node-target (target vreg)
4101            (! ref-interrupt-level target))
4102          (if *arm2-open-code-inline*
4103            (ensuring-node-target (target vreg)
4104              (with-node-target (target) src
4105                (let* ((vcell (arm2-symbol-value-cell sym))
4106                       (reg (arm2-register-constant-p vcell)))
4107                  (if reg
4108                    (setq src reg)
4109                    (arm2-store-immediate seg vcell src)))
4110                (if check-boundp
4111                  (! ref-symbol-value-inline target src)
4112                  (! %ref-symbol-value-inline target src))))
4113            (let* ((src ($ arm::arg_z))
4114                   (dest ($ arm::arg_z)))
4115              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4116              (if check-boundp
4117                (! ref-symbol-value dest src)
4118                (! %ref-symbol-value dest src))
4119              (<- dest)))))
4120    (^)))
4121
4122#|
4123(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4124  (with-arm-local-vinsn-macros (seg vreg xfer)
4125    (when vreg
4126      (if (eq sym '*interrupt-level*)
4127        (ensuring-node-target (target vreg)
4128          (! ref-interrupt-level target))
4129        (let* ((src ($ arm::arg_z))
4130               (dest ($ arm::arg_z)))
4131          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4132          (if check-boundp
4133            (! ref-symbol-value dest src)
4134            (! %ref-symbol-value dest src))
4135          (<- dest))))
4136    (^)))
4137||#
4138
4139;;; Should be less eager to box result
4140(defun arm2-extract-charcode (seg vreg xfer char safe)
4141  (with-arm-local-vinsn-macros (seg vreg xfer)
4142    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4143      (when safe
4144        (! trap-unless-character src))
4145      (if vreg
4146        (ensuring-node-target (target vreg)
4147          (! character->fixnum target src)))
4148      (^))))
4149 
4150
4151(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4152  (if (arm2-form-typep listform 'list)
4153    (setq safe nil))                    ; May also have been passed as NIL.
4154  (with-arm-local-vinsn-macros (seg vreg xfer)
4155    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4156      (when safe
4157        (! trap-unless-list src))
4158      (if vreg
4159        (ensuring-node-target (target vreg)
4160          (if refcdr
4161            (! %cdr target src)
4162            (! %car target src))))
4163      (^))))
4164
4165
4166
4167
4168
4169
4170
4171(defun arm2-misc-byte-count (subtag element-count)
4172  (funcall (arch::target-array-data-size-function
4173            (backend-target-arch *target-backend*))
4174           subtag element-count))
4175
4176
4177;;; The naive approach is to vpush all of the initforms, allocate the
4178;;; miscobj, then sit in a loop vpopping the values into the vector.
4179;;; That's "naive" when most of the initforms in question are
4180;;; "side-effect-free" (constant references or references to un-SETQed
4181;;; lexicals), in which case it makes more sense to just store the
4182;;; things into the vector cells, vpushing/ vpopping only those things
4183;;; that aren't side-effect-free.  (It's necessary to evaluate any
4184;;; non-trivial forms before allocating the miscobj, since that
4185;;; ensures that the initforms are older (in the EGC sense) than it
4186;;; is.)  The break-even point space-wise is when there are around 3
4187;;; non-trivial initforms to worry about.
4188
4189
4190(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4191  (with-arm-local-vinsn-macros (seg vreg xfer)
4192    (if (null vreg)
4193      (dolist (f initforms) (arm2-form seg nil nil f))
4194      (let* ((*arm2-vstack* *arm2-vstack*)
4195             (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
4196             (arch (backend-target-arch *target-backend*))
4197             (n (length initforms))
4198             (nntriv (let* ((count 0)) 
4199                       (declare (fixnum count))
4200                       (dolist (f initforms count) 
4201                         (unless (arm-side-effect-free-form-p f)
4202                           (incf count)))))
4203             (header (arch::make-vheader n subtag)))
4204        (declare (fixnum n nntriv))
4205        (cond ( (or *arm2-open-code-inline* (> nntriv 3))
4206               (arm2-formlist seg initforms nil)
4207               (arm2-lri seg arm::imm0 header)
4208               (! %arm-gvector vreg arm::imm0 (ash n (arch::target-word-shift arch))))
4209              (t
4210               (let* ((pending ())
4211                      (vstack *arm2-vstack*))
4212                 (declare (fixnum vstack))
4213                 (dolist (form initforms)
4214                   (if (arm-side-effect-free-form-p form)
4215                     (push form pending)
4216                     (progn
4217                       (push nil pending)
4218                       (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg form arm::arg_z)))))
4219                 (arm2-lri seg arm::imm0 header)
4220                 (ensuring-node-target (target vreg)
4221                   (! %alloc-misc-fixed target arm::imm0 (ash n (arch::target-word-shift arch)))
4222                   (with-node-temps (target) (nodetemp)
4223                     (do* ((forms pending (cdr forms