source: branches/arm/compiler/ARM/arm2.lisp @ 13741

Last change on this file since 13741 was 13741, checked in by gb, 9 years ago

Keep moving forward. Can -almost- compile simple functions.

File size: 375.2 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2009 Clozure Associates
4;;;   Copyright (C) 1994-2001 Digitool, Inc
5;;;   This file is part of Clozure CL. 
6;;;
7;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
8;;;   License , known as the LLGPL and distributed with Clozure CL as the
9;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
10;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
11;;;   conflict, the preamble takes precedence. 
12;;;
13;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
14;;;
15;;;   The LLGPL is also available online at
16;;;   http://opensource.franz.com/preamble.html
17
18(in-package "CCL")
19
20(eval-when (:compile-toplevel :execute)
21  (require "NXENV")
22  (require "ARMENV"))
23
24(eval-when (:load-toplevel :execute :compile-toplevel)
25  (require "ARM-BACKEND"))
26
27(defparameter *arm2-debug-mask* 0)
28(defconstant arm2-debug-verbose-bit 0)
29(defconstant arm2-debug-vinsns-bit 1)
30(defconstant arm2-debug-lcells-bit 2)
31(defparameter *arm2-target-lcell-size* 0)
32(defparameter *arm2-target-node-size* 0)
33(defparameter *arm2-target-fixnum-shift* 0)
34(defparameter *arm2-target-node-shift* 0)
35(defparameter *arm2-target-bits-in-word* 0)
36(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
37(defparameter *arm2-target-half-fixnum-type* nil)
38
39
40
41 
42
43(defmacro with-arm-p2-declarations (declsform &body body)
44  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
45          (*arm2-reckless* *arm2-reckless*)
46          (*arm2-open-code-inline* *arm2-open-code-inline*)
47          (*arm2-trust-declarations* *arm2-trust-declarations*)
48          (*arm2-full-safety* *arm2-full-safety*))
49     (arm2-decls ,declsform)
50     ,@body))
51
52
53(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
54  (declare (ignorable xfer-var))
55  (let* ((template-name-var (gensym))
56         (template-temp (gensym))
57         (args-var (gensym))
58         (labelnum-var (gensym))
59         (retvreg-var (gensym))
60         (label-var (gensym)))
61    `(macrolet ((! (,template-name-var &rest ,args-var)
62                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
63                    (unless ,template-temp
64                      (warn "VINSN \"~A\" not defined" ,template-name-var))
65                    `(%emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
66       (macrolet ((<- (,retvreg-var)
67                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
68                  (@  (,labelnum-var)
69                    `(backend-gen-label ,',segvar ,,labelnum-var))
70                  (-> (,label-var)
71                    `(! jump (aref *backend-labels* ,,label-var)))
72                  (^ (&rest branch-args)
73                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
74                  (? (&key (class :gpr)
75                          (mode :lisp))
76                   (let* ((class-val
77                           (ecase class
78                             (:gpr hard-reg-class-gpr)
79                             (:fpr hard-reg-class-fpr)
80                             (:crf hard-reg-class-crf)))
81                          (mode-val
82                           (if (eq class :gpr)
83                             (gpr-mode-name-value mode)
84                             (if (eq class :fpr)
85                               (if (eq mode :single-float)
86                                 hard-reg-class-fpr-mode-single
87                                 hard-reg-class-fpr-mode-double)
88                               0))))
89                     `(make-unwired-lreg nil
90                       :class ,class-val
91                       :mode ,mode-val)))
92                  ($ (reg &key (class :gpr) (mode :lisp))
93                   (let* ((class-val
94                           (ecase class
95                             (:gpr hard-reg-class-gpr)
96                             (:fpr hard-reg-class-fpr)
97                             (:crf hard-reg-class-crf)))
98                          (mode-val
99                           (if (eq class :gpr)
100                             (gpr-mode-name-value mode)
101                             (if (eq class :fpr)
102                               (if (eq mode :single-float)
103                                 hard-reg-class-fpr-mode-single
104                                 hard-reg-class-fpr-mode-double)
105                               0))))
106                     `(make-wired-lreg ,reg
107                       :class ,class-val
108                       :mode ,mode-val))))
109         ,@body))))
110
111
112(defvar *arm-current-context-annotation* nil)
113(defvar *arm2-woi* nil)
114(defvar *arm2-open-code-inline* nil)
115(defvar *arm2-register-restore-count* 0)
116(defvar *arm2-register-restore-ea* nil)
117(defvar *arm2-compiler-register-save-label* nil)
118(defvar *arm2-valid-register-annotations* 0)
119(defvar *arm2-register-annotation-types* nil)
120(defvar *arm2-register-ea-annotations* nil)
121
122(defparameter *arm2-tail-call-aliases*
123  ()
124  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
125 
126)
127
128(defvar *arm2-popreg-labels* nil)
129(defvar *arm2-popj-labels* nil)
130(defvar *arm2-valret-labels* nil)
131(defvar *arm2-nilret-labels* nil)
132
133(defvar *arm2-icode* nil)
134(defvar *arm2-undo-stack* nil)
135(defvar *arm2-undo-because* nil)
136
137
138(defvar *arm2-cur-afunc* nil)
139(defvar *arm2-vstack* 0)
140(defvar *arm2-cstack* 0)
141(defvar *arm2-undo-count* 0)
142(defvar *arm2-returning-values* nil)
143(defvar *arm2-vcells* nil)
144(defvar *arm2-fcells* nil)
145(defvar *arm2-entry-vsp-saved-p* nil)
146
147(defvar *arm2-entry-label* nil)
148(defvar *arm2-tail-label* nil)
149(defvar *arm2-tail-vsp* nil)
150(defvar *arm2-tail-nargs* nil)
151(defvar *arm2-tail-allow* t)
152(defvar *arm2-reckless* nil)
153(defvar *arm2-full-safety* nil)
154(defvar *arm2-trust-declarations* nil)
155(defvar *arm2-entry-vstack* nil)
156(defvar *arm2-fixed-nargs* nil)
157(defvar *arm2-need-nargs* t)
158
159(defparameter *arm2-inhibit-register-allocation* nil)
160(defvar *arm2-record-symbols* nil)
161(defvar *arm2-recorded-symbols* nil)
162(defvar *arm2-emitted-source-notes* nil)
163
164(defvar *arm2-result-reg* arm::arg_z)
165
166
167
168
169
170
171
172(declaim (fixnum *arm2-vstack* *arm2-cstack*))
173
174 
175
176
177;;; Before any defarm2's, make the *arm2-specials* vector.
178
179(defvar *arm2-all-lcells* ())
180
181
182
183
184     
185(defun arm2-free-lcells ()
186  (without-interrupts 
187   (let* ((prev (pool.data *lcell-freelist*)))
188     (dolist (r *arm2-all-lcells*)
189       (setf (lcell-kind r) prev
190             prev r))
191     (setf (pool.data *lcell-freelist*) prev)
192     (setq *arm2-all-lcells* nil))))
193
194(defun arm2-note-lcell (c)
195  (push c *arm2-all-lcells*)
196  c)
197
198(defvar *arm2-top-vstack-lcell* ())
199(defvar *arm2-bottom-vstack-lcell* ())
200
201(defun arm2-new-lcell (kind parent width attributes info)
202  (arm2-note-lcell (make-lcell kind parent width attributes info)))
203
204(defun arm2-new-vstack-lcell (kind width attributes info)
205  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
206
207(defun arm2-reserve-vstack-lcells (n)
208  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
209
210(defun arm2-vstack-mark-top ()
211  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
212
213;;; Alist mapping VARs to lcells/lregs
214(defvar *arm2-var-cells* ())
215
216(defun arm2-note-var-cell (var cell)
217  ;(format t "~& ~s -> ~s" (var-name var) cell)
218  (push (cons var cell) *arm2-var-cells*))
219
220(defun arm2-note-top-cell (var)
221  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
222
223(defun arm2-lookup-var-cell (var)
224  (or (cdr (assq var *arm2-var-cells*))
225      (and nil (warn "Cell not found for ~s" (var-name var)))))
226
227(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
228  (do* ((res ())
229        (cell top (lcell-parent cell)))
230       ((eq cell bottom) res)
231    (if (null cell)
232      (compiler-bug "Horrible compiler bug.")
233      (if (eq (lcell-kind cell) kind)
234        (push cell res)))))
235
236
237
238 
239;;; ensure that lcell's offset matches what we expect it to.
240;;; For bootstrapping.
241
242(defun arm2-ensure-lcell-offset (c expected)
243  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
244
245(defun arm2-check-lcell-depth (&optional (context "wherever"))
246  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
247    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
248      (or (= depth *arm2-vstack*)
249          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
250
251(defun arm2-do-lexical-reference (seg vreg ea)
252  (when vreg
253    (with-arm-local-vinsn-macros (seg vreg) 
254      (if (memory-spec-p ea)
255        (ensuring-node-target (target vreg)
256          (progn
257            (arm2-stack-to-register seg ea target)
258            (if (addrspec-vcell-p ea)
259              (! vcell-ref target target))))
260        (<- ea)))))
261
262(defun arm2-do-lexical-setq (seg vreg ea valreg)
263  (with-arm-local-vinsn-macros (seg vreg)
264    (cond ((typep ea 'lreg)
265            (arm2-copy-register seg ea valreg))
266          ((addrspec-vcell-p ea)     ; closed-over vcell
267           (arm2-copy-register seg arm::arg_z valreg)
268           (arm2-stack-to-register seg ea arm::arg_x)
269           (arm2-lri seg arm::arg_y 0)
270           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
271          ((memory-spec-p ea)    ; vstack slot
272           (arm2-register-to-stack seg valreg ea))
273          (t
274           (arm2-copy-register seg ea valreg)))
275    (when vreg
276      (<- valreg))))
277
278;;; ensure that next-method-var is heap-consed (if it's closed over.)
279;;; it isn't ever setqed, is it ?
280(defun arm2-heap-cons-next-method-var (seg var)
281  (with-arm-local-vinsn-macros (seg)
282    (when (eq (ash 1 $vbitclosed)
283              (logand (logior (ash 1 $vbitclosed)
284                              (ash 1 $vbitcloseddownward))
285                      (the fixnum (nx-var-bits var))))
286      (let* ((ea (var-ea var))
287             (arg ($ arm::arg_z))
288             (result ($ arm::arg_z)))
289        (arm2-do-lexical-reference seg arg ea)
290        (arm2-set-nargs seg 1)
291        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
292        (! call-known-symbol arg)
293        (arm2-do-lexical-setq seg nil ea result)))))
294
295(defun arm2-reverse-cc (cc)
296  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
297  (%cdr (assq cc '((6 . 6) (7 . 7) (15 . 12) (13 . 14) (12 . 15) (14 . 13)  (11 . 10) (10 . 11)))))
298
299  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
300(defun arm2-reverse-condition-keyword (k)
301  (cdr (assq k '((:ne . :ne) (:eq . :eq) (:le . :ge) (:lt . :gt) (:ge . :le) (:gt . :lt)))))
302
303
304
305
306(defun acode-condition-to-arm-cr-bit (cond)
307  (condition-to-arm-cr-bit (cadr cond)))
308
309(defun condition-to-arm-cr-bit (cond)
310  (case cond
311    (:EQ (values arm::arm-cond-eq t))
312    (:NE (values arm::arm-cond-ne t))
313    (:GT (values arm::arm-cond-gt t))
314    (:LE (values arm::arm-cond-le t))
315    (:LT (values arm::arm-cond-lt t))
316    (:GE (values arm::arm-cond-ge t))))
317
318;;; Generate the start and end bits for a RLWINM instruction that
319;;; would be equivalent to to LOGANDing the constant with some value.
320;;; Return (VALUES NIL NIL) if the constant contains more than one
321;;; sequence of consecutive 1-bits, else bit indices.
322;;; The caller generally wants to treat the constant as an (UNSIGNED-BYTE 32);
323;;; since this uses LOGCOUNT and INTEGER-LENGTH to find the significant
324;;; bits, it ensures that the constant is a (SIGNED-BYTE 32) that has
325;;; the same least-significant 32 bits.
326(defun arm2-mask-bits (constant)
327  (if (< constant 0) (setq constant (logand #xffffffff constant)))
328  (if (= constant #xffffffff)
329    (values 0 31)
330    (if (zerop constant)
331      (values nil nil)
332      (let* ((signed (if (and (logbitp 31 constant)
333                              (> constant 0))
334                       (- constant (ash 1 32))
335                       constant))
336             (count (logcount signed))
337             (len (integer-length signed))
338             (highbit (logbitp (the fixnum (1- len)) constant)))
339        (declare (fixnum count len))
340        (do* ((i 1 (1+ i))
341              (pos (- len 2) (1- pos)))
342             ((= i count)
343              (let* ((start (- 32 len))
344                     (end (+ count start)))
345                (declare (fixnum start end))
346                (if highbit
347                  (values start (the fixnum (1- end)))
348                  (values (logand 31 end)
349                          (the fixnum (1- start))))))
350          (declare (fixnum i pos))
351          (unless (eq (logbitp pos constant) highbit)
352            (return (values nil nil))))))))
353   
354
355(defun arm2-ensure-binding-indices-for-vcells (vcells)
356  (dolist (cell vcells)
357    (ensure-binding-index (car cell)))
358  vcells)
359
360(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
361  (progn
362    (dolist (a  (afunc-inner-functions afunc))
363      (unless (afunc-lfun a)
364        (arm2-compile a 
365                      (if lambda-form 
366                        (afunc-lambdaform a)) 
367                      *arm2-record-symbols*))) ; always compile inner guys
368    (let* ((*arm2-cur-afunc* afunc)
369           (*arm2-returning-values* nil)
370           (*arm-current-context-annotation* nil)
371           (*arm2-woi* nil)
372           (*next-lcell-id* -1)
373           (*arm2-open-code-inline* nil)
374           (*arm2-register-restore-count* nil)
375           (*arm2-compiler-register-save-label* nil)
376           (*arm2-valid-register-annotations* 0)
377           (*arm2-register-ea-annotations* (arm2-make-stack 16))
378           (*arm2-register-restore-ea* nil)
379           (*arm2-vstack* 0)
380           (*arm2-cstack* 0)
381           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
382           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
383           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
384           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
385           (*arm2-target-node-size* *arm2-target-lcell-size*)
386           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
387           (*arm2-all-lcells* ())
388           (*arm2-top-vstack-lcell* nil)
389           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
390           (*arm2-var-cells* nil)
391           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
392           (*backend-node-regs* arm-node-regs)
393           (*backend-node-temps* arm-temp-node-regs)
394           (*available-backend-node-temps* arm-temp-node-regs)
395           (*backend-imm-temps* arm-imm-regs)
396           (*available-backend-imm-temps* arm-imm-regs)
397           (*backend-fp-temps* arm-temp-fp-regs)
398           (*available-backend-fp-temps* arm-temp-fp-regs)
399           (bits 0)
400           (*logical-register-counter* -1)
401           (*backend-all-lregs* ())
402           (*arm2-popj-labels* nil)
403           (*arm2-popreg-labels* nil)
404           (*arm2-valret-labels* nil)
405           (*arm2-nilret-labels* nil)
406           (*arm2-undo-count* 0)
407           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
408           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
409           (*arm2-undo-because* (arm2-make-stack 64))
410           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
411           (*arm2-entry-label* nil)
412           (*arm2-tail-label* nil)
413           (*arm2-tail-vsp* nil)
414           (*arm2-tail-nargs* nil)
415           (*arm2-inhibit-register-allocation* nil)
416           (*arm2-tail-allow* t)
417           (*arm2-reckless* nil)
418           (*arm2-full-safety* nil)
419           (*arm2-trust-declarations* t)
420           (*arm2-entry-vstack* nil)
421           (*arm2-fixed-nargs* nil)
422           (*arm2-need-nargs* t)
423           (fname (afunc-name afunc))
424           (*arm2-entry-vsp-saved-p* nil)
425           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
426           (*arm2-fcells* (afunc-fcells afunc))
427           *arm2-recorded-symbols*
428           (*arm2-emitted-source-notes* '()))
429      (set-fill-pointer
430       *backend-labels*
431       (set-fill-pointer
432        *arm2-undo-stack*
433        (set-fill-pointer 
434         *arm2-undo-because*
435         (set-fill-pointer
436          *backend-immediates* 0))))
437      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
438      (with-dll-node-freelist (vinsns *vinsn-freelist*)
439        (unwind-protect
440             (progn
441               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
442               (dotimes (i (length *backend-immediates*))
443                 (let ((imm (aref *backend-immediates* i)))
444                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
445               (optimize-vinsns vinsns)
446               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
447                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
448                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
449                 (format t "~%~%"))
450           
451               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
452                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
453                   (let* ((sections (vector code data))
454                          (arm::*lap-labels* nil)
455                          (arm::*called-subprim-jmp-labels* nil)
456                          debug-info)
457                     (declare (dynamic-extent sections))
458                     (arm2-expand-vinsns vinsns code sections)
459                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
460                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
461                     (setq debug-info (afunc-lfun-info afunc))
462                     (when lambda-form
463                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
464                     (when *arm2-recorded-symbols*
465                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
466                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
467                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
468                     (when debug-info
469                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
470                       (backend-new-immediate debug-info))
471                     (if (or fname lambda-form *arm2-recorded-symbols*)
472                       (backend-new-immediate fname)
473                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
474                     
475                     (unless (afunc-parent afunc)
476                       (arm2-fixup-fwd-refs afunc))
477                     (setf (afunc-all-vars afunc) nil)
478                     (setf (afunc-argsword afunc) bits)
479                     (setf (afunc-lfun afunc)
480                           (arm2-xmake-function
481                            code
482                            data
483                            *backend-immediates*
484                            bits))
485                     (when (getf debug-info 'pc-source-map)
486                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
487                     (when (getf debug-info 'function-symbol-map)
488                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
489          (backend-remove-labels))))
490    afunc))
491
492(defun arm2-xmake-function (code data labels imms bits)
493  (let* ((arm::*lap-labels* labels)
494         (cross-compiling (target-arch-case
495                           (:arm (not (eq *host-backend* target-backend)))
496                           (t t)))
497         (numimms (length imms))
498         (function (%alloc-misc (+ numimms 3)
499                                (if cross-compiling
500                                  target::subtag-xfunction
501                                  target::subtag-function))))
502    (dotimes (i numimms)
503      (setf (uvref function (1+ 2)) (aref imms i)))
504    (setf (uvref function (+ numimms 1)) bits)
505    (let* ((code-vector-size (arm::arm-finalize code data))
506           (code-vector (%alloc-misc code-vector-size
507                                     (if cross-compiling
508                                       target::subtag-xcode-vector
509                                       target::subtag-code-vector)))
510           (j 0))
511      (dotimes (i prefix-size)
512        (setf (uvref code-vector i) (pop prefix)))
513      (arm-lap-resolve-labels)
514      (do-dll-nodes (insn *lap-instructions*)
515        (arm-lap-generate-instruction code-vector i insn)
516        (incf i))
517      (setf (uvref function 1) code-vector)
518      (%make-code-executable code-vector)
519      function)))
520     
521   
522(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
523  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
524
525(defun arm2-fixup-fwd-refs (afunc)
526  (dolist (f (afunc-inner-functions afunc))
527    (arm2-fixup-fwd-refs f))
528  (let ((fwd-refs (afunc-fwd-refs afunc)))
529    (when fwd-refs
530      (let* ((v (afunc-lfun afunc))
531             (vlen (uvsize v)))
532        (declare (fixnum vlen))
533        (dolist (ref fwd-refs)
534          (let* ((ref-fun (afunc-lfun ref)))
535            (do* ((i 1 (1+ i)))
536                 ((= i vlen))
537              (declare (fixnum i))
538              (if (eq (%svref v i) ref)
539                (setf (%svref v i) ref-fun)))))))))
540
541(defun arm2-generate-pc-source-map (debug-info)
542  (let* ((definition-source-note (getf debug-info '%function-source-note))
543         (emitted-source-notes (getf debug-info 'pc-source-map))
544         (def-start (source-note-start-pos definition-source-note))
545         (n (length emitted-source-notes))
546         (nvalid 0)
547         (max 0)
548         (pc-starts (make-array n))
549         (pc-ends (make-array n))
550         (text-starts (make-array n))
551         (text-ends (make-array n)))
552    (declare (fixnum n nvalid)
553             (dynamic-extent pc-starts pc-ends text-starts text-ends))
554    (dolist (start emitted-source-notes)
555      (let* ((pc-start (arm2-vinsn-note-label-address start t))
556             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
557             (source-note (aref (vinsn-note-info start) 0))
558             (text-start (- (source-note-start-pos source-note) def-start))
559             (text-end (- (source-note-end-pos source-note) def-start)))
560        (declare (fixnum pc-start pc-end text-start text-end))
561        (when (and (plusp pc-start)
562                   (plusp pc-end)
563                   (plusp text-start)
564                   (plusp text-end))
565          (if (> pc-start max) (setq max pc-start))
566          (if (> pc-end max) (setq max pc-end))
567          (if (> text-start max) (setq max text-start))
568          (if (> text-end max) (setq max text-end))
569          (setf (svref pc-starts nvalid) pc-start
570                (svref pc-ends nvalid) pc-end
571                (svref text-starts nvalid) text-start
572                (svref text-ends nvalid) text-end)
573          (incf nvalid))))
574    (let* ((nentries (* nvalid 4))
575           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
576                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
577                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
578      (declare (fixnum nentries))
579      (do* ((i 0 (+ i 4))
580            (j 1 (+ j 4))
581            (k 2 (+ k 4))
582            (l 3 (+ l 4))
583            (idx 0 (1+ idx)))
584          ((= i nentries) vec)
585        (declare (fixnum i j k l idx))
586        (setf (aref vec i) (svref pc-starts idx)
587              (aref vec j) (svref pc-ends idx)
588              (aref vec k) (svref text-starts idx)
589              (aref vec l) (svref text-ends idx))))))
590
591(defun arm2-vinsn-note-label-address (note &optional start-p sym)
592  (let* ((label (vinsn-note-label note))
593         (lap-label (if label (vinsn-label-info label))))
594    (if lap-label
595      (arm::lap-label-address lap-label)
596      (compiler-bug "Missing or bad ~s label: ~s" 
597                    (if start-p 'start 'end) sym))))
598
599(defun arm2-digest-symbols ()
600  (when *arm2-recorded-symbols*
601    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
602 (let* ((symlist *arm2-recorded-symbols*)
603           (len (length symlist))
604           (syms (make-array len))
605           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
606           (i -1)
607           (j -1))
608      (declare (fixnum i j))
609      (dolist (info symlist (progn (%rplaca symlist syms)
610                                   (%rplacd symlist ptrs)))
611        (destructuring-bind (var sym startlab endlab) info
612          (let* ((ea (var-ea var))
613                 (ea-val (ldb (byte 16 0) ea)))
614            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
615                                         (logior (ash ea-val 6) #o77)
616                                         ea-val)))
617          (setf (aref syms (incf j)) sym)
618          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
619          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
620      *arm2-recorded-symbols*)))
621
622(defun arm2-decls (decls)
623  (if (fixnump decls)
624    (locally (declare (fixnum decls))
625      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
626            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
627            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
628            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
629            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
630
631
632
633
634
635         
636   
637;;; Vpush the last N non-volatile-registers.
638;;; Could use a STM here, especially if N is largish or optimizing for space.
639#+maybe-someday
640(defun arm2-save-nvrs (seg n)
641  (declare (fixnum n))
642  (when (> n 0)
643    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
644    (with-arm-local-vinsn-macros (seg)
645      (if *arm2-open-code-inline*
646        (! save-nvrs-individually (- 32 n))
647        (! save-nvrs (- 32 n))))
648    (dotimes (i n)
649      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
650    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
651    (setq *arm2-register-restore-ea* *arm2-vstack*
652          *arm2-register-restore-count* n)))
653
654
655;;; If there are an indefinite number of args/values on the vstack,
656;;; we have to restore from a register that matches the compiler's
657;;; notion of the vstack depth.  This can be computed by the caller
658;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
659;;; args pushed, etc.)
660;;; We DON'T try to compute this from the saved context, since the
661;;; saved vsp may belong to a different stack segment.  (It's cheaper
662;;; to compute/copy than to load it, anyway.)
663
664(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
665  (when (null from-fp)
666    (setq from-fp arm::vsp))
667  (when (and ea nregs)
668    (with-arm-local-vinsn-macros (seg)
669      (let* ((first (- 32 nregs)))
670        (declare (fixnum first))
671        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
672
673
674
675(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
676                             &aux (vloc 0) (numopt (list-length (%car opt)))
677                             (nkeys (list-length (%cadr keys))) 
678                             reg)
679  (declare (fixnum vloc))
680  (arm2-check-lcell-depth)
681  (dolist (arg inherited)
682    (if (memq arg passed-in-regs)
683      (arm2-set-var-ea seg arg (var-ea arg))
684      (let* ((lcell (pop lcells)))
685        (if (setq reg (nx2-assign-register-var arg))
686          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
687          (arm2-bind-var seg arg vloc lcell))
688        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
689  (dolist (arg req)
690    (if (memq arg passed-in-regs)
691      (arm2-set-var-ea seg arg (var-ea arg))
692      (let* ((lcell (pop lcells)))
693        (if (setq reg (nx2-assign-register-var arg))
694          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
695          (arm2-bind-var seg arg vloc lcell))
696        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
697  (when opt
698    (if (arm2-hard-opt-p opt)
699      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
700            lcells (nthcdr numopt lcells))
701
702      (dolist (var (%car opt))
703        (if (memq var passed-in-regs)
704          (arm2-set-var-ea seg var (var-ea var))
705          (let* ((lcell (pop lcells)))
706            (if (setq reg (nx2-assign-register-var var))
707              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
708              (arm2-bind-var seg var vloc lcell))
709            (setq vloc (+ vloc *arm2-target-node-size*)))))))
710  (when rest
711    (if lexpr
712      (progn
713        (if (setq reg (nx2-assign-register-var rest))
714          (progn
715            (arm2-load-lexpr-address seg reg)
716            (arm2-set-var-ea seg rest reg))
717          (with-imm-temps () ((nargs-cell :natural))
718            (arm2-load-lexpr-address seg nargs-cell)
719            (let* ((loc *arm2-vstack*))
720              (arm2-vpush-register seg nargs-cell :reserved)
721              (arm2-note-top-cell rest)
722              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
723      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
724        (if (setq reg (nx2-assign-register-var rest))
725          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
726          (arm2-bind-var seg rest rvloc (pop lcells))))))
727  (when keys
728    (apply #'arm2-init-keys seg vloc lcells keys)) 
729  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
730
731(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
732  (with-arm-local-vinsn-macros (seg)
733    (dolist (var vars vloc)
734      (let* ((initform (pop inits))
735             (spvar (pop spvars))
736             (lcell (pop lcells))
737             (splcell (pop splcells))
738             (reg (nx2-assign-register-var var))
739             (sp-reg ($ arm::arg_z))
740             (regloadedlabel (if reg (backend-get-next-label))))
741        (unless (nx-null initform)
742          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
743          (let ((skipinitlabel (backend-get-next-label)))
744            (with-crf-target () crf
745              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
746            (if reg
747              (arm2-form seg reg regloadedlabel initform)
748              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
749            (@ skipinitlabel)))
750        (if reg
751          (progn
752            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
753            (@ regloadedlabel))
754          (arm2-bind-var seg var vloc lcell))
755        (when spvar
756          (if (setq reg (nx2-assign-register-var spvar))
757            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
758            (arm2-bind-var seg spvar spvloc splcell))))
759      (setq vloc (%i+ vloc *arm2-target-node-size*))
760      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
761
762(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
763  (declare (ignore keykeys allow-others))
764  (with-arm-local-vinsn-macros (seg)
765    (dolist (var keyvars)
766      (let* ((spvar (pop keysupp))
767             (initform (pop keyinits))
768             (reg (nx2-assign-register-var var))
769             (regloadedlabel (if reg (backend-get-next-label)))
770             (var-lcell (pop lcells))
771             (sp-lcell (pop lcells))
772             (sp-reg ($ arm::arg_z))
773             (sploc (%i+ vloc *arm2-target-node-size*)))
774        (unless (nx-null initform)
775          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
776          (let ((skipinitlabel (backend-get-next-label)))
777            (with-crf-target () crf
778              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
779            (if reg
780              (arm2-form seg reg regloadedlabel initform)
781              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
782            (@ skipinitlabel)))
783        (if reg
784          (progn
785            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
786            (@ regloadedlabel))
787          (arm2-bind-var seg var vloc var-lcell))
788        (when spvar
789          (if (setq reg (nx2-assign-register-var spvar))
790            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
791            (arm2-bind-var seg spvar sploc sp-lcell))))
792      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
793
794;;; Vpush register r, unless var gets a globally-assigned register.
795;;; Return NIL if register was vpushed, else var.
796(defun arm2-vpush-arg-register (seg reg var)
797  (when var
798    (if (var-nvr var)
799      var
800      (progn 
801        (arm2-vpush-register seg reg :reserved)
802        nil))))
803
804
805;;; nargs has been validated, arguments defaulted and canonicalized.
806;;; Save caller's context, then vpush any argument registers that
807;;; didn't get global registers assigned to their variables.
808;;; Return a list of vars/nils for each argument register
809;;;  (nil if vpushed, var if still in arg_reg).
810(defun arm2-argregs-entry (seg revargs)
811  (with-arm-local-vinsn-macros (seg)
812    (let* ((nargs (length revargs))
813           (reg-vars ()))
814      (declare (type (unsigned-byte 16) nargs))
815      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
816        (! save-lisp-context-vsp)
817        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
818          (declare (fixnum offset))
819          (! save-lisp-context-offset offset)))
820      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
821        (let* ((nstackargs (length stack-args)))
822          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
823          (dotimes (i nstackargs)
824            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
825          (if (>= nargs 3)
826            (push (arm2-vpush-arg-register seg ($ arm::arg_x) xvar) reg-vars))
827          (if (>= nargs 2)
828            (push (arm2-vpush-arg-register seg ($ arm::arg_y) yvar) reg-vars))
829          (if (>= nargs 1)
830            (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))
831      reg-vars)))
832
833;;; Just required args.
834;;; Since this is just a stupid bootstrapping port, always save
835;;; lisp context.
836(defun arm2-req-nargs-entry (seg rev-fixed-args)
837  (let* ((nargs (length rev-fixed-args)))
838    (declare (type (unsigned-byte 16) nargs))
839    (with-arm-local-vinsn-macros (seg)
840      (unless *arm2-reckless*
841        (! check-exact-nargs nargs))
842      (arm2-argregs-entry seg rev-fixed-args))))
843
844;;; No more than three &optional args; all default to NIL and none have
845;;; supplied-p vars.  No &key/&rest.
846(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
847  (let* ((min (length rev-req-args))
848         (nopt (length rev-opt-args))
849         (max (+ min nopt)))
850    (declare (type (unsigned-byte 16) min nopt max))
851    (with-arm-local-vinsn-macros (seg)
852      (unless *arm2-reckless*
853        (when rev-req-args
854          (! check-min-nargs min))
855        (! check-max-nargs max))
856      (if (= nopt 1)
857        (! default-1-arg min)
858        (if (= nopt 2)
859          (! default-2-args min)
860          (! default-3-args min)))
861      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
862
863;;; if "num-fixed" is > 0, we've already ensured that at least that many args
864;;; were provided; that may enable us to generate better code for saving the
865;;; argument registers.
866;;; We're responsible for computing the caller's VSP and saving
867;;; caller's state.
868(defun arm2-lexpr-entry (seg num-fixed)
869  (with-arm-local-vinsn-macros (seg)
870    (! save-lexpr-argregs num-fixed)
871    (dotimes (i num-fixed)
872      (! copy-lexpr-argument))
873    (! save-lisp-context-lexpr)))
874
875(defun arm2-load-lexpr-address (seg dest)
876  (with-arm-local-vinsn-macros (seg)
877    (! load-vframe-address dest *arm2-vstack*)))
878
879
880(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
881  (with-arm-local-vinsn-macros (seg)
882    (dolist (var vars vloc)
883      (let* ((initform (pop inits))
884             (spvar (pop spvars))
885             (spvloc (%i+ vloc *arm2-target-node-size*))
886             (var-lcell (pop lcells))
887             (sp-reg ($ arm::arg_z))
888             (sp-lcell (pop lcells)))
889        (unless (nx-null initform)
890          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
891          (let ((skipinitlabel (backend-get-next-label)))
892            (with-crf-target () crf
893              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
894            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
895            (@ skipinitlabel)))
896        (arm2-bind-structured-var seg var vloc var-lcell context)
897        (when spvar
898          (arm2-bind-var seg spvar spvloc sp-lcell)))
899      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
900
901
902
903(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
904  (declare (ignore keykeys allow-others))
905  (with-arm-local-vinsn-macros (seg)
906    (dolist (var keyvars)
907      (let* ((spvar (pop keysupp))
908             (initform (pop keyinits))
909             (sploc (%i+ vloc *arm2-target-node-size*))
910             (var-lcell (pop lcells))
911             (sp-reg ($ arm::arg_z))
912             (sp-lcell (pop lcells)))
913        (unless (nx-null initform)
914          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
915          (let ((skipinitlabel (backend-get-next-label)))
916            (with-crf-target () crf
917              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
918            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
919            (@ skipinitlabel)))
920        (arm2-bind-structured-var seg var vloc var-lcell context)
921        (when spvar
922          (arm2-bind-var seg spvar sploc sp-lcell)))
923      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
924
925(defun arm2-vloc-ea (n &optional vcell-p)
926  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
927  (if vcell-p
928    (make-vcell-memory-spec n)
929    n))
930
931
932(defun arm2-acode-operator-function (form)
933  (or (and (acode-p form)
934           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
935      (compiler-bug "arm2-form ? ~s" form)))
936
937(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
938  (let* ((note (gensym "NOTE"))
939         (code-note (gensym "CODE-NOTE"))
940         (source-note (gensym "SOURCE-NOTE"))
941         (start (gensym "START"))
942         (end (gensym "END"))
943         (with-note-body (gensym "WITH-NOTE-BODY")))
944    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
945       (let ((,note (acode-note ,form-var)))
946         (if ,note
947           (let* ((,code-note (and (code-note-p ,note) ,note))
948                  (,source-note (if ,code-note
949                                  (code-note-source-note ,note)
950                                  ,note))
951                  (,start (and ,source-note
952                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
953             (prog2
954                 (when ,code-note
955                   (with-arm-local-vinsn-macros (,seg-var)
956                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
957                     (with-node-temps (arm::temp0) (zero)
958                       (! lri zero 0)
959                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
960                 (,with-note-body ,form-var ,seg-var ,@other-vars)
961               (when ,source-note
962                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
963                   (setf (vinsn-note-peer ,start) ,end
964                         (vinsn-note-peer ,end) ,start)
965                   (push ,start *arm2-emitted-source-notes*)))))
966           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
967
968(defun arm2-toplevel-form (seg vreg xfer form)
969  (let* ((code-note (acode-note form))
970         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
971    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
972
973(defun arm2-form (seg vreg xfer form)
974  (with-note (form seg vreg xfer)
975    (if (nx-null form)
976      (arm2-nil seg vreg xfer)
977      (if (nx-t form)
978        (arm2-t seg vreg xfer)
979        (let ((fn (arm2-acode-operator-function form))
980              (op (acode-operator form)))
981          (if (and (null vreg)
982                   (%ilogbitp operator-acode-subforms-bit op)
983                   (%ilogbitp operator-assignment-free-bit op))
984            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
985              (arm2-form seg nil nil f ))
986            (apply fn seg vreg xfer (%cdr form))))))))
987
988;;; dest is a float reg - form is acode
989(defun arm2-form-float (seg freg xfer form)
990  (declare (ignore xfer))
991  (with-note (form seg freg)
992    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
993    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
994               (arm2-form-typep form 'double-float))
995                                        ; kind of screwy - encoding the source type in the dest register spec
996      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
997    (let* ((fn (arm2-acode-operator-function form)))
998      (apply fn seg freg nil (%cdr form)))))
999
1000
1001
1002(defun arm2-form-typep (form type)
1003  (acode-form-typep form type *arm2-trust-declarations*)
1004)
1005
1006(defun arm2-form-type (form)
1007  (acode-form-type form *arm2-trust-declarations*))
1008 
1009(defun arm2-use-operator (op seg vreg xfer &rest forms)
1010  (declare (dynamic-extent forms))
1011  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1012
1013;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1014;;; Punts a lot ...
1015(defun arm2-var-not-set-by-form-p (var form)
1016  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1017      (arm2-setqed-var-not-set-by-form-p var form)))
1018
1019(defun arm2-setqed-var-not-set-by-form-p (var form)
1020  (setq form (acode-unwrapped-form form))
1021  (or (atom form)
1022      (arm-constant-form-p form)
1023      (arm2-lexical-reference-p form)
1024      (let ((op (acode-operator form))
1025            (subforms nil))
1026        (if (eq op (%nx1-operator setq-lexical))
1027          (and (neq var (cadr form))
1028               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1029          (and (%ilogbitp operator-side-effect-free-bit op)
1030               (flet ((not-set-in-formlist (formlist)
1031                        (dolist (subform formlist t)
1032                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1033                 (if
1034                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1035                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1036                   (not-set-in-formlist subforms)
1037                   (and (or (eq op (%nx1-operator call))
1038                            (eq op (%nx1-operator lexical-function-call)))
1039                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1040                        (setq subforms (caddr form))
1041                        (not-set-in-formlist (car subforms))
1042                        (not-set-in-formlist (cadr subforms))))))))))
1043 
1044(defun arm2-nil (seg vreg xfer)
1045  (with-arm-local-vinsn-macros (seg vreg xfer)
1046    (if (arm2-for-value-p vreg)
1047      (ensuring-node-target (target vreg)
1048        (! load-nil target)))
1049    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1050
1051(defun arm2-t (seg vreg xfer)
1052  (with-arm-local-vinsn-macros (seg vreg xfer)
1053    (if (arm2-for-value-p vreg)
1054      (ensuring-node-target (target vreg)
1055        (! load-t target)))
1056    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1057
1058(defun arm2-for-value-p (vreg)
1059  (and vreg (not (backend-crf-p vreg))))
1060
1061(defun arm2-mvpass (seg form &optional xfer)
1062  (with-arm-local-vinsn-macros (seg)
1063    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1064
1065(defun arm2-adjust-vstack (delta)
1066  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1067
1068(defun arm2-set-vstack (new)
1069  (setq *arm2-vstack* new))
1070
1071
1072;;; Emit a note at the end of the segment.
1073(defun arm2-emit-note (seg class &rest info)
1074  (declare (dynamic-extent info))
1075  (let* ((note (make-vinsn-note class info)))
1076    (append-dll-node (vinsn-note-label note) seg)
1077    note))
1078
1079;;; Emit a note immediately before the target vinsn.
1080(defun arm-prepend-note (vinsn class &rest info)
1081  (declare (dynamic-extent info))
1082  (let* ((note (make-vinsn-note class info)))
1083    (insert-dll-node-before (vinsn-note-label note) vinsn)
1084    note))
1085
1086(defun arm2-close-note (seg note)
1087  (let* ((end (close-vinsn-note note)))
1088    (append-dll-node (vinsn-note-label end) seg)
1089    end))
1090
1091
1092
1093
1094
1095
1096(defun arm2-stack-to-register (seg memspec reg)
1097  (with-arm-local-vinsn-macros (seg)
1098    (! vframe-load reg (memspec-frame-address-offset memspec) *arm2-vstack*)))
1099
1100(defun arm2-lcell-to-register (seg lcell reg)
1101  (with-arm-local-vinsn-macros (seg)
1102    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1103
1104(defun arm2-register-to-lcell (seg reg lcell)
1105  (with-arm-local-vinsn-macros (seg)
1106    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1107
1108(defun arm2-register-to-stack (seg reg memspec)
1109  (with-arm-local-vinsn-macros (seg)
1110    (! vframe-store reg (memspec-frame-address-offset memspec) *arm2-vstack*)))
1111
1112
1113(defun arm2-ea-open (ea)
1114  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1115    (make-memory-spec (memspec-frame-address-offset ea))
1116    ea))
1117
1118(defun arm2-set-NARGS (seg n)
1119  (if (> n call-arguments-limit)
1120    (compiler-bug "~s exceeded." call-arguments-limit)
1121    (with-arm-local-vinsn-macros (seg)
1122      (! set-nargs n))))
1123
1124(defun arm2-single-float-bits (the-sf)
1125  (single-float-bits the-sf))
1126
1127(defun arm2-double-float-bits (the-df)
1128  (double-float-bits the-df))
1129
1130(defun arm2-immediate (seg vreg xfer form)
1131  (with-arm-local-vinsn-macros (seg vreg xfer)
1132    (if vreg
1133      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1134               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1135                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1136        (if (zerop form)
1137          (if (eql form 0.0d0)
1138            (! zero-double-float-register vreg)
1139            (! zero-single-float-register vreg))
1140          (if (typep form 'short-float)
1141            (let* ((bits (arm2-single-float-bits form)))
1142              (with-imm-temps () ((bitsreg :u32))
1143                (! lri bitsreg bits)
1144                (! load-single-float-constant vreg bitsreg)))
1145            (multiple-value-bind (high low) (arm2-double-float-bits form)
1146              (declare (integer high low))
1147              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1148                (! lri highreg high)
1149                (! lri lowreg low)
1150                (! load-double-float-constant vreg highreg lowreg)))))
1151        (if (and (typep form '(unsigned-byte 32))
1152                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1153                 (= (get-regspec-mode vreg)
1154                    hard-reg-class-gpr-mode-u32))
1155          (arm2-lri seg vreg form)
1156          (ensuring-node-target
1157           (target vreg)
1158           (if (characterp form)
1159             (! load-character-constant target (char-code form))
1160             (arm2-store-immediate seg form target)))))
1161      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1162        (arm2-store-immediate seg form ($ arm::temp0))))
1163    (^)))
1164
1165(defun arm2-register-constant-p (form)
1166  (and (consp form)
1167           (or (memq form *arm2-vcells*)
1168               (memq form *arm2-fcells*))
1169           (%cdr form)))
1170
1171(defun arm2-store-immediate (seg imm dest)
1172  (with-arm-local-vinsn-macros (seg)
1173    (let* ((reg (arm2-register-constant-p imm)))
1174      (if reg
1175        (arm2-copy-register seg dest reg)
1176        (let* ((idx (backend-immediate-index imm)))
1177          (if (< idx 4094)
1178            (! ref-constant dest idx)
1179            (with-imm-target () (idxreg :s32)
1180              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1181              (! ref-indexed-constant dest idxreg)))))
1182      dest)))
1183
1184
1185;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1186(defun arm2-go-label (form)
1187  (let ((current-stack (arm2-encode-stack)))
1188    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1189                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1190      (setq form (caadr form)))
1191    (when (acode-p form)
1192      (let ((op (acode-operator form)))
1193        (if (and (eq op (%nx1-operator local-go))
1194                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1195          (%cadr (%cadr form))
1196          (if (and (eq op (%nx1-operator local-return-from))
1197                   (nx-null (caddr form)))
1198            (let ((tagdata (car (cadr form))))
1199              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1200                   (null (caar tagdata))
1201                   (< 0 (cdar tagdata) $backend-mvpass)
1202                   (cdar tagdata)))))))))
1203
1204(defun arm2-single-valued-form-p (form)
1205  (setq form (acode-unwrapped-form-value form))
1206  (or (nx-null form)
1207      (nx-t form)
1208      (if (acode-p form)
1209        (let ((op (acode-operator form)))
1210          (or (%ilogbitp operator-single-valued-bit op)
1211              (and (eql op (%nx1-operator values))
1212                   (let ((values (cadr form)))
1213                     (and values (null (cdr values)))))
1214              nil                       ; Learn about functions someday
1215              )))))
1216
1217
1218(defun arm2-box-s32 (seg node-dest s32-src)
1219  (with-arm-local-vinsn-macros (seg)
1220    (if *arm2-open-code-inline*
1221      (! s32->integer node-dest s32-src)
1222      (let* ((arg_z ($ arm::arg_z))
1223             (imm0 ($ arm::imm0 :mode :s32)))
1224        (arm2-copy-register seg imm0 s32-src)
1225        (! call-subprim (subprim-name->offset '.SPmakes32))
1226        (arm2-copy-register seg node-dest arg_z)))))
1227
1228
1229
1230(defun arm2-box-u32 (seg node-dest u32-src)
1231  (with-arm-local-vinsn-macros (seg)
1232    (if *arm2-open-code-inline*
1233      (! u32->integer node-dest u32-src)
1234      (let* ((arg_z ($ arm::arg_z))
1235             (imm0 ($ arm::imm0 :mode :u32)))
1236        (arm2-copy-register seg imm0 u32-src)
1237        (! call-subprim (subprim-name->offset '.SPmakeu32))
1238        (arm2-copy-register seg node-dest arg_z)))))
1239
1240
1241
1242(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1243  (with-arm-local-vinsn-macros (seg vreg xfer)
1244    (when vreg
1245      (let* ((arch (backend-target-arch *target-backend*))
1246             (is-node (member type-keyword (arch::target-gvector-types arch)))
1247             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1248
1249             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1250             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1251             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1252             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1253             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1254             (vreg-class (hard-regspec-class vreg))
1255             (vreg-mode
1256              (if (or (eql vreg-class hard-reg-class-gpr)
1257                      (eql vreg-class hard-reg-class-fpr))
1258                (get-regspec-mode vreg)
1259                hard-reg-class-gpr-mode-invalid))
1260             (temp-is-vreg nil))
1261        (cond
1262          (is-node
1263           (ensuring-node-target (target vreg)
1264             (if (and index-known-fixnum (<= index-known-fixnum
1265                                             (arch::target-max-32-bit-constant-index arch)))
1266               (! misc-ref-c-node target src index-known-fixnum)
1267               (with-imm-target () (idx-reg :u64)
1268                 (if index-known-fixnum
1269                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1270                   (! scale-node-misc-index idx-reg unscaled-idx))
1271                 (! misc-ref-node target src idx-reg)))))
1272          (is-32-bit
1273           (with-imm-target () (temp :u32)
1274             (with-fp-target () (fp-val :single-float)
1275               (if (eql vreg-class hard-reg-class-gpr)
1276                 (if
1277                   (if is-signed
1278                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1279                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1280                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1281                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1282                   (setq temp vreg temp-is-vreg t)
1283                   (if is-signed
1284                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1285                 (if (and (eql vreg-class hard-reg-class-fpr)
1286                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1287                   (setf fp-val vreg temp-is-vreg t)))
1288               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1289                 (cond ((eq type-keyword :single-float-vector)
1290                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1291                       (t
1292                        (if is-signed
1293                          (! misc-ref-c-s32 temp src index-known-fixnum)
1294                          (! misc-ref-c-u32 temp src index-known-fixnum)))))
1295               (with-imm-target () idx-reg
1296                 (if index-known-fixnum
1297                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1298                   (! scale-32bit-misc-index idx-reg unscaled-idx))
1299                 (cond ((eq type-keyword :single-float-vector)
1300                        (! misc-ref-single-float fp-val src idx-reg))
1301                       (t
1302                        (if is-signed
1303                          (! misc-ref-s32 temp src idx-reg)
1304                          (! misc-ref-u32 temp src idx-reg)))))
1305               (case type-keyword
1306                 (:single-float-vector
1307                  (if (eq vreg-class hard-reg-class-fpr)
1308                    (<- fp-val)
1309                    (ensuring-node-target (target vreg)
1310                      (! single->node target fp-val))))
1311                 (:signed-32-bit-vector
1312                  (unless temp-is-vreg
1313                    (ensuring-node-target (target vreg)
1314                      (arm2-box-s32 seg target temp))))
1315                 (:fixnum-vector
1316                  (unless temp-is-vreg
1317                    (ensuring-node-target (target vreg)
1318                      (! box-fixnum target temp))))
1319                 (:simple-string
1320                  (ensuring-node-target (target vreg)
1321                    (! u32->char target temp)))
1322                 (t
1323                  (unless temp-is-vreg
1324                    (ensuring-node-target (target vreg)
1325                      (arm2-box-u32 seg target temp))))))))
1326          (is-8-bit
1327           (with-imm-target () (temp :u8)
1328             (if (and (eql vreg-class hard-reg-class-gpr)
1329                      (or
1330                       (and is-signed
1331                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1332                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1333                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1334                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1335                       (and (not is-signed)
1336                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1337                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1338                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1339                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1340                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1341                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1342                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1343               (setq temp vreg temp-is-vreg t)
1344               (if is-signed
1345                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1346             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1347               (if is-signed
1348                 (! misc-ref-c-s8 temp src index-known-fixnum)
1349                 (! misc-ref-c-u8 temp src index-known-fixnum))
1350               (with-imm-target () idx-reg
1351                 (if index-known-fixnum
1352                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1353                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1354                 (if is-signed
1355                   (! misc-ref-s8 temp src idx-reg)
1356                   (! misc-ref-u8 temp src idx-reg))))
1357             (ecase type-keyword
1358               (:unsigned-8-bit-vector
1359                (unless temp-is-vreg
1360                  (ensuring-node-target (target vreg)
1361                    (! box-fixnum target temp))))
1362               (:signed-8-bit-vector
1363                (unless temp-is-vreg
1364                  (ensuring-node-target (target vreg)
1365                    (! box-fixnum target temp))))
1366               (:simple-string
1367                (ensuring-node-target (target vreg)
1368                  (! u32->char target temp))))))
1369          (is-16-bit
1370           (ensuring-node-target (target vreg)
1371             (with-imm-target () temp
1372               (if (and index-known-fixnum
1373                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1374                 (if is-signed
1375                   (! misc-ref-c-s16 temp src index-known-fixnum)
1376                   (! misc-ref-c-u16 temp src index-known-fixnum))
1377                 (with-imm-target () idx-reg
1378                   (if index-known-fixnum
1379                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1380                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1381                   (if is-signed
1382                     (! misc-ref-s16 temp src idx-reg)
1383                     (! misc-ref-u16 temp src idx-reg))))
1384               (! box-fixnum target temp))))
1385          (is-64-bit
1386           (with-fp-target () (fp-val :double-float)
1387             (with-imm-target () (temp :u64)
1388               (if (and (eql vreg-class hard-reg-class-fpr)
1389                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1390                 (setq fp-val vreg)
1391                 (if (eql vreg-class hard-reg-class-gpr)
1392                   (if (or (and is-signed
1393                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1394                           (and (not is-signed)
1395                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1396                     (setf temp vreg temp-is-vreg t)
1397                     (if is-signed
1398                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1399               (case type-keyword
1400                 (:double-float-vector
1401                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1402                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1403                    (with-imm-target () idx-reg
1404                      (if index-known-fixnum
1405                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1406                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1407                      (! misc-ref-double-float fp-val src idx-reg)))
1408                  (if (eq vreg-class hard-reg-class-fpr)
1409                    (<- fp-val)
1410                    (ensuring-node-target (target vreg)
1411                      (! double->heap target fp-val))))
1412                 ((:signed-64-bit-vector :fixnum-vector)
1413                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1414                    (! misc-ref-c-s64 temp src index-known-fixnum)
1415                    (with-imm-target () idx-reg
1416                      (if index-known-fixnum
1417                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1418                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1419                      (! misc-ref-s64 temp src idx-reg)))
1420                  (if (eq type-keyword :fixnum-vector)
1421                    (ensuring-node-target (target vreg)
1422                      (! box-fixnum target temp))
1423                    (unless temp-is-vreg
1424                      (ensuring-node-target (target vreg)
1425                        (! s64->integer target temp)))))
1426                 (t
1427                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1428                    (! misc-ref-c-u64 temp src index-known-fixnum)
1429                    (with-imm-target () idx-reg
1430                      (if index-known-fixnum
1431                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1432                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1433                      (! misc-ref-u64  temp src idx-reg)))
1434                  (unless temp-is-vreg
1435                    (ensuring-node-target (target vreg)
1436                      (! u64->integer target temp))))))))
1437          (t
1438           (unless is-1-bit
1439             (nx-error "~& unsupported vector type: ~s"
1440                       type-keyword))
1441           (ensuring-node-target (target vreg)
1442             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1443               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1444               (with-imm-temps
1445                   () (word-index bitnum dest)
1446                 (if index-known-fixnum
1447                   (progn
1448                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1449                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1450                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1451                 (! misc-ref-u32 dest src word-index)
1452                 (! extract-variable-bit-fixnum target dest bitnum))))))))
1453    (^)))
1454             
1455   
1456
1457;;; safe = T means assume "vector" is miscobj, do bounds check.
1458;;; safe = fixnum means check that subtag of vector = "safe" and do
1459;;;        bounds check.
1460;;; safe = nil means crash&burn.
1461;;; This mostly knows how to reference the elements of an immediate miscobj.
1462(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1463  (with-arm-local-vinsn-macros (seg vreg xfer)
1464    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1465           (unscaled-idx nil)
1466           (src nil))
1467      (if (or safe (not index-known-fixnum))
1468        (multiple-value-setq (src unscaled-idx)
1469          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1470        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1471      (when safe
1472        (if (typep safe 'fixnum)
1473          (! trap-unless-typecode= src safe))
1474        (unless index-known-fixnum
1475          (! trap-unless-fixnum unscaled-idx))
1476        (! check-misc-bound unscaled-idx src))
1477      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1478
1479
1480
1481(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1482  (with-arm-local-vinsn-macros (seg vreg xfer)
1483    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1484           (j-known-fixnum (acode-fixnum-form-p j))
1485           (arch (backend-target-arch *target-backend*))
1486           (is-node (member type-keyword (arch::target-gvector-types arch)))
1487           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1488           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1489           (src)
1490           (unscaled-i)
1491           (unscaled-j)
1492           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1493           (constidx
1494            (and dim0 dim1 i-known-fixnum j-known-fixnum
1495                 (>= i-known-fixnum 0)
1496                 (>= j-known-fixnum 0)
1497                 (< i-known-fixnum dim0)
1498                 (< j-known-fixnum dim1)
1499                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1500      (progn
1501        (if constidx
1502          (multiple-value-setq (src val-reg)
1503            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1504          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1505            (if needs-memoization
1506              (progn
1507                (arm2-four-targeted-reg-forms seg
1508                                                array ($ arm::temp0)
1509                                                i ($ arm::arg_x)
1510                                                j ($ arm::arg_y)
1511                                                new val-reg)
1512                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1513            (arm2-four-untargeted-reg-forms seg
1514                                            array ($ arm::temp0)
1515                                            i ($ arm::arg_x)
1516                                            j ($ arm::arg_y)
1517                                            new val-reg))))
1518        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1519          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1520                     (logbitp (hard-regspec-value val-reg)
1521                              *backend-imm-temps*))
1522            (use-imm-temp (hard-regspec-value val-reg)))
1523          (when safe     
1524            (when (typep safe 'fixnum)
1525              (! trap-unless-simple-array-2
1526                 src
1527                 (dpb safe target::arrayH.flags-cell-subtag-byte
1528                      (ash 1 $arh_simple_bit))
1529                 (nx-error-for-simple-2d-array-type type-keyword)))
1530            (unless i-known-fixnum
1531              (! trap-unless-fixnum unscaled-i))
1532            (unless j-known-fixnum
1533              (! trap-unless-fixnum unscaled-j)))
1534          (with-imm-target () dim1
1535            (let* ((idx-reg ($ arm::arg_y)))
1536              (unless constidx
1537                (if safe                 
1538                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1539                  (! 2d-dim1 dim1 src))
1540                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1541              (let* ((v ($ arm::arg_x)))
1542                (! array-data-vector-ref v src)
1543                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1544
1545
1546(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1547  (with-arm-local-vinsn-macros (seg target)
1548    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1549           (j-known-fixnum (acode-fixnum-form-p j))
1550           (k-known-fixnum (acode-fixnum-form-p k))
1551           (arch (backend-target-arch *target-backend*))
1552           (is-node (member type-keyword (arch::target-gvector-types arch)))
1553           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1554           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1555           (src)
1556           (unscaled-i)
1557           (unscaled-j)
1558           (unscaled-k)
1559           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1560           (constidx
1561            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1562                 (>= i-known-fixnum 0)
1563                 (>= j-known-fixnum 0)
1564                 (>= k-known-fixnum 0)
1565                 (< i-known-fixnum dim0)
1566                 (< j-known-fixnum dim1)
1567                 (< k-known-fixnum dim2)
1568                 (+ (* i-known-fixnum dim1 dim2)
1569                    (* j-known-fixnum dim2)
1570                    k-known-fixnum))))
1571      (progn
1572        (if constidx
1573          (multiple-value-setq (src val-reg)
1574            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1575          (progn
1576            (setq src ($ arm::temp1)
1577                  unscaled-i ($ arm::temp0)
1578                  unscaled-j ($ arm::arg_x)
1579                  unscaled-k ($ arm::arg_y))
1580            (arm2-push-register
1581             seg
1582             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1583            (arm2-four-targeted-reg-forms seg
1584                                          i ($ arm::temp0)
1585                                          j ($ arm::arg_x)
1586                                          k ($ arm::arg_y)
1587                                          new val-reg)
1588            (arm2-pop-register seg src)))
1589        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1590          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1591                     (logbitp (hard-regspec-value val-reg)
1592                              *backend-imm-temps*))
1593            (use-imm-temp (hard-regspec-value val-reg)))
1594
1595          (when safe     
1596            (when (typep safe 'fixnum)
1597              (! trap-unless-simple-array-3
1598                 src
1599                 (dpb safe target::arrayH.flags-cell-subtag-byte
1600                      (ash 1 $arh_simple_bit))
1601                 (nx-error-for-simple-3d-array-type type-keyword)))
1602            (unless i-known-fixnum
1603              (! trap-unless-fixnum unscaled-i))
1604            (unless j-known-fixnum
1605              (! trap-unless-fixnum unscaled-j))
1606            (unless k-known-fixnum
1607              (! trap-unless-fixnum unscaled-k)))
1608          (with-imm-target () dim1
1609            (with-imm-target (dim1) dim2
1610              (let* ((idx-reg ($ arm::arg_y)))
1611                (unless constidx
1612                  (if safe                 
1613                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1614                    (! 3d-dims dim1 dim2 src))
1615                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1616                (let* ((v ($ arm::arg_x)))
1617                  (! array-data-vector-ref v src)
1618                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1619
1620(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1621  (with-arm-local-vinsn-macros (seg vreg xfer)
1622    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1623           (j-known-fixnum (acode-fixnum-form-p j))
1624           (src)
1625           (unscaled-i)
1626           (unscaled-j)
1627           (constidx
1628            (and dim0 dim1 i-known-fixnum j-known-fixnum
1629                 (>= i-known-fixnum 0)
1630                 (>= j-known-fixnum 0)
1631                 (< i-known-fixnum dim0)
1632                 (< j-known-fixnum dim1)
1633                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1634      (if constidx
1635        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1636        (multiple-value-setq (src unscaled-i unscaled-j)
1637          (arm2-three-untargeted-reg-forms seg
1638                                           array arm::arg_x
1639                                           i arm::arg_y
1640                                           j arm::arg_z)))
1641      (when safe       
1642        (when (typep safe 'fixnum)
1643          (! trap-unless-simple-array-2
1644             src
1645             (dpb safe target::arrayH.flags-cell-subtag-byte
1646                  (ash 1 $arh_simple_bit))
1647             (nx-error-for-simple-2d-array-type typekeyword)))
1648        (unless i-known-fixnum
1649          (! trap-unless-fixnum unscaled-i))
1650        (unless j-known-fixnum
1651          (! trap-unless-fixnum unscaled-j)))
1652      (with-node-target (src) idx-reg
1653        (with-imm-target () dim1
1654          (unless constidx
1655            (if safe                   
1656              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1657              (! 2d-dim1 dim1 src))
1658            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1659          (with-node-target (idx-reg) v
1660            (! array-data-vector-ref v src)
1661            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1662
1663
1664
1665(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1666  (with-arm-local-vinsn-macros (seg vreg xfer)
1667    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1668           (j-known-fixnum (acode-fixnum-form-p j))
1669           (k-known-fixnum (acode-fixnum-form-p k))
1670           (src)
1671           (unscaled-i)
1672           (unscaled-j)
1673           (unscaled-k)
1674           (constidx
1675            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1676                 (>= i-known-fixnum 0)
1677                 (>= j-known-fixnum 0)
1678                 (>= k-known-fixnum 0)
1679                 (< i-known-fixnum dim0)
1680                 (< j-known-fixnum dim1)
1681                 (< k-known-fixnum dim2)
1682                 (+ (* i-known-fixnum dim1 dim2)
1683                    (* j-known-fixnum dim2)
1684                    k-known-fixnum))))
1685      (if constidx
1686        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1687        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1688          (arm2-four-untargeted-reg-forms seg
1689                                           array arm::temp0
1690                                           i arm::arg_x
1691                                           j arm::arg_y
1692                                           k arm::arg_z)))
1693      (when safe       
1694        (when (typep safe 'fixnum)
1695          (! trap-unless-simple-array-3
1696             src
1697             (dpb safe target::arrayH.flags-cell-subtag-byte
1698                  (ash 1 $arh_simple_bit))
1699             (nx-error-for-simple-3d-array-type typekeyword)))
1700        (unless i-known-fixnum
1701          (! trap-unless-fixnum unscaled-i))
1702        (unless j-known-fixnum
1703          (! trap-unless-fixnum unscaled-j))
1704        (unless k-known-fixnum
1705          (! trap-unless-fixnum unscaled-k)))
1706      (with-node-target (src) idx-reg
1707        (with-imm-target () dim1
1708          (with-imm-target (dim1) dim2
1709            (unless constidx
1710              (if safe                   
1711                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1712                (! 3d-dims dim1 dim2 src))
1713              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1714        (with-node-target (idx-reg) v
1715          (! array-data-vector-ref v src)
1716          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1717
1718
1719(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1720  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1721           (or (eq (acode-operator form) (%nx1-operator immediate))
1722               (eq (acode-operator form) (%nx1-operator fixnum))))
1723    (let* ((val (%cadr form))
1724           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1725                         (typep val '(signed-byte 32)))
1726                        ((eq type-keyword :single-float-vector)
1727                         (typep val 'short-float))
1728                        ((eq type-keyword :double-float-vector)
1729                         (typep val 'double-float))
1730                        ((eq type-keyword :simple-string)
1731                         (typep val 'base-char))
1732                        ((eq type-keyword :signed-8-bit-vector)
1733                         (typep val '(signed-byte 8)))
1734                        ((eq type-keyword :unsigned-8-bit-vector)
1735                         (typep val '(unsigned-byte 8)))
1736                        ((eq type-keyword :signed-16-bit-vector) 
1737                         (typep val '(signed-byte 16)))
1738                        ((eq type-keyword :unsigned-16-bit-vector)
1739                         (typep val '(unsigned-byte 16)))
1740                        ((eq type-keyword :bit-vector)
1741                         (typep val 'bit)))))
1742      (if typep val))))
1743
1744(defun arm2-target-reg-for-aset (vreg type-keyword)
1745  (let* ((arch (backend-target-arch *target-backend*))
1746         (is-node (member type-keyword (arch::target-gvector-types arch)))
1747         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1748         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1749         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1750         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1751         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1752         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1753         (vreg-class (if vreg (hard-regspec-class vreg)))
1754         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1755                            (eql vreg-class hard-reg-class-fpr))
1756                      (get-regspec-mode vreg)))
1757         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1758         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1759         (acc (make-wired-lreg arm::arg_z)))
1760    (cond ((or is-node
1761               is-1-bit
1762               (eq type-keyword :simple-string)
1763               (eq type-keyword :fixnum-vector)
1764               (and (eql vreg-class hard-reg-class-gpr)
1765                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1766           acc)
1767          ;; If there's no vreg - if we're setting for effect only, and
1768          ;; not for value - we can target an unboxed register directly.
1769          ;; Usually.
1770          ((null vreg)
1771           (cond (is-64-bit
1772                  (if (eq type-keyword :double-float-vector)
1773                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1774                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1775                 (is-32-bit
1776                  (if (eq type-keyword :single-float-vector)
1777                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1778                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1779                 (is-16-bit
1780                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1781                 (is-8-bit
1782                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1783                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1784          ;; Vreg is non-null.  We might be able to use it directly.
1785          (t
1786           (let* ((lreg (if vreg-mode
1787                          (make-unwired-lreg (lreg-value vreg)))))
1788             (if 
1789               (cond
1790                 (is-64-bit
1791                  (if (eq type-keyword :double-float-vector)
1792                    (and (eql vreg-class hard-reg-class-fpr)
1793                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1794                      (if is-signed
1795                        (and (eql vreg-class hard-reg-class-gpr)
1796                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1797                        (and (eql vreg-class hard-reg-class-gpr)
1798                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1799                   (is-32-bit
1800                    (if (eq type-keyword :single-float-vector)
1801                      (and (eql vreg-class hard-reg-class-fpr)
1802                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1803                      (if is-signed
1804                        (and (eql vreg-class hard-reg-class-gpr)
1805                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1806                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1807                        (and (eql vreg-class hard-reg-class-gpr)
1808                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1809                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1810                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1811                   (is-16-bit
1812                    (if is-signed
1813                      (and (eql vreg-class hard-reg-class-gpr)
1814                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1815                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1816                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1817                      (and (eql vreg-class hard-reg-class-gpr)
1818                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1819                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1820                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1821                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1822                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1823                   (t
1824                    (if is-signed
1825                      (and (eql vreg-class hard-reg-class-gpr)
1826                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1827                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1828                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1829                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1830                      (and (eql vreg-class hard-reg-class-gpr)
1831                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1832                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1833                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1834                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1835                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1836                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1837                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1838               lreg
1839               acc))))))
1840
1841(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1842  (with-arm-local-vinsn-macros (seg)
1843    (let* ((arch (backend-target-arch *target-backend*))
1844           (is-node (member type-keyword (arch::target-gvector-types arch)))
1845           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1846           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1847           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1848           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1849           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1850           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1851                                         hard-reg-class-gpr)
1852                                    (eql (get-regspec-mode result-reg)
1853                                         hard-reg-class-gpr-mode-node)))
1854           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1855           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1856      (if (or is-node (not result-is-node-gpr))
1857        result-reg
1858        (cond (is-64-bit
1859               (if (eq type-keyword :double-float-vector)
1860                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1861                   (if safe
1862                     (! get-double? reg result-reg)
1863                     (! get-double reg result-reg))
1864                   reg)))
1865              (is-32-bit
1866               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1867               ;; case here.
1868               (if is-signed             
1869                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1870                   (if (eq type-keyword :fixnum-vector)
1871                     (progn
1872                       (when safe
1873                         (! trap-unless-fixnum result-reg))
1874                       (! fixnum->signed-natural reg result-reg))
1875                     (! unbox-s32 reg result-reg))
1876                   reg)
1877                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1878                   (cond ((eq type-keyword :simple-string)
1879                          (if (characterp constval)
1880                            (arm2-lri seg reg (char-code constval))
1881                            (! unbox-base-char reg result-reg)))
1882                         ((eq type-keyword :single-float-vector)
1883                          (if (typep constval 'single-float)
1884                            (arm2-lri seg reg (single-float-bits constval))
1885                            (progn
1886                              (when safe
1887                                (! trap-unless-single-float result-reg))
1888                              (! single-float-bits reg result-reg))))
1889                         (t
1890                          (if (typep constval '(unsigned-byte 32))
1891                            (arm2-lri seg reg constval)
1892                            (! unbox-u32 reg result-reg))))
1893                   reg)))
1894              (is-16-bit
1895               (if is-signed
1896                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1897                   (if (typep constval '(signed-byte 16))
1898                     (arm2-lri seg reg constval)
1899                     (! unbox-s16 reg result-reg))
1900                   reg)
1901                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1902                   (if (typep constval '(unsigned-byte 16))
1903                     (arm2-lri seg reg constval)
1904                     (! unbox-u16 reg result-reg))
1905                   reg)))
1906              (is-8-bit
1907               (if is-signed
1908                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
1909                   (if (typep constval '(signed-byte 8))
1910                     (arm2-lri seg reg constval)
1911                     (! unbox-s8 reg result-reg))
1912                   reg)
1913                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1914                   (if (typep constval '(unsigned-byte 8))
1915                     (arm2-lri seg reg constval)
1916                     (! unbox-u8 reg result-reg))
1917                   reg)))
1918              (t
1919                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1920                   (unless (typep constval 'bit)
1921                     (! unbox-bit-bit0 reg result-reg))
1922                   reg)))))))
1923                   
1924     
1925;;; "val-reg" might be boxed, if the vreg requires it to be.
1926(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
1927  (with-arm-local-vinsn-macros (seg vreg xfer)
1928    (let* ((arch (backend-target-arch *target-backend*))
1929           (is-node (member type-keyword (arch::target-gvector-types arch)))
1930           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1931           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1932           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1933           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1934           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1935           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
1936      (cond ((and is-node node-value-needs-memoization)
1937             (unless (and (eql (hard-regspec-value src) arm::arg_x)
1938                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
1939                          (eql (hard-regspec-value val-reg) arm::arg_z))
1940               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
1941             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
1942            (is-node
1943             (if (and index-known-fixnum (<= index-known-fixnum
1944                                             (arch::target-max-32-bit-constant-index arch)))
1945               (! misc-set-c-node val-reg src index-known-fixnum)
1946               (with-imm-target () scaled-idx
1947
1948                 (if index-known-fixnum
1949                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1950                   (! scale-node-misc-index scaled-idx unscaled-idx))
1951                 (! misc-set-node val-reg src scaled-idx))))
1952            (t
1953             (with-imm-target (unboxed-val-reg) scaled-idx
1954               (cond
1955                 (is-64-bit
1956                  (if (and index-known-fixnum
1957                           (<= index-known-fixnum
1958                               (arch::target-max-64-bit-constant-index arch)))
1959                    (if (eq type-keyword :double-float-vector)
1960                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
1961                      (if is-signed
1962                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
1963                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
1964                    (progn
1965                      (if index-known-fixnum
1966                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
1967                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
1968                      (if (eq type-keyword :double-float-vector)
1969                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
1970                        (if is-signed
1971                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
1972                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
1973                 (is-32-bit
1974                  (if (and index-known-fixnum
1975                           (<= index-known-fixnum
1976                               (arch::target-max-32-bit-constant-index arch)))
1977                    (if (eq type-keyword :single-float-vector)
1978                      (if (eq (hard-regspec-class unboxed-val-reg)
1979                              hard-reg-class-fpr)
1980                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
1981                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
1982                      (if is-signed
1983                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
1984                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
1985                    (progn
1986                      (if index-known-fixnum
1987                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1988                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
1989                      (if (and (eq type-keyword :single-float-vector)
1990                               (eql (hard-regspec-class unboxed-val-reg)
1991                                    hard-reg-class-fpr))
1992                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
1993                        (if is-signed
1994                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
1995                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
1996                 (is-16-bit
1997                  (if (and index-known-fixnum
1998                           (<= index-known-fixnum
1999                               (arch::target-max-16-bit-constant-index arch)))
2000                    (if is-signed
2001                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2002                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2003                    (progn
2004                      (if index-known-fixnum
2005                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2006                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2007                      (if is-signed
2008                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2009                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2010                 (is-8-bit
2011                  (if (and index-known-fixnum
2012                           (<= index-known-fixnum
2013                               (arch::target-max-8-bit-constant-index arch)))
2014                    (if is-signed
2015                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2016                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2017                    (progn
2018                      (if index-known-fixnum
2019                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2020                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2021                      (if is-signed
2022                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2023                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2024                 (t
2025                  (unless is-1-bit
2026                    (nx-error "~& unsupported vector type: ~s"
2027                              type-keyword))
2028                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2029                    (with-imm-target (unboxed-val-reg) word
2030                      (let* ((word-index (ash index-known-fixnum -5))
2031                             (bit-number (logand index-known-fixnum #x1f)))
2032                        (! misc-ref-c-u32 word src word-index)
2033                        (if constval
2034                          (if (zerop constval)
2035                            (! set-constant-arm-bit-to-0 word word bit-number)
2036                            (! set-constant-arm-bit-to-1 word word bit-number))
2037                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2038                        (! misc-set-c-u32 word src word-index)))
2039                    (with-imm-temps (unboxed-val-reg) (word-index bit-number temp)
2040                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2041                      (if constval
2042                        (progn
2043                          (! lri temp #x80000000)
2044                          (! shift-right-variable-word bit-number temp bit-number)
2045                          (! misc-ref-u32 temp src word-index)
2046                          (if (zerop constval)
2047                            (! u32logandc2 temp temp bit-number)
2048                            (! u32logior temp temp bit-number)))
2049                        (with-imm-temps () (bitval)
2050                          (! shift-right-variable-word bitval unboxed-val-reg bit-number)
2051                          (! lri temp #x80000000)
2052                          (! shift-right-variable-word bit-number temp bit-number)
2053                          (! misc-ref-u32 temp src word-index)
2054                          (! u32logandc2 temp temp bit-number)
2055                          (! u32logior temp temp bitval)))
2056                      (! misc-set-u32 temp src word-index))))))))
2057      (when (and vreg val-reg) (<- val-reg))
2058      (^))))
2059                   
2060
2061(defun arm2-code-coverage-entry (seg note)
2062  (let* ((afunc *arm2-cur-afunc*))
2063    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2064    (with-arm-local-vinsn-macros (seg)
2065      (let* ((ccreg ($ arm::temp0)))
2066        (arm2-store-immediate seg note ccreg)
2067        (with-node-temps (ccreg) (zero)
2068          (! lri zero 0)
2069          (! misc-set-c-node zero ccreg 1))))))
2070
2071(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2072  (with-arm-local-vinsn-macros (seg)
2073    (let* ((arch (backend-target-arch *target-backend*))
2074           (is-node (member type-keyword (arch::target-gvector-types arch)))
2075           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2076           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2077           (index-known-fixnum (acode-fixnum-form-p index)))
2078      (let* ((src ($ arm::arg_x))
2079             (unscaled-idx ($ arm::arg_y))
2080             (result-reg ($ arm::arg_z)))
2081        (cond (needs-memoization
2082               (arm2-three-targeted-reg-forms seg
2083                                              vector src
2084                                              index unscaled-idx
2085                                              value result-reg))
2086              (t
2087               (multiple-value-setq (src unscaled-idx result-reg)
2088                 (arm2-three-untargeted-reg-forms seg
2089                                              vector src
2090                                              index unscaled-idx
2091                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2092        (when safe
2093          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2094                 (value (if (eql (hard-regspec-class result-reg)
2095                                 hard-reg-class-gpr)
2096                          (hard-regspec-value result-reg))))
2097            (when (and value (logbitp value *available-backend-imm-temps*))
2098              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2099            (if (typep safe 'fixnum)
2100              (! trap-unless-typecode= src safe))
2101            (unless index-known-fixnum
2102              (! trap-unless-fixnum unscaled-idx))
2103            (! check-misc-bound unscaled-idx src)))
2104        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2105
2106
2107(defun arm2-tail-call-alias (immref sym &optional arglist)
2108  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2109    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2110      (make-acode (%nx1-operator immediate) (car alias))
2111      immref)))
2112
2113;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2114;;; consing it.
2115(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2116  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2117    (when (eq (logand (the fixnum (nx-var-bits rest))
2118                      (logior $vsetqmask (ash -1 $vbitspecial)
2119                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2120              0)               ; Nothing but simple references
2121      (do* ()
2122           ((not (acode-p body)))
2123        (let* ((op (acode-operator body)))
2124          (if (or (eq op (%nx1-operator lexical-function-call))
2125                  (eq op (%nx1-operator call)))
2126            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2127               (unless (and (eq spread-p t)
2128                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2129                (return nil))
2130              (flet ((independent-of-all-values (form)       
2131                       (setq form (acode-unwrapped-form-value form))
2132                       (or (arm-constant-form-p form)
2133                           (let* ((lexref (arm2-lexical-reference-p form)))
2134                             (and lexref 
2135                                  (neq lexref rest)
2136                                  (dolist (val rest-values t)
2137                                    (unless (arm2-var-not-set-by-form-p lexref val)
2138                                      (return))))))))
2139                (unless (or (eq op (%nx1-operator lexical-function-call))
2140                            (independent-of-all-values fn-form))
2141                  (return nil))
2142                (if (dolist (s stack-args t)
2143                          (unless (independent-of-all-values s)
2144                            (return nil)))
2145                  (let* ((arglist (append stack-args rest-values)))
2146                    (return
2147                     (make-acode op 
2148                                 fn-form 
2149                                 (if (<= (length arglist) $numarmargregs)
2150                                   (list nil (reverse arglist))
2151                                   (list (butlast arglist $numarmargregs)
2152                                         (reverse (last arglist $numarmargregs))))
2153                                 nil)))
2154                  (return nil))))
2155            (if (eq op (%nx1-operator local-block))
2156              (setq body (%cadr body))
2157              (if (and (eq op (%nx1-operator if))
2158                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2159                (setq body (%caddr body))
2160                (return nil)))))))))
2161
2162(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2163  (with-arm-local-vinsn-macros (seg vreg xfer)
2164    (when spread-p
2165      (destructuring-bind (stack-args reg-args) arglist
2166        (when (and (null (cdr reg-args))
2167                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2168          (setq spread-p nil)
2169          (let* ((nargs (length stack-args)))
2170            (declare (fixnum nargs))
2171            (if (<= nargs $numarmargregs)
2172              (setq arglist (list nil (reverse stack-args)))
2173              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2174    (let* ((lexref (arm2-lexical-reference-p fn))
2175           (simple-case (or (fixnump fn)
2176                            (typep fn 'lreg)
2177                            (arm2-immediate-function-p fn)
2178                            (and 
2179                             lexref
2180                             (not spread-p)
2181                             (flet ((all-simple (args)
2182                                      (dolist (arg args t)
2183                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2184                                          (return)))))
2185                               (and (all-simple (car arglist))
2186                                    (all-simple (cadr arglist))
2187                                    (setq fn (var-ea lexref)))))))
2188           (cstack *arm2-cstack*)
2189           (top *arm2-top-vstack-lcell*)
2190           (vstack *arm2-vstack*))
2191      (setq xfer (or xfer 0))
2192      (when (and (eq xfer $backend-return)
2193                 (eq 0 *arm2-undo-count*)
2194                 (acode-p fn)
2195                 (eq (acode-operator fn) (%nx1-operator immediate))
2196                 (symbolp (cadr fn)))
2197        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2198     
2199      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2200        (progn
2201          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2202          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2203          (setq  *arm2-cstack* cstack)
2204          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2205        (let* ((mv-p (arm2-mv-p xfer)))
2206          (unless simple-case
2207            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2208            (setq fn (arm2-vloc-ea vstack)))
2209          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2210          (if (and (logbitp $backend-mvpass-bit xfer)
2211                   (not simple-case))
2212            (progn
2213              (! save-values)
2214              (! vstack-discard 1)
2215              (arm2-set-nargs seg 0)
2216              (! recover-values))
2217            (unless (or mv-p simple-case)
2218              (! vstack-discard 1)))
2219          (arm2-set-vstack vstack)
2220          (setq *arm2-top-vstack-lcell* top)
2221          (setq *arm2-cstack* cstack)
2222          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2223            (<- arm::arg_z)
2224            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2225      nil)))
2226
2227(defun arm2-restore-full-lisp-context (seg)
2228  (with-arm-local-vinsn-macros (seg)
2229    (if *arm2-open-code-inline*
2230      (! restore-full-lisp-context)
2231      (! restore-full-lisp-context-ool))))
2232
2233(defun arm2-call-symbol (seg jump-p)
2234  ; fname contains a symbol; we can either call it via
2235  ; a call to .SPjmpsym or expand the instructions inline.
2236  ; Since the branches are unconditional, the call doesn't
2237  ; cost much, but doing the instructions inline would give
2238  ; an instruction scheduler some opportunities to improve
2239  ; performance, so this isn't a strict time/speed tradeoff.
2240  ; This should probably dispatch on something other than
2241  ; *arm2-open-code-inline*, since that does imply a time/speed
2242  ; tradeoff.
2243  (with-arm-local-vinsn-macros (seg)
2244    (if *arm2-open-code-inline*
2245      (if jump-p
2246        (! jump-known-symbol)
2247        (! call-known-symbol arm::arg_z))
2248      (if jump-p
2249        (! jump-known-symbol-ool)
2250        (! call-known-symbol-ool)))))
2251
2252;;; Nargs = nil -> multiple-value case.
2253(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2254  (with-arm-local-vinsn-macros (seg)
2255    (let* ((f-op (acode-unwrapped-form-value fn))
2256           (immp (and (consp f-op)
2257                      (eq (%car f-op) (%nx1-operator immediate))))
2258           (symp (and immp (symbolp (%cadr f-op))))
2259           (label-p (and (fixnump fn) 
2260                         (locally (declare (fixnum fn))
2261                           (and (= fn -1) (- fn)))))
2262           (tail-p (eq xfer $backend-return))
2263           (func (if (consp f-op) (%cadr f-op)))
2264           (a-reg nil)
2265           (lfunp (and (acode-p f-op) 
2266                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2267           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2268           (callable (or symp lfunp label-p))
2269           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::temp0)))))
2270           (alternate-tail-call
2271            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2272           )
2273      (when expression-p
2274                                        ;Have to do this before spread args, since might be vsp-relative.
2275        (if nargs
2276          (arm2-do-lexical-reference seg destreg fn)
2277          (arm2-copy-register seg destreg fn)))
2278      (if (or symp lfunp)
2279        (setq func (if symp (arm2-symbol-entry-locative func)
2280                     (arm2-afunc-lfun-ref func))
2281              a-reg (arm2-register-constant-p func)))
2282      (when tail-p
2283        #-no-compiler-bugs
2284        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2285        (when a-reg
2286          (arm2-copy-register seg destreg a-reg))
2287        (unless spread-p
2288          (unless alternate-tail-call
2289            (if nargs
2290              (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count*)
2291              (when *arm2-register-restore-count*
2292                (with-imm-temps () (vsp0)
2293                  (! fixnum-add vsp0 arm::vsp arm::nargs)
2294                  (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* vsp0)))))))
2295      (if spread-p
2296        (progn
2297          (arm2-set-nargs seg (%i- nargs 1))
2298          (when (and tail-p *arm2-register-restore-count*)
2299            (! copy-gpr arm::temp1 arm::vsp)) ; .SPspread-lexpr-z & .SPspreadargz preserve temp1
2300          (if (eq spread-p 0)
2301            (! spread-lexpr)
2302            (! spread-list))
2303          (when (and tail-p *arm2-register-restore-count*)
2304            (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* arm::temp1)))
2305        (if nargs
2306          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2307          (! pop-argument-registers)))
2308      (if callable
2309        (if (not tail-p)
2310          (if (arm2-mvpass-p xfer)
2311            (let* ((call-reg (if symp ($ arm::fname) ($ arm::temp0))))
2312              (if label-p
2313                (arm2-copy-register seg call-reg ($ arm::fn))
2314                (if a-reg
2315                  (arm2-copy-register seg call-reg  a-reg)
2316                  (arm2-store-immediate seg func call-reg)))
2317              (if symp
2318                (! pass-multiple-values-symbol)
2319                (! pass-multiple-values)))
2320            (progn 
2321              (if label-p
2322                (progn
2323                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2324                  (! call-label (aref *backend-labels* 1)))
2325                (progn
2326                  (if a-reg
2327                    (arm2-copy-register seg destreg a-reg)
2328                    (arm2-store-immediate seg func destreg))
2329                  (if symp
2330                    (arm2-call-symbol seg nil)
2331                    (! call-known-function))))))
2332          (if alternate-tail-call
2333            (progn
2334              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2335              (! jump (aref *backend-labels* *arm2-tail-label*)))
2336            (progn
2337              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2338              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2339                (progn
2340                  (if label-p
2341                    (arm2-copy-register seg arm::nfn arm::fn))
2342                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2343                  (arm2-restore-full-lisp-context seg)
2344                  (if label-p
2345                    (! jump (aref *backend-labels* 1))
2346                    (progn
2347                      (if symp
2348                        (arm2-call-symbol seg t)
2349                        (! jump-known-function)))))
2350                (progn
2351                  (if label-p
2352                    (arm2-copy-register seg arm::nfn arm::fn)
2353                    (unless a-reg (arm2-store-immediate seg func destreg)))
2354                  (cond ((or spread-p (null nargs))
2355                         (if symp
2356                           (! tail-call-sym-gen)
2357                           (! tail-call-fn-gen)))
2358                        ((%i> nargs $numarmargregs)
2359                         (if symp
2360                           (! tail-call-sym-slide)
2361                           (! tail-call-fn-slide)))
2362                        (t
2363                         (if symp
2364                           (! tail-call-sym-vsp)
2365                           (! tail-call-fn-vsp)))))))))
2366        ;; The general (funcall) case: we don't know (at compile-time)
2367        ;; for sure whether we've got a symbol or a (local, constant)
2368        ;; function.
2369        (progn
2370          (unless (or (fixnump fn) (typep fn 'lreg))
2371            (arm2-one-targeted-reg-form seg fn destreg))
2372          (if (not tail-p)
2373            (if (arm2-mvpass-p xfer)
2374              (! pass-multiple-values)
2375              (! funcall))                 
2376            (cond ((or (null nargs) spread-p)
2377                   (! tail-funcall-gen))
2378                  ((%i> nargs $numarmargregs)
2379                   (! tail-funcall-slide))
2380                  (t
2381                   (! tail-funcall-vsp)))))))
2382    nil))
2383
2384(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2385  (let* ((old-stack (arm2-encode-stack))
2386         (copy afuncs)
2387         (func nil))
2388    (with-arm-p2-declarations p2decls 
2389      (dolist (var vars) 
2390        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2391          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2392      (arm2-undo-body seg vreg xfer body old-stack)
2393      (dolist (var vars)
2394        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2395          (arm2-close-var seg var))))))
2396
2397(defun arm2-make-closure (seg afunc downward-p)
2398  (with-arm-local-vinsn-macros (seg)
2399    (flet ((var-to-reg (var target)
2400             (let* ((ea (var-ea (var-bits var))))
2401               (if ea
2402                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2403                 (! load-nil target))
2404               target))
2405           (set-some-cells (dest cellno c0 c1 c2 c3)
2406             (declare (fixnum cellno))
2407             (! misc-set-c-node c0 dest cellno)
2408             (incf cellno)
2409             (when c1
2410               (! misc-set-c-node c1 dest cellno)
2411               (incf cellno)
2412               (when c2
2413                 (! misc-set-c-node c2 dest cellno)
2414                 (incf cellno)
2415                 (when c3
2416                   (! misc-set-c-node c3 dest cellno)
2417                   (incf cellno))))
2418             cellno))
2419      (let* ((inherited-vars (afunc-inherited-vars afunc))
2420             (arch (backend-target-arch *target-backend*))
2421             (dest ($ arm::arg_z))
2422             (vsize (+ (length inherited-vars) 
2423                       2                ; %closure-code%, afunc
2424                       2)))             ; name, lfun-bits
2425        (declare (list inherited-vars))
2426        (if downward-p
2427          (progn
2428            (let* ((*arm2-vstack* *arm2-vstack*)
2429                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2430              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2431              (! %closure-code% arm::arg_y)
2432              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2433              (arm2-vpush-register-arg seg arm::arg_x)
2434              (arm2-vpush-register-arg seg arm::arg_y)
2435              (arm2-vpush-register-arg seg arm::arg_z)
2436                                        ; Could be smarter about memory traffic here.
2437              (dolist (v inherited-vars)
2438                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2439              (! load-nil arm::arg_z)
2440              (arm2-vpush-register-arg seg arm::arg_z)
2441              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2442              (arm2-vpush-register-arg seg arm::arg_z)
2443              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2444              (! make-stack-gvector))
2445            (arm2-open-undo $undostkblk))
2446          (let* ((cell 0))
2447            (declare (fixnum cell))
2448            (progn
2449              (arm2-lri seg
2450                        arm::imm0
2451                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2452              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2453              )       
2454            (! %closure-code% arm::arg_x)
2455            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2456            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2457              (do* ((ccode arm::arg_x nil)
2458                    (func arm::arg_y nil))
2459                   ((null inherited-vars))
2460                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2461                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2462                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2463                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2464                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2465            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2466            (! load-nil arm::arg_x)
2467            (! misc-set-c-node arm::arg_x dest cell)
2468            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2469        dest))))
2470       
2471(defun arm2-symbol-entry-locative (sym)
2472  (setq sym (require-type sym 'symbol))
2473  (when (eq sym '%call-next-method-with-args)
2474    (setf (afunc-bits *arm2-cur-afunc*)
2475          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2476  (or (assq sym *arm2-fcells*)
2477      (let ((new (list sym)))
2478        (push new *arm2-fcells*)
2479        new)))
2480
2481(defun arm2-symbol-value-cell (sym)
2482  (setq sym (require-type sym 'symbol))
2483  (or (assq sym *arm2-vcells*)
2484      (let ((new (list sym)))
2485        (push new *arm2-vcells*)
2486        (ensure-binding-index sym)
2487        new)))
2488
2489
2490(defun arm2-symbol-locative-p (imm)
2491  (and (consp imm)
2492       (or (memq imm *arm2-vcells*)
2493           (memq imm *arm2-fcells*))))
2494
2495
2496
2497
2498(defun arm2-immediate-function-p (f)
2499  (setq f (acode-unwrapped-form-value f))
2500  (and (acode-p f)
2501       (or (eq (%car f) (%nx1-operator immediate))
2502           (eq (%car f) (%nx1-operator simple-function)))))
2503
2504(defun arm-constant-form-p (form)
2505  (setq form (nx-untyped-form form))
2506  (if form
2507    (or (nx-null form)
2508        (nx-t form)
2509        (and (consp form)
2510             (or (eq (acode-operator form) (%nx1-operator immediate))
2511                 (eq (acode-operator form) (%nx1-operator fixnum))
2512                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2513
2514
2515 
2516(defun arm2-integer-constant-p (form mode)
2517  (let* ((val 
2518         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2519             (and (acode-p form)
2520                  (eq (acode-operator form) (%nx1-operator immediate))
2521                  (setq form (%cadr form))
2522                  (if (typep form 'integer)
2523                    form)))))
2524    (and val (%typep val (mode-specifier-type mode)) val)))
2525
2526
2527(defun arm-side-effect-free-form-p (form)
2528  (when (consp (setq form (acode-unwrapped-form-value form)))
2529    (or (arm-constant-form-p form)
2530        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2531        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2532          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2533
2534(defun arm2-formlist (seg stkargs &optional revregargs)
2535  (with-arm-local-vinsn-macros (seg) 
2536    (let* ((nregs (length revregargs))
2537           (n nregs))
2538      (declare (fixnum n))
2539      (dolist (arg stkargs)
2540        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2541          (arm2-vpush-register-arg seg reg)
2542          (incf n)))
2543      (when revregargs
2544        (let* ((zform (%car revregargs))
2545               (yform (%cadr revregargs))
2546               (xform (%caddr revregargs)))
2547          (if (eq 3 nregs)
2548            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2549            (if (eq 2 nregs)
2550              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2551              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2552      n)))
2553
2554(defun arm2-arglist (seg args)
2555  (arm2-formlist seg (car args) (cadr args)))
2556
2557
2558
2559
2560
2561(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2562  (let* ((mode (case ffi-arg-type
2563                 ((nil) :natural)
2564                 (:signed-byte :s8)
2565                 (:unsigned-byte :u8)
2566                 (:signed-halfword :s16)
2567                 (:unsigned-halfword :u16)
2568                 (:signed-fullword :s32)
2569                 (:unsigned-fullword :u32)
2570                 (:unsigned-doubleword :u64)
2571                 (:signed-doubleword :s64)))
2572         (modeval (gpr-mode-name-value mode)))
2573    (with-arm-local-vinsn-macros (seg)
2574      (let* ((value (arm2-integer-constant-p form mode)))
2575        (if value
2576            (progn
2577              (unless (typep immreg 'lreg)
2578                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2579              (arm2-lri seg immreg value)
2580              immreg)
2581          (progn 
2582            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2583
2584
2585(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2586  (arm2-one-targeted-reg-form seg
2587                              form 
2588                              address-reg))
2589
2590
2591(defun arm2-one-lreg-form (seg form lreg)
2592  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2593    (if is-float
2594      (arm2-form-float seg lreg nil form)
2595      (arm2-form seg lreg nil form))
2596    lreg))
2597
2598(defun arm2-one-targeted-reg-form (seg form reg)
2599  (arm2-one-lreg-form seg form reg))
2600
2601(defun arm2-one-untargeted-lreg-form (seg form reg)
2602  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2603
2604(defun arm2-one-untargeted-reg-form (seg form suggested)
2605  (with-arm-local-vinsn-macros (seg)
2606    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2607           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2608      (if node-p
2609        (let* ((ref (arm2-lexical-reference-ea form))
2610               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2611          (if reg
2612            ref
2613            (if (nx-null form)
2614              (progn
2615                (! load-nil suggested)
2616                suggested)
2617              (if (and (acode-p form) 
2618                       (eq (acode-operator form) (%nx1-operator immediate)) 
2619                       (setq reg (arm2-register-constant-p (cadr form))))
2620                reg
2621                (if (and (acode-p form)
2622                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2623                  arm::rcontext
2624                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2625        (arm2-one-untargeted-lreg-form seg form suggested)))))
2626             
2627
2628(defun arm2-push-register (seg areg)
2629  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2630         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2631         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2632         vinsn)
2633    (with-arm-local-vinsn-macros (seg)
2634      (if a-node
2635        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2636        (progn
2637          (setq vinsn
2638                (if a-float
2639                  (if a-double
2640                    (! temp-push-double-float areg)
2641                    (! temp-push-single-float areg))
2642                  (! temp-push-unboxed-word areg)))
2643          (arm2-open-undo $undostkblk)))
2644      vinsn)))
2645
2646(defun arm2-pop-register (seg areg)
2647  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2648         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2649         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2650         vinsn)
2651    (with-arm-local-vinsn-macros (seg)
2652      (if a-node
2653        (setq vinsn (arm2-vpop-register seg areg))
2654        (progn
2655          (setq vinsn
2656                (if a-float
2657                  (if a-double
2658                    (! temp-pop-double-float areg)
2659                    (! temp-pop-single-float areg))
2660                  (! temp-pop-unboxed-word areg)))
2661          (arm2-close-undo)))
2662      vinsn)))
2663
2664(defun arm2-acc-reg-for (reg)
2665  (with-arm-local-vinsn-macros (seg)
2666    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2667             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2668      ($ arm::arg_z)
2669      reg)))
2670
2671;;; The compiler often generates superfluous pushes & pops.  Try to
2672;;; eliminate them.
2673;;; It's easier to elide pushes and pops to the TSP.
2674(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2675  (with-arm-local-vinsn-macros (seg)
2676    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2677           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2678           (same-reg (eq (hard-regspec-value pushed-reg)
2679                         (hard-regspec-value popped-reg)))
2680           (tsp-p (vinsn-attribute-p push-vinsn :tsp)))
2681      (when (and tsp-p t)               ; vsp case is harder.
2682        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2683          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2684                                     push-vinsn pop-vinsn pushed-reg))
2685                 (popped-reg-is-set (if same-reg
2686                                      pushed-reg-is-set
2687                                      (vinsn-sequence-sets-reg-p
2688                                       push-vinsn pop-vinsn popped-reg))))
2689            (unless (and pushed-reg-is-set popped-reg-is-set)
2690              (unless same-reg
2691                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2692                                     hard-reg-class-fpr)
2693                               (! copy-fpr popped-reg pushed-reg)
2694                               (! copy-gpr popped-reg pushed-reg))))
2695                  (remove-dll-node copy)
2696                  (if pushed-reg-is-set
2697                    (insert-dll-node-after copy push-vinsn)
2698                    (insert-dll-node-before copy push-vinsn))))
2699              (elide-vinsn push-vinsn)
2700              (elide-vinsn pop-vinsn))))))))
2701               
2702       
2703;;; we never leave the first form pushed (the 68K compiler had some subprims that
2704;;; would vpop the first argument out of line.)
2705(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2706  (let* ((avar (arm2-lexical-reference-p aform))
2707         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2708         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2709                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2710         (apushed (not (or atriv aconst))))
2711    (progn
2712      (unless aconst
2713        (if atriv
2714          (arm2-one-targeted-reg-form seg aform areg)
2715          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2716      (arm2-one-targeted-reg-form seg bform breg)
2717      (if aconst
2718        (arm2-one-targeted-reg-form seg aform areg)
2719        (if apushed
2720          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2721    (values areg breg)))
2722
2723
2724(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2725  (with-arm-local-vinsn-macros (seg)
2726    (let* ((avar (arm2-lexical-reference-p aform))
2727           (adest areg)
2728           (bdest breg)
2729           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2730           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2731                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2732           (apushed (not (or atriv aconst))))
2733      (progn
2734        (unless aconst
2735          (if atriv
2736            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2737            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2738        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2739        (if aconst
2740          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2741          (if apushed
2742            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2743      (values adest bdest))))
2744
2745
2746(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2747  (let* ((bnode (nx2-node-gpr-p breg))
2748         (cnode (nx2-node-gpr-p creg))
2749         (dnode (nx2-node-gpr-p dreg))
2750         (atriv (or (null aform) 
2751                    (and (arm2-trivial-p bform)
2752                         (arm2-trivial-p cform)
2753                         (arm2-trivial-p dform)
2754                         bnode
2755                         cnode
2756                         dnode)))
2757         (btriv (or (null bform)
2758                    (and (arm2-trivial-p cform)
2759                         (arm2-trivial-p dform)
2760                         cnode
2761                         dnode)))
2762         (ctriv (or (null cform)
2763                    (and (arm2-trivial-p dform) dnode)))
2764         
2765         (aconst (and (not atriv) 
2766                      (or (arm-side-effect-free-form-p aform)
2767                          (let ((avar (arm2-lexical-reference-p aform)))
2768                            (and avar 
2769                                 (arm2-var-not-set-by-form-p avar bform)
2770                                 (arm2-var-not-set-by-form-p avar cform)
2771                                 (arm2-var-not-set-by-form-p avar dform))))))
2772         (bconst (and (not btriv)
2773                      (or (arm-side-effect-free-form-p bform)
2774                          (let ((bvar (arm2-lexical-reference-p bform)))
2775                            (and bvar
2776                                 (arm2-var-not-set-by-form-p bvar cform)
2777                                 (arm2-var-not-set-by-form-p bvar dform))))))
2778         (cconst (and (not ctriv)
2779                      (or (arm-side-effect-free-form-p cform)
2780                          (let ((cvar (arm2-lexical-reference-p cform)))
2781                            (and cvar
2782                                 (arm2-var-not-set-by-form-p cvar dform))))))
2783         (apushed nil)
2784         (bpushed nil)
2785         (cpushed nil))
2786    (if (and aform (not aconst))
2787      (if atriv
2788        (arm2-one-targeted-reg-form seg aform areg)
2789        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2790    (if (and bform (not bconst))
2791      (if btriv
2792        (arm2-one-targeted-reg-form seg bform breg)
2793        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2794    (if (and cform (not cconst))
2795      (if ctriv
2796        (arm2-one-targeted-reg-form seg cform creg)
2797        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2798    (arm2-one-targeted-reg-form seg dform dreg)
2799    (unless ctriv
2800      (if cconst
2801        (arm2-one-targeted-reg-form seg cform creg)
2802        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2803    (unless btriv 
2804      (if bconst
2805        (arm2-one-targeted-reg-form seg bform breg)
2806        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2807    (unless atriv
2808      (if aconst
2809        (arm2-one-targeted-reg-form seg aform areg)
2810        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2811    (values areg breg creg dreg)))
2812
2813(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2814  (let* ((bnode (nx2-node-gpr-p breg))
2815         (cnode (nx2-node-gpr-p creg))
2816         (atriv (or (null aform) 
2817                    (and (arm2-trivial-p bform)
2818                         (arm2-trivial-p cform)
2819                         bnode
2820                         cnode)))
2821         (btriv (or (null bform)
2822                    (and (arm2-trivial-p cform)
2823                         cnode)))
2824         (aconst (and (not atriv) 
2825                      (or (arm-side-effect-free-form-p aform)
2826                          (let ((avar (arm2-lexical-reference-p aform)))
2827                            (and avar 
2828                                 (arm2-var-not-set-by-form-p avar bform)
2829                                 (arm2-var-not-set-by-form-p avar cform))))))
2830         (bconst (and (not btriv)
2831                      (or
2832                       (arm-side-effect-free-form-p bform)
2833                       (let ((bvar (arm2-lexical-reference-p bform)))
2834                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2835         (apushed nil)
2836         (bpushed nil))
2837    (if (and aform (not aconst))
2838      (if atriv
2839        (arm2-one-targeted-reg-form seg aform areg)
2840        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2841    (if (and bform (not bconst))
2842      (if btriv
2843        (arm2-one-targeted-reg-form seg bform breg)
2844        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2845    (arm2-one-targeted-reg-form seg cform creg)
2846    (unless btriv 
2847      (if bconst
2848        (arm2-one-targeted-reg-form seg bform breg)
2849        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2850    (unless atriv
2851      (if aconst
2852        (arm2-one-targeted-reg-form seg aform areg)
2853        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2854    (values areg breg creg)))
2855
2856(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2857  (with-arm-local-vinsn-macros (seg)
2858    (let* ((bnode (nx2-node-gpr-p breg))
2859           (cnode (nx2-node-gpr-p creg))
2860           (atriv (or (null aform) 
2861                      (and (arm2-trivial-p bform)
2862                           (arm2-trivial-p cform)
2863                           bnode
2864                           cnode)))
2865           (btriv (or (null bform)
2866                      (and (arm2-trivial-p cform)
2867                           cnode)))
2868           (aconst (and (not atriv) 
2869                        (or (arm-side-effect-free-form-p aform)
2870                            (let ((avar (arm2-lexical-reference-p aform)))
2871                              (and avar 
2872                                   (arm2-var-not-set-by-form-p avar bform)
2873                                   (arm2-var-not-set-by-form-p avar cform))))))
2874           (bconst (and (not btriv)
2875                        (or
2876                         (arm-side-effect-free-form-p bform)
2877                         (let ((bvar (arm2-lexical-reference-p bform)))
2878                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2879           (adest areg)
2880           (bdest breg)
2881           (cdest creg)
2882           (apushed nil)
2883           (bpushed nil))
2884      (if (and aform (not aconst))
2885        (if atriv
2886          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2887          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2888      (if (and bform (not bconst))
2889        (if btriv
2890          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2891          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2892      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2893      (unless btriv 
2894        (if bconst
2895          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2896          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2897      (unless atriv
2898        (if aconst
2899          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2900          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2901      (values adest bdest cdest))))
2902
2903(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2904  (let* ((bnode (nx2-node-gpr-p breg))
2905         (cnode (nx2-node-gpr-p creg))
2906         (dnode (nx2-node-gpr-p dreg))
2907         (atriv (or (null aform) 
2908                    (and (arm2-trivial-p bform)
2909                         (arm2-trivial-p cform)
2910                         (arm2-trivial-p dform)
2911                         bnode
2912                         cnode
2913                         dnode)))
2914         (btriv (or (null bform)
2915                    (and (arm2-trivial-p cform)
2916                         (arm2-trivial-p dform)
2917                         cnode
2918                         dnode)))
2919         (ctriv (or (null cform)
2920                    (and (arm2-trivial-p dform) dnode)))
2921         (aconst (and (not atriv) 
2922                      (or (arm-side-effect-free-form-p aform)
2923                          (let ((avar (arm2-lexical-reference-p aform)))
2924                            (and avar 
2925                                 (arm2-var-not-set-by-form-p avar bform)
2926                                 (arm2-var-not-set-by-form-p avar cform)
2927                                 (arm2-var-not-set-by-form-p avar dform))))))
2928         (bconst (and (not btriv)
2929                      (or
2930                       (arm-side-effect-free-form-p bform)
2931                       (let ((bvar (arm2-lexical-reference-p bform)))
2932                         (and bvar
2933                              (arm2-var-not-set-by-form-p bvar cform)
2934                              (arm2-var-not-set-by-form-p bvar dform))))))
2935         (cconst (and (not ctriv)
2936                      (or
2937                       (arm-side-effect-free-form-p cform)
2938                       (let ((cvar (arm2-lexical-reference-p cform)))
2939                         (and cvar
2940                              (arm2-var-not-set-by-form-p cvar dform))))))
2941         (adest areg)
2942         (bdest breg)
2943         (cdest creg)
2944         (ddest dreg)
2945         (apushed nil)
2946         (bpushed nil)
2947         (cpushed nil))
2948    (if (and aform (not aconst))
2949      (if atriv
2950        (setq adest (arm2-one-targeted-reg-form seg aform areg))
2951        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2952    (if (and bform (not bconst))
2953      (if btriv
2954        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2955        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2956    (if (and cform (not cconst))
2957      (if ctriv
2958        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2959        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2960    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
2961    (unless ctriv 
2962      (if cconst
2963        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2964        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2965    (unless btriv 
2966      (if bconst
2967        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2968        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2969    (unless atriv
2970      (if aconst
2971        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2972        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2973    (values adest bdest cdest ddest)))
2974
2975(defun arm2-lri (seg reg value)
2976  (with-arm-local-vinsn-macros (seg)
2977    (if (>= value 0)
2978      (! lri reg value)
2979      (! lri reg (logand value #xffffffff)))))
2980
2981
2982(defun arm2-multiple-value-body (seg form)
2983  (let* ((lab (backend-get-next-label))
2984         (*arm2-vstack* *arm2-vstack*)
2985         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
2986         (old-stack (arm2-encode-stack)))
2987    (with-arm-local-vinsn-macros (seg)
2988      (arm2-open-undo $undomvexpect)
2989      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
2990      (@ lab))))
2991
2992(defun arm2-afunc-lfun-ref (afunc)
2993  (or
2994   (afunc-lfun afunc)
2995   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
2996          afunc)))
2997
2998(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
2999  (let ((inherited-args (afunc-inherited-vars afunc)))
3000    (when inherited-args
3001      (let* ((current-afunc *arm2-cur-afunc*)
3002             (stkargs (car arglist))
3003             (regargs (cadr arglist))
3004             (inhforms nil)
3005             (numregs (length regargs))
3006             (own-inhvars (afunc-inherited-vars current-afunc)))
3007        (dolist (var inherited-args)
3008          (let* ((root-var (nx-root-var var))
3009                 (other-guy 
3010                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3011                    (when (eq root-var (nx-root-var v)) (return v)))))
3012            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3013        (dolist (form inhforms)
3014          (if (%i< numregs maxregs)
3015            (progn
3016              (setq regargs (nconc regargs (list form)))
3017              (setq numregs (%i+ numregs 1)))
3018            (push form stkargs)))
3019        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3020        (%rplaca arglist stkargs)))) 
3021  arglist)
3022
3023
3024
3025;;; There are other cases involving constants that are worth exploiting.
3026(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3027  (with-arm-local-vinsn-macros (seg vreg xfer)
3028    (let* ((js16 (acode-s16-constant-p j))
3029           (is16 (acode-s16-constant-p i))
3030           (boolean (backend-crf-p vreg)))
3031      (if (and boolean (or js16 is16))
3032        (let* ((reg (arm2-one-untargeted-reg-form seg (if js16 i j) arm::arg_z)))
3033          (! compare-signed-s16const vreg reg (or js16 is16))
3034          (unless (or js16 (eq cr-bit arm::arm-cond-eq))
3035            (setq cr-bit (- 1 cr-bit)))
3036          (^ cr-bit true-p))
3037        (if (and (eq cr-bit arm::arm-cond-eq) 
3038                 (or js16 is16))
3039          (arm2-test-reg-%izerop 
3040           seg 
3041           vreg 
3042           xfer 
3043           (arm2-one-untargeted-reg-form 
3044            seg 
3045            (if js16 i j) 
3046            arm::arg_z) 
3047           cr-bit 
3048           true-p 
3049           (or js16 is16))
3050          (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3051            (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3052
3053(defun arm2-natural-compare (seg vreg xfer i j cr-bit true-p)
3054  (with-arm-local-vinsn-macros (seg vreg xfer)
3055    (let* ((jconstant (acode-fixnum-form-p j))
3056           (ju16 (typep jconstant '(unsigned-byte 16)))
3057           (iconstant (acode-fixnum-form-p i))
3058           (iu16 (typep iconstant '(unsigned-byte 16)))
3059           (boolean (backend-crf-p vreg)))
3060      (if (and boolean (or ju16 iu16))
3061        (with-imm-target
3062            () (reg :natural)
3063            (arm2-one-targeted-reg-form seg (if ju16 i j) reg)
3064            (! compare-unsigned-u16const vreg reg (if ju16 jconstant iconstant))
3065            (unless (or ju16 (eq cr-bit arm::arm-cond-eq)) 
3066              (setq cr-bit (- 1 cr-bit)))
3067            (^ cr-bit true-p))
3068        (with-imm-target ()
3069          (ireg :natural)
3070            (with-imm-target 
3071                (ireg) (jreg :natural)
3072                (arm2-two-targeted-reg-forms seg i ireg j jreg)
3073                (arm2-compare-natural-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3074
3075(defun arm2-compare-natural-registers (seg vreg xfer ireg jreg cr-bit true-p)
3076  (with-arm-local-vinsn-macros (seg vreg xfer)
3077    (if vreg
3078      (regspec-crf-gpr-case 
3079       (vreg dest)
3080       (progn
3081         (! compare-logical dest ireg jreg)
3082         (^ cr-bit true-p))
3083       (with-imm-temps () ((b31-reg :natural))
3084         (ecase cr-bit
3085           (#. arm::arm-cond-eq 
3086            (if true-p
3087              (! eq->bit31 b31-reg ireg jreg)
3088              (! ne->bit31 b31-reg ireg jreg)))
3089           (#. arm::arm-cond-lt
3090            (if true-p
3091              (! ltu->bit31 b31-reg ireg jreg)
3092              (! geu->bit31 b31-reg ireg jreg)))
3093           (#. arm::arm-cond-gt
3094            (if true-p
3095              (! gtu->bit31 b31-reg ireg jreg)
3096              (! leu->bit31 b31-reg ireg jreg))))
3097         (ensuring-node-target (target dest)
3098           (! lowbit->truth target b31-reg))
3099         (^)))
3100      (^))))
3101
3102(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3103  (with-arm-local-vinsn-macros (seg vreg xfer)
3104    (if vreg
3105      (regspec-crf-gpr-case 
3106       (vreg dest)
3107       (progn
3108         (! compare dest ireg jreg)
3109         (^ cr-bit true-p))
3110       (with-imm-temps () ((b31-reg :natural))
3111         (ecase cr-bit
3112           (#. arm::arm-cond-eq 
3113            (if true-p
3114              (! eq->bit31 b31-reg ireg jreg)
3115              (! ne->bit31 b31-reg ireg jreg)))
3116           (#. arm::arm-cond-lt
3117            (if true-p
3118              (! lt->bit31 b31-reg ireg jreg)
3119              (! ge->bit31 b31-reg ireg jreg)))
3120           (#. arm::arm-cond-gt
3121            (if true-p
3122              (! gt->bit31 b31-reg ireg jreg)
3123              (! le->bit31 b31-reg ireg jreg))))
3124         (ensuring-node-target (target dest)
3125           (! lowbit->truth target b31-reg))
3126         (^)))
3127      (^))))
3128
3129(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3130  (with-arm-local-vinsn-macros (seg vreg xfer)
3131    (if vreg
3132      (regspec-crf-gpr-case 
3133       (vreg dest)
3134       (progn
3135         (! compare-to-nil dest ireg)
3136         (^ cr-bit true-p))
3137       (with-imm-temps () ((b31-reg :natural))
3138         (ecase cr-bit
3139           (#. arm::arm-cond-eq 
3140            (if true-p
3141              (! eqnil->bit31 b31-reg ireg)
3142              (! nenil->bit31 b31-reg ireg))))
3143         (ensuring-node-target (target dest)
3144           (! lowbit->truth target b31-reg))
3145         (^)))
3146      (^))))
3147
3148;;; Have to extract a bit out of the CR when a boolean result needed.
3149(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3150  (with-arm-local-vinsn-macros (seg vreg xfer)
3151    (if vreg
3152      (regspec-crf-gpr-case 
3153       (vreg dest)
3154       (progn
3155         (! double-float-compare dest ireg jreg)
3156         (^ cr-bit true-p))
3157       (with-imm-temps () ((lowbit-reg :natural))
3158         (with-crf-target () flags
3159           (! double-float-compare flags ireg jreg)
3160           (! crbit->bit31 lowbit-reg flags cr-bit))
3161         (unless true-p
3162           (! invert-lowbit lowbit-reg))
3163         (ensuring-node-target (target dest)
3164           (! lowbit->truth target lowbit-reg))
3165         (^)))
3166      (^))))
3167
3168
3169(defun arm2-immediate-form-p (form)
3170  (if (and (consp form)
3171           (or (eq (%car form) (%nx1-operator immediate))
3172               (eq (%car form) (%nx1-operator simple-function))))
3173    t))
3174
3175(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3176  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3177
3178(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3179  (declare (fixnum reg zero))
3180  (with-arm-local-vinsn-macros (seg vreg xfer)
3181    (regspec-crf-gpr-case 
3182     (vreg dest)
3183     (progn
3184       (! compare-signed-s16const dest reg zero)
3185       (^ cr-bit true-p))
3186     (with-imm-temps (reg) (b31-reg scaled)
3187       (if (zerop zero)
3188         (setq scaled reg)
3189         (! subtract-constant scaled reg zero))
3190       (ecase cr-bit
3191         (#. arm::arm-cond-eq 
3192          (if true-p
3193            (! eq0->bit31 b31-reg scaled)
3194            (! ne0->bit31 b31-reg scaled)))
3195         (#. arm::arm-cond-lt
3196          (if true-p
3197            (! lt0->bit31 b31-reg scaled)
3198            (! ge0->bit31 b31-reg scaled)))
3199         (#. arm::arm-cond-gt
3200          (if true-p
3201            (! gt0->bit31 b31-reg scaled)
3202            (! le0->bit31 b31-reg scaled))))
3203          (ensuring-node-target (target dest)
3204            (! lowbit->truth target b31-reg))
3205       (^)))))
3206
3207(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3208  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3209    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3210      (let* ((addr (var-ea (%cadr form))))
3211        (if (typep addr 'lreg)
3212          addr
3213          (unless (and no-closed-p (addrspec-vcell-p addr ))
3214            addr))))))
3215
3216
3217(defun arm2-vpush-register (seg src &optional why info attr)
3218  (with-arm-local-vinsn-macros (seg)
3219    (prog1
3220      (! vpush-register src)
3221      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3222      (arm2-adjust-vstack *arm2-target-node-size*))))
3223
3224(defun arm2-vpush-register-arg (seg src)
3225  (arm2-vpush-register seg src :outgoing-argument))
3226
3227
3228(defun arm2-vpop-register (seg dest)
3229  (with-arm-local-vinsn-macros (seg)
3230    (prog1
3231      (! vpop-register dest)
3232      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3233      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3234
3235(defun arm2-copy-register (seg dest src)
3236  (with-arm-local-vinsn-macros (seg)
3237    (when dest
3238      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3239             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3240             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3241             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3242             (src-mode (if src (get-regspec-mode src)))
3243             (dest-mode (get-regspec-mode dest))
3244             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3245        (if (null src)
3246          (if dest-gpr
3247            (! load-nil dest-gpr)
3248            (if dest-crf
3249              (! set-eq-bit dest-crf)))
3250          (if (and dest-crf src-gpr)
3251            ;; "Copying" a GPR to a CR field means comparing it to rnil
3252            (! compare-to-nil dest src)
3253            (if (and dest-gpr src-gpr)
3254              (case dest-mode
3255                (#.hard-reg-class-gpr-mode-node ; boxed result.
3256                 (case src-mode
3257                   (#.hard-reg-class-gpr-mode-node
3258                    (unless (eql  dest-gpr src-gpr)
3259                      (! copy-gpr dest src)))
3260                   (#.hard-reg-class-gpr-mode-u32
3261                    (arm2-box-u32 seg dest src))
3262                   (#.hard-reg-class-gpr-mode-s32
3263                    (arm2-box-s32 seg dest src))
3264                   (#.hard-reg-class-gpr-mode-u16
3265                    (! u16->fixnum dest src))
3266                   (#.hard-reg-class-gpr-mode-s16
3267                    (! s16->fixnum dest src))
3268                   (#.hard-reg-class-gpr-mode-u8
3269                    (! u8->fixnum dest src))
3270                   (#.hard-reg-class-gpr-mode-s8
3271                    (! s8->fixnum dest src))
3272                   (#.hard-reg-class-gpr-mode-address
3273                    (! macptr->heap dest src))))
3274                ((#.hard-reg-class-gpr-mode-u32
3275                  #.hard-reg-class-gpr-mode-address)
3276                 (case src-mode
3277                   (#.hard-reg-class-gpr-mode-node
3278                    (let* ((src-type (get-node-regspec-type-modes src)))
3279                      (declare (fixnum src-type))
3280                      (case dest-mode
3281                        (#.hard-reg-class-gpr-mode-u32
3282                         (! unbox-u32 dest src))
3283                        (#.hard-reg-class-gpr-mode-address
3284                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3285                                     *arm2-reckless*)
3286                           (! trap-unless-macptr src))
3287                         (! deref-macptr dest src)))))
3288                   ((#.hard-reg-class-gpr-mode-u32
3289                     #.hard-reg-class-gpr-mode-s32
3290                     #.hard-reg-class-gpr-mode-address)
3291                    (unless (eql  dest-gpr src-gpr)
3292                      (! copy-gpr dest src)))
3293                   ((#.hard-reg-class-gpr-mode-u16
3294                     #.hard-reg-class-gpr-mode-s16)
3295                    (! u16->u32 dest src))
3296                   ((#.hard-reg-class-gpr-mode-u8
3297                     #.hard-reg-class-gpr-mode-s8)
3298                    (! u8->u32 dest src))))
3299                (#.hard-reg-class-gpr-mode-s32
3300                 (case src-mode
3301                   (#.hard-reg-class-gpr-mode-node
3302                    (! unbox-s32 dest src))
3303                   ((#.hard-reg-class-gpr-mode-u32
3304                     #.hard-reg-class-gpr-mode-s32
3305                     #.hard-reg-class-gpr-mode-address)
3306                    (unless (eql  dest-gpr src-gpr)
3307                      (! copy-gpr dest src)))
3308                   (#.hard-reg-class-gpr-mode-u16
3309                    (! u16->u32 dest src))                 
3310                   (#.hard-reg-class-gpr-mode-s16
3311                    (! s16->s32 dest src))
3312                   (#.hard-reg-class-gpr-mode-u8
3313                    (! u8->u32 dest src))
3314                   (#.hard-reg-class-gpr-mode-s8
3315                    (! s8->s32 dest src))))
3316                (#.hard-reg-class-gpr-mode-u16
3317                 (case src-mode
3318                   (#.hard-reg-class-gpr-mode-node
3319                    (! unbox-u16 dest src))
3320                   ((#.hard-reg-class-gpr-mode-u8
3321                     #.hard-reg-class-gpr-mode-s8)
3322                    (! u8->u32 dest src))
3323                   (t
3324                    (unless (eql dest-gpr src-gpr)
3325                      (! copy-gpr dest src)))))
3326                (#.hard-reg-class-gpr-mode-s16
3327                 (case src-mode
3328                   (#.hard-reg-class-gpr-mode-node
3329                    (! unbox-s16 dest src))
3330                   (#.hard-reg-class-gpr-mode-s8
3331                    (! s8->s32 dest src))
3332                   (#.hard-reg-class-gpr-mode-u8
3333                    (! u8->u32 dest src))
3334                   (t
3335                    (unless (eql dest-gpr src-gpr)
3336                      (! copy-gpr dest src)))))
3337                (#.hard-reg-class-gpr-mode-u8
3338                 (case src-mode
3339                   (#.hard-reg-class-gpr-mode-node
3340                    (if *arm2-reckless*
3341                      (! %unbox-u8 dest src)
3342                      (! unbox-u8 dest src)))
3343                   (t
3344                    (unless (eql dest-gpr src-gpr)
3345                      (! copy-gpr dest src)))))
3346                (#.hard-reg-class-gpr-mode-s8
3347                 (case src-mode
3348                   (#.hard-reg-class-gpr-mode-node
3349                    (! unbox-s8 dest src))
3350                   (t
3351                    (unless (eql dest-gpr src-gpr)
3352                      (! copy-gpr dest src))))))
3353              (if src-gpr
3354                (if dest-fpr
3355                  (progn
3356                    (case src-mode
3357                      (#.hard-reg-class-gpr-mode-node
3358                       (case dest-mode
3359                         (#.hard-reg-class-fpr-mode-double
3360                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3361                                               (get-node-regspec-type-modes src))
3362                                      *arm2-reckless*)
3363                            (! trap-unless-double-float src))
3364                          (! get-double dest src))
3365                         (#.hard-reg-class-fpr-mode-single
3366                          (unless *arm2-reckless*
3367                            (! trap-unless-single-float src))
3368                          (! get-single dest src)))))))
3369                (if dest-gpr
3370                  (case dest-mode
3371                    (#.hard-reg-class-gpr-mode-node
3372                     (case src-mode
3373                       (#.hard-reg-class-fpr-mode-double
3374                        (! double->heap dest src))
3375                       (#.hard-reg-class-fpr-mode-single
3376                        (! single->node dest src)))))
3377                  (if (and src-fpr dest-fpr)
3378                    (unless (eql dest-fpr src-fpr)
3379                      (! copy-fpr dest src))))))))))))
3380 
3381(defun arm2-unreachable-store (&optional vreg)
3382  ;; I don't think that anything needs to be done here,
3383  ;; but leave this guy around until we're sure.
3384  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3385  ;; if code to -load- that "something" never gets generated.
3386  ;; If I'm right about this, that means that the compile-time
3387  ;; stack-discipline problem that this is supposed to deal
3388  ;; with can't happen.)
3389  (declare (ignore vreg))
3390  nil)
3391
3392;;; bind vars to initforms, as per let*, &aux.
3393(defun arm2-seq-bind (seg vars initforms)
3394  (dolist (var vars)
3395    (arm2-seq-bind-var seg var (pop initforms))))
3396
3397(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3398  (when (acode-p form)
3399    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3400      (with-arm-local-vinsn-macros (seg)
3401        (let* ((op (acode-operator form)))
3402          (cond ((eq op (%nx1-operator list))
3403                 (let* ((*arm2-vstack* *arm2-vstack*)
3404                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3405                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3406                   (arm2-open-undo $undostkblk curstack)
3407                   (! stack-cons-list))
3408                 (setq val arm::arg_z))
3409                ((eq op (%nx1-operator list*))
3410                 (let* ((arglist (%cadr form)))                   
3411                   (let* ((*arm2-vstack* *arm2-vstack*)
3412                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3413                     (arm2-arglist seg arglist))
3414                   (when (car arglist)
3415                     (arm2-set-nargs seg (length (%car arglist)))
3416                     (! stack-cons-list*)
3417                     (arm2-open-undo $undostkblk curstack))
3418                   (setq val arm::arg_z)))
3419                ((eq op (%nx1-operator multiple-value-list))
3420                 (arm2-multiple-value-body seg (%cadr form))
3421                 (arm2-open-undo $undostkblk curstack)
3422                 (! stack-cons-list)
3423                 (setq val arm::arg_z))
3424                ((eq op (%nx1-operator cons))
3425                 (let* ((y ($ arm::arg_y))
3426                        (z ($ arm::arg_z))
3427                        (result ($ arm::arg_z)))
3428                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3429                   (arm2-open-undo $undostkblk )
3430                   (! make-tsp-cons result y z) 
3431                   (setq val result)))
3432                ((eq op (%nx1-operator %consmacptr%))
3433                 (with-imm-target () (address :address)
3434                   (arm2-one-targeted-reg-form seg form address)
3435                   (with-node-temps () (node)
3436                     (! macptr->stack node address)
3437                     (arm2-open-undo $undostkblk)
3438                     (setq val node))))
3439                ((eq op (%nx1-operator %new-ptr))
3440                 (let* ((clear-form (caddr form))
3441                        (cval (nx2-constant-form-value clear-form)))
3442                   (if cval
3443                       (progn 
3444                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3445                         (if (nx-null cval)
3446                             (! make-stack-block)
3447                             (! make-stack-block0)))
3448                       (with-crf-target () crf
3449                         (let ((stack-block-0-label (backend-get-next-label))
3450                               (done-label (backend-get-next-label))
3451                               (rval ($ arm::arg_z))
3452                               (rclear ($ arm::arg_y)))
3453                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3454                           (! compare-to-nil crf rclear)
3455                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3456                           (! make-stack-block)
3457                           (-> done-label)
3458                           (@ stack-block-0-label)
3459                           (! make-stack-block0)
3460                           (@ done-label)))))
3461                 (arm2-open-undo $undostkblk)
3462                 (setq val ($ arm::arg_z)))
3463                ((eq op (%nx1-operator make-list))
3464                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3465                 (arm2-open-undo $undostkblk curstack)
3466                 (! make-stack-list)
3467                 (setq val arm::arg_z))       
3468                ((eq op (%nx1-operator vector))
3469                 (let* ((*arm2-vstack* *arm2-vstack*)
3470                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3471                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3472                   (! make-stack-vector))
3473                 (arm2-open-undo $undostkblk)
3474                 (setq val arm::arg_z))
3475                ((eq op (%nx1-operator %gvector))
3476                 (let* ((*arm2-vstack* *arm2-vstack*)
3477                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3478                        (arglist (%cadr form)))
3479                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3480                   (! make-stack-gvector))
3481                 (arm2-open-undo $undostkblk)
3482                 (setq val arm::arg_z)) 
3483                ((eq op (%nx1-operator closed-function)) 
3484                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3485                ((eq op (%nx1-operator %make-uvector))
3486                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3487                   (if init-p
3488                       (progn
3489                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3490                         (! stack-misc-alloc-init))
3491                       (progn
3492                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3493                         (! stack-misc-alloc)))
3494                   (arm2-open-undo $undostkblk)
3495                   (setq val ($ arm::arg_z)))))))))
3496  val)
3497
3498(defun arm2-addrspec-to-reg (seg addrspec reg)
3499  (if (memory-spec-p addrspec)
3500    (arm2-stack-to-register seg addrspec reg)
3501    (arm2-copy-register seg reg addrspec)))
3502 
3503(defun arm2-seq-bind-var (seg var val)
3504  (with-arm-local-vinsn-macros (seg)
3505    (let* ((sym (var-name var))
3506           (bits (nx-var-bits var))
3507           (closed-p (and (%ilogbitp $vbitclosed bits)
3508                          (%ilogbitp $vbitsetq bits)))
3509           (curstack (arm2-encode-stack))
3510           (make-vcell (and closed-p (eq bits (var-bits var))))
3511           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3512      (unless (fixnump val)
3513        (setq val (nx-untyped-form val))
3514        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3515          (setq val (arm2-dynamic-extent-form seg curstack val))))
3516      (if (%ilogbitp $vbitspecial bits)
3517        (progn
3518          (arm2-dbind seg val sym)
3519          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3520        (let ((puntval nil))
3521          (flet ((arm2-puntable-binding-p (var initform)
3522                   ; The value returned is acode.
3523                   (let* ((bits (nx-var-bits var)))
3524                     (if (%ilogbitp $vbitpuntable bits)
3525                       initform))))
3526            (declare (inline arm2-puntable-binding-p))
3527            (if (and (not (arm2-load-ea-p val))
3528                     (setq puntval (arm2-puntable-binding-p var val)))
3529              (progn
3530                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3531                (nx2-replace-var-refs var puntval)
3532                (arm2-set-var-ea seg var puntval))
3533              (progn
3534                (let* ((vloc *arm2-vstack*)
3535                       (reg (let* ((r (nx2-assign-register-var var)))
3536                              (if r ($ r)))))
3537                  (if (arm2-load-ea-p val)
3538                    (if reg
3539                      (arm2-addrspec-to-reg seg val reg)
3540                      (if (memory-spec-p val)
3541                        (with-node-temps () (temp)
3542                          (arm2-addrspec-to-reg seg val temp)
3543                          (arm2-vpush-register seg temp :node var bits))
3544                        (arm2-vpush-register seg val :node var bits)))
3545                    (if reg
3546                      (arm2-one-targeted-reg-form seg val reg)
3547                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3548                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3549                  (if reg
3550                    (arm2-note-var-cell var reg)
3551                    (arm2-note-top-cell var))
3552                  (when make-vcell
3553                    (with-node-temps () (vcell closed)
3554                        (arm2-stack-to-register seg vloc closed)
3555                        (if closed-downward
3556                          (progn
3557                            (! make-tsp-vcell vcell closed)
3558                            (arm2-open-undo $undostkblk))
3559                          (! make-vcell vcell closed))
3560                        (arm2-register-to-stack seg vcell vloc))))))))))))
3561
3562
3563
3564;;; Never make a vcell if this is an inherited var.
3565;;; If the var's inherited, its bits won't be a fixnum (and will
3566;;; therefore be different from what NX-VAR-BITS returns.)
3567(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3568                          (bits (nx-var-bits var)) 
3569                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3570                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3571                          (make-vcell (and closed-p (eq bits (var-bits var))))
3572                          (addr (arm2-vloc-ea vloc)))
3573  (with-arm-local-vinsn-macros (seg)
3574    (if (%ilogbitp $vbitspecial bits)
3575      (progn
3576        (arm2-dbind seg addr (var-name var))
3577        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3578        t)
3579      (progn
3580        (when (%ilogbitp $vbitpunted bits)
3581          (compiler-bug "bind-var: var ~s was punted" var))
3582        (when make-vcell
3583          (with-node-temps () (vcell closed)
3584            (arm2-stack-to-register seg vloc closed)
3585            (if closed-downward
3586              (progn
3587                (! make-tsp-vcell vcell closed)
3588                (arm2-open-undo $undostkblk))
3589              (! make-vcell vcell closed))
3590            (arm2-register-to-stack seg vcell vloc)))
3591        (when lcell
3592          (setf (lcell-kind lcell) :node
3593                (lcell-attributes lcell) bits
3594                (lcell-info lcell) var)
3595          (arm2-note-var-cell var lcell))         
3596        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3597        closed-downward))))
3598
3599(defun arm2-set-var-ea (seg var ea)
3600  (setf (var-ea var) ea)
3601  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3602    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3603      (push (list var (var-name var) start (close-vinsn-note start))
3604            *arm2-recorded-symbols*)))
3605  ea)
3606
3607(defun arm2-close-var (seg var)
3608  (let ((bits (nx-var-bits var)))
3609    (when (and *arm2-record-symbols*
3610               (or (logbitp $vbitspecial bits)
3611                   (not (logbitp $vbitpunted bits))))
3612      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3613        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3614        (setf (vinsn-note-class endnote) :end-variable-scope)
3615        (append-dll-node (vinsn-note-label endnote) seg)))))
3616
3617(defun arm2-load-ea-p (ea)
3618  (or (typep ea 'fixnum)
3619      (typep ea 'lreg)
3620      (typep ea 'lcell)))
3621
3622(defun arm2-dbind (seg value sym)
3623  (with-arm-local-vinsn-macros (seg)
3624    (let* ((ea-p (arm2-load-ea-p value))
3625           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3626           (self-p (unless ea-p (and (or
3627                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3628                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3629                                     (eq (cadr value) sym)))))
3630      (cond ((eq sym '*interrupt-level*)
3631             (let* ((fixval (acode-fixnum-form-p value)))
3632               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3633                                       (! bind-interrupt-level-0-inline)
3634                                       (! bind-interrupt-level-0)))
3635                     ((eql fixval -1) (if *arm2-open-code-inline*
3636                                        (! bind-interrupt-level-m1-inline)
3637                                        (! bind-interrupt-level-m1)))
3638                     (t
3639                      (if ea-p 
3640                        (arm2-store-ea seg value arm::arg_z)
3641                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3642                      (! bind-interrupt-level))))
3643             (arm2-open-undo $undointerruptlevel))
3644            (t
3645             (if (or nil-p self-p)
3646               (progn
3647                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3648                 (if nil-p
3649                   (! bind-nil)
3650                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3651                     (! bind-self)
3652                     (! bind-self-boundp-check))))
3653               (progn
3654                 (if ea-p 
3655                   (arm2-store-ea seg value arm::arg_z)
3656                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3657                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3658                 (! bind)))
3659             (arm2-open-undo $undospecial)))
3660      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3661      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3662      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3663      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3664
3665;;; Store the contents of EA - which denotes either a vframe location
3666;;; or a hard register - in reg.
3667
3668(defun arm2-store-ea (seg ea reg)
3669  (if (typep ea 'fixnum)
3670    (if (memory-spec-p ea)
3671      (arm2-stack-to-register seg ea reg)
3672      (arm2-copy-register seg reg ea))
3673    (if (typep ea 'lreg)
3674      (arm2-copy-register seg reg ea)
3675      (if (typep ea 'lcell)
3676        (arm2-lcell-to-register seg ea reg)))))
3677
3678
3679     
3680
3681;;; Callers should really be sure that this is what they want to use.
3682(defun arm2-absolute-natural (seg vreg xfer value)
3683  (with-arm-local-vinsn-macros (seg vreg xfer)
3684    (when vreg
3685      (arm2-lri seg vreg value))
3686    (^)))
3687
3688
3689
3690(defun arm2-store-macptr (seg vreg address-reg)
3691  (with-arm-local-vinsn-macros (seg vreg)
3692    (when (arm2-for-value-p vreg)
3693      (if (logbitp vreg arm-imm-regs)
3694        (<- address-reg)
3695        (! macptr->heap vreg address-reg)))))
3696
3697(defun arm2-store-signed-longword (seg vreg imm-reg)
3698  (with-arm-local-vinsn-macros (seg vreg)
3699    (when (arm2-for-value-p vreg)
3700      (if (logbitp vreg arm-imm-regs)
3701        (<- imm-reg)
3702        (arm2-box-s32 seg vreg imm-reg)))))
3703
3704(defun arm2-store-signed-halfword (seg vreg imm-reg)
3705  (with-arm-local-vinsn-macros (seg vreg)
3706    (when (arm2-for-value-p vreg)
3707      (if (logbitp vreg arm-imm-regs)
3708        (<- imm-reg)
3709        (! s16->fixnum vreg imm-reg)))))
3710
3711
3712(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3713  (with-arm-local-vinsn-macros (seg vreg)
3714    (when (arm2-for-value-p vreg)
3715      (if (logbitp vreg arm-imm-regs)
3716        (<- imm-reg)
3717        (! u16->fixnum vreg imm-reg)))))
3718
3719
3720
3721;;; If "value-first-p" is true and both "offset" and "val" need to be
3722;;; evaluated, evaluate "val" before evaluating "offset".
3723(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3724  (with-arm-local-vinsn-macros (seg vreg xfer)
3725    (let* ((intval (acode-absolute-ptr-p val))
3726           (offval (acode-fixnum-form-p offset))
3727           (for-value (arm2-for-value-p vreg)))
3728      (flet ((address-and-node-regs ()
3729               (if for-value
3730                 (progn
3731                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3732                   (progn
3733                     (if intval
3734                       (arm2-lri seg arm::imm0 intval)
3735                       (! deref-macptr arm::imm0 arm::arg_z))
3736                     (values arm::imm0 arm::arg_z)))
3737                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3738
3739        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3740        (if offval
3741                                        ; Easier: need one less register than in the general case.
3742          (with-imm-target () (ptr-reg :address)
3743            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3744            (if intval
3745              (with-imm-target (ptr-reg) (val-target :address)
3746                (arm2-lri seg val-target intval)
3747                (! mem-set-c-address val-target ptr-reg offval)
3748                (if for-value
3749                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3750              (progn
3751                (! temp-push-unboxed-word ptr-reg)
3752                (arm2-open-undo $undostkblk)
3753                (multiple-value-bind (address node) (address-and-node-regs)
3754                  (with-imm-target (address) (ptr-reg :address)
3755                    (! temp-pop-unboxed-word ptr-reg)
3756                    (arm2-close-undo)
3757                    (! mem-set-c-address address ptr-reg offval)
3758                    (if for-value
3759                      (<- node)))))))
3760          ;; No (16-bit) constant offset.  Might still have a 32-bit
3761          ;; constant offset; might have a constant value.  Might
3762          ;; not.  Might not.  Easiest to special-case the
3763          ;; constant-value case first ...
3764          (let* ((xptr-reg nil)
3765                 (xoff-reg nil)
3766                 (xval-reg nil)
3767                 (node-arg_z nil)
3768                 (constant-offset (acode-fixnum-form-p offset)))
3769            (if intval
3770              (if constant-offset
3771                (with-imm-target () (ptr-reg :address)
3772                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3773                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3774                    (arm2-lri seg off-reg constant-offset)
3775                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3776                      (arm2-lri seg val-reg intval)
3777                      (setq xptr-reg ptr-reg
3778                            xoff-reg off-reg
3779                            xval-reg val-reg))))
3780                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3781                ;; and unbox the offset, load the value, pop the pointer.
3782                (progn
3783                  (with-imm-target () (ptr-reg :address)
3784                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3785                    (! temp-push-unboxed-word ptr-reg)
3786                    (arm2-open-undo $undostkblk))
3787                  (with-imm-target () (off-reg :signed-natural)
3788                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3789                    (with-imm-target (off-reg) (val-reg :signed-natural)
3790                      (arm2-lri seg val-reg intval)
3791                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3792                        (! temp-pop-unboxed-word ptr-reg)
3793                        (arm2-close-undo)
3794                        (setq xptr-reg ptr-reg
3795                              xoff-reg off-reg
3796                              xval-reg val-reg))))))
3797              ;; No intval; maybe constant-offset.
3798              (with-imm-target () (ptr-reg :address)
3799                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3800                (! temp-push-unboxed-word ptr-reg)
3801                (arm2-open-undo $undostkblk)
3802                (progn
3803                  (if (not constant-offset)
3804                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3805                  (multiple-value-bind (address node) (address-and-node-regs)
3806                    (with-imm-target (address) (off-reg :s32)
3807                      (if constant-offset
3808                        (arm2-lri seg off-reg constant-offset)
3809                        (with-node-temps (arm::arg_z) (temp)
3810                          (arm2-vpop-register seg temp)
3811                          (! fixnum->signed-natural off-reg temp)))
3812                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3813                        (! temp-pop-unboxed-word ptr-reg)
3814                        (arm2-close-undo)
3815                        (setq xptr-reg ptr-reg
3816                              xoff-reg off-reg
3817                              xval-reg address
3818                              node-arg_z node)))))))
3819            (! mem-set-address xval-reg xptr-reg xoff-reg)
3820            (when for-value
3821              (if node-arg_z
3822                (<- node-arg_z)
3823                (<- (set-regspec-mode 
3824                     xval-reg
3825                     (gpr-mode-name-value :address)))))))
3826        (^)))))
3827 
3828(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3829  (with-arm-local-vinsn-macros (seg)
3830    (case size
3831      (8 (! mem-set-c-doubleword valreg basereg displacement))
3832      (4 (! mem-set-c-fullword valreg basereg displacement))
3833      (2 (! mem-set-c-halfword valreg basereg displacement))
3834      (1 (! mem-set-c-byte valreg basereg displacement)))))
3835
3836(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3837  (with-arm-local-vinsn-macros (seg)
3838    (case size
3839      (8 (! mem-set-doubleword valreg basereg idxreg))
3840      (4 (! mem-set-fullword valreg basereg idxreg))
3841      (2 (! mem-set-halfword valreg basereg idxreg))
3842      (1 (! mem-set-byte valreg basereg idxreg)))))
3843     
3844(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3845  (with-arm-local-vinsn-macros (seg vreg xfer)
3846    (if (eql 0 (%ilogand #xf bits))
3847      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3848      (let* ((size (logand #xf bits))
3849             (nbits (ash size 3))
3850             (signed (not (logbitp 5 bits)))
3851             (intval (acode-integer-constant-p val nbits))
3852             (offval (acode-fixnum-form-p offset))
3853             (for-value (arm2-for-value-p vreg)))
3854        (declare (fixnum size))
3855        (flet ((val-to-argz-and-imm0 ()
3856                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3857                 (if (eq size 8)
3858                   (if signed
3859                     (! gets64)
3860                     (! getu64))
3861                   (if (eq size 4)
3862                     (if signed
3863                       (! gets32)
3864                       (! getu32))
3865                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3866
3867          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3868          (if offval
3869                                        ; Easier: need one less register than in the general case.
3870            (with-imm-target () (ptr-reg :address)
3871              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3872              (if intval
3873                (with-imm-target (ptr-reg) (val-target :s32)                   
3874                  (arm2-lri seg val-target intval)
3875                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3876                  (if for-value
3877                    (<- (set-regspec-mode 
3878                         val-target 
3879                         (gpr-mode-name-value
3880                          (case size
3881                            (8 (if signed :s64 :u64))
3882                            (4 (if signed :s32 :u32))
3883                            (2 (if signed :s16 :u16))
3884                            (1 (if signed :s8 :u8))))))))
3885                (progn
3886                  (! temp-push-unboxed-word ptr-reg)
3887                  (arm2-open-undo $undostkblk)
3888                  (val-to-argz-and-imm0)                 
3889                  (with-imm-target (arm::imm0) (ptr-reg :address)
3890                    (! temp-pop-unboxed-word ptr-reg)
3891                    (arm2-close-undo)
3892                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3893                    (if for-value
3894                      (<- arm::arg_z))))))
3895            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3896            ;; might have a constant value.  Might not.  Might not.
3897            ;; Easiest to special-case the constant-value case first ...
3898            (let* ((xptr-reg nil)
3899                   (xoff-reg nil)
3900                   (xval-reg nil)
3901                   (node-arg_z nil)
3902                   (constant-offset (acode-fixnum-form-p offset)))
3903              (if intval
3904                (if constant-offset
3905                  (with-imm-target () (ptr-reg :address)
3906                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3907                    (with-imm-target (ptr-reg) (off-reg :s32)
3908                      (arm2-lri seg off-reg constant-offset)
3909                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
3910                        (arm2-lri seg val-reg intval)
3911                        (setq xptr-reg ptr-reg
3912                              xoff-reg off-reg
3913                              xval-reg val-reg))))
3914                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
3915                                        ; and unbox the offset, load the value, pop the pointer.
3916                  (progn
3917                    (with-imm-target () (ptr-reg :address)
3918                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
3919                      (! temp-push-unboxed-word ptr-reg)
3920                      (arm2-open-undo $undostkblk))
3921                    (with-imm-target () (off-reg :s32)
3922                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3923                      (with-imm-target (off-reg) (val-reg :s32)
3924                        (arm2-lri seg val-reg intval)
3925                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
3926                          (! temp-pop-unboxed-word ptr-reg)
3927                          (arm2-close-undo)
3928                          (setq xptr-reg ptr-reg
3929                                xoff-reg off-reg
3930                                xval-reg val-reg))))))
3931                ;; No intval; maybe constant-offset.
3932                (with-imm-target () (ptr-reg :address)
3933                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3934                  (! temp-push-unboxed-word ptr-reg)
3935                  (arm2-open-undo $undostkblk)
3936                  (progn
3937                    (if (not constant-offset)
3938                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3939                    (val-to-argz-and-imm0)
3940                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
3941                      (if constant-offset
3942                        (arm2-lri seg off-reg constant-offset)
3943                        (with-node-temps (arm::arg_z) (temp)
3944                          (arm2-vpop-register seg temp)
3945                          (! fixnum->signed-natural off-reg temp)))
3946                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3947                        (! temp-pop-unboxed-word ptr-reg)
3948                        (arm2-close-undo)
3949                        (setq xptr-reg ptr-reg
3950                              xoff-reg off-reg
3951                              xval-reg arm::imm0
3952                              node-arg_z t))))))
3953              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
3954              (when for-value
3955                (if node-arg_z
3956                  (<- arm::arg_z)
3957                  (<- (set-regspec-mode 
3958                       xval-reg
3959                       (gpr-mode-name-value
3960                        (case size
3961                          (8 (if signed :s64 :u64))
3962                          (4 (if signed :s32 :u32))
3963                          (2 (if signed :s16 :u16))
3964                          (1 (if signed :s8 :u8))))))))))
3965          (^))))))
3966
3967
3968
3969
3970
3971(defun arm2-encoding-undo-count (encoding)
3972 (svref encoding 0))
3973
3974(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
3975  (svref encoding 1))
3976
3977(defun arm2-encoding-vstack-depth (encoding)
3978  (svref encoding 2))
3979
3980(defun arm2-encoding-vstack-top (encoding)
3981  (svref encoding 3))
3982
3983(defun arm2-encode-stack ()
3984  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
3985
3986(defun arm2-decode-stack (encoding)
3987  (values (arm2-encoding-undo-count encoding)
3988          (arm2-encoding-cstack-depth encoding)
3989          (arm2-encoding-vstack-depth encoding)
3990          (arm2-encoding-vstack-top encoding)))
3991
3992(defun arm2-equal-encodings-p (a b)
3993  (dotimes (i 3 t)
3994    (unless (eq (svref a i) (svref b i)) (return))))
3995
3996(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
3997  (set-fill-pointer 
3998   *arm2-undo-stack*
3999   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4000  (vector-push-extend curstack *arm2-undo-stack*)
4001  (vector-push-extend reason *arm2-undo-because*)
4002  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4003
4004(defun arm2-close-undo (&aux
4005                        (new-count (%i- *arm2-undo-count* 1))
4006                        (i (aref *arm2-undo-stack* new-count)))
4007  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4008    (arm2-decode-stack i))
4009  (set-fill-pointer 
4010   *arm2-undo-stack*
4011   (set-fill-pointer *arm2-undo-because* new-count)))
4012
4013
4014
4015
4016
4017;;; "Trivial" means can be evaluated without allocating or modifying registers.
4018;;; Interim definition, which will probably stay here forever.
4019(defun arm2-trivial-p (form &aux op bits)
4020  (setq form (nx-untyped-form form))
4021  (and
4022   (consp form)
4023   (not (eq (setq op (%car form)) (%nx1-operator call)))
4024   (or
4025    (nx-null form)
4026    (nx-t form)
4027    (eq op (%nx1-operator simple-function))
4028    (eq op (%nx1-operator fixnum))
4029    (eq op (%nx1-operator immediate))
4030    #+nil
4031    (eq op (%nx1-operator bound-special-ref))
4032    (and (or (eq op (%nx1-operator inherited-arg)) 
4033             (eq op (%nx1-operator lexical-reference)))
4034         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4035             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4036                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4037
4038(defun arm2-lexical-reference-p (form)
4039  (when (acode-p form)
4040    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4041      (when (or (eq op (%nx1-operator lexical-reference))
4042                (eq op (%nx1-operator inherited-arg)))
4043        (%cadr form)))))
4044
4045
4046
4047(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4048  (declare (ignorable check-boundp))
4049  (setq check-boundp (not *arm2-reckless*))
4050  (with-arm-local-vinsn-macros (seg vreg xfer)
4051    (when (or check-boundp vreg)
4052      (unless vreg (setq vreg ($ arm::arg_z)))
4053      (if (eq sym '*interrupt-level*)
4054          (ensuring-node-target (target vreg)
4055            (! ref-interrupt-level target))
4056          (if *arm2-open-code-inline*
4057            (ensuring-node-target (target vreg)
4058              (with-node-target (target) src
4059                (let* ((vcell (arm2-symbol-value-cell sym))
4060                       (reg (arm2-register-constant-p vcell)))
4061                  (if reg
4062                    (setq src reg)
4063                    (arm2-store-immediate seg vcell src)))
4064                (if check-boundp
4065                  (! ref-symbol-value-inline target src)
4066                  (! %ref-symbol-value-inline target src))))
4067            (let* ((src ($ arm::arg_z))
4068                   (dest ($ arm::arg_z)))
4069              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4070              (if check-boundp
4071                (! ref-symbol-value dest src)
4072                (! %ref-symbol-value dest src))
4073              (<- dest)))))
4074    (^)))
4075
4076#|
4077(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4078  (with-arm-local-vinsn-macros (seg vreg xfer)
4079    (when vreg
4080      (if (eq sym '*interrupt-level*)
4081        (ensuring-node-target (target vreg)
4082          (! ref-interrupt-level target))
4083        (let* ((src ($ arm::arg_z))
4084               (dest ($ arm::arg_z)))
4085          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4086          (if check-boundp
4087            (! ref-symbol-value dest src)
4088            (! %ref-symbol-value dest src))
4089          (<- dest))))
4090    (^)))
4091||#
4092
4093;;; Should be less eager to box result
4094(defun arm2-extract-charcode (seg vreg xfer char safe)
4095  (with-arm-local-vinsn-macros (seg vreg xfer)
4096    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4097      (when safe
4098        (! trap-unless-character src))
4099      (if vreg
4100        (ensuring-node-target (target vreg)
4101          (! character->fixnum target src)))
4102      (^))))
4103 
4104
4105(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4106  (if (arm2-form-typep listform 'list)
4107    (setq safe nil))                    ; May also have been passed as NIL.
4108  (with-arm-local-vinsn-macros (seg vreg xfer)
4109    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4110      (when safe
4111        (! trap-unless-list src))
4112      (if vreg
4113        (ensuring-node-target (target vreg)
4114          (if refcdr
4115            (! %cdr target src)
4116            (! %car target src))))
4117      (^))))
4118
4119
4120
4121
4122
4123
4124
4125(defun arm2-misc-byte-count (subtag element-count)
4126  (funcall (arch::target-array-data-size-function
4127            (backend-target-arch *target-backend*))
4128           subtag element-count))
4129
4130
4131;;; The naive approach is to vpush all of the initforms, allocate the
4132;;; miscobj, then sit in a loop vpopping the values into the vector.
4133;;; That's "naive" when most of the initforms in question are
4134;;; "side-effect-free" (constant references or references to un-SETQed
4135;;; lexicals), in which case it makes more sense to just store the
4136;;; things into the vector cells, vpushing/ vpopping only those things
4137;;; that aren't side-effect-free.  (It's necessary to evaluate any
4138;;; non-trivial forms before allocating the miscobj, since that
4139;;; ensures that the initforms are older (in the EGC sense) than it
4140;;; is.)  The break-even point space-wise is when there are around 3
4141;;; non-trivial initforms to worry about.
4142
4143
4144(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4145  (with-arm-local-vinsn-macros (seg vreg xfer)
4146    (if (null vreg)
4147      (dolist (f initforms) (arm2-form seg nil nil f))
4148      (let* ((*arm2-vstack* *arm2-vstack*)
4149             (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
4150             (arch (backend-target-arch *target-backend*))
4151             (n (length initforms))
4152             (nntriv (let* ((count 0)) 
4153                       (declare (fixnum count))
4154                       (dolist (f initforms count) 
4155                         (unless (arm-side-effect-free-form-p f)
4156                           (incf count)))))
4157             (header (arch::make-vheader n subtag)))
4158        (declare (fixnum n nntriv))
4159        (cond ( (or *arm2-open-code-inline* (> nntriv 3))
4160               (arm2-formlist seg initforms nil)
4161               (arm2-lri seg arm::imm0 header)
4162               (! %arm-gvector vreg arm::imm0 (ash n (arch::target-word-shift arch))))
4163              (t
4164               (let* ((pending ())
4165                      (vstack *arm2-vstack*))
4166                 (declare (fixnum vstack))
4167                 (dolist (form initforms)
4168                   (if (arm-side-effect-free-form-p form)
4169                     (push form pending)
4170                     (progn
4171                       (push nil pending)
4172                       (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg form arm::arg_z)))))
4173                 (arm2-lri seg arm::imm0 header)
4174                 (ensuring-node-target (target vreg)
4175                   (! %alloc-misc-fixed target arm::imm0 (ash n (arch::target-word-shift arch)))
4176                   (with-node-temps (target) (nodetemp)
4177                     (do* ((forms pending (cdr forms))
4178                           (index (1- n) (1- index))
4179                           (pushed-cell (+ vstack (the fixnum (ash nntriv (arch::target-word-shift arch))))))
4180                          ((null forms))
4181                       (declare (list forms) (fixnum pushed-cell))
4182                       (let* ((form (car forms))
4183                              (reg nodetemp))
4184                         (if form
4185                           (setq reg (arm2-one-untargeted-reg-form seg form nodetemp))
4186                           (progn
4187                             (decf pushed-cell *arm2-target-node-size*)
4188                             (arm2-stack-to-register seg (arm2-vloc-ea pushed-cell) nodetemp)))
4189                         (! misc-set-c-node reg target index)))))
4190                 (! vstack-discard nntriv))
4191               ))))
4192     (^)))
4193
4194;;; Heap-allocated constants -might- need memoization: they might be newly-created,
4195;;; as in the case of synthesized toplevel functions in .pfsl files.
4196(defun arm2-acode-needs-memoization (valform)
4197  (if (arm2-form-typep valform 'fixnum)
4198    nil
4199    (let* ((val (acode-unwrapped-form-value valform)))
4200      (if (or (nx-t val)
4201              (nx-null val)
4202              (and (acode-p val)
4203                   (let* ((op (acode-operator val)))
4204                     (or (eq op (%nx1-operator fixnum)) #|(eq op (%nx1-operator immediate))|#))))
4205        nil
4206        t))))
4207
4208(defun arm2-modify-cons (seg vreg xfer ptrform valform safe setcdr returnptr)
4209  (if (arm2-form-typep ptrform 'cons)
4210    (setq safe nil))                    ; May also have been passed as NIL.
4211  (with-arm-local-vinsn-macros (seg vreg xfer)
4212    (multiple-value-bind (ptr-vreg val-vreg) (arm2-two-targeted-reg-forms seg ptrform ($ arm::arg_y) valform ($ arm::arg_z))
4213      (when safe
4214        (! trap-unless-cons ptr-vreg))
4215      (if setcdr
4216        (! call-subprim-2 ($ arm::arg_z) (subprim-name->offset '.SPrplacd) ptr-vreg val-vreg)
4217        (! call-subprim-2 ($ arm::arg_z) (subprim-name->offset '.SPrplaca) ptr-vreg val-vreg))
4218      (if returnptr
4219        (<- ptr-vreg)
4220        (<- val-vreg))
4221      (^))))
4222
4223
4224
4225(defun arm2-find-nilret-label ()
4226  (dolist (l *arm2-nilret-labels*)
4227    (destructuring-bind (label vsp csp register-restore-count register-restore-ea &rest agenda) l
4228      (