source: branches/arm/compiler/ARM/arm2.lisp @ 13714

Last change on this file since 13714 was 13714, checked in by gb, 9 years ago

And of course we need to actually generate those vinsns.

File size: 376.6 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2009 Clozure Associates
4;;;   Copyright (C) 1994-2001 Digitool, Inc
5;;;   This file is part of Clozure CL. 
6;;;
7;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
8;;;   License , known as the LLGPL and distributed with Clozure CL as the
9;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
10;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
11;;;   conflict, the preamble takes precedence. 
12;;;
13;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
14;;;
15;;;   The LLGPL is also available online at
16;;;   http://opensource.franz.com/preamble.html
17
18(in-package "CCL")
19
20(eval-when (:compile-toplevel :execute)
21  (require "NXENV")
22  (require "ARMENV"))
23
24(eval-when (:load-toplevel :execute :compile-toplevel)
25  (require "ARM-BACKEND"))
26
27(defparameter *arm2-debug-mask* 0)
28(defconstant arm2-debug-verbose-bit 0)
29(defconstant arm2-debug-vinsns-bit 1)
30(defconstant arm2-debug-lcells-bit 2)
31(defparameter *arm2-target-lcell-size* 0)
32(defparameter *arm2-target-node-size* 0)
33(defparameter *arm2-target-fixnum-shift* 0)
34(defparameter *arm2-target-node-shift* 0)
35(defparameter *arm2-target-bits-in-word* 0)
36(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
37(defparameter *arm2-target-half-fixnum-type* nil)
38
39
40
41 
42
43(defmacro with-arm-p2-declarations (declsform &body body)
44  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
45          (*arm2-reckless* *arm2-reckless*)
46          (*arm2-open-code-inline* *arm2-open-code-inline*)
47          (*arm2-trust-declarations* *arm2-trust-declarations*)
48          (*arm2-full-safety* *arm2-full-safety*))
49     (arm2-decls ,declsform)
50     ,@body))
51
52
53(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
54  (declare (ignorable xfer-var))
55  (let* ((template-name-var (gensym))
56         (template-temp (gensym))
57         (args-var (gensym))
58         (labelnum-var (gensym))
59         (retvreg-var (gensym))
60         (label-var (gensym)))
61    `(macrolet ((! (,template-name-var &rest ,args-var)
62                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
63                    (unless ,template-temp
64                      (warn "VINSN \"~A\" not defined" ,template-name-var))
65                    `(%emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
66       (macrolet ((<- (,retvreg-var)
67                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
68                  (@  (,labelnum-var)
69                    `(backend-gen-label ,',segvar ,,labelnum-var))
70                  (-> (,label-var)
71                    `(! jump (aref *backend-labels* ,,label-var)))
72                  (^ (&rest branch-args)
73                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
74                  (? (&key (class :gpr)
75                          (mode :lisp))
76                   (let* ((class-val
77                           (ecase class
78                             (:gpr hard-reg-class-gpr)
79                             (:fpr hard-reg-class-fpr)
80                             (:crf hard-reg-class-crf)))
81                          (mode-val
82                           (if (eq class :gpr)
83                             (gpr-mode-name-value mode)
84                             (if (eq class :fpr)
85                               (if (eq mode :single-float)
86                                 hard-reg-class-fpr-mode-single
87                                 hard-reg-class-fpr-mode-double)
88                               0))))
89                     `(make-unwired-lreg nil
90                       :class ,class-val
91                       :mode ,mode-val)))
92                  ($ (reg &key (class :gpr) (mode :lisp))
93                   (let* ((class-val
94                           (ecase class
95                             (:gpr hard-reg-class-gpr)
96                             (:fpr hard-reg-class-fpr)
97                             (:crf hard-reg-class-crf)))
98                          (mode-val
99                           (if (eq class :gpr)
100                             (gpr-mode-name-value mode)
101                             (if (eq class :fpr)
102                               (if (eq mode :single-float)
103                                 hard-reg-class-fpr-mode-single
104                                 hard-reg-class-fpr-mode-double)
105                               0))))
106                     `(make-wired-lreg ,reg
107                       :class ,class-val
108                       :mode ,mode-val))))
109         ,@body))))
110
111
112(defvar *arm-current-context-annotation* nil)
113(defvar *arm2-woi* nil)
114(defvar *arm2-open-code-inline* nil)
115(defvar *arm2-register-restore-count* 0)
116(defvar *arm2-register-restore-ea* nil)
117(defvar *arm2-compiler-register-save-label* nil)
118(defvar *arm2-valid-register-annotations* 0)
119(defvar *arm2-register-annotation-types* nil)
120(defvar *arm2-register-ea-annotations* nil)
121
122(defparameter *arm2-tail-call-aliases*
123  ()
124  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
125 
126)
127
128(defvar *arm2-popreg-labels* nil)
129(defvar *arm2-popj-labels* nil)
130(defvar *arm2-valret-labels* nil)
131(defvar *arm2-nilret-labels* nil)
132
133(defvar *arm2-icode* nil)
134(defvar *arm2-undo-stack* nil)
135(defvar *arm2-undo-because* nil)
136
137
138(defvar *arm2-cur-afunc* nil)
139(defvar *arm2-vstack* 0)
140(defvar *arm2-cstack* 0)
141(defvar *arm2-undo-count* 0)
142(defvar *arm2-returning-values* nil)
143(defvar *arm2-vcells* nil)
144(defvar *arm2-fcells* nil)
145(defvar *arm2-entry-vsp-saved-p* nil)
146
147(defvar *arm2-entry-label* nil)
148(defvar *arm2-tail-label* nil)
149(defvar *arm2-tail-vsp* nil)
150(defvar *arm2-tail-nargs* nil)
151(defvar *arm2-tail-allow* t)
152(defvar *arm2-reckless* nil)
153(defvar *arm2-full-safety* nil)
154(defvar *arm2-trust-declarations* nil)
155(defvar *arm2-entry-vstack* nil)
156(defvar *arm2-fixed-nargs* nil)
157(defvar *arm2-need-nargs* t)
158
159(defparameter *arm2-inhibit-register-allocation* nil)
160(defvar *arm2-record-symbols* nil)
161(defvar *arm2-recorded-symbols* nil)
162(defvar *arm2-emitted-source-notes* nil)
163
164(defvar *arm2-result-reg* arm::arg_z)
165
166
167
168
169
170
171
172(declaim (fixnum *arm2-vstack* *arm2-cstack*))
173
174 
175
176
177;;; Before any defarm2's, make the *arm2-specials* vector.
178
179(defvar *arm2-all-lcells* ())
180
181
182
183
184     
185(defun arm2-free-lcells ()
186  (without-interrupts 
187   (let* ((prev (pool.data *lcell-freelist*)))
188     (dolist (r *arm2-all-lcells*)
189       (setf (lcell-kind r) prev
190             prev r))
191     (setf (pool.data *lcell-freelist*) prev)
192     (setq *arm2-all-lcells* nil))))
193
194(defun arm2-note-lcell (c)
195  (push c *arm2-all-lcells*)
196  c)
197
198(defvar *arm2-top-vstack-lcell* ())
199(defvar *arm2-bottom-vstack-lcell* ())
200
201(defun arm2-new-lcell (kind parent width attributes info)
202  (arm2-note-lcell (make-lcell kind parent width attributes info)))
203
204(defun arm2-new-vstack-lcell (kind width attributes info)
205  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
206
207(defun arm2-reserve-vstack-lcells (n)
208  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
209
210(defun arm2-vstack-mark-top ()
211  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
212
213;;; Alist mapping VARs to lcells/lregs
214(defvar *arm2-var-cells* ())
215
216(defun arm2-note-var-cell (var cell)
217  ;(format t "~& ~s -> ~s" (var-name var) cell)
218  (push (cons var cell) *arm2-var-cells*))
219
220(defun arm2-note-top-cell (var)
221  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
222
223(defun arm2-lookup-var-cell (var)
224  (or (cdr (assq var *arm2-var-cells*))
225      (and nil (warn "Cell not found for ~s" (var-name var)))))
226
227(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
228  (do* ((res ())
229        (cell top (lcell-parent cell)))
230       ((eq cell bottom) res)
231    (if (null cell)
232      (compiler-bug "Horrible compiler bug.")
233      (if (eq (lcell-kind cell) kind)
234        (push cell res)))))
235
236
237
238 
239;;; ensure that lcell's offset matches what we expect it to.
240;;; For bootstrapping.
241
242(defun arm2-ensure-lcell-offset (c expected)
243  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
244
245(defun arm2-check-lcell-depth (&optional (context "wherever"))
246  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
247    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
248      (or (= depth *arm2-vstack*)
249          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
250
251(defun arm2-do-lexical-reference (seg vreg ea)
252  (when vreg
253    (with-arm-local-vinsn-macros (seg vreg) 
254      (if (memory-spec-p ea)
255        (ensuring-node-target (target vreg)
256          (progn
257            (arm2-stack-to-register seg ea target)
258            (if (addrspec-vcell-p ea)
259              (! vcell-ref target target))))
260        (<- ea)))))
261
262(defun arm2-do-lexical-setq (seg vreg ea valreg)
263  (with-arm-local-vinsn-macros (seg vreg)
264    (cond ((typep ea 'lreg)
265            (arm2-copy-register seg ea valreg))
266          ((addrspec-vcell-p ea)     ; closed-over vcell
267           (arm2-copy-register seg arm::arg_z valreg)
268           (arm2-stack-to-register seg ea arm::arg_x)
269           (arm2-lri seg arm::arg_y 0)
270           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
271          ((memory-spec-p ea)    ; vstack slot
272           (arm2-register-to-stack seg valreg ea))
273          (t
274           (arm2-copy-register seg ea valreg)))
275    (when vreg
276      (<- valreg))))
277
278;;; ensure that next-method-var is heap-consed (if it's closed over.)
279;;; it isn't ever setqed, is it ?
280(defun arm2-heap-cons-next-method-var (seg var)
281  (with-arm-local-vinsn-macros (seg)
282    (when (eq (ash 1 $vbitclosed)
283              (logand (logior (ash 1 $vbitclosed)
284                              (ash 1 $vbitcloseddownward))
285                      (the fixnum (nx-var-bits var))))
286      (let* ((ea (var-ea var))
287             (arg ($ arm::arg_z))
288             (result ($ arm::arg_z)))
289        (arm2-do-lexical-reference seg arg ea)
290        (arm2-set-nargs seg 1)
291        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
292        (! call-known-symbol arg)
293        (arm2-do-lexical-setq seg nil ea result)))))
294
295(defun arm2-reverse-cc (cc)
296  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
297  (%cdr (assq cc '((6 . 6) (7 . 7) (15 . 12) (13 . 14) (12 . 15) (14 . 13)  (11 . 10) (10 . 11)))))
298
299  ;                NE  NE  EQ  EQ   LE   GE   LT   GT   GE   LE   GT   LT    MI   PL   PL   MI
300(defun arm2-reverse-condition-keyword (k)
301  (cdr (assq k '((:ne . :ne) (:eq . :eq) (:le . :ge) (:lt . :gt) (:ge . :le) (:gt . :lt)))))
302
303
304
305
306(defun acode-condition-to-arm-cr-bit (cond)
307  (condition-to-arm-cr-bit (cadr cond)))
308
309(defun condition-to-arm-cr-bit (cond)
310  (case cond
311    (:EQ (values arm::arm-cond-eq t))
312    (:NE (values arm::arm-cond-ne t))
313    (:GT (values arm::arm-cond-gt t))
314    (:LE (values arm::arm-cond-le t))
315    (:LT (values arm::arm-cond-lt t))
316    (:GE (values arm::arm-cond-ge t))))
317
318;;; Generate the start and end bits for a RLWINM instruction that
319;;; would be equivalent to to LOGANDing the constant with some value.
320;;; Return (VALUES NIL NIL) if the constant contains more than one
321;;; sequence of consecutive 1-bits, else bit indices.
322;;; The caller generally wants to treat the constant as an (UNSIGNED-BYTE 32);
323;;; since this uses LOGCOUNT and INTEGER-LENGTH to find the significant
324;;; bits, it ensures that the constant is a (SIGNED-BYTE 32) that has
325;;; the same least-significant 32 bits.
326(defun arm2-mask-bits (constant)
327  (if (< constant 0) (setq constant (logand #xffffffff constant)))
328  (if (= constant #xffffffff)
329    (values 0 31)
330    (if (zerop constant)
331      (values nil nil)
332      (let* ((signed (if (and (logbitp 31 constant)
333                              (> constant 0))
334                       (- constant (ash 1 32))
335                       constant))
336             (count (logcount signed))
337             (len (integer-length signed))
338             (highbit (logbitp (the fixnum (1- len)) constant)))
339        (declare (fixnum count len))
340        (do* ((i 1 (1+ i))
341              (pos (- len 2) (1- pos)))
342             ((= i count)
343              (let* ((start (- 32 len))
344                     (end (+ count start)))
345                (declare (fixnum start end))
346                (if highbit
347                  (values start (the fixnum (1- end)))
348                  (values (logand 31 end)
349                          (the fixnum (1- start))))))
350          (declare (fixnum i pos))
351          (unless (eq (logbitp pos constant) highbit)
352            (return (values nil nil))))))))
353   
354
355(defun arm2-ensure-binding-indices-for-vcells (vcells)
356  (dolist (cell vcells)
357    (ensure-binding-index (car cell)))
358  vcells)
359
360(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
361  (progn
362    (dolist (a  (afunc-inner-functions afunc))
363      (unless (afunc-lfun a)
364        (arm2-compile a 
365                      (if lambda-form 
366                        (afunc-lambdaform a)) 
367                      *arm2-record-symbols*))) ; always compile inner guys
368    (let* ((*arm2-cur-afunc* afunc)
369           (*arm2-returning-values* nil)
370           (*arm-current-context-annotation* nil)
371           (*arm2-woi* nil)
372           (*next-lcell-id* -1)
373           (*arm2-open-code-inline* nil)
374           (*arm2-register-restore-count* nil)
375           (*arm2-compiler-register-save-label* nil)
376           (*arm2-valid-register-annotations* 0)
377           (*arm2-register-ea-annotations* (arm2-make-stack 16))
378           (*arm2-register-restore-ea* nil)
379           (*arm2-vstack* 0)
380           (*arm2-cstack* 0)
381           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
382           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
383           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
384           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
385           (*arm2-target-node-size* *arm2-target-lcell-size*)
386           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
387           (*arm2-all-lcells* ())
388           (*arm2-top-vstack-lcell* nil)
389           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
390           (*arm2-var-cells* nil)
391           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
392           (*backend-node-regs* arm-node-regs)
393           (*backend-node-temps* arm-temp-node-regs)
394           (*available-backend-node-temps* arm-temp-node-regs)
395           (*backend-imm-temps* arm-imm-regs)
396           (*available-backend-imm-temps* arm-imm-regs)
397           (*backend-fp-temps* arm-temp-fp-regs)
398           (*available-backend-fp-temps* arm-temp-fp-regs)
399           (bits 0)
400           (*logical-register-counter* -1)
401           (*backend-all-lregs* ())
402           (*arm2-popj-labels* nil)
403           (*arm2-popreg-labels* nil)
404           (*arm2-valret-labels* nil)
405           (*arm2-nilret-labels* nil)
406           (*arm2-undo-count* 0)
407           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
408           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
409           (*arm2-undo-because* (arm2-make-stack 64))
410           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
411           (*arm2-entry-label* nil)
412           (*arm2-tail-label* nil)
413           (*arm2-tail-vsp* nil)
414           (*arm2-tail-nargs* nil)
415           (*arm2-inhibit-register-allocation* nil)
416           (*arm2-tail-allow* t)
417           (*arm2-reckless* nil)
418           (*arm2-full-safety* nil)
419           (*arm2-trust-declarations* t)
420           (*arm2-entry-vstack* nil)
421           (*arm2-fixed-nargs* nil)
422           (*arm2-need-nargs* t)
423           (fname (afunc-name afunc))
424           (*arm2-entry-vsp-saved-p* nil)
425           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
426           (*arm2-fcells* (afunc-fcells afunc))
427           *arm2-recorded-symbols*
428           (*arm2-emitted-source-notes* '()))
429      (set-fill-pointer
430       *backend-labels*
431       (set-fill-pointer
432        *arm2-undo-stack*
433        (set-fill-pointer 
434         *arm2-undo-because*
435         (set-fill-pointer
436          *backend-immediates* 0))))
437      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
438      (with-dll-node-freelist (vinsns *vinsn-freelist*)
439        (unwind-protect
440             (progn
441               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
442               (dotimes (i (length *backend-immediates*))
443                 (let ((imm (aref *backend-immediates* i)))
444                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
445               (optimize-vinsns vinsns)
446               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
447                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
448                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
449                 (format t "~%~%"))
450           
451               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
452                 (with-dll-node-freelist (data arm::*lap-instruction-freelist*)
453                   (let* ((sections (vector code data))
454                          (arm::*lap-labels* nil)
455                          (arm::*called-subprim-jmp-labels* nil)
456                          debug-info)
457                     (declare (dynamic-extent sections))
458                     (arm2-expand-vinsns vinsns code sections)
459                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
460                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
461                     (setq debug-info (afunc-lfun-info afunc))
462                     (when lambda-form
463                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
464                     (when *arm2-recorded-symbols*
465                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
466                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
467                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
468                     (when debug-info
469                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
470                       (backend-new-immediate debug-info))
471                     (if (or fname lambda-form *arm2-recorded-symbols*)
472                       (backend-new-immediate fname)
473                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
474                     
475                     (unless (afunc-parent afunc)
476                       (arm2-fixup-fwd-refs afunc))
477                     (setf (afunc-all-vars afunc) nil)
478                     (setf (afunc-argsword afunc) bits)
479                     (setf (afunc-lfun afunc)
480                           (arm2-xmake-function
481                            code
482                            data
483                            *backend-immediates*
484                            bits))
485                     (when (getf debug-info 'pc-source-map)
486                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
487                     (when (getf debug-info 'function-symbol-map)
488                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols)))))))
489          (backend-remove-labels))))
490    afunc))
491
492(defun arm2-xmake-function (code data labels imms bits)
493  (let* ((arm::*lap-labels* labels)
494         (cross-compiling (target-arch-case
495                           (:arm (not (eq *host-backend* target-backend)))
496                           (t t)))
497         (numimms (length imms))
498         (function (%alloc-misc (+ numimms 3)
499                                (if cross-compiling
500                                  target::subtag-xfunction
501                                  target::subtag-function))))
502    (dotimes (i numimms)
503      (setf (uvref function (1+ 2)) (aref imms i)))
504    (setf (uvref function (+ numimms 1)) bits)
505    (let* ((maxpc (arm-lap-encode-regsave-info (arm-lap-do-labels)))
506           (code-vector-size (+ traceback-size (ash maxpc -2) prefix-size)))
507      (let* ((code-vector (%alloc-misc code-vector-size
508                                     (if cross-compiling
509                                       target::subtag-xcode-vector
510                                       target::subtag-code-vector)))
511             (j 0))
512        (dotimes (i prefix-size)
513          (setf (uvref code-vector i) (pop prefix)))
514        (arm-lap-resolve-labels)
515        (do-dll-nodes (insn *lap-instructions*)
516          (arm-lap-generate-instruction code-vector i insn)
517          (incf i))
518        (unless (eql 0 traceback-size)
519          (add-traceback-table code-vector i traceback-string))
520        (setf (uvref function 0) code-vector)
521        (%make-code-executable code-vector)
522        function))))
523     
524   
525(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
526  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
527
528(defun arm2-fixup-fwd-refs (afunc)
529  (dolist (f (afunc-inner-functions afunc))
530    (arm2-fixup-fwd-refs f))
531  (let ((fwd-refs (afunc-fwd-refs afunc)))
532    (when fwd-refs
533      (let* ((v (afunc-lfun afunc))
534             (vlen (uvsize v)))
535        (declare (fixnum vlen))
536        (dolist (ref fwd-refs)
537          (let* ((ref-fun (afunc-lfun ref)))
538            (do* ((i 1 (1+ i)))
539                 ((= i vlen))
540              (declare (fixnum i))
541              (if (eq (%svref v i) ref)
542                (setf (%svref v i) ref-fun)))))))))
543
544(defun arm2-generate-pc-source-map (debug-info)
545  (let* ((definition-source-note (getf debug-info '%function-source-note))
546         (emitted-source-notes (getf debug-info 'pc-source-map))
547         (def-start (source-note-start-pos definition-source-note))
548         (n (length emitted-source-notes))
549         (nvalid 0)
550         (max 0)
551         (pc-starts (make-array n))
552         (pc-ends (make-array n))
553         (text-starts (make-array n))
554         (text-ends (make-array n)))
555    (declare (fixnum n nvalid)
556             (dynamic-extent pc-starts pc-ends text-starts text-ends))
557    (dolist (start emitted-source-notes)
558      (let* ((pc-start (arm2-vinsn-note-label-address start t))
559             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
560             (source-note (aref (vinsn-note-info start) 0))
561             (text-start (- (source-note-start-pos source-note) def-start))
562             (text-end (- (source-note-end-pos source-note) def-start)))
563        (declare (fixnum pc-start pc-end text-start text-end))
564        (when (and (plusp pc-start)
565                   (plusp pc-end)
566                   (plusp text-start)
567                   (plusp text-end))
568          (if (> pc-start max) (setq max pc-start))
569          (if (> pc-end max) (setq max pc-end))
570          (if (> text-start max) (setq max text-start))
571          (if (> text-end max) (setq max text-end))
572          (setf (svref pc-starts nvalid) pc-start
573                (svref pc-ends nvalid) pc-end
574                (svref text-starts nvalid) text-start
575                (svref text-ends nvalid) text-end)
576          (incf nvalid))))
577    (let* ((nentries (* nvalid 4))
578           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
579                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
580                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
581      (declare (fixnum nentries))
582      (do* ((i 0 (+ i 4))
583            (j 1 (+ j 4))
584            (k 2 (+ k 4))
585            (l 3 (+ l 4))
586            (idx 0 (1+ idx)))
587          ((= i nentries) vec)
588        (declare (fixnum i j k l idx))
589        (setf (aref vec i) (svref pc-starts idx)
590              (aref vec j) (svref pc-ends idx)
591              (aref vec k) (svref text-starts idx)
592              (aref vec l) (svref text-ends idx))))))
593
594(defun arm2-vinsn-note-label-address (note &optional start-p sym)
595  (let* ((label (vinsn-note-label note))
596         (lap-label (if label (vinsn-label-info label))))
597    (if lap-label
598      (arm::lap-label-address lap-label)
599      (compiler-bug "Missing or bad ~s label: ~s" 
600                    (if start-p 'start 'end) sym))))
601
602(defun arm2-digest-symbols ()
603  (when *arm2-recorded-symbols*
604    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
605 (let* ((symlist *arm2-recorded-symbols*)
606           (len (length symlist))
607           (syms (make-array len))
608           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
609           (i -1)
610           (j -1))
611      (declare (fixnum i j))
612      (dolist (info symlist (progn (%rplaca symlist syms)
613                                   (%rplacd symlist ptrs)))
614        (destructuring-bind (var sym startlab endlab) info
615          (let* ((ea (var-ea var))
616                 (ea-val (ldb (byte 16 0) ea)))
617            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
618                                         (logior (ash ea-val 6) #o77)
619                                         ea-val)))
620          (setf (aref syms (incf j)) sym)
621          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
622          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
623      *arm2-recorded-symbols*)))
624
625(defun arm2-decls (decls)
626  (if (fixnump decls)
627    (locally (declare (fixnum decls))
628      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
629            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
630            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
631            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
632            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
633
634
635
636
637
638         
639   
640;;; Vpush the last N non-volatile-registers.
641;;; Could use a STM here, especially if N is largish or optimizing for space.
642#+maybe-someday
643(defun arm2-save-nvrs (seg n)
644  (declare (fixnum n))
645  (when (> n 0)
646    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
647    (with-arm-local-vinsn-macros (seg)
648      (if *arm2-open-code-inline*
649        (! save-nvrs-individually (- 32 n))
650        (! save-nvrs (- 32 n))))
651    (dotimes (i n)
652      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
653    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
654    (setq *arm2-register-restore-ea* *arm2-vstack*
655          *arm2-register-restore-count* n)))
656
657
658;;; If there are an indefinite number of args/values on the vstack,
659;;; we have to restore from a register that matches the compiler's
660;;; notion of the vstack depth.  This can be computed by the caller
661;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
662;;; args pushed, etc.)
663;;; We DON'T try to compute this from the saved context, since the
664;;; saved vsp may belong to a different stack segment.  (It's cheaper
665;;; to compute/copy than to load it, anyway.)
666
667(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
668  (when (null from-fp)
669    (setq from-fp arm::vsp))
670  (when (and ea nregs)
671    (with-arm-local-vinsn-macros (seg)
672      (let* ((first (- 32 nregs)))
673        (declare (fixnum first))
674        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
675
676
677
678(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
679                             &aux (vloc 0) (numopt (list-length (%car opt)))
680                             (nkeys (list-length (%cadr keys))) 
681                             reg)
682  (declare (fixnum vloc))
683  (arm2-check-lcell-depth)
684  (dolist (arg inherited)
685    (if (memq arg passed-in-regs)
686      (arm2-set-var-ea seg arg (var-ea arg))
687      (let* ((lcell (pop lcells)))
688        (if (setq reg (nx2-assign-register-var arg))
689          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
690          (arm2-bind-var seg arg vloc lcell))
691        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
692  (dolist (arg req)
693    (if (memq arg passed-in-regs)
694      (arm2-set-var-ea seg arg (var-ea arg))
695      (let* ((lcell (pop lcells)))
696        (if (setq reg (nx2-assign-register-var arg))
697          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
698          (arm2-bind-var seg arg vloc lcell))
699        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
700  (when opt
701    (if (arm2-hard-opt-p opt)
702      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
703            lcells (nthcdr numopt lcells))
704
705      (dolist (var (%car opt))
706        (if (memq var passed-in-regs)
707          (arm2-set-var-ea seg var (var-ea var))
708          (let* ((lcell (pop lcells)))
709            (if (setq reg (nx2-assign-register-var var))
710              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
711              (arm2-bind-var seg var vloc lcell))
712            (setq vloc (+ vloc *arm2-target-node-size*)))))))
713  (when rest
714    (if lexpr
715      (progn
716        (if (setq reg (nx2-assign-register-var rest))
717          (progn
718            (arm2-load-lexpr-address seg reg)
719            (arm2-set-var-ea seg rest reg))
720          (with-imm-temps () ((nargs-cell :natural))
721            (arm2-load-lexpr-address seg nargs-cell)
722            (let* ((loc *arm2-vstack*))
723              (arm2-vpush-register seg nargs-cell :reserved)
724              (arm2-note-top-cell rest)
725              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
726      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
727        (if (setq reg (nx2-assign-register-var rest))
728          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
729          (arm2-bind-var seg rest rvloc (pop lcells))))))
730  (when keys
731    (apply #'arm2-init-keys seg vloc lcells keys)) 
732  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
733
734(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
735  (with-arm-local-vinsn-macros (seg)
736    (dolist (var vars vloc)
737      (let* ((initform (pop inits))
738             (spvar (pop spvars))
739             (lcell (pop lcells))
740             (splcell (pop splcells))
741             (reg (nx2-assign-register-var var))
742             (sp-reg ($ arm::arg_z))
743             (regloadedlabel (if reg (backend-get-next-label))))
744        (unless (nx-null initform)
745          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
746          (let ((skipinitlabel (backend-get-next-label)))
747            (with-crf-target () crf
748              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
749            (if reg
750              (arm2-form seg reg regloadedlabel initform)
751              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
752            (@ skipinitlabel)))
753        (if reg
754          (progn
755            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
756            (@ regloadedlabel))
757          (arm2-bind-var seg var vloc lcell))
758        (when spvar
759          (if (setq reg (nx2-assign-register-var spvar))
760            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
761            (arm2-bind-var seg spvar spvloc splcell))))
762      (setq vloc (%i+ vloc *arm2-target-node-size*))
763      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
764
765(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
766  (declare (ignore keykeys allow-others))
767  (with-arm-local-vinsn-macros (seg)
768    (dolist (var keyvars)
769      (let* ((spvar (pop keysupp))
770             (initform (pop keyinits))
771             (reg (nx2-assign-register-var var))
772             (regloadedlabel (if reg (backend-get-next-label)))
773             (var-lcell (pop lcells))
774             (sp-lcell (pop lcells))
775             (sp-reg ($ arm::arg_z))
776             (sploc (%i+ vloc *arm2-target-node-size*)))
777        (unless (nx-null initform)
778          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
779          (let ((skipinitlabel (backend-get-next-label)))
780            (with-crf-target () crf
781              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
782            (if reg
783              (arm2-form seg reg regloadedlabel initform)
784              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
785            (@ skipinitlabel)))
786        (if reg
787          (progn
788            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
789            (@ regloadedlabel))
790          (arm2-bind-var seg var vloc var-lcell))
791        (when spvar
792          (if (setq reg (nx2-assign-register-var spvar))
793            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
794            (arm2-bind-var seg spvar sploc sp-lcell))))
795      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
796
797;;; Vpush register r, unless var gets a globally-assigned register.
798;;; Return NIL if register was vpushed, else var.
799(defun arm2-vpush-arg-register (seg reg var)
800  (when var
801    (if (var-nvr var)
802      var
803      (progn 
804        (arm2-vpush-register seg reg :reserved)
805        nil))))
806
807
808;;; nargs has been validated, arguments defaulted and canonicalized.
809;;; Save caller's context, then vpush any argument registers that
810;;; didn't get global registers assigned to their variables.
811;;; Return a list of vars/nils for each argument register
812;;;  (nil if vpushed, var if still in arg_reg).
813(defun arm2-argregs-entry (seg revargs)
814  (with-arm-local-vinsn-macros (seg)
815    (let* ((nargs (length revargs))
816           (reg-vars ()))
817      (declare (type (unsigned-byte 16) nargs))
818      (! save-lr)
819      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
820        (if *arm2-open-code-inline*
821          (! save-lisp-context-vsp)
822          (! save-lisp-context-vsp-ool))
823        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
824          (declare (fixnum offset))
825          (if *arm2-open-code-inline*
826            (! save-lisp-context-offset offset)
827            (! save-lisp-context-offset-ool offset))))
828      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
829        (let* ((nstackargs (length stack-args)))
830          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
831          (dotimes (i nstackargs)
832            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
833          (if (>= nargs 3)
834            (push (arm2-vpush-arg-register seg ($ arm::arg_x) xvar) reg-vars))
835          (if (>= nargs 2)
836            (push (arm2-vpush-arg-register seg ($ arm::arg_y) yvar) reg-vars))
837          (if (>= nargs 1)
838            (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))
839      reg-vars)))
840
841;;; Just required args.
842;;; Since this is just a stupid bootstrapping port, always save
843;;; lisp context.
844(defun arm2-req-nargs-entry (seg rev-fixed-args)
845  (let* ((nargs (length rev-fixed-args)))
846    (declare (type (unsigned-byte 16) nargs))
847    (with-arm-local-vinsn-macros (seg)
848      (unless *arm2-reckless*
849        (! check-exact-nargs nargs))
850      (arm2-argregs-entry seg rev-fixed-args))))
851
852;;; No more than three &optional args; all default to NIL and none have
853;;; supplied-p vars.  No &key/&rest.
854(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
855  (let* ((min (length rev-req-args))
856         (nopt (length rev-opt-args))
857         (max (+ min nopt)))
858    (declare (type (unsigned-byte 16) min nopt max))
859    (with-arm-local-vinsn-macros (seg)
860      (unless *arm2-reckless*
861        (when rev-req-args
862          (! check-min-nargs min))
863        (! check-max-nargs max))
864      (if (= nopt 1)
865        (! default-1-arg min)
866        (if (= nopt 2)
867          (! default-2-args min)
868          (! default-3-args min)))
869      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
870
871;;; if "num-fixed" is > 0, we've already ensured that at least that many args
872;;; were provided; that may enable us to generate better code for saving the
873;;; argument registers.
874;;; We're responsible for computing the caller's VSP and saving
875;;; caller's state.
876(defun arm2-lexpr-entry (seg num-fixed)
877  (with-arm-local-vinsn-macros (seg)
878    (! save-lexpr-argregs num-fixed)
879    (dotimes (i num-fixed)
880      (! copy-lexpr-argument))
881    (! save-lisp-context-lexpr)))
882
883(defun arm2-load-lexpr-address (seg dest)
884  (with-arm-local-vinsn-macros (seg)
885    (! load-vframe-address dest *arm2-vstack*)))
886
887
888(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
889  (with-arm-local-vinsn-macros (seg)
890    (dolist (var vars vloc)
891      (let* ((initform (pop inits))
892             (spvar (pop spvars))
893             (spvloc (%i+ vloc *arm2-target-node-size*))
894             (var-lcell (pop lcells))
895             (sp-reg ($ arm::arg_z))
896             (sp-lcell (pop lcells)))
897        (unless (nx-null initform)
898          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
899          (let ((skipinitlabel (backend-get-next-label)))
900            (with-crf-target () crf
901              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
902            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
903            (@ skipinitlabel)))
904        (arm2-bind-structured-var seg var vloc var-lcell context)
905        (when spvar
906          (arm2-bind-var seg spvar spvloc sp-lcell)))
907      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
908
909
910
911(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
912  (declare (ignore keykeys allow-others))
913  (with-arm-local-vinsn-macros (seg)
914    (dolist (var keyvars)
915      (let* ((spvar (pop keysupp))
916             (initform (pop keyinits))
917             (sploc (%i+ vloc *arm2-target-node-size*))
918             (var-lcell (pop lcells))
919             (sp-reg ($ arm::arg_z))
920             (sp-lcell (pop lcells)))
921        (unless (nx-null initform)
922          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
923          (let ((skipinitlabel (backend-get-next-label)))
924            (with-crf-target () crf
925              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
926            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
927            (@ skipinitlabel)))
928        (arm2-bind-structured-var seg var vloc var-lcell context)
929        (when spvar
930          (arm2-bind-var seg spvar sploc sp-lcell)))
931      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
932
933(defun arm2-vloc-ea (n &optional vcell-p)
934  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
935  (if vcell-p
936    (make-vcell-memory-spec n)
937    n))
938
939
940(defun arm2-acode-operator-function (form)
941  (or (and (acode-p form)
942           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
943      (compiler-bug "arm2-form ? ~s" form)))
944
945(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
946  (let* ((note (gensym "NOTE"))
947         (code-note (gensym "CODE-NOTE"))
948         (source-note (gensym "SOURCE-NOTE"))
949         (start (gensym "START"))
950         (end (gensym "END"))
951         (with-note-body (gensym "WITH-NOTE-BODY")))
952    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
953       (let ((,note (acode-note ,form-var)))
954         (if ,note
955           (let* ((,code-note (and (code-note-p ,note) ,note))
956                  (,source-note (if ,code-note
957                                  (code-note-source-note ,note)
958                                  ,note))
959                  (,start (and ,source-note
960                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
961             (prog2
962                 (when ,code-note
963                   (with-arm-local-vinsn-macros (,seg-var)
964                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
965                     (with-node-temps (arm::temp0) (zero)
966                       (! lri zero 0)
967                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
968                 (,with-note-body ,form-var ,seg-var ,@other-vars)
969               (when ,source-note
970                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
971                   (setf (vinsn-note-peer ,start) ,end
972                         (vinsn-note-peer ,end) ,start)
973                   (push ,start *arm2-emitted-source-notes*)))))
974           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
975
976(defun arm2-toplevel-form (seg vreg xfer form)
977  (let* ((code-note (acode-note form))
978         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
979    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
980
981(defun arm2-form (seg vreg xfer form)
982  (with-note (form seg vreg xfer)
983    (if (nx-null form)
984      (arm2-nil seg vreg xfer)
985      (if (nx-t form)
986        (arm2-t seg vreg xfer)
987        (let ((fn (arm2-acode-operator-function form))
988              (op (acode-operator form)))
989          (if (and (null vreg)
990                   (%ilogbitp operator-acode-subforms-bit op)
991                   (%ilogbitp operator-assignment-free-bit op))
992            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
993              (arm2-form seg nil nil f ))
994            (apply fn seg vreg xfer (%cdr form))))))))
995
996;;; dest is a float reg - form is acode
997(defun arm2-form-float (seg freg xfer form)
998  (declare (ignore xfer))
999  (with-note (form seg freg)
1000    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1001    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1002               (arm2-form-typep form 'double-float))
1003                                        ; kind of screwy - encoding the source type in the dest register spec
1004      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1005    (let* ((fn (arm2-acode-operator-function form)))
1006      (apply fn seg freg nil (%cdr form)))))
1007
1008
1009
1010(defun arm2-form-typep (form type)
1011  (acode-form-typep form type *arm2-trust-declarations*)
1012)
1013
1014(defun arm2-form-type (form)
1015  (acode-form-type form *arm2-trust-declarations*))
1016 
1017(defun arm2-use-operator (op seg vreg xfer &rest forms)
1018  (declare (dynamic-extent forms))
1019  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1020
1021;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1022;;; Punts a lot ...
1023(defun arm2-var-not-set-by-form-p (var form)
1024  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1025      (arm2-setqed-var-not-set-by-form-p var form)))
1026
1027(defun arm2-setqed-var-not-set-by-form-p (var form)
1028  (setq form (acode-unwrapped-form form))
1029  (or (atom form)
1030      (arm-constant-form-p form)
1031      (arm2-lexical-reference-p form)
1032      (let ((op (acode-operator form))
1033            (subforms nil))
1034        (if (eq op (%nx1-operator setq-lexical))
1035          (and (neq var (cadr form))
1036               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1037          (and (%ilogbitp operator-side-effect-free-bit op)
1038               (flet ((not-set-in-formlist (formlist)
1039                        (dolist (subform formlist t)
1040                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1041                 (if
1042                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1043                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1044                   (not-set-in-formlist subforms)
1045                   (and (or (eq op (%nx1-operator call))
1046                            (eq op (%nx1-operator lexical-function-call)))
1047                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1048                        (setq subforms (caddr form))
1049                        (not-set-in-formlist (car subforms))
1050                        (not-set-in-formlist (cadr subforms))))))))))
1051 
1052(defun arm2-nil (seg vreg xfer)
1053  (with-arm-local-vinsn-macros (seg vreg xfer)
1054    (if (arm2-for-value-p vreg)
1055      (ensuring-node-target (target vreg)
1056        (! load-nil target)))
1057    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1058
1059(defun arm2-t (seg vreg xfer)
1060  (with-arm-local-vinsn-macros (seg vreg xfer)
1061    (if (arm2-for-value-p vreg)
1062      (ensuring-node-target (target vreg)
1063        (! load-t target)))
1064    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1065
1066(defun arm2-for-value-p (vreg)
1067  (and vreg (not (backend-crf-p vreg))))
1068
1069(defun arm2-mvpass (seg form &optional xfer)
1070  (with-arm-local-vinsn-macros (seg)
1071    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1072
1073(defun arm2-adjust-vstack (delta)
1074  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1075
1076(defun arm2-set-vstack (new)
1077  (setq *arm2-vstack* new))
1078
1079
1080;;; Emit a note at the end of the segment.
1081(defun arm2-emit-note (seg class &rest info)
1082  (declare (dynamic-extent info))
1083  (let* ((note (make-vinsn-note class info)))
1084    (append-dll-node (vinsn-note-label note) seg)
1085    note))
1086
1087;;; Emit a note immediately before the target vinsn.
1088(defun arm-prepend-note (vinsn class &rest info)
1089  (declare (dynamic-extent info))
1090  (let* ((note (make-vinsn-note class info)))
1091    (insert-dll-node-before (vinsn-note-label note) vinsn)
1092    note))
1093
1094(defun arm2-close-note (seg note)
1095  (let* ((end (close-vinsn-note note)))
1096    (append-dll-node (vinsn-note-label end) seg)
1097    end))
1098
1099
1100
1101
1102
1103
1104(defun arm2-stack-to-register (seg memspec reg)
1105  (with-arm-local-vinsn-macros (seg)
1106    (! vframe-load reg (memspec-frame-address-offset memspec) *arm2-vstack*)))
1107
1108(defun arm2-lcell-to-register (seg lcell reg)
1109  (with-arm-local-vinsn-macros (seg)
1110    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1111
1112(defun arm2-register-to-lcell (seg reg lcell)
1113  (with-arm-local-vinsn-macros (seg)
1114    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1115
1116(defun arm2-register-to-stack (seg reg memspec)
1117  (with-arm-local-vinsn-macros (seg)
1118    (! vframe-store reg (memspec-frame-address-offset memspec) *arm2-vstack*)))
1119
1120
1121(defun arm2-ea-open (ea)
1122  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1123    (make-memory-spec (memspec-frame-address-offset ea))
1124    ea))
1125
1126(defun arm2-set-NARGS (seg n)
1127  (if (> n call-arguments-limit)
1128    (compiler-bug "~s exceeded." call-arguments-limit)
1129    (with-arm-local-vinsn-macros (seg)
1130      (! set-nargs n))))
1131
1132(defun arm2-single-float-bits (the-sf)
1133  (single-float-bits the-sf))
1134
1135(defun arm2-double-float-bits (the-df)
1136  (double-float-bits the-df))
1137
1138(defun arm2-immediate (seg vreg xfer form)
1139  (with-arm-local-vinsn-macros (seg vreg xfer)
1140    (if vreg
1141      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1142               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1143                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1144        (if (zerop form)
1145          (if (eql form 0.0d0)
1146            (! zero-double-float-register vreg)
1147            (! zero-single-float-register vreg))
1148          (if (typep form 'short-float)
1149            (let* ((bits (arm2-single-float-bits form)))
1150              (with-imm-temps () ((bitsreg :u32))
1151                (! lri bitsreg bits)
1152                (! load-single-float-constant vreg bitsreg)))
1153            (multiple-value-bind (high low) (arm2-double-float-bits form)
1154              (declare (integer high low))
1155              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1156                (! lri highreg high)
1157                (! lri lowreg low)
1158                (! load-double-float-constant vreg highreg lowreg)))))
1159        (if (and (typep form '(unsigned-byte 32))
1160                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1161                 (= (get-regspec-mode vreg)
1162                    hard-reg-class-gpr-mode-u32))
1163          (arm2-lri seg vreg form)
1164          (ensuring-node-target
1165           (target vreg)
1166           (if (characterp form)
1167             (! load-character-constant target (char-code form))
1168             (arm2-store-immediate seg form target)))))
1169      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1170        (arm2-store-immediate seg form ($ arm::temp0))))
1171    (^)))
1172
1173(defun arm2-register-constant-p (form)
1174  (and (consp form)
1175           (or (memq form *arm2-vcells*)
1176               (memq form *arm2-fcells*))
1177           (%cdr form)))
1178
1179(defun arm2-store-immediate (seg imm dest)
1180  (with-arm-local-vinsn-macros (seg)
1181    (let* ((reg (arm2-register-constant-p imm)))
1182      (if reg
1183        (arm2-copy-register seg dest reg)
1184        (let* ((idx (backend-immediate-index imm)))
1185          (if (< idx 4094)
1186            (! ref-constant dest idx)
1187            (with-imm-target () (idxreg :s32)
1188              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1189              (! ref-indexed-constant dest idxreg)))))
1190      dest)))
1191
1192
1193;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1194(defun arm2-go-label (form)
1195  (let ((current-stack (arm2-encode-stack)))
1196    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1197                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1198      (setq form (caadr form)))
1199    (when (acode-p form)
1200      (let ((op (acode-operator form)))
1201        (if (and (eq op (%nx1-operator local-go))
1202                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1203          (%cadr (%cadr form))
1204          (if (and (eq op (%nx1-operator local-return-from))
1205                   (nx-null (caddr form)))
1206            (let ((tagdata (car (cadr form))))
1207              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1208                   (null (caar tagdata))
1209                   (< 0 (cdar tagdata) $backend-mvpass)
1210                   (cdar tagdata)))))))))
1211
1212(defun arm2-single-valued-form-p (form)
1213  (setq form (acode-unwrapped-form-value form))
1214  (or (nx-null form)
1215      (nx-t form)
1216      (if (acode-p form)
1217        (let ((op (acode-operator form)))
1218          (or (%ilogbitp operator-single-valued-bit op)
1219              (and (eql op (%nx1-operator values))
1220                   (let ((values (cadr form)))
1221                     (and values (null (cdr values)))))
1222              nil                       ; Learn about functions someday
1223              )))))
1224
1225
1226(defun arm2-box-s32 (seg node-dest s32-src)
1227  (with-arm-local-vinsn-macros (seg)
1228    (if *arm2-open-code-inline*
1229      (! s32->integer node-dest s32-src)
1230      (let* ((arg_z ($ arm::arg_z))
1231             (imm0 ($ arm::imm0 :mode :s32)))
1232        (arm2-copy-register seg imm0 s32-src)
1233        (! call-subprim (subprim-name->offset '.SPmakes32))
1234        (arm2-copy-register seg node-dest arg_z)))))
1235
1236
1237
1238(defun arm2-box-u32 (seg node-dest u32-src)
1239  (with-arm-local-vinsn-macros (seg)
1240    (if *arm2-open-code-inline*
1241      (! u32->integer node-dest u32-src)
1242      (let* ((arg_z ($ arm::arg_z))
1243             (imm0 ($ arm::imm0 :mode :u32)))
1244        (arm2-copy-register seg imm0 u32-src)
1245        (! call-subprim (subprim-name->offset '.SPmakeu32))
1246        (arm2-copy-register seg node-dest arg_z)))))
1247
1248
1249
1250(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1251  (with-arm-local-vinsn-macros (seg vreg xfer)
1252    (when vreg
1253      (let* ((arch (backend-target-arch *target-backend*))
1254             (is-node (member type-keyword (arch::target-gvector-types arch)))
1255             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1256
1257             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1258             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1259             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1260             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1261             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1262             (vreg-class (hard-regspec-class vreg))
1263             (vreg-mode
1264              (if (or (eql vreg-class hard-reg-class-gpr)
1265                      (eql vreg-class hard-reg-class-fpr))
1266                (get-regspec-mode vreg)
1267                hard-reg-class-gpr-mode-invalid))
1268             (temp-is-vreg nil))
1269        (cond
1270          (is-node
1271           (ensuring-node-target (target vreg)
1272             (if (and index-known-fixnum (<= index-known-fixnum
1273                                             (arch::target-max-32-bit-constant-index arch)))
1274               (! misc-ref-c-node target src index-known-fixnum)
1275               (with-imm-target () (idx-reg :u64)
1276                 (if index-known-fixnum
1277                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1278                   (! scale-node-misc-index idx-reg unscaled-idx))
1279                 (! misc-ref-node target src idx-reg)))))
1280          (is-32-bit
1281           (with-imm-target () (temp :u32)
1282             (with-fp-target () (fp-val :single-float)
1283               (if (eql vreg-class hard-reg-class-gpr)
1284                 (if
1285                   (if is-signed
1286                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1287                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1288                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1289                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1290                   (setq temp vreg temp-is-vreg t)
1291                   (if is-signed
1292                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1293                 (if (and (eql vreg-class hard-reg-class-fpr)
1294                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1295                   (setf fp-val vreg temp-is-vreg t)))
1296               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1297                 (cond ((eq type-keyword :single-float-vector)
1298                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1299                       (t
1300                        (if is-signed
1301                          (! misc-ref-c-s32 temp src index-known-fixnum)
1302                          (! misc-ref-c-u32 temp src index-known-fixnum)))))
1303               (with-imm-target () idx-reg
1304                 (if index-known-fixnum
1305                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1306                   (! scale-32bit-misc-index idx-reg unscaled-idx))
1307                 (cond ((eq type-keyword :single-float-vector)
1308                        (! misc-ref-single-float fp-val src idx-reg))
1309                       (t
1310                        (if is-signed
1311                          (! misc-ref-s32 temp src idx-reg)
1312                          (! misc-ref-u32 temp src idx-reg)))))
1313               (case type-keyword
1314                 (:single-float-vector
1315                  (if (eq vreg-class hard-reg-class-fpr)
1316                    (<- fp-val)
1317                    (ensuring-node-target (target vreg)
1318                      (! single->node target fp-val))))
1319                 (:signed-32-bit-vector
1320                  (unless temp-is-vreg
1321                    (ensuring-node-target (target vreg)
1322                      (arm2-box-s32 seg target temp))))
1323                 (:fixnum-vector
1324                  (unless temp-is-vreg
1325                    (ensuring-node-target (target vreg)
1326                      (! box-fixnum target temp))))
1327                 (:simple-string
1328                  (ensuring-node-target (target vreg)
1329                    (! u32->char target temp)))
1330                 (t
1331                  (unless temp-is-vreg
1332                    (ensuring-node-target (target vreg)
1333                      (arm2-box-u32 seg target temp))))))))
1334          (is-8-bit
1335           (with-imm-target () (temp :u8)
1336             (if (and (eql vreg-class hard-reg-class-gpr)
1337                      (or
1338                       (and is-signed
1339                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1340                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1341                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1342                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1343                       (and (not is-signed)
1344                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1345                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1346                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1347                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1348                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1349                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1350                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1351               (setq temp vreg temp-is-vreg t)
1352               (if is-signed
1353                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1354             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1355               (if is-signed
1356                 (! misc-ref-c-s8 temp src index-known-fixnum)
1357                 (! misc-ref-c-u8 temp src index-known-fixnum))
1358               (with-imm-target () idx-reg
1359                 (if index-known-fixnum
1360                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1361                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1362                 (if is-signed
1363                   (! misc-ref-s8 temp src idx-reg)
1364                   (! misc-ref-u8 temp src idx-reg))))
1365             (ecase type-keyword
1366               (:unsigned-8-bit-vector
1367                (unless temp-is-vreg
1368                  (ensuring-node-target (target vreg)
1369                    (! box-fixnum target temp))))
1370               (:signed-8-bit-vector
1371                (unless temp-is-vreg
1372                  (ensuring-node-target (target vreg)
1373                    (! box-fixnum target temp))))
1374               (:simple-string
1375                (ensuring-node-target (target vreg)
1376                  (! u32->char target temp))))))
1377          (is-16-bit
1378           (ensuring-node-target (target vreg)
1379             (with-imm-target () temp
1380               (if (and index-known-fixnum
1381                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1382                 (if is-signed
1383                   (! misc-ref-c-s16 temp src index-known-fixnum)
1384                   (! misc-ref-c-u16 temp src index-known-fixnum))
1385                 (with-imm-target () idx-reg
1386                   (if index-known-fixnum
1387                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1388                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1389                   (if is-signed
1390                     (! misc-ref-s16 temp src idx-reg)
1391                     (! misc-ref-u16 temp src idx-reg))))
1392               (! box-fixnum target temp))))
1393          (is-64-bit
1394           (with-fp-target () (fp-val :double-float)
1395             (with-imm-target () (temp :u64)
1396               (if (and (eql vreg-class hard-reg-class-fpr)
1397                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1398                 (setq fp-val vreg)
1399                 (if (eql vreg-class hard-reg-class-gpr)
1400                   (if (or (and is-signed
1401                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1402                           (and (not is-signed)
1403                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1404                     (setf temp vreg temp-is-vreg t)
1405                     (if is-signed
1406                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1407               (case type-keyword
1408                 (:double-float-vector
1409                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1410                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1411                    (with-imm-target () idx-reg
1412                      (if index-known-fixnum
1413                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1414                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1415                      (! misc-ref-double-float fp-val src idx-reg)))
1416                  (if (eq vreg-class hard-reg-class-fpr)
1417                    (<- fp-val)
1418                    (ensuring-node-target (target vreg)
1419                      (! double->heap target fp-val))))
1420                 ((:signed-64-bit-vector :fixnum-vector)
1421                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1422                    (! misc-ref-c-s64 temp src index-known-fixnum)
1423                    (with-imm-target () idx-reg
1424                      (if index-known-fixnum
1425                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1426                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1427                      (! misc-ref-s64 temp src idx-reg)))
1428                  (if (eq type-keyword :fixnum-vector)
1429                    (ensuring-node-target (target vreg)
1430                      (! box-fixnum target temp))
1431                    (unless temp-is-vreg
1432                      (ensuring-node-target (target vreg)
1433                        (! s64->integer target temp)))))
1434                 (t
1435                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1436                    (! misc-ref-c-u64 temp src index-known-fixnum)
1437                    (with-imm-target () idx-reg
1438                      (if index-known-fixnum
1439                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1440                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1441                      (! misc-ref-u64  temp src idx-reg)))
1442                  (unless temp-is-vreg
1443                    (ensuring-node-target (target vreg)
1444                      (! u64->integer target temp))))))))
1445          (t
1446           (unless is-1-bit
1447             (nx-error "~& unsupported vector type: ~s"
1448                       type-keyword))
1449           (ensuring-node-target (target vreg)
1450             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1451               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1452               (with-imm-temps
1453                   () (word-index bitnum dest)
1454                 (if index-known-fixnum
1455                   (progn
1456                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1457                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1458                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1459                 (! misc-ref-u32 dest src word-index)
1460                 (! extract-variable-bit-fixnum target dest bitnum))))))))
1461    (^)))
1462             
1463   
1464
1465;;; safe = T means assume "vector" is miscobj, do bounds check.
1466;;; safe = fixnum means check that subtag of vector = "safe" and do
1467;;;        bounds check.
1468;;; safe = nil means crash&burn.
1469;;; This mostly knows how to reference the elements of an immediate miscobj.
1470(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1471  (with-arm-local-vinsn-macros (seg vreg xfer)
1472    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1473           (unscaled-idx nil)
1474           (src nil))
1475      (if (or safe (not index-known-fixnum))
1476        (multiple-value-setq (src unscaled-idx)
1477          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1478        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1479      (when safe
1480        (if (typep safe 'fixnum)
1481          (! trap-unless-typecode= src safe))
1482        (unless index-known-fixnum
1483          (! trap-unless-fixnum unscaled-idx))
1484        (! check-misc-bound unscaled-idx src))
1485      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1486
1487
1488
1489(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1490  (with-arm-local-vinsn-macros (seg vreg xfer)
1491    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1492           (j-known-fixnum (acode-fixnum-form-p j))
1493           (arch (backend-target-arch *target-backend*))
1494           (is-node (member type-keyword (arch::target-gvector-types arch)))
1495           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1496           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1497           (src)
1498           (unscaled-i)
1499           (unscaled-j)
1500           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1501           (constidx
1502            (and dim0 dim1 i-known-fixnum j-known-fixnum
1503                 (>= i-known-fixnum 0)
1504                 (>= j-known-fixnum 0)
1505                 (< i-known-fixnum dim0)
1506                 (< j-known-fixnum dim1)
1507                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1508      (progn
1509        (if constidx
1510          (multiple-value-setq (src val-reg)
1511            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1512          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1513            (if needs-memoization
1514              (progn
1515                (arm2-four-targeted-reg-forms seg
1516                                                array ($ arm::temp0)
1517                                                i ($ arm::arg_x)
1518                                                j ($ arm::arg_y)
1519                                                new val-reg)
1520                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1521            (arm2-four-untargeted-reg-forms seg
1522                                            array ($ arm::temp0)
1523                                            i ($ arm::arg_x)
1524                                            j ($ arm::arg_y)
1525                                            new val-reg))))
1526        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1527          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1528                     (logbitp (hard-regspec-value val-reg)
1529                              *backend-imm-temps*))
1530            (use-imm-temp (hard-regspec-value val-reg)))
1531          (when safe     
1532            (when (typep safe 'fixnum)
1533              (! trap-unless-simple-array-2
1534                 src
1535                 (dpb safe target::arrayH.flags-cell-subtag-byte
1536                      (ash 1 $arh_simple_bit))
1537                 (nx-error-for-simple-2d-array-type type-keyword)))
1538            (unless i-known-fixnum
1539              (! trap-unless-fixnum unscaled-i))
1540            (unless j-known-fixnum
1541              (! trap-unless-fixnum unscaled-j)))
1542          (with-imm-target () dim1
1543            (let* ((idx-reg ($ arm::arg_y)))
1544              (unless constidx
1545                (if safe                 
1546                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1547                  (! 2d-dim1 dim1 src))
1548                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1549              (let* ((v ($ arm::arg_x)))
1550                (! array-data-vector-ref v src)
1551                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1552
1553
1554(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1555  (with-arm-local-vinsn-macros (seg target)
1556    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1557           (j-known-fixnum (acode-fixnum-form-p j))
1558           (k-known-fixnum (acode-fixnum-form-p k))
1559           (arch (backend-target-arch *target-backend*))
1560           (is-node (member type-keyword (arch::target-gvector-types arch)))
1561           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1562           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1563           (src)
1564           (unscaled-i)
1565           (unscaled-j)
1566           (unscaled-k)
1567           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1568           (constidx
1569            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1570                 (>= i-known-fixnum 0)
1571                 (>= j-known-fixnum 0)
1572                 (>= k-known-fixnum 0)
1573                 (< i-known-fixnum dim0)
1574                 (< j-known-fixnum dim1)
1575                 (< k-known-fixnum dim2)
1576                 (+ (* i-known-fixnum dim1 dim2)
1577                    (* j-known-fixnum dim2)
1578                    k-known-fixnum))))
1579      (progn
1580        (if constidx
1581          (multiple-value-setq (src val-reg)
1582            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1583          (progn
1584            (setq src ($ arm::temp1)
1585                  unscaled-i ($ arm::temp0)
1586                  unscaled-j ($ arm::arg_x)
1587                  unscaled-k ($ arm::arg_y))
1588            (arm2-push-register
1589             seg
1590             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1591            (arm2-four-targeted-reg-forms seg
1592                                          i ($ arm::temp0)
1593                                          j ($ arm::arg_x)
1594                                          k ($ arm::arg_y)
1595                                          new val-reg)
1596            (arm2-pop-register seg src)))
1597        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1598          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1599                     (logbitp (hard-regspec-value val-reg)
1600                              *backend-imm-temps*))
1601            (use-imm-temp (hard-regspec-value val-reg)))
1602
1603          (when safe     
1604            (when (typep safe 'fixnum)
1605              (! trap-unless-simple-array-3
1606                 src
1607                 (dpb safe target::arrayH.flags-cell-subtag-byte
1608                      (ash 1 $arh_simple_bit))
1609                 (nx-error-for-simple-3d-array-type type-keyword)))
1610            (unless i-known-fixnum
1611              (! trap-unless-fixnum unscaled-i))
1612            (unless j-known-fixnum
1613              (! trap-unless-fixnum unscaled-j))
1614            (unless k-known-fixnum
1615              (! trap-unless-fixnum unscaled-k)))
1616          (with-imm-target () dim1
1617            (with-imm-target (dim1) dim2
1618              (let* ((idx-reg ($ arm::arg_y)))
1619                (unless constidx
1620                  (if safe                 
1621                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1622                    (! 3d-dims dim1 dim2 src))
1623                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1624                (let* ((v ($ arm::arg_x)))
1625                  (! array-data-vector-ref v src)
1626                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1627
1628(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1629  (with-arm-local-vinsn-macros (seg vreg xfer)
1630    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1631           (j-known-fixnum (acode-fixnum-form-p j))
1632           (src)
1633           (unscaled-i)
1634           (unscaled-j)
1635           (constidx
1636            (and dim0 dim1 i-known-fixnum j-known-fixnum
1637                 (>= i-known-fixnum 0)
1638                 (>= j-known-fixnum 0)
1639                 (< i-known-fixnum dim0)
1640                 (< j-known-fixnum dim1)
1641                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1642      (if constidx
1643        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1644        (multiple-value-setq (src unscaled-i unscaled-j)
1645          (arm2-three-untargeted-reg-forms seg
1646                                           array arm::arg_x
1647                                           i arm::arg_y
1648                                           j arm::arg_z)))
1649      (when safe       
1650        (when (typep safe 'fixnum)
1651          (! trap-unless-simple-array-2
1652             src
1653             (dpb safe target::arrayH.flags-cell-subtag-byte
1654                  (ash 1 $arh_simple_bit))
1655             (nx-error-for-simple-2d-array-type typekeyword)))
1656        (unless i-known-fixnum
1657          (! trap-unless-fixnum unscaled-i))
1658        (unless j-known-fixnum
1659          (! trap-unless-fixnum unscaled-j)))
1660      (with-node-target (src) idx-reg
1661        (with-imm-target () dim1
1662          (unless constidx
1663            (if safe                   
1664              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1665              (! 2d-dim1 dim1 src))
1666            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1667          (with-node-target (idx-reg) v
1668            (! array-data-vector-ref v src)
1669            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1670
1671
1672
1673(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1674  (with-arm-local-vinsn-macros (seg vreg xfer)
1675    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1676           (j-known-fixnum (acode-fixnum-form-p j))
1677           (k-known-fixnum (acode-fixnum-form-p k))
1678           (src)
1679           (unscaled-i)
1680           (unscaled-j)
1681           (unscaled-k)
1682           (constidx
1683            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1684                 (>= i-known-fixnum 0)
1685                 (>= j-known-fixnum 0)
1686                 (>= k-known-fixnum 0)
1687                 (< i-known-fixnum dim0)
1688                 (< j-known-fixnum dim1)
1689                 (< k-known-fixnum dim2)
1690                 (+ (* i-known-fixnum dim1 dim2)
1691                    (* j-known-fixnum dim2)
1692                    k-known-fixnum))))
1693      (if constidx
1694        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1695        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1696          (arm2-four-untargeted-reg-forms seg
1697                                           array arm::temp0
1698                                           i arm::arg_x
1699                                           j arm::arg_y
1700                                           k arm::arg_z)))
1701      (when safe       
1702        (when (typep safe 'fixnum)
1703          (! trap-unless-simple-array-3
1704             src
1705             (dpb safe target::arrayH.flags-cell-subtag-byte
1706                  (ash 1 $arh_simple_bit))
1707             (nx-error-for-simple-3d-array-type typekeyword)))
1708        (unless i-known-fixnum
1709          (! trap-unless-fixnum unscaled-i))
1710        (unless j-known-fixnum
1711          (! trap-unless-fixnum unscaled-j))
1712        (unless k-known-fixnum
1713          (! trap-unless-fixnum unscaled-k)))
1714      (with-node-target (src) idx-reg
1715        (with-imm-target () dim1
1716          (with-imm-target (dim1) dim2
1717            (unless constidx
1718              (if safe                   
1719                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1720                (! 3d-dims dim1 dim2 src))
1721              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1722        (with-node-target (idx-reg) v
1723          (! array-data-vector-ref v src)
1724          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1725
1726
1727(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1728  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1729           (or (eq (acode-operator form) (%nx1-operator immediate))
1730               (eq (acode-operator form) (%nx1-operator fixnum))))
1731    (let* ((val (%cadr form))
1732           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1733                         (typep val '(signed-byte 32)))
1734                        ((eq type-keyword :single-float-vector)
1735                         (typep val 'short-float))
1736                        ((eq type-keyword :double-float-vector)
1737                         (typep val 'double-float))
1738                        ((eq type-keyword :simple-string)
1739                         (typep val 'base-char))
1740                        ((eq type-keyword :signed-8-bit-vector)
1741                         (typep val '(signed-byte 8)))
1742                        ((eq type-keyword :unsigned-8-bit-vector)
1743                         (typep val '(unsigned-byte 8)))
1744                        ((eq type-keyword :signed-16-bit-vector) 
1745                         (typep val '(signed-byte 16)))
1746                        ((eq type-keyword :unsigned-16-bit-vector)
1747                         (typep val '(unsigned-byte 16)))
1748                        ((eq type-keyword :bit-vector)
1749                         (typep val 'bit)))))
1750      (if typep val))))
1751
1752(defun arm2-target-reg-for-aset (vreg type-keyword)
1753  (let* ((arch (backend-target-arch *target-backend*))
1754         (is-node (member type-keyword (arch::target-gvector-types arch)))
1755         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1756         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1757         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1758         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1759         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1760         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1761         (vreg-class (if vreg (hard-regspec-class vreg)))
1762         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1763                            (eql vreg-class hard-reg-class-fpr))
1764                      (get-regspec-mode vreg)))
1765         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1766         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1767         (acc (make-wired-lreg arm::arg_z)))
1768    (cond ((or is-node
1769               is-1-bit
1770               (eq type-keyword :simple-string)
1771               (eq type-keyword :fixnum-vector)
1772               (and (eql vreg-class hard-reg-class-gpr)
1773                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1774           acc)
1775          ;; If there's no vreg - if we're setting for effect only, and
1776          ;; not for value - we can target an unboxed register directly.
1777          ;; Usually.
1778          ((null vreg)
1779           (cond (is-64-bit
1780                  (if (eq type-keyword :double-float-vector)
1781                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1782                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1783                 (is-32-bit
1784                  (if (eq type-keyword :single-float-vector)
1785                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1786                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1787                 (is-16-bit
1788                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1789                 (is-8-bit
1790                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1791                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1792          ;; Vreg is non-null.  We might be able to use it directly.
1793          (t
1794           (let* ((lreg (if vreg-mode
1795                          (make-unwired-lreg (lreg-value vreg)))))
1796             (if 
1797               (cond
1798                 (is-64-bit
1799                  (if (eq type-keyword :double-float-vector)
1800                    (and (eql vreg-class hard-reg-class-fpr)
1801                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1802                      (if is-signed
1803                        (and (eql vreg-class hard-reg-class-gpr)
1804                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1805                        (and (eql vreg-class hard-reg-class-gpr)
1806                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1807                   (is-32-bit
1808                    (if (eq type-keyword :single-float-vector)
1809                      (and (eql vreg-class hard-reg-class-fpr)
1810                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1811                      (if is-signed
1812                        (and (eql vreg-class hard-reg-class-gpr)
1813                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1814                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1815                        (and (eql vreg-class hard-reg-class-gpr)
1816                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1817                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1818                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1819                   (is-16-bit
1820                    (if is-signed
1821                      (and (eql vreg-class hard-reg-class-gpr)
1822                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1823                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1824                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1825                      (and (eql vreg-class hard-reg-class-gpr)
1826                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1827                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1828                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1829                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1830                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1831                   (t
1832                    (if is-signed
1833                      (and (eql vreg-class hard-reg-class-gpr)
1834                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1835                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1836                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1837                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1838                      (and (eql vreg-class hard-reg-class-gpr)
1839                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1840                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1841                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1842                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1843                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1844                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1845                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1846               lreg
1847               acc))))))
1848
1849(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1850  (with-arm-local-vinsn-macros (seg)
1851    (let* ((arch (backend-target-arch *target-backend*))
1852           (is-node (member type-keyword (arch::target-gvector-types arch)))
1853           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1854           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1855           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1856           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1857           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1858           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1859                                         hard-reg-class-gpr)
1860                                    (eql (get-regspec-mode result-reg)
1861                                         hard-reg-class-gpr-mode-node)))
1862           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1863           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1864      (if (or is-node (not result-is-node-gpr))
1865        result-reg
1866        (cond (is-64-bit
1867               (if (eq type-keyword :double-float-vector)
1868                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1869                   (if safe
1870                     (! get-double? reg result-reg)
1871                     (! get-double reg result-reg))
1872                   reg)))
1873              (is-32-bit
1874               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1875               ;; case here.
1876               (if is-signed             
1877                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1878                   (if (eq type-keyword :fixnum-vector)
1879                     (progn
1880                       (when safe
1881                         (! trap-unless-fixnum result-reg))
1882                       (! fixnum->signed-natural reg result-reg))
1883                     (! unbox-s32 reg result-reg))
1884                   reg)
1885                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1886                   (cond ((eq type-keyword :simple-string)
1887                          (if (characterp constval)
1888                            (arm2-lri seg reg (char-code constval))
1889                            (! unbox-base-char reg result-reg)))
1890                         ((eq type-keyword :single-float-vector)
1891                          (if (typep constval 'single-float)
1892                            (arm2-lri seg reg (single-float-bits constval))
1893                            (progn
1894                              (when safe
1895                                (! trap-unless-single-float result-reg))
1896                              (! single-float-bits reg result-reg))))
1897                         (t
1898                          (if (typep constval '(unsigned-byte 32))
1899                            (arm2-lri seg reg constval)
1900                            (! unbox-u32 reg result-reg))))
1901                   reg)))
1902              (is-16-bit
1903               (if is-signed
1904                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
1905                   (if (typep constval '(signed-byte 16))
1906                     (arm2-lri seg reg constval)
1907                     (! unbox-s16 reg result-reg))
1908                   reg)
1909                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
1910                   (if (typep constval '(unsigned-byte 16))
1911                     (arm2-lri seg reg constval)
1912                     (! unbox-u16 reg result-reg))
1913                   reg)))
1914              (is-8-bit
1915               (if is-signed
1916                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
1917                   (if (typep constval '(signed-byte 8))
1918                     (arm2-lri seg reg constval)
1919                     (! unbox-s8 reg result-reg))
1920                   reg)
1921                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1922                   (if (typep constval '(unsigned-byte 8))
1923                     (arm2-lri seg reg constval)
1924                     (! unbox-u8 reg result-reg))
1925                   reg)))
1926              (t
1927                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
1928                   (unless (typep constval 'bit)
1929                     (! unbox-bit-bit0 reg result-reg))
1930                   reg)))))))
1931                   
1932     
1933;;; "val-reg" might be boxed, if the vreg requires it to be.
1934(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
1935  (with-arm-local-vinsn-macros (seg vreg xfer)
1936    (let* ((arch (backend-target-arch *target-backend*))
1937           (is-node (member type-keyword (arch::target-gvector-types arch)))
1938           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1939           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1940           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1941           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1942           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1943           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
1944      (cond ((and is-node node-value-needs-memoization)
1945             (unless (and (eql (hard-regspec-value src) arm::arg_x)
1946                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
1947                          (eql (hard-regspec-value val-reg) arm::arg_z))
1948               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
1949             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
1950            (is-node
1951             (if (and index-known-fixnum (<= index-known-fixnum
1952                                             (arch::target-max-32-bit-constant-index arch)))
1953               (! misc-set-c-node val-reg src index-known-fixnum)
1954               (with-imm-target () scaled-idx
1955
1956                 (if index-known-fixnum
1957                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1958                   (! scale-node-misc-index scaled-idx unscaled-idx))
1959                 (! misc-set-node val-reg src scaled-idx))))
1960            (t
1961             (with-imm-target (unboxed-val-reg) scaled-idx
1962               (cond
1963                 (is-64-bit
1964                  (if (and index-known-fixnum
1965                           (<= index-known-fixnum
1966                               (arch::target-max-64-bit-constant-index arch)))
1967                    (if (eq type-keyword :double-float-vector)
1968                      (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
1969                      (if is-signed
1970                        (! misc-set-c-s64 unboxed-val-reg src index-known-fixnum)
1971                        (! misc-set-c-u64 unboxed-val-reg src index-known-fixnum)))
1972                    (progn
1973                      (if index-known-fixnum
1974                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
1975                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
1976                      (if (eq type-keyword :double-float-vector)
1977                        (! misc-set-double-float unboxed-val-reg src scaled-idx)
1978                        (if is-signed
1979                          (! misc-set-s64 unboxed-val-reg src scaled-idx)
1980                          (! misc-set-u64 unboxed-val-reg src scaled-idx))))))
1981                 (is-32-bit
1982                  (if (and index-known-fixnum
1983                           (<= index-known-fixnum
1984                               (arch::target-max-32-bit-constant-index arch)))
1985                    (if (eq type-keyword :single-float-vector)
1986                      (if (eq (hard-regspec-class unboxed-val-reg)
1987                              hard-reg-class-fpr)
1988                        (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
1989                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
1990                      (if is-signed
1991                        (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
1992                        (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
1993                    (progn
1994                      (if index-known-fixnum
1995                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1996                        (! scale-32bit-misc-index scaled-idx unscaled-idx))
1997                      (if (and (eq type-keyword :single-float-vector)
1998                               (eql (hard-regspec-class unboxed-val-reg)
1999                                    hard-reg-class-fpr))
2000                        (! misc-set-single-float unboxed-val-reg src scaled-idx)
2001                        (if is-signed
2002                          (! misc-set-s32 unboxed-val-reg src scaled-idx)
2003                          (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2004                 (is-16-bit
2005                  (if (and index-known-fixnum
2006                           (<= index-known-fixnum
2007                               (arch::target-max-16-bit-constant-index arch)))
2008                    (if is-signed
2009                      (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2010                      (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2011                    (progn
2012                      (if index-known-fixnum
2013                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2014                        (! scale-16bit-misc-index scaled-idx unscaled-idx))
2015                      (if is-signed
2016                        (! misc-set-s16 unboxed-val-reg src scaled-idx)
2017                        (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2018                 (is-8-bit
2019                  (if (and index-known-fixnum
2020                           (<= index-known-fixnum
2021                               (arch::target-max-8-bit-constant-index arch)))
2022                    (if is-signed
2023                      (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2024                      (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2025                    (progn
2026                      (if index-known-fixnum
2027                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2028                        (! scale-8bit-misc-index scaled-idx unscaled-idx))
2029                      (if is-signed
2030                        (! misc-set-s8 unboxed-val-reg src scaled-idx)
2031                        (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2032                 (t
2033                  (unless is-1-bit
2034                    (nx-error "~& unsupported vector type: ~s"
2035                              type-keyword))
2036                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2037                    (with-imm-target (unboxed-val-reg) word
2038                      (let* ((word-index (ash index-known-fixnum -5))
2039                             (bit-number (logand index-known-fixnum #x1f)))
2040                        (! misc-ref-c-u32 word src word-index)
2041                        (if constval
2042                          (if (zerop constval)
2043                            (! set-constant-arm-bit-to-0 word word bit-number)
2044                            (! set-constant-arm-bit-to-1 word word bit-number))
2045                          (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2046                        (! misc-set-c-u32 word src word-index)))
2047                    (with-imm-temps (unboxed-val-reg) (word-index bit-number temp)
2048                      (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2049                      (if constval
2050                        (progn
2051                          (! lri temp #x80000000)
2052                          (! shift-right-variable-word bit-number temp bit-number)
2053                          (! misc-ref-u32 temp src word-index)
2054                          (if (zerop constval)
2055                            (! u32logandc2 temp temp bit-number)
2056                            (! u32logior temp temp bit-number)))
2057                        (with-imm-temps () (bitval)
2058                          (! shift-right-variable-word bitval unboxed-val-reg bit-number)
2059                          (! lri temp #x80000000)
2060                          (! shift-right-variable-word bit-number temp bit-number)
2061                          (! misc-ref-u32 temp src word-index)
2062                          (! u32logandc2 temp temp bit-number)
2063                          (! u32logior temp temp bitval)))
2064                      (! misc-set-u32 temp src word-index))))))))
2065      (when (and vreg val-reg) (<- val-reg))
2066      (^))))
2067                   
2068
2069(defun arm2-code-coverage-entry (seg note)
2070  (let* ((afunc *arm2-cur-afunc*))
2071    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2072    (with-arm-local-vinsn-macros (seg)
2073      (let* ((ccreg ($ arm::temp0)))
2074        (arm2-store-immediate seg note ccreg)
2075        (with-node-temps (ccreg) (zero)
2076          (! lri zero 0)
2077          (! misc-set-c-node zero ccreg 1))))))
2078
2079(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2080  (with-arm-local-vinsn-macros (seg)
2081    (let* ((arch (backend-target-arch *target-backend*))
2082           (is-node (member type-keyword (arch::target-gvector-types arch)))
2083           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2084           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2085           (index-known-fixnum (acode-fixnum-form-p index)))
2086      (let* ((src ($ arm::arg_x))
2087             (unscaled-idx ($ arm::arg_y))
2088             (result-reg ($ arm::arg_z)))
2089        (cond (needs-memoization
2090               (arm2-three-targeted-reg-forms seg
2091                                              vector src
2092                                              index unscaled-idx
2093                                              value result-reg))
2094              (t
2095               (multiple-value-setq (src unscaled-idx result-reg)
2096                 (arm2-three-untargeted-reg-forms seg
2097                                              vector src
2098                                              index unscaled-idx
2099                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2100        (when safe
2101          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2102                 (value (if (eql (hard-regspec-class result-reg)
2103                                 hard-reg-class-gpr)
2104                          (hard-regspec-value result-reg))))
2105            (when (and value (logbitp value *available-backend-imm-temps*))
2106              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2107            (if (typep safe 'fixnum)
2108              (! trap-unless-typecode= src safe))
2109            (unless index-known-fixnum
2110              (! trap-unless-fixnum unscaled-idx))
2111            (! check-misc-bound unscaled-idx src)))
2112        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2113
2114
2115(defun arm2-tail-call-alias (immref sym &optional arglist)
2116  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2117    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2118      (make-acode (%nx1-operator immediate) (car alias))
2119      immref)))
2120
2121;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2122;;; consing it.
2123(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2124  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2125    (when (eq (logand (the fixnum (nx-var-bits rest))
2126                      (logior $vsetqmask (ash -1 $vbitspecial)
2127                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2128              0)               ; Nothing but simple references
2129      (do* ()
2130           ((not (acode-p body)))
2131        (let* ((op (acode-operator body)))
2132          (if (or (eq op (%nx1-operator lexical-function-call))
2133                  (eq op (%nx1-operator call)))
2134            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2135               (unless (and (eq spread-p t)
2136                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2137                (return nil))
2138              (flet ((independent-of-all-values (form)       
2139                       (setq form (acode-unwrapped-form-value form))
2140                       (or (arm-constant-form-p form)
2141                           (let* ((lexref (arm2-lexical-reference-p form)))
2142                             (and lexref 
2143                                  (neq lexref rest)
2144                                  (dolist (val rest-values t)
2145                                    (unless (arm2-var-not-set-by-form-p lexref val)
2146                                      (return))))))))
2147                (unless (or (eq op (%nx1-operator lexical-function-call))
2148                            (independent-of-all-values fn-form))
2149                  (return nil))
2150                (if (dolist (s stack-args t)
2151                          (unless (independent-of-all-values s)
2152                            (return nil)))
2153                  (let* ((arglist (append stack-args rest-values)))
2154                    (return
2155                     (make-acode op 
2156                                 fn-form 
2157                                 (if (<= (length arglist) $numarmargregs)
2158                                   (list nil (reverse arglist))
2159                                   (list (butlast arglist $numarmargregs)
2160                                         (reverse (last arglist $numarmargregs))))
2161                                 nil)))
2162                  (return nil))))
2163            (if (eq op (%nx1-operator local-block))
2164              (setq body (%cadr body))
2165              (if (and (eq op (%nx1-operator if))
2166                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2167                (setq body (%caddr body))
2168                (return nil)))))))))
2169
2170(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2171  (with-arm-local-vinsn-macros (seg vreg xfer)
2172    (when spread-p
2173      (destructuring-bind (stack-args reg-args) arglist
2174        (when (and (null (cdr reg-args))
2175                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2176          (setq spread-p nil)
2177          (let* ((nargs (length stack-args)))
2178            (declare (fixnum nargs))
2179            (if (<= nargs $numarmargregs)
2180              (setq arglist (list nil (reverse stack-args)))
2181              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2182    (let* ((lexref (arm2-lexical-reference-p fn))
2183           (simple-case (or (fixnump fn)
2184                            (typep fn 'lreg)
2185                            (arm2-immediate-function-p fn)
2186                            (and 
2187                             lexref
2188                             (not spread-p)
2189                             (flet ((all-simple (args)
2190                                      (dolist (arg args t)
2191                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2192                                          (return)))))
2193                               (and (all-simple (car arglist))
2194                                    (all-simple (cadr arglist))
2195                                    (setq fn (var-ea lexref)))))))
2196           (cstack *arm2-cstack*)
2197           (top *arm2-top-vstack-lcell*)
2198           (vstack *arm2-vstack*))
2199      (setq xfer (or xfer 0))
2200      (when (and (eq xfer $backend-return)
2201                 (eq 0 *arm2-undo-count*)
2202                 (acode-p fn)
2203                 (eq (acode-operator fn) (%nx1-operator immediate))
2204                 (symbolp (cadr fn)))
2205        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2206     
2207      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2208        (progn
2209          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2210          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2211          (setq  *arm2-cstack* cstack)
2212          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2213        (let* ((mv-p (arm2-mv-p xfer)))
2214          (unless simple-case
2215            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2216            (setq fn (arm2-vloc-ea vstack)))
2217          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2218          (if (and (logbitp $backend-mvpass-bit xfer)
2219                   (not simple-case))
2220            (progn
2221              (! save-values)
2222              (! vstack-discard 1)
2223              (arm2-set-nargs seg 0)
2224              (! recover-values))
2225            (unless (or mv-p simple-case)
2226              (! vstack-discard 1)))
2227          (arm2-set-vstack vstack)
2228          (setq *arm2-top-vstack-lcell* top)
2229          (setq *arm2-cstack* cstack)
2230          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2231            (<- arm::arg_z)
2232            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2233      nil)))
2234
2235(defun arm2-restore-full-lisp-context (seg)
2236  (with-arm-local-vinsn-macros (seg)
2237    (if *arm2-open-code-inline*
2238      (! restore-full-lisp-context)
2239      (! restore-full-lisp-context-ool))))
2240
2241(defun arm2-call-symbol (seg jump-p)
2242  ; fname contains a symbol; we can either call it via
2243  ; a call to .SPjmpsym or expand the instructions inline.
2244  ; Since the branches are unconditional, the call doesn't
2245  ; cost much, but doing the instructions inline would give
2246  ; an instruction scheduler some opportunities to improve
2247  ; performance, so this isn't a strict time/speed tradeoff.
2248  ; This should probably dispatch on something other than
2249  ; *arm2-open-code-inline*, since that does imply a time/speed
2250  ; tradeoff.
2251  (with-arm-local-vinsn-macros (seg)
2252    (if *arm2-open-code-inline*
2253      (if jump-p
2254        (! jump-known-symbol)
2255        (! call-known-symbol arm::arg_z))
2256      (if jump-p
2257        (! jump-known-symbol-ool)
2258        (! call-known-symbol-ool)))))
2259
2260;;; Nargs = nil -> multiple-value case.
2261(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2262  (with-arm-local-vinsn-macros (seg)
2263    (let* ((f-op (acode-unwrapped-form-value fn))
2264           (immp (and (consp f-op)
2265                      (eq (%car f-op) (%nx1-operator immediate))))
2266           (symp (and immp (symbolp (%cadr f-op))))
2267           (label-p (and (fixnump fn) 
2268                         (locally (declare (fixnum fn))
2269                           (and (= fn -1) (- fn)))))
2270           (tail-p (eq xfer $backend-return))
2271           (func (if (consp f-op) (%cadr f-op)))
2272           (a-reg nil)
2273           (lfunp (and (acode-p f-op) 
2274                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2275           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2276           (callable (or symp lfunp label-p))
2277           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::temp0)))))
2278           (alternate-tail-call
2279            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2280           )
2281      (when expression-p
2282                                        ;Have to do this before spread args, since might be vsp-relative.
2283        (if nargs
2284          (arm2-do-lexical-reference seg destreg fn)
2285          (arm2-copy-register seg destreg fn)))
2286      (if (or symp lfunp)
2287        (setq func (if symp (arm2-symbol-entry-locative func)
2288                     (arm2-afunc-lfun-ref func))
2289              a-reg (arm2-register-constant-p func)))
2290      (when tail-p
2291        #-no-compiler-bugs
2292        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2293        (when a-reg
2294          (arm2-copy-register seg destreg a-reg))
2295        (unless spread-p
2296          (unless alternate-tail-call
2297            (if nargs
2298              (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count*)
2299              (when *arm2-register-restore-count*
2300                (with-imm-temps () (vsp0)
2301                  (! fixnum-add vsp0 arm::vsp arm::nargs)
2302                  (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* vsp0)))))))
2303      (if spread-p
2304        (progn
2305          (arm2-set-nargs seg (%i- nargs 1))
2306          (when (and tail-p *arm2-register-restore-count*)
2307            (! copy-gpr arm::temp1 arm::vsp)) ; .SPspread-lexpr-z & .SPspreadargz preserve temp1
2308          (if (eq spread-p 0)
2309            (! spread-lexpr)
2310            (! spread-list))
2311          (when (and tail-p *arm2-register-restore-count*)
2312            (arm2-restore-nvrs seg *arm2-register-restore-ea* *arm2-register-restore-count* arm::temp1)))
2313        (if nargs
2314          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2315          (! pop-argument-registers)))
2316      (if callable
2317        (if (not tail-p)
2318          (if (arm2-mvpass-p xfer)
2319            (let* ((call-reg (if symp ($ arm::fname) ($ arm::temp0))))
2320              (if label-p
2321                (arm2-copy-register seg call-reg ($ arm::fn))
2322                (if a-reg
2323                  (arm2-copy-register seg call-reg  a-reg)
2324                  (arm2-store-immediate seg func call-reg)))
2325              (if symp
2326                (! pass-multiple-values-symbol)
2327                (! pass-multiple-values)))
2328            (progn 
2329              (if label-p
2330                (progn
2331                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2332                  (! call-label (aref *backend-labels* 1)))
2333                (progn
2334                  (if a-reg
2335                    (arm2-copy-register seg destreg a-reg)
2336                    (arm2-store-immediate seg func destreg))
2337                  (if symp
2338                    (arm2-call-symbol seg nil)
2339                    (! call-known-function))))))
2340          (if alternate-tail-call
2341            (progn
2342              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2343              (! jump (aref *backend-labels* *arm2-tail-label*)))
2344            (progn
2345              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2346              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2347                (progn
2348                  (if label-p
2349                    (arm2-copy-register seg arm::nfn arm::fn))
2350                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2351                  (arm2-restore-full-lisp-context seg)
2352                  (if label-p
2353                    (! jump (aref *backend-labels* 1))
2354                    (progn
2355                      (if symp
2356                        (arm2-call-symbol seg t)
2357                        (! jump-known-function)))))
2358                (progn
2359                  (if label-p
2360                    (arm2-copy-register seg arm::nfn arm::fn)
2361                    (unless a-reg (arm2-store-immediate seg func destreg)))
2362                  (cond ((or spread-p (null nargs))
2363                         (if symp
2364                           (! tail-call-sym-gen)
2365                           (! tail-call-fn-gen)))
2366                        ((%i> nargs $numarmargregs)
2367                         (if symp
2368                           (! tail-call-sym-slide)
2369                           (! tail-call-fn-slide)))
2370                        (t
2371                         (if symp
2372                           (! tail-call-sym-vsp)
2373                           (! tail-call-fn-vsp)))))))))
2374        ;; The general (funcall) case: we don't know (at compile-time)
2375        ;; for sure whether we've got a symbol or a (local, constant)
2376        ;; function.
2377        (progn
2378          (unless (or (fixnump fn) (typep fn 'lreg))
2379            (arm2-one-targeted-reg-form seg fn destreg))
2380          (if (not tail-p)
2381            (if (arm2-mvpass-p xfer)
2382              (! pass-multiple-values)
2383              (! funcall))                 
2384            (cond ((or (null nargs) spread-p)
2385                   (! tail-funcall-gen))
2386                  ((%i> nargs $numarmargregs)
2387                   (! tail-funcall-slide))
2388                  (t
2389                   (! tail-funcall-vsp)))))))
2390    nil))
2391
2392(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2393  (let* ((old-stack (arm2-encode-stack))
2394         (copy afuncs)
2395         (func nil))
2396    (with-arm-p2-declarations p2decls 
2397      (dolist (var vars) 
2398        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2399          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2400      (arm2-undo-body seg vreg xfer body old-stack)
2401      (dolist (var vars)
2402        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2403          (arm2-close-var seg var))))))
2404
2405(defun arm2-make-closure (seg afunc downward-p)
2406  (with-arm-local-vinsn-macros (seg)
2407    (flet ((var-to-reg (var target)
2408             (let* ((ea (var-ea (var-bits var))))
2409               (if ea
2410                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2411                 (! load-nil target))
2412               target))
2413           (set-some-cells (dest cellno c0 c1 c2 c3)
2414             (declare (fixnum cellno))
2415             (! misc-set-c-node c0 dest cellno)
2416             (incf cellno)
2417             (when c1
2418               (! misc-set-c-node c1 dest cellno)
2419               (incf cellno)
2420               (when c2
2421                 (! misc-set-c-node c2 dest cellno)
2422                 (incf cellno)
2423                 (when c3
2424                   (! misc-set-c-node c3 dest cellno)
2425                   (incf cellno))))
2426             cellno))
2427      (let* ((inherited-vars (afunc-inherited-vars afunc))
2428             (arch (backend-target-arch *target-backend*))
2429             (dest ($ arm::arg_z))
2430             (vsize (+ (length inherited-vars) 
2431                       2                ; %closure-code%, afunc
2432                       2)))             ; name, lfun-bits
2433        (declare (list inherited-vars))
2434        (if downward-p
2435          (progn
2436            (let* ((*arm2-vstack* *arm2-vstack*)
2437                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2438              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2439              (! %closure-code% arm::arg_y)
2440              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2441              (arm2-vpush-register-arg seg arm::arg_x)
2442              (arm2-vpush-register-arg seg arm::arg_y)
2443              (arm2-vpush-register-arg seg arm::arg_z)
2444                                        ; Could be smarter about memory traffic here.
2445              (dolist (v inherited-vars)
2446                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2447              (! load-nil arm::arg_z)
2448              (arm2-vpush-register-arg seg arm::arg_z)
2449              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2450              (arm2-vpush-register-arg seg arm::arg_z)
2451              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2452              (! make-stack-gvector))
2453            (arm2-open-undo $undostkblk))
2454          (let* ((cell 0))
2455            (declare (fixnum cell))
2456            (progn
2457              (arm2-lri seg
2458                        arm::imm0
2459                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2460              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2461              )       
2462            (! %closure-code% arm::arg_x)
2463            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2464            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2465              (do* ((ccode arm::arg_x nil)
2466                    (func arm::arg_y nil))
2467                   ((null inherited-vars))
2468                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2469                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2470                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2471                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2472                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2473            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2474            (! load-nil arm::arg_x)
2475            (! misc-set-c-node arm::arg_x dest cell)
2476            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2477        dest))))
2478       
2479(defun arm2-symbol-entry-locative (sym)
2480  (setq sym (require-type sym 'symbol))
2481  (when (eq sym '%call-next-method-with-args)
2482    (setf (afunc-bits *arm2-cur-afunc*)
2483          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2484  (or (assq sym *arm2-fcells*)
2485      (let ((new (list sym)))
2486        (push new *arm2-fcells*)
2487        new)))
2488
2489(defun arm2-symbol-value-cell (sym)
2490  (setq sym (require-type sym 'symbol))
2491  (or (assq sym *arm2-vcells*)
2492      (let ((new (list sym)))
2493        (push new *arm2-vcells*)
2494        (ensure-binding-index sym)
2495        new)))
2496
2497
2498(defun arm2-symbol-locative-p (imm)
2499  (and (consp imm)
2500       (or (memq imm *arm2-vcells*)
2501           (memq imm *arm2-fcells*))))
2502
2503
2504
2505
2506(defun arm2-immediate-function-p (f)
2507  (setq f (acode-unwrapped-form-value f))
2508  (and (acode-p f)
2509       (or (eq (%car f) (%nx1-operator immediate))
2510           (eq (%car f) (%nx1-operator simple-function)))))
2511
2512(defun arm-constant-form-p (form)
2513  (setq form (nx-untyped-form form))
2514  (if form
2515    (or (nx-null form)
2516        (nx-t form)
2517        (and (consp form)
2518             (or (eq (acode-operator form) (%nx1-operator immediate))
2519                 (eq (acode-operator form) (%nx1-operator fixnum))
2520                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2521
2522
2523 
2524(defun arm2-integer-constant-p (form mode)
2525  (let* ((val 
2526         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2527             (and (acode-p form)
2528                  (eq (acode-operator form) (%nx1-operator immediate))
2529                  (setq form (%cadr form))
2530                  (if (typep form 'integer)
2531                    form)))))
2532    (and val (%typep val (mode-specifier-type mode)) val)))
2533
2534
2535(defun arm-side-effect-free-form-p (form)
2536  (when (consp (setq form (acode-unwrapped-form-value form)))
2537    (or (arm-constant-form-p form)
2538        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2539        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2540          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2541
2542(defun arm2-formlist (seg stkargs &optional revregargs)
2543  (with-arm-local-vinsn-macros (seg) 
2544    (let* ((nregs (length revregargs))
2545           (n nregs))
2546      (declare (fixnum n))
2547      (dolist (arg stkargs)
2548        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2549          (arm2-vpush-register-arg seg reg)
2550          (incf n)))
2551      (when revregargs
2552        (let* ((zform (%car revregargs))
2553               (yform (%cadr revregargs))
2554               (xform (%caddr revregargs)))
2555          (if (eq 3 nregs)
2556            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2557            (if (eq 2 nregs)
2558              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2559              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2560      n)))
2561
2562(defun arm2-arglist (seg args)
2563  (arm2-formlist seg (car args) (cadr args)))
2564
2565
2566
2567
2568
2569(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2570  (let* ((mode (case ffi-arg-type
2571                 ((nil) :natural)
2572                 (:signed-byte :s8)
2573                 (:unsigned-byte :u8)
2574                 (:signed-halfword :s16)
2575                 (:unsigned-halfword :u16)
2576                 (:signed-fullword :s32)
2577                 (:unsigned-fullword :u32)
2578                 (:unsigned-doubleword :u64)
2579                 (:signed-doubleword :s64)))
2580         (modeval (gpr-mode-name-value mode)))
2581    (with-arm-local-vinsn-macros (seg)
2582      (let* ((value (arm2-integer-constant-p form mode)))
2583        (if value
2584            (progn
2585              (unless (typep immreg 'lreg)
2586                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2587              (arm2-lri seg immreg value)
2588              immreg)
2589          (progn 
2590            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2591
2592
2593(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2594  (arm2-one-targeted-reg-form seg
2595                              form 
2596                              address-reg))
2597
2598
2599(defun arm2-one-lreg-form (seg form lreg)
2600  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2601    (if is-float
2602      (arm2-form-float seg lreg nil form)
2603      (arm2-form seg lreg nil form))
2604    lreg))
2605
2606(defun arm2-one-targeted-reg-form (seg form reg)
2607  (arm2-one-lreg-form seg form reg))
2608
2609(defun arm2-one-untargeted-lreg-form (seg form reg)
2610  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2611
2612(defun arm2-one-untargeted-reg-form (seg form suggested)
2613  (with-arm-local-vinsn-macros (seg)
2614    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2615           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2616      (if node-p
2617        (let* ((ref (arm2-lexical-reference-ea form))
2618               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2619          (if reg
2620            ref
2621            (if (nx-null form)
2622              (progn
2623                (! load-nil suggested)
2624                suggested)
2625              (if (and (acode-p form) 
2626                       (eq (acode-operator form) (%nx1-operator immediate)) 
2627                       (setq reg (arm2-register-constant-p (cadr form))))
2628                reg
2629                (if (and (acode-p form)
2630                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2631                  arm::rcontext
2632                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2633        (arm2-one-untargeted-lreg-form seg form suggested)))))
2634             
2635
2636(defun arm2-push-register (seg areg)
2637  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2638         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2639         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2640         vinsn)
2641    (with-arm-local-vinsn-macros (seg)
2642      (if a-node
2643        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2644        (progn
2645          (setq vinsn
2646                (if a-float
2647                  (if a-double
2648                    (! temp-push-double-float areg)
2649                    (! temp-push-single-float areg))
2650                  (! temp-push-unboxed-word areg)))
2651          (arm2-open-undo $undostkblk)))
2652      vinsn)))
2653
2654(defun arm2-pop-register (seg areg)
2655  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2656         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2657         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2658         vinsn)
2659    (with-arm-local-vinsn-macros (seg)
2660      (if a-node
2661        (setq vinsn (arm2-vpop-register seg areg))
2662        (progn
2663          (setq vinsn
2664                (if a-float
2665                  (if a-double
2666                    (! temp-pop-double-float areg)
2667                    (! temp-pop-single-float areg))
2668                  (! temp-pop-unboxed-word areg)))
2669          (arm2-close-undo)))
2670      vinsn)))
2671
2672(defun arm2-acc-reg-for (reg)
2673  (with-arm-local-vinsn-macros (seg)
2674    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2675             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2676      ($ arm::arg_z)
2677      reg)))
2678
2679;;; The compiler often generates superfluous pushes & pops.  Try to
2680;;; eliminate them.
2681;;; It's easier to elide pushes and pops to the TSP.
2682(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2683  (with-arm-local-vinsn-macros (seg)
2684    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2685           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2686           (same-reg (eq (hard-regspec-value pushed-reg)
2687                         (hard-regspec-value popped-reg)))
2688           (tsp-p (vinsn-attribute-p push-vinsn :tsp)))
2689      (when (and tsp-p t)               ; vsp case is harder.
2690        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2691          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2692                                     push-vinsn pop-vinsn pushed-reg))
2693                 (popped-reg-is-set (if same-reg
2694                                      pushed-reg-is-set
2695                                      (vinsn-sequence-sets-reg-p
2696                                       push-vinsn pop-vinsn popped-reg))))
2697            (unless (and pushed-reg-is-set popped-reg-is-set)
2698              (unless same-reg
2699                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2700                                     hard-reg-class-fpr)
2701                               (! copy-fpr popped-reg pushed-reg)
2702                               (! copy-gpr popped-reg pushed-reg))))
2703                  (remove-dll-node copy)
2704                  (if pushed-reg-is-set
2705                    (insert-dll-node-after copy push-vinsn)
2706                    (insert-dll-node-before copy push-vinsn))))
2707              (elide-vinsn push-vinsn)
2708              (elide-vinsn pop-vinsn))))))))
2709               
2710       
2711;;; we never leave the first form pushed (the 68K compiler had some subprims that
2712;;; would vpop the first argument out of line.)
2713(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2714  (let* ((avar (arm2-lexical-reference-p aform))
2715         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2716         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2717                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2718         (apushed (not (or atriv aconst))))
2719    (progn
2720      (unless aconst
2721        (if atriv
2722          (arm2-one-targeted-reg-form seg aform areg)
2723          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2724      (arm2-one-targeted-reg-form seg bform breg)
2725      (if aconst
2726        (arm2-one-targeted-reg-form seg aform areg)
2727        (if apushed
2728          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2729    (values areg breg)))
2730
2731
2732(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2733  (with-arm-local-vinsn-macros (seg)
2734    (let* ((avar (arm2-lexical-reference-p aform))
2735           (adest areg)
2736           (bdest breg)
2737           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2738           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2739                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2740           (apushed (not (or atriv aconst))))
2741      (progn
2742        (unless aconst
2743          (if atriv
2744            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2745            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2746        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2747        (if aconst
2748          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2749          (if apushed
2750            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2751      (values adest bdest))))
2752
2753
2754(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2755  (let* ((bnode (nx2-node-gpr-p breg))
2756         (cnode (nx2-node-gpr-p creg))
2757         (dnode (nx2-node-gpr-p dreg))
2758         (atriv (or (null aform) 
2759                    (and (arm2-trivial-p bform)
2760                         (arm2-trivial-p cform)
2761                         (arm2-trivial-p dform)
2762                         bnode
2763                         cnode
2764                         dnode)))
2765         (btriv (or (null bform)
2766                    (and (arm2-trivial-p cform)
2767                         (arm2-trivial-p dform)
2768                         cnode
2769                         dnode)))
2770         (ctriv (or (null cform)
2771                    (and (arm2-trivial-p dform) dnode)))
2772         
2773         (aconst (and (not atriv) 
2774                      (or (arm-side-effect-free-form-p aform)
2775                          (let ((avar (arm2-lexical-reference-p aform)))
2776                            (and avar 
2777                                 (arm2-var-not-set-by-form-p avar bform)
2778                                 (arm2-var-not-set-by-form-p avar cform)
2779                                 (arm2-var-not-set-by-form-p avar dform))))))
2780         (bconst (and (not btriv)
2781                      (or (arm-side-effect-free-form-p bform)
2782                          (let ((bvar (arm2-lexical-reference-p bform)))
2783                            (and bvar
2784                                 (arm2-var-not-set-by-form-p bvar cform)
2785                                 (arm2-var-not-set-by-form-p bvar dform))))))
2786         (cconst (and (not ctriv)
2787                      (or (arm-side-effect-free-form-p cform)
2788                          (let ((cvar (arm2-lexical-reference-p cform)))
2789                            (and cvar
2790                                 (arm2-var-not-set-by-form-p cvar dform))))))
2791         (apushed nil)
2792         (bpushed nil)
2793         (cpushed nil))
2794    (if (and aform (not aconst))
2795      (if atriv
2796        (arm2-one-targeted-reg-form seg aform areg)
2797        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2798    (if (and bform (not bconst))
2799      (if btriv
2800        (arm2-one-targeted-reg-form seg bform breg)
2801        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2802    (if (and cform (not cconst))
2803      (if ctriv
2804        (arm2-one-targeted-reg-form seg cform creg)
2805        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2806    (arm2-one-targeted-reg-form seg dform dreg)
2807    (unless ctriv
2808      (if cconst
2809        (arm2-one-targeted-reg-form seg cform creg)
2810        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2811    (unless btriv 
2812      (if bconst
2813        (arm2-one-targeted-reg-form seg bform breg)
2814        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2815    (unless atriv
2816      (if aconst
2817        (arm2-one-targeted-reg-form seg aform areg)
2818        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2819    (values areg breg creg dreg)))
2820
2821(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2822  (let* ((bnode (nx2-node-gpr-p breg))
2823         (cnode (nx2-node-gpr-p creg))
2824         (atriv (or (null aform) 
2825                    (and (arm2-trivial-p bform)
2826                         (arm2-trivial-p cform)
2827                         bnode
2828                         cnode)))
2829         (btriv (or (null bform)
2830                    (and (arm2-trivial-p cform)
2831                         cnode)))
2832         (aconst (and (not atriv) 
2833                      (or (arm-side-effect-free-form-p aform)
2834                          (let ((avar (arm2-lexical-reference-p aform)))
2835                            (and avar 
2836                                 (arm2-var-not-set-by-form-p avar bform)
2837                                 (arm2-var-not-set-by-form-p avar cform))))))
2838         (bconst (and (not btriv)
2839                      (or
2840                       (arm-side-effect-free-form-p bform)
2841                       (let ((bvar (arm2-lexical-reference-p bform)))
2842                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2843         (apushed nil)
2844         (bpushed nil))
2845    (if (and aform (not aconst))
2846      (if atriv
2847        (arm2-one-targeted-reg-form seg aform areg)
2848        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2849    (if (and bform (not bconst))
2850      (if btriv
2851        (arm2-one-targeted-reg-form seg bform breg)
2852        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2853    (arm2-one-targeted-reg-form seg cform creg)
2854    (unless btriv 
2855      (if bconst
2856        (arm2-one-targeted-reg-form seg bform breg)
2857        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2858    (unless atriv
2859      (if aconst
2860        (arm2-one-targeted-reg-form seg aform areg)
2861        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2862    (values areg breg creg)))
2863
2864(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2865  (with-arm-local-vinsn-macros (seg)
2866    (let* ((bnode (nx2-node-gpr-p breg))
2867           (cnode (nx2-node-gpr-p creg))
2868           (atriv (or (null aform) 
2869                      (and (arm2-trivial-p bform)
2870                           (arm2-trivial-p cform)
2871                           bnode
2872                           cnode)))
2873           (btriv (or (null bform)
2874                      (and (arm2-trivial-p cform)
2875                           cnode)))
2876           (aconst (and (not atriv) 
2877                        (or (arm-side-effect-free-form-p aform)
2878                            (let ((avar (arm2-lexical-reference-p aform)))
2879                              (and avar 
2880                                   (arm2-var-not-set-by-form-p avar bform)
2881                                   (arm2-var-not-set-by-form-p avar cform))))))
2882           (bconst (and (not btriv)
2883                        (or
2884                         (arm-side-effect-free-form-p bform)
2885                         (let ((bvar (arm2-lexical-reference-p bform)))
2886                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2887           (adest areg)
2888           (bdest breg)
2889           (cdest creg)
2890           (apushed nil)
2891           (bpushed nil))
2892      (if (and aform (not aconst))
2893        (if atriv
2894          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2895          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2896      (if (and bform (not bconst))
2897        (if btriv
2898          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2899          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2900      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2901      (unless btriv 
2902        (if bconst
2903          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2904          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2905      (unless atriv
2906        (if aconst
2907          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2908          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2909      (values adest bdest cdest))))
2910
2911(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2912  (let* ((bnode (nx2-node-gpr-p breg))
2913         (cnode (nx2-node-gpr-p creg))
2914         (dnode (nx2-node-gpr-p dreg))
2915         (atriv (or (null aform) 
2916                    (and (arm2-trivial-p bform)
2917                         (arm2-trivial-p cform)
2918                         (arm2-trivial-p dform)
2919                         bnode
2920                         cnode
2921                         dnode)))
2922         (btriv (or (null bform)
2923                    (and (arm2-trivial-p cform)
2924                         (arm2-trivial-p dform)
2925                         cnode
2926                         dnode)))
2927         (ctriv (or (null cform)
2928                    (and (arm2-trivial-p dform) dnode)))
2929         (aconst (and (not atriv) 
2930                      (or (arm-side-effect-free-form-p aform)
2931                          (let ((avar (arm2-lexical-reference-p aform)))
2932                            (and avar 
2933                                 (arm2-var-not-set-by-form-p avar bform)
2934                                 (arm2-var-not-set-by-form-p avar cform)
2935                                 (arm2-var-not-set-by-form-p avar dform))))))
2936         (bconst (and (not btriv)
2937                      (or
2938                       (arm-side-effect-free-form-p bform)
2939                       (let ((bvar (arm2-lexical-reference-p bform)))
2940                         (and bvar
2941                              (arm2-var-not-set-by-form-p bvar cform)
2942                              (arm2-var-not-set-by-form-p bvar dform))))))
2943         (cconst (and (not ctriv)
2944                      (or
2945                       (arm-side-effect-free-form-p cform)
2946                       (let ((cvar (arm2-lexical-reference-p cform)))
2947                         (and cvar
2948                              (arm2-var-not-set-by-form-p cvar dform))))))
2949         (adest areg)
2950         (bdest breg)
2951         (cdest creg)
2952         (ddest dreg)
2953         (apushed nil)
2954         (bpushed nil)
2955         (cpushed nil))
2956    (if (and aform (not aconst))
2957      (if atriv
2958        (setq adest (arm2-one-targeted-reg-form seg aform areg))
2959        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2960    (if (and bform (not bconst))
2961      (if btriv
2962        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2963        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2964    (if (and cform (not cconst))
2965      (if ctriv
2966        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2967        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2968    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
2969    (unless ctriv 
2970      (if cconst
2971        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2972        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2973    (unless btriv 
2974      (if bconst
2975        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2976        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2977    (unless atriv
2978      (if aconst
2979        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2980        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2981    (values adest bdest cdest ddest)))
2982
2983(defun arm2-lri (seg reg value)
2984  (with-arm-local-vinsn-macros (seg)
2985    (if (>= value 0)
2986      (! lri reg value)
2987      (! lri reg (logand value #xffffffff)))))
2988
2989
2990(defun arm2-multiple-value-body (seg form)
2991  (let* ((lab (backend-get-next-label))
2992         (*arm2-vstack* *arm2-vstack*)
2993         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
2994         (old-stack (arm2-encode-stack)))
2995    (with-arm-local-vinsn-macros (seg)
2996      (arm2-open-undo $undomvexpect)
2997      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
2998      (@ lab))))
2999
3000(defun arm2-afunc-lfun-ref (afunc)
3001  (or
3002   (afunc-lfun afunc)
3003   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3004          afunc)))
3005
3006(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3007  (let ((inherited-args (afunc-inherited-vars afunc)))
3008    (when inherited-args
3009      (let* ((current-afunc *arm2-cur-afunc*)
3010             (stkargs (car arglist))
3011             (regargs (cadr arglist))
3012             (inhforms nil)
3013             (numregs (length regargs))
3014             (own-inhvars (afunc-inherited-vars current-afunc)))
3015        (dolist (var inherited-args)
3016          (let* ((root-var (nx-root-var var))
3017                 (other-guy 
3018                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3019                    (when (eq root-var (nx-root-var v)) (return v)))))
3020            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3021        (dolist (form inhforms)
3022          (if (%i< numregs maxregs)
3023            (progn
3024              (setq regargs (nconc regargs (list form)))
3025              (setq numregs (%i+ numregs 1)))
3026            (push form stkargs)))
3027        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3028        (%rplaca arglist stkargs)))) 
3029  arglist)
3030
3031
3032
3033;;; There are other cases involving constants that are worth exploiting.
3034(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3035  (with-arm-local-vinsn-macros (seg vreg xfer)
3036    (let* ((js16 (acode-s16-constant-p j))
3037           (is16 (acode-s16-constant-p i))
3038           (boolean (backend-crf-p vreg)))
3039      (if (and boolean (or js16 is16))
3040        (let* ((reg (arm2-one-untargeted-reg-form seg (if js16 i j) arm::arg_z)))
3041          (! compare-signed-s16const vreg reg (or js16 is16))
3042          (unless (or js16 (eq cr-bit arm::arm-cond-eq))
3043            (setq cr-bit (- 1 cr-bit)))
3044          (^ cr-bit true-p))
3045        (if (and (eq cr-bit arm::arm-cond-eq) 
3046                 (or js16 is16))
3047          (arm2-test-reg-%izerop 
3048           seg 
3049           vreg 
3050           xfer 
3051           (arm2-one-untargeted-reg-form 
3052            seg 
3053            (if js16 i j) 
3054            arm::arg_z) 
3055           cr-bit 
3056           true-p 
3057           (or js16 is16))
3058          (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3059            (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3060
3061(defun arm2-natural-compare (seg vreg xfer i j cr-bit true-p)
3062  (with-arm-local-vinsn-macros (seg vreg xfer)
3063    (let* ((jconstant (acode-fixnum-form-p j))
3064           (ju16 (typep jconstant '(unsigned-byte 16)))
3065           (iconstant (acode-fixnum-form-p i))
3066           (iu16 (typep iconstant '(unsigned-byte 16)))
3067           (boolean (backend-crf-p vreg)))
3068      (if (and boolean (or ju16 iu16))
3069        (with-imm-target
3070            () (reg :natural)
3071            (arm2-one-targeted-reg-form seg (if ju16 i j) reg)
3072            (! compare-unsigned-u16const vreg reg (if ju16 jconstant iconstant))
3073            (unless (or ju16 (eq cr-bit arm::arm-cond-eq)) 
3074              (setq cr-bit (- 1 cr-bit)))
3075            (^ cr-bit true-p))
3076        (with-imm-target ()
3077          (ireg :natural)
3078            (with-imm-target 
3079                (ireg) (jreg :natural)
3080                (arm2-two-targeted-reg-forms seg i ireg j jreg)
3081                (arm2-compare-natural-registers seg vreg xfer ireg jreg cr-bit true-p)))))))
3082
3083(defun arm2-compare-natural-registers (seg vreg xfer ireg jreg cr-bit true-p)
3084  (with-arm-local-vinsn-macros (seg vreg xfer)
3085    (if vreg
3086      (regspec-crf-gpr-case 
3087       (vreg dest)
3088       (progn
3089         (! compare-logical dest ireg jreg)
3090         (^ cr-bit true-p))
3091       (with-imm-temps () ((b31-reg :natural))
3092         (ecase cr-bit
3093           (#. arm::arm-cond-eq 
3094            (if true-p
3095              (! eq->bit31 b31-reg ireg jreg)
3096              (! ne->bit31 b31-reg ireg jreg)))
3097           (#. arm::arm-cond-lt
3098            (if true-p
3099              (! ltu->bit31 b31-reg ireg jreg)
3100              (! geu->bit31 b31-reg ireg jreg)))
3101           (#. arm::arm-cond-gt
3102            (if true-p
3103              (! gtu->bit31 b31-reg ireg jreg)
3104              (! leu->bit31 b31-reg ireg jreg))))
3105         (ensuring-node-target (target dest)
3106           (! lowbit->truth target b31-reg))
3107         (^)))
3108      (^))))
3109
3110(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3111  (with-arm-local-vinsn-macros (seg vreg xfer)
3112    (if vreg
3113      (regspec-crf-gpr-case 
3114       (vreg dest)
3115       (progn
3116         (! compare dest ireg jreg)
3117         (^ cr-bit true-p))
3118       (with-imm-temps () ((b31-reg :natural))
3119         (ecase cr-bit
3120           (#. arm::arm-cond-eq 
3121            (if true-p
3122              (! eq->bit31 b31-reg ireg jreg)
3123              (! ne->bit31 b31-reg ireg jreg)))
3124           (#. arm::arm-cond-lt
3125            (if true-p
3126              (! lt->bit31 b31-reg ireg jreg)
3127              (! ge->bit31 b31-reg ireg jreg)))
3128           (#. arm::arm-cond-gt
3129            (if true-p
3130              (! gt->bit31 b31-reg ireg jreg)
3131              (! le->bit31 b31-reg ireg jreg))))
3132         (ensuring-node-target (target dest)
3133           (! lowbit->truth target b31-reg))
3134         (^)))
3135      (^))))
3136
3137(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3138  (with-arm-local-vinsn-macros (seg vreg xfer)
3139    (if vreg
3140      (regspec-crf-gpr-case 
3141       (vreg dest)
3142       (progn
3143         (! compare-to-nil dest ireg)
3144         (^ cr-bit true-p))
3145       (with-imm-temps () ((b31-reg :natural))
3146         (ecase cr-bit
3147           (#. arm::arm-cond-eq 
3148            (if true-p
3149              (! eqnil->bit31 b31-reg ireg)
3150              (! nenil->bit31 b31-reg ireg))))
3151         (ensuring-node-target (target dest)
3152           (! lowbit->truth target b31-reg))
3153         (^)))
3154      (^))))
3155
3156;;; Have to extract a bit out of the CR when a boolean result needed.
3157(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3158  (with-arm-local-vinsn-macros (seg vreg xfer)
3159    (if vreg
3160      (regspec-crf-gpr-case 
3161       (vreg dest)
3162       (progn
3163         (! double-float-compare dest ireg jreg)
3164         (^ cr-bit true-p))
3165       (with-imm-temps () ((lowbit-reg :natural))
3166         (with-crf-target () flags
3167           (! double-float-compare flags ireg jreg)
3168           (! crbit->bit31 lowbit-reg flags cr-bit))
3169         (unless true-p
3170           (! invert-lowbit lowbit-reg))
3171         (ensuring-node-target (target dest)
3172           (! lowbit->truth target lowbit-reg))
3173         (^)))
3174      (^))))
3175
3176
3177(defun arm2-immediate-form-p (form)
3178  (if (and (consp form)
3179           (or (eq (%car form) (%nx1-operator immediate))
3180               (eq (%car form) (%nx1-operator simple-function))))
3181    t))
3182
3183(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3184  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3185
3186(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3187  (declare (fixnum reg zero))
3188  (with-arm-local-vinsn-macros (seg vreg xfer)
3189    (regspec-crf-gpr-case 
3190     (vreg dest)
3191     (progn
3192       (! compare-signed-s16const dest reg zero)
3193       (^ cr-bit true-p))
3194     (with-imm-temps (reg) (b31-reg scaled)
3195       (if (zerop zero)
3196         (setq scaled reg)
3197         (! subtract-constant scaled reg zero))
3198       (ecase cr-bit
3199         (#. arm::arm-cond-eq 
3200          (if true-p
3201            (! eq0->bit31 b31-reg scaled)
3202            (! ne0->bit31 b31-reg scaled)))
3203         (#. arm::arm-cond-lt
3204          (if true-p
3205            (! lt0->bit31 b31-reg scaled)
3206            (! ge0->bit31 b31-reg scaled)))
3207         (#. arm::arm-cond-gt
3208          (if true-p
3209            (! gt0->bit31 b31-reg scaled)
3210            (! le0->bit31 b31-reg scaled))))
3211          (ensuring-node-target (target dest)
3212            (! lowbit->truth target b31-reg))
3213       (^)))))
3214
3215(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3216  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3217    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3218      (let* ((addr (var-ea (%cadr form))))
3219        (if (typep addr 'lreg)
3220          addr
3221          (unless (and no-closed-p (addrspec-vcell-p addr ))
3222            addr))))))
3223
3224
3225(defun arm2-vpush-register (seg src &optional why info attr)
3226  (with-arm-local-vinsn-macros (seg)
3227    (prog1
3228      (! vpush-register src)
3229      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3230      (arm2-adjust-vstack *arm2-target-node-size*))))
3231
3232(defun arm2-vpush-register-arg (seg src)
3233  (arm2-vpush-register seg src :outgoing-argument))
3234
3235
3236(defun arm2-vpop-register (seg dest)
3237  (with-arm-local-vinsn-macros (seg)
3238    (prog1
3239      (! vpop-register dest)
3240      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3241      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3242
3243(defun arm2-copy-register (seg dest src)
3244  (with-arm-local-vinsn-macros (seg)
3245    (when dest
3246      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3247             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3248             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3249             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3250             (src-mode (if src (get-regspec-mode src)))
3251             (dest-mode (get-regspec-mode dest))
3252             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3253        (if (null src)
3254          (if dest-gpr
3255            (! load-nil dest-gpr)
3256            (if dest-crf
3257              (! set-eq-bit dest-crf)))
3258          (if (and dest-crf src-gpr)
3259            ;; "Copying" a GPR to a CR field means comparing it to rnil
3260            (! compare-to-nil dest src)
3261            (if (and dest-gpr src-gpr)
3262              (case dest-mode
3263                (#.hard-reg-class-gpr-mode-node ; boxed result.
3264                 (case src-mode
3265                   (#.hard-reg-class-gpr-mode-node
3266                    (unless (eql  dest-gpr src-gpr)
3267                      (! copy-gpr dest src)))
3268                   (#.hard-reg-class-gpr-mode-u32
3269                    (arm2-box-u32 seg dest src))
3270                   (#.hard-reg-class-gpr-mode-s32
3271                    (arm2-box-s32 seg dest src))
3272                   (#.hard-reg-class-gpr-mode-u16
3273                    (! u16->fixnum dest src))
3274                   (#.hard-reg-class-gpr-mode-s16
3275                    (! s16->fixnum dest src))
3276                   (#.hard-reg-class-gpr-mode-u8
3277                    (! u8->fixnum dest src))
3278                   (#.hard-reg-class-gpr-mode-s8
3279                    (! s8->fixnum dest src))
3280                   (#.hard-reg-class-gpr-mode-address
3281                    (! macptr->heap dest src))))
3282                ((#.hard-reg-class-gpr-mode-u32
3283                  #.hard-reg-class-gpr-mode-address)
3284                 (case src-mode
3285                   (#.hard-reg-class-gpr-mode-node
3286                    (let* ((src-type (get-node-regspec-type-modes src)))
3287                      (declare (fixnum src-type))
3288                      (case dest-mode
3289                        (#.hard-reg-class-gpr-mode-u32
3290                         (! unbox-u32 dest src))
3291                        (#.hard-reg-class-gpr-mode-address
3292                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3293                                     *arm2-reckless*)
3294                           (! trap-unless-macptr src))
3295                         (! deref-macptr dest src)))))
3296                   ((#.hard-reg-class-gpr-mode-u32
3297                     #.hard-reg-class-gpr-mode-s32
3298                     #.hard-reg-class-gpr-mode-address)
3299                    (unless (eql  dest-gpr src-gpr)
3300                      (! copy-gpr dest src)))
3301                   ((#.hard-reg-class-gpr-mode-u16
3302                     #.hard-reg-class-gpr-mode-s16)
3303                    (! u16->u32 dest src))
3304                   ((#.hard-reg-class-gpr-mode-u8
3305                     #.hard-reg-class-gpr-mode-s8)
3306                    (! u8->u32 dest src))))
3307                (#.hard-reg-class-gpr-mode-s32
3308                 (case src-mode
3309                   (#.hard-reg-class-gpr-mode-node
3310                    (! unbox-s32 dest src))
3311                   ((#.hard-reg-class-gpr-mode-u32
3312                     #.hard-reg-class-gpr-mode-s32
3313                     #.hard-reg-class-gpr-mode-address)
3314                    (unless (eql  dest-gpr src-gpr)
3315                      (! copy-gpr dest src)))
3316                   (#.hard-reg-class-gpr-mode-u16
3317                    (! u16->u32 dest src))                 
3318                   (#.hard-reg-class-gpr-mode-s16
3319                    (! s16->s32 dest src))
3320                   (#.hard-reg-class-gpr-mode-u8
3321                    (! u8->u32 dest src))
3322                   (#.hard-reg-class-gpr-mode-s8
3323                    (! s8->s32 dest src))))
3324                (#.hard-reg-class-gpr-mode-u16
3325                 (case src-mode
3326                   (#.hard-reg-class-gpr-mode-node
3327                    (! unbox-u16 dest src))
3328                   ((#.hard-reg-class-gpr-mode-u8
3329                     #.hard-reg-class-gpr-mode-s8)
3330                    (! u8->u32 dest src))
3331                   (t
3332                    (unless (eql dest-gpr src-gpr)
3333                      (! copy-gpr dest src)))))
3334                (#.hard-reg-class-gpr-mode-s16
3335                 (case src-mode
3336                   (#.hard-reg-class-gpr-mode-node
3337                    (! unbox-s16 dest src))
3338                   (#.hard-reg-class-gpr-mode-s8
3339                    (! s8->s32 dest src))
3340                   (#.hard-reg-class-gpr-mode-u8
3341                    (! u8->u32 dest src))
3342                   (t
3343                    (unless (eql dest-gpr src-gpr)
3344                      (! copy-gpr dest src)))))
3345                (#.hard-reg-class-gpr-mode-u8
3346                 (case src-mode
3347                   (#.hard-reg-class-gpr-mode-node
3348                    (if *arm2-reckless*
3349                      (! %unbox-u8 dest src)
3350                      (! unbox-u8 dest src)))
3351                   (t
3352                    (unless (eql dest-gpr src-gpr)
3353                      (! copy-gpr dest src)))))
3354                (#.hard-reg-class-gpr-mode-s8
3355                 (case src-mode
3356                   (#.hard-reg-class-gpr-mode-node
3357                    (! unbox-s8 dest src))
3358                   (t
3359                    (unless (eql dest-gpr src-gpr)
3360                      (! copy-gpr dest src))))))
3361              (if src-gpr
3362                (if dest-fpr
3363                  (progn
3364                    (case src-mode
3365                      (#.hard-reg-class-gpr-mode-node
3366                       (case dest-mode
3367                         (#.hard-reg-class-fpr-mode-double
3368                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3369                                               (get-node-regspec-type-modes src))
3370                                      *arm2-reckless*)
3371                            (! trap-unless-double-float src))
3372                          (! get-double dest src))
3373                         (#.hard-reg-class-fpr-mode-single
3374                          (unless *arm2-reckless*
3375                            (! trap-unless-single-float src))
3376                          (! get-single dest src)))))))
3377                (if dest-gpr
3378                  (case dest-mode
3379                    (#.hard-reg-class-gpr-mode-node
3380                     (case src-mode
3381                       (#.hard-reg-class-fpr-mode-double
3382                        (! double->heap dest src))
3383                       (#.hard-reg-class-fpr-mode-single
3384                        (! single->node dest src)))))
3385                  (if (and src-fpr dest-fpr)
3386                    (unless (eql dest-fpr src-fpr)
3387                      (! copy-fpr dest src))))))))))))
3388 
3389(defun arm2-unreachable-store (&optional vreg)
3390  ;; I don't think that anything needs to be done here,
3391  ;; but leave this guy around until we're sure.
3392  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3393  ;; if code to -load- that "something" never gets generated.
3394  ;; If I'm right about this, that means that the compile-time
3395  ;; stack-discipline problem that this is supposed to deal
3396  ;; with can't happen.)
3397  (declare (ignore vreg))
3398  nil)
3399
3400;;; bind vars to initforms, as per let*, &aux.
3401(defun arm2-seq-bind (seg vars initforms)
3402  (dolist (var vars)
3403    (arm2-seq-bind-var seg var (pop initforms))))
3404
3405(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3406  (when (acode-p form)
3407    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3408      (with-arm-local-vinsn-macros (seg)
3409        (let* ((op (acode-operator form)))
3410          (cond ((eq op (%nx1-operator list))
3411                 (let* ((*arm2-vstack* *arm2-vstack*)
3412                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3413                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3414                   (arm2-open-undo $undostkblk curstack)
3415                   (! stack-cons-list))
3416                 (setq val arm::arg_z))
3417                ((eq op (%nx1-operator list*))
3418                 (let* ((arglist (%cadr form)))                   
3419                   (let* ((*arm2-vstack* *arm2-vstack*)
3420                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3421                     (arm2-arglist seg arglist))
3422                   (when (car arglist)
3423                     (arm2-set-nargs seg (length (%car arglist)))
3424                     (! stack-cons-list*)
3425                     (arm2-open-undo $undostkblk curstack))
3426                   (setq val arm::arg_z)))
3427                ((eq op (%nx1-operator multiple-value-list))
3428                 (arm2-multiple-value-body seg (%cadr form))
3429                 (arm2-open-undo $undostkblk curstack)
3430                 (! stack-cons-list)
3431                 (setq val arm::arg_z))
3432                ((eq op (%nx1-operator cons))
3433                 (let* ((y ($ arm::arg_y))
3434                        (z ($ arm::arg_z))
3435                        (result ($ arm::arg_z)))
3436                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3437                   (arm2-open-undo $undostkblk )
3438                   (! make-tsp-cons result y z) 
3439                   (setq val result)))
3440                ((eq op (%nx1-operator %consmacptr%))
3441                 (with-imm-target () (address :address)
3442                   (arm2-one-targeted-reg-form seg form address)
3443                   (with-node-temps () (node)
3444                     (! macptr->stack node address)
3445                     (arm2-open-undo $undostkblk)
3446                     (setq val node))))
3447                ((eq op (%nx1-operator %new-ptr))
3448                 (let* ((clear-form (caddr form))
3449                        (cval (nx2-constant-form-value clear-form)))
3450                   (if cval
3451                       (progn 
3452                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3453                         (if (nx-null cval)
3454                             (! make-stack-block)
3455                             (! make-stack-block0)))
3456                       (with-crf-target () crf
3457                         (let ((stack-block-0-label (backend-get-next-label))
3458                               (done-label (backend-get-next-label))
3459                               (rval ($ arm::arg_z))
3460                               (rclear ($ arm::arg_y)))
3461                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3462                           (! compare-to-nil crf rclear)
3463                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3464                           (! make-stack-block)
3465                           (-> done-label)
3466                           (@ stack-block-0-label)
3467                           (! make-stack-block0)
3468                           (@ done-label)))))
3469                 (arm2-open-undo $undostkblk)
3470                 (setq val ($ arm::arg_z)))
3471                ((eq op (%nx1-operator make-list))
3472                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3473                 (arm2-open-undo $undostkblk curstack)
3474                 (! make-stack-list)
3475                 (setq val arm::arg_z))       
3476                ((eq op (%nx1-operator vector))
3477                 (let* ((*arm2-vstack* *arm2-vstack*)
3478                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3479                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3480                   (! make-stack-vector))
3481                 (arm2-open-undo $undostkblk)
3482                 (setq val arm::arg_z))
3483                ((eq op (%nx1-operator %gvector))
3484                 (let* ((*arm2-vstack* *arm2-vstack*)
3485                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3486                        (arglist (%cadr form)))
3487                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3488                   (! make-stack-gvector))
3489                 (arm2-open-undo $undostkblk)
3490                 (setq val arm::arg_z)) 
3491                ((eq op (%nx1-operator closed-function)) 
3492                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3493                ((eq op (%nx1-operator %make-uvector))
3494                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3495                   (if init-p
3496                       (progn
3497                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3498                         (! stack-misc-alloc-init))
3499                       (progn
3500                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3501                         (! stack-misc-alloc)))
3502                   (arm2-open-undo $undostkblk)
3503                   (setq val ($ arm::arg_z)))))))))
3504  val)
3505
3506(defun arm2-addrspec-to-reg (seg addrspec reg)
3507  (if (memory-spec-p addrspec)
3508    (arm2-stack-to-register seg addrspec reg)
3509    (arm2-copy-register seg reg addrspec)))
3510 
3511(defun arm2-seq-bind-var (seg var val)
3512  (with-arm-local-vinsn-macros (seg)
3513    (let* ((sym (var-name var))
3514           (bits (nx-var-bits var))
3515           (closed-p (and (%ilogbitp $vbitclosed bits)
3516                          (%ilogbitp $vbitsetq bits)))
3517           (curstack (arm2-encode-stack))
3518           (make-vcell (and closed-p (eq bits (var-bits var))))
3519           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3520      (unless (fixnump val)
3521        (setq val (nx-untyped-form val))
3522        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3523          (setq val (arm2-dynamic-extent-form seg curstack val))))
3524      (if (%ilogbitp $vbitspecial bits)
3525        (progn
3526          (arm2-dbind seg val sym)
3527          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3528        (let ((puntval nil))
3529          (flet ((arm2-puntable-binding-p (var initform)
3530                   ; The value returned is acode.
3531                   (let* ((bits (nx-var-bits var)))
3532                     (if (%ilogbitp $vbitpuntable bits)
3533                       initform))))
3534            (declare (inline arm2-puntable-binding-p))
3535            (if (and (not (arm2-load-ea-p val))
3536                     (setq puntval (arm2-puntable-binding-p var val)))
3537              (progn
3538                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3539                (nx2-replace-var-refs var puntval)
3540                (arm2-set-var-ea seg var puntval))
3541              (progn
3542                (let* ((vloc *arm2-vstack*)
3543                       (reg (let* ((r (nx2-assign-register-var var)))
3544                              (if r ($ r)))))
3545                  (if (arm2-load-ea-p val)
3546                    (if reg
3547                      (arm2-addrspec-to-reg seg val reg)
3548                      (if (memory-spec-p val)
3549                        (with-node-temps () (temp)
3550                          (arm2-addrspec-to-reg seg val temp)
3551                          (arm2-vpush-register seg temp :node var bits))
3552                        (arm2-vpush-register seg val :node var bits)))
3553                    (if reg
3554                      (arm2-one-targeted-reg-form seg val reg)
3555                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3556                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3557                  (if reg
3558                    (arm2-note-var-cell var reg)
3559                    (arm2-note-top-cell var))
3560                  (when make-vcell
3561                    (with-node-temps () (vcell closed)
3562                        (arm2-stack-to-register seg vloc closed)
3563                        (if closed-downward
3564                          (progn
3565                            (! make-tsp-vcell vcell closed)
3566                            (arm2-open-undo $undostkblk))
3567                          (! make-vcell vcell closed))
3568                        (arm2-register-to-stack seg vcell vloc))))))))))))
3569
3570
3571
3572;;; Never make a vcell if this is an inherited var.
3573;;; If the var's inherited, its bits won't be a fixnum (and will
3574;;; therefore be different from what NX-VAR-BITS returns.)
3575(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3576                          (bits (nx-var-bits var)) 
3577                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3578                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3579                          (make-vcell (and closed-p (eq bits (var-bits var))))
3580                          (addr (arm2-vloc-ea vloc)))
3581  (with-arm-local-vinsn-macros (seg)
3582    (if (%ilogbitp $vbitspecial bits)
3583      (progn
3584        (arm2-dbind seg addr (var-name var))
3585        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3586        t)
3587      (progn
3588        (when (%ilogbitp $vbitpunted bits)
3589          (compiler-bug "bind-var: var ~s was punted" var))
3590        (when make-vcell
3591          (with-node-temps () (vcell closed)
3592            (arm2-stack-to-register seg vloc closed)
3593            (if closed-downward
3594              (progn
3595                (! make-tsp-vcell vcell closed)
3596                (arm2-open-undo $undostkblk))
3597              (! make-vcell vcell closed))
3598            (arm2-register-to-stack seg vcell vloc)))
3599        (when lcell
3600          (setf (lcell-kind lcell) :node
3601                (lcell-attributes lcell) bits
3602                (lcell-info lcell) var)
3603          (arm2-note-var-cell var lcell))         
3604        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3605        closed-downward))))
3606
3607(defun arm2-set-var-ea (seg var ea)
3608  (setf (var-ea var) ea)
3609  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3610    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3611      (push (list var (var-name var) start (close-vinsn-note start))
3612            *arm2-recorded-symbols*)))
3613  ea)
3614
3615(defun arm2-close-var (seg var)
3616  (let ((bits (nx-var-bits var)))
3617    (when (and *arm2-record-symbols*
3618               (or (logbitp $vbitspecial bits)
3619                   (not (logbitp $vbitpunted bits))))
3620      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3621        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3622        (setf (vinsn-note-class endnote) :end-variable-scope)
3623        (append-dll-node (vinsn-note-label endnote) seg)))))
3624
3625(defun arm2-load-ea-p (ea)
3626  (or (typep ea 'fixnum)
3627      (typep ea 'lreg)
3628      (typep ea 'lcell)))
3629
3630(defun arm2-dbind (seg value sym)
3631  (with-arm-local-vinsn-macros (seg)
3632    (let* ((ea-p (arm2-load-ea-p value))
3633           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3634           (self-p (unless ea-p (and (or
3635                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3636                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3637                                     (eq (cadr value) sym)))))
3638      (cond ((eq sym '*interrupt-level*)
3639             (let* ((fixval (acode-fixnum-form-p value)))
3640               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3641                                       (! bind-interrupt-level-0-inline)
3642                                       (! bind-interrupt-level-0)))
3643                     ((eql fixval -1) (if *arm2-open-code-inline*
3644                                        (! bind-interrupt-level-m1-inline)
3645                                        (! bind-interrupt-level-m1)))
3646                     (t
3647                      (if ea-p 
3648                        (arm2-store-ea seg value arm::arg_z)
3649                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3650                      (! bind-interrupt-level))))
3651             (arm2-open-undo $undointerruptlevel))
3652            (t
3653             (if (or nil-p self-p)
3654               (progn
3655                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3656                 (if nil-p
3657                   (! bind-nil)
3658                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3659                     (! bind-self)
3660                     (! bind-self-boundp-check))))
3661               (progn
3662                 (if ea-p 
3663                   (arm2-store-ea seg value arm::arg_z)
3664                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3665                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3666                 (! bind)))
3667             (arm2-open-undo $undospecial)))
3668      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3669      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3670      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3671      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3672
3673;;; Store the contents of EA - which denotes either a vframe location
3674;;; or a hard register - in reg.
3675
3676(defun arm2-store-ea (seg ea reg)
3677  (if (typep ea 'fixnum)
3678    (if (memory-spec-p ea)
3679      (arm2-stack-to-register seg ea reg)
3680      (arm2-copy-register seg reg ea))
3681    (if (typep ea 'lreg)
3682      (arm2-copy-register seg reg ea)
3683      (if (typep ea 'lcell)
3684        (arm2-lcell-to-register seg ea reg)))))
3685
3686
3687     
3688
3689;;; Callers should really be sure that this is what they want to use.
3690(defun arm2-absolute-natural (seg vreg xfer value)
3691  (with-arm-local-vinsn-macros (seg vreg xfer)
3692    (when vreg
3693      (arm2-lri seg vreg value))
3694    (^)))
3695
3696
3697
3698(defun arm2-store-macptr (seg vreg address-reg)
3699  (with-arm-local-vinsn-macros (seg vreg)
3700    (when (arm2-for-value-p vreg)
3701      (if (logbitp vreg arm-imm-regs)
3702        (<- address-reg)
3703        (! macptr->heap vreg address-reg)))))
3704
3705(defun arm2-store-signed-longword (seg vreg imm-reg)
3706  (with-arm-local-vinsn-macros (seg vreg)
3707    (when (arm2-for-value-p vreg)
3708      (if (logbitp vreg arm-imm-regs)
3709        (<- imm-reg)
3710        (arm2-box-s32 seg vreg imm-reg)))))
3711
3712(defun arm2-store-signed-halfword (seg vreg imm-reg)
3713  (with-arm-local-vinsn-macros (seg vreg)
3714    (when (arm2-for-value-p vreg)
3715      (if (logbitp vreg arm-imm-regs)
3716        (<- imm-reg)
3717        (! s16->fixnum vreg imm-reg)))))
3718
3719
3720(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3721  (with-arm-local-vinsn-macros (seg vreg)
3722    (when (arm2-for-value-p vreg)
3723      (if (logbitp vreg arm-imm-regs)
3724        (<- imm-reg)
3725        (! u16->fixnum vreg imm-reg)))))
3726
3727
3728
3729;;; If "value-first-p" is true and both "offset" and "val" need to be
3730;;; evaluated, evaluate "val" before evaluating "offset".
3731(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3732  (with-arm-local-vinsn-macros (seg vreg xfer)
3733    (let* ((intval (acode-absolute-ptr-p val))
3734           (offval (acode-fixnum-form-p offset))
3735           (for-value (arm2-for-value-p vreg)))
3736      (flet ((address-and-node-regs ()
3737               (if for-value
3738                 (progn
3739                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3740                   (progn
3741                     (if intval
3742                       (arm2-lri seg arm::imm0 intval)
3743                       (! deref-macptr arm::imm0 arm::arg_z))
3744                     (values arm::imm0 arm::arg_z)))
3745                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3746
3747        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3748        (if offval
3749                                        ; Easier: need one less register than in the general case.
3750          (with-imm-target () (ptr-reg :address)
3751            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3752            (if intval
3753              (with-imm-target (ptr-reg) (val-target :address)
3754                (arm2-lri seg val-target intval)
3755                (! mem-set-c-address val-target ptr-reg offval)
3756                (if for-value
3757                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3758              (progn
3759                (! temp-push-unboxed-word ptr-reg)
3760                (arm2-open-undo $undostkblk)
3761                (multiple-value-bind (address node) (address-and-node-regs)
3762                  (with-imm-target (address) (ptr-reg :address)
3763                    (! temp-pop-unboxed-word ptr-reg)
3764                    (arm2-close-undo)
3765                    (! mem-set-c-address address ptr-reg offval)
3766                    (if for-value
3767                      (<- node)))))))
3768          ;; No (16-bit) constant offset.  Might still have a 32-bit
3769          ;; constant offset; might have a constant value.  Might
3770          ;; not.  Might not.  Easiest to special-case the
3771          ;; constant-value case first ...
3772          (let* ((xptr-reg nil)
3773                 (xoff-reg nil)
3774                 (xval-reg nil)
3775                 (node-arg_z nil)
3776                 (constant-offset (acode-fixnum-form-p offset)))
3777            (if intval
3778              (if constant-offset
3779                (with-imm-target () (ptr-reg :address)
3780                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3781                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3782                    (arm2-lri seg off-reg constant-offset)
3783                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3784                      (arm2-lri seg val-reg intval)
3785                      (setq xptr-reg ptr-reg
3786                            xoff-reg off-reg
3787                            xval-reg val-reg))))
3788                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3789                ;; and unbox the offset, load the value, pop the pointer.
3790                (progn
3791                  (with-imm-target () (ptr-reg :address)
3792                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3793                    (! temp-push-unboxed-word ptr-reg)
3794                    (arm2-open-undo $undostkblk))
3795                  (with-imm-target () (off-reg :signed-natural)
3796                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3797                    (with-imm-target (off-reg) (val-reg :signed-natural)
3798                      (arm2-lri seg val-reg intval)
3799                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3800                        (! temp-pop-unboxed-word ptr-reg)
3801                        (arm2-close-undo)
3802                        (setq xptr-reg ptr-reg
3803                              xoff-reg off-reg
3804                              xval-reg val-reg))))))
3805              ;; No intval; maybe constant-offset.
3806              (with-imm-target () (ptr-reg :address)
3807                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3808                (! temp-push-unboxed-word ptr-reg)
3809                (arm2-open-undo $undostkblk)
3810                (progn
3811                  (if (not constant-offset)
3812                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3813                  (multiple-value-bind (address node) (address-and-node-regs)
3814                    (with-imm-target (address) (off-reg :s32)
3815                      (if constant-offset
3816                        (arm2-lri seg off-reg constant-offset)
3817                        (with-node-temps (arm::arg_z) (temp)
3818                          (arm2-vpop-register seg temp)
3819                          (! fixnum->signed-natural off-reg temp)))
3820                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3821                        (! temp-pop-unboxed-word ptr-reg)
3822                        (arm2-close-undo)
3823                        (setq xptr-reg ptr-reg
3824                              xoff-reg off-reg
3825                              xval-reg address
3826                              node-arg_z node)))))))
3827            (! mem-set-address xval-reg xptr-reg xoff-reg)
3828            (when for-value
3829              (if node-arg_z
3830                (<- node-arg_z)
3831                (<- (set-regspec-mode 
3832                     xval-reg
3833                     (gpr-mode-name-value :address)))))))
3834        (^)))))
3835 
3836(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3837  (with-arm-local-vinsn-macros (seg)
3838    (case size
3839      (8 (! mem-set-c-doubleword valreg basereg displacement))
3840      (4 (! mem-set-c-fullword valreg basereg displacement))
3841      (2 (! mem-set-c-halfword valreg basereg displacement))
3842      (1 (! mem-set-c-byte valreg basereg displacement)))))
3843
3844(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3845  (with-arm-local-vinsn-macros (seg)
3846    (case size
3847      (8 (! mem-set-doubleword valreg basereg idxreg))
3848      (4 (! mem-set-fullword valreg basereg idxreg))
3849      (2 (! mem-set-halfword valreg basereg idxreg))
3850      (1 (! mem-set-byte valreg basereg idxreg)))))
3851     
3852(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3853  (with-arm-local-vinsn-macros (seg vreg xfer)
3854    (if (eql 0 (%ilogand #xf bits))
3855      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3856      (let* ((size (logand #xf bits))
3857             (nbits (ash size 3))
3858             (signed (not (logbitp 5 bits)))
3859             (intval (acode-integer-constant-p val nbits))
3860             (offval (acode-fixnum-form-p offset))
3861             (for-value (arm2-for-value-p vreg)))
3862        (declare (fixnum size))
3863        (flet ((val-to-argz-and-imm0 ()
3864                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3865                 (if (eq size 8)
3866                   (if signed
3867                     (! gets64)
3868                     (! getu64))
3869                   (if (eq size 4)
3870                     (if signed
3871                       (! gets32)
3872                       (! getu32))
3873                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3874
3875          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3876          (if offval
3877                                        ; Easier: need one less register than in the general case.
3878            (with-imm-target () (ptr-reg :address)
3879              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3880              (if intval
3881                (with-imm-target (ptr-reg) (val-target :s32)                   
3882                  (arm2-lri seg val-target intval)
3883                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3884                  (if for-value
3885                    (<- (set-regspec-mode 
3886                         val-target 
3887                         (gpr-mode-name-value
3888                          (case size
3889                            (8 (if signed :s64 :u64))
3890                            (4 (if signed :s32 :u32))
3891                            (2 (if signed :s16 :u16))
3892                            (1 (if signed :s8 :u8))))))))
3893                (progn
3894                  (! temp-push-unboxed-word ptr-reg)
3895                  (arm2-open-undo $undostkblk)
3896                  (val-to-argz-and-imm0)                 
3897                  (with-imm-target (arm::imm0) (ptr-reg :address)
3898                    (! temp-pop-unboxed-word ptr-reg)
3899                    (arm2-close-undo)
3900                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
3901                    (if for-value
3902                      (<- arm::arg_z))))))
3903            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
3904            ;; might have a constant value.  Might not.  Might not.
3905            ;; Easiest to special-case the constant-value case first ...
3906            (let* ((xptr-reg nil)
3907                   (xoff-reg nil)
3908                   (xval-reg nil)
3909                   (node-arg_z nil)
3910                   (constant-offset (acode-fixnum-form-p offset)))
3911              (if intval
3912                (if constant-offset
3913                  (with-imm-target () (ptr-reg :address)
3914                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3915                    (with-imm-target (ptr-reg) (off-reg :s32)
3916                      (arm2-lri seg off-reg constant-offset)
3917                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
3918                        (arm2-lri seg val-reg intval)
3919                        (setq xptr-reg ptr-reg
3920                              xoff-reg off-reg
3921                              xval-reg val-reg))))
3922                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
3923                                        ; and unbox the offset, load the value, pop the pointer.
3924                  (progn
3925                    (with-imm-target () (ptr-reg :address)
3926                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
3927                      (! temp-push-unboxed-word ptr-reg)
3928                      (arm2-open-undo $undostkblk))
3929                    (with-imm-target () (off-reg :s32)
3930                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3931                      (with-imm-target (off-reg) (val-reg :s32)
3932                        (arm2-lri seg val-reg intval)
3933                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
3934                          (! temp-pop-unboxed-word ptr-reg)
3935                          (arm2-close-undo)
3936                          (setq xptr-reg ptr-reg
3937                                xoff-reg off-reg
3938                                xval-reg val-reg))))))
3939                ;; No intval; maybe constant-offset.
3940                (with-imm-target () (ptr-reg :address)
3941                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3942                  (! temp-push-unboxed-word ptr-reg)
3943                  (arm2-open-undo $undostkblk)
3944                  (progn
3945                    (if (not constant-offset)
3946                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3947                    (val-to-argz-and-imm0)
3948                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
3949                      (if constant-offset
3950                        (arm2-lri seg off-reg constant-offset)
3951                        (with-node-temps (arm::arg_z) (temp)
3952                          (arm2-vpop-register seg temp)
3953                          (! fixnum->signed-natural off-reg temp)))
3954                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3955                        (! temp-pop-unboxed-word ptr-reg)
3956                        (arm2-close-undo)
3957                        (setq xptr-reg ptr-reg
3958                              xoff-reg off-reg
3959                              xval-reg arm::imm0
3960                              node-arg_z t))))))
3961              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
3962              (when for-value
3963                (if node-arg_z
3964                  (<- arm::arg_z)
3965                  (<- (set-regspec-mode 
3966                       xval-reg
3967                       (gpr-mode-name-value
3968                        (case size
3969                          (8 (if signed :s64 :u64))
3970                          (4 (if signed :s32 :u32))
3971                          (2 (if signed :s16 :u16))
3972                          (1 (if signed :s8 :u8))))))))))
3973          (^))))))
3974
3975
3976
3977
3978
3979(defun arm2-encoding-undo-count (encoding)
3980 (svref encoding 0))
3981
3982(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
3983  (svref encoding 1))
3984
3985(defun arm2-encoding-vstack-depth (encoding)
3986  (svref encoding 2))
3987
3988(defun arm2-encoding-vstack-top (encoding)
3989  (svref encoding 3))
3990
3991(defun arm2-encode-stack ()
3992  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
3993
3994(defun arm2-decode-stack (encoding)
3995  (values (arm2-encoding-undo-count encoding)
3996          (arm2-encoding-cstack-depth encoding)
3997          (arm2-encoding-vstack-depth encoding)
3998          (arm2-encoding-vstack-top encoding)))
3999
4000(defun arm2-equal-encodings-p (a b)
4001  (dotimes (i 3 t)
4002    (unless (eq (svref a i) (svref b i)) (return))))
4003
4004(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4005  (set-fill-pointer 
4006   *arm2-undo-stack*
4007   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4008  (vector-push-extend curstack *arm2-undo-stack*)
4009  (vector-push-extend reason *arm2-undo-because*)
4010  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4011
4012(defun arm2-close-undo (&aux
4013                        (new-count (%i- *arm2-undo-count* 1))
4014                        (i (aref *arm2-undo-stack* new-count)))
4015  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4016    (arm2-decode-stack i))
4017  (set-fill-pointer 
4018   *arm2-undo-stack*
4019   (set-fill-pointer *arm2-undo-because* new-count)))
4020
4021
4022
4023
4024
4025;;; "Trivial" means can be evaluated without allocating or modifying registers.
4026;;; Interim definition, which will probably stay here forever.
4027(defun arm2-trivial-p (form &aux op bits)
4028  (setq form (nx-untyped-form form))
4029  (and
4030   (consp form)
4031   (not (eq (setq op (%car form)) (%nx1-operator call)))
4032   (or
4033    (nx-null form)
4034    (nx-t form)
4035    (eq op (%nx1-operator simple-function))
4036    (eq op (%nx1-operator fixnum))
4037    (eq op (%nx1-operator immediate))
4038    #+nil
4039    (eq op (%nx1-operator bound-special-ref))
4040    (and (or (eq op (%nx1-operator inherited-arg)) 
4041             (eq op (%nx1-operator lexical-reference)))
4042         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4043             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4044                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4045
4046(defun arm2-lexical-reference-p (form)
4047  (when (acode-p form)
4048    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4049      (when (or (eq op (%nx1-operator lexical-reference))
4050                (eq op (%nx1-operator inherited-arg)))
4051        (%cadr form)))))
4052
4053
4054
4055(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4056  (declare (ignorable check-boundp))
4057  (setq check-boundp (not *arm2-reckless*))
4058  (with-arm-local-vinsn-macros (seg vreg xfer)
4059    (when (or check-boundp vreg)
4060      (unless vreg (setq vreg ($ arm::arg_z)))
4061      (if (eq sym '*interrupt-level*)
4062          (ensuring-node-target (target vreg)
4063            (! ref-interrupt-level target))
4064          (if *arm2-open-code-inline*
4065            (ensuring-node-target (target vreg)
4066              (with-node-target (target) src
4067                (let* ((vcell (arm2-symbol-value-cell sym))
4068                       (reg (arm2-register-constant-p vcell)))
4069                  (if reg
4070                    (setq src reg)
4071                    (arm2-store-immediate seg vcell src)))
4072                (if check-boundp
4073                  (! ref-symbol-value-inline target src)
4074                  (! %ref-symbol-value-inline target src))))
4075            (let* ((src ($ arm::arg_z))
4076                   (dest ($ arm::arg_z)))
4077              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4078              (if check-boundp
4079                (! ref-symbol-value dest src)
4080                (! %ref-symbol-value dest src))
4081              (<- dest)))))
4082    (^)))
4083
4084#|
4085(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4086  (with-arm-local-vinsn-macros (seg vreg xfer)
4087    (when vreg
4088      (if (eq sym '*interrupt-level*)
4089        (ensuring-node-target (target vreg)
4090          (! ref-interrupt-level target))
4091        (let* ((src ($ arm::arg_z))
4092               (dest ($ arm::arg_z)))
4093          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4094          (if check-boundp
4095            (! ref-symbol-value dest src)
4096            (! %ref-symbol-value dest src))
4097          (<- dest))))
4098    (^)))
4099||#
4100
4101;;; Should be less eager to box result
4102(defun arm2-extract-charcode (seg vreg xfer char safe)
4103  (with-arm-local-vinsn-macros (seg vreg xfer)
4104    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4105      (when safe
4106        (! trap-unless-character src))
4107      (if vreg
4108        (ensuring-node-target (target vreg)
4109          (! character->fixnum target src)))
4110      (^))))
4111 
4112
4113(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4114  (if (arm2-form-typep listform 'list)
4115    (setq safe nil))                    ; May also have been passed as NIL.
4116  (with-arm-local-vinsn-macros (seg vreg xfer)
4117    (let* ((src (arm2-one-untargeted-reg-form seg listform arm::arg_z)))
4118      (when safe
4119        (! trap-unless-list src))
4120      (if vreg
4121        (ensuring-node-target (target vreg)
4122          (if refcdr
4123            (! %cdr target src)
4124            (! %car target src))))
4125      (^))))
4126
4127
4128
4129
4130
4131
4132
4133(defun arm2-misc-byte-count (subtag element-count)
4134  (funcall (arch::target-array-data-size-function
4135            (backend-target-arch *target-backend*))
4136           subtag element-count))
4137
4138
4139;;; The naive approach is to vpush all of the initforms, allocate the
4140;;; miscobj, then sit in a loop vpopping the values into the vector.
4141;;; That's "naive" when most of the initforms in question are
4142;;; "side-effect-free" (constant references or references to un-SETQed
4143;;; lexicals), in which case it makes more sense to just store the
4144;;; things into the vector cells, vpushing/ vpopping only those things
4145;;; that aren't side-effect-free.  (It's necessary to evaluate any
4146;;; non-trivial forms before allocating the miscobj, since that
4147;;; ensures that the initforms are older (in the EGC sense) than it
4148;;; is.)  The break-even point space-wise is when there are around 3
4149;;; non-trivial initforms to worry about.
4150
4151
4152(defun arm2-allocate-initialized-gvector (seg vreg xfer subtag initforms)
4153  (with-arm-local-vinsn-macros (seg vreg xfer)
4154    (if (null vreg)
4155      (dolist (f initforms) (arm2-form seg nil nil f))
4156      (let* ((*arm2-vstack* *arm2-vstack*)
4157             (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
4158             (arch (backend-target-arch *target-backend*))
4159             (n (length initforms))
4160             (nntriv (let* ((count 0)) 
4161                       (declare (fixnum count))
4162                       (dolist (f initforms count) 
4163                         (unless (arm-side-effect-free-form-p f)
4164                           (incf count)))))
4165             (header (arch::make-vheader n subtag)))
4166        (declare (fixnum n nntriv))
4167        (cond ( (or *arm2-open-code-inline* (> nntriv 3))
4168               (arm2-formlist seg initforms nil)
4169               (arm2-lri seg arm::imm0 header)
4170               (! %arm-gvector vreg arm::imm0 (ash n (arch::target-word-shift arch))))
4171              (t
4172               (let* ((pending ())
4173                      (vstack *arm2-vstack*))
4174                 (declare (fixnum vstack))
4175                 (dolist (form initforms)
4176                   (if (arm-side-effect-free-form-p form)
4177                     (push form pending)
4178                     (progn
4179                       (push nil pending)
4180                       (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg form arm::arg_z)))))
4181                 (arm2-lri seg arm::imm0 header)
4182                 (ensuring-node-target (target vreg)
4183                   (! %alloc-misc-fixed target arm::imm0 (ash n (arch::target-word-shift arch)))
4184                   (with-node-temps (target) (nodetemp)
4185                     (do* ((forms pending (cdr forms))
4186                           (index (1- n) (1- index))
4187                           (pushed-cell (+ vstack (the fixnum (ash nntriv (arch::target-word-shift arch))))))
4188                          ((null forms))
4189                       (declare (list forms) (fixnum pushed-cell))
4190                       (let* ((form (car forms))
4191                              (reg nodetemp))
4192                         (if form
4193                           (setq reg (arm2-one-untargeted-reg-form seg form nodetemp))
4194                           (progn
4195                             (decf pushed-cell *arm2-target-node-size*)
4196                             (arm2-stack-to-register seg (arm2-vloc-ea pushed-cell) nodetemp)))
4197                         (! misc-set-c-node reg target index)))))
4198                 (! vstack-discard nntriv))
4199               ))))
4200     (^)))
4201
4202;;; Heap-allocated constants -might- need memoization: they might be newly-created,
4203;;; as in the case of synthesized toplevel functions in .pfsl files.
4204(defun arm2-acode-needs-memoization (valform)
4205  (if (arm2-form-typep valform 'fixnum)
4206    nil
4207    (let* ((val (acode-unwrapped-form-value valform)))
4208      (if (or (nx-t val)
4209              (nx-null val)
4210              (and (acode-p val)
4211                   (let* ((op (acode-operator val)))
4212                     (or (eq op (%nx1-operator fixnum)) #|(eq op (%nx1-operator immediate))|#))))
4213        nil
4214        t))))
4215
4216(defun arm2-modify-cons (seg vreg xfer ptrform valform safe setcdr returnptr)
4217  (if (arm2-form-typep ptrform 'cons)
4218    (setq safe nil))                    ; May also have been passed as NIL.
4219  (with-arm-local-vinsn-macros (seg vreg xfer)
4220    (multiple-value-bind (ptr-vreg val-vreg) (arm2-two-targeted-reg-forms seg ptrform ($ arm::arg_y) valform ($ arm::arg_z))
4221      (when safe
4222        (! trap-unless-cons ptr-vreg))
4223      (if setcdr
4224        (! call-subprim-2 ($ arm::arg_z) (subprim-name->offset '.SPrplacd) ptr-vreg val-vreg)
4225        (! call-subprim-2 ($ arm::arg_z) (subprim-name->offset '.SPrplaca) ptr-vreg val-vreg))