source: branches/arm/compiler/ARM/arm2.lisp

Last change on this file was 14111, checked in by gb, 9 years ago

Yet another scheme for subprim calls. Go ahead and laugh.
Details:

  • ba/bla are new pseudo instructions, identical to b/bl except that their operands are subprim names (or addresses).
  • for each subprim name/address referenced in a ba/bla instruction, the assembler generates an:

(ldr pc (:= data-word-containing-subprim-address))

instruction and makes the ba/bla branch to that instruction.

  • this is the only use of the "constant pool" and there are no longer user-visible directives for referencing pc-relative data. (We can load 32-bit integer constants via movw/movt instructions and initialize FPRs to constants via GPRs.)
  • by default, the disassembler hides this and shows ba/bla instructions.

Compared to the scheme of a few days ago, it's about the same speed
(b/bl to LDR vs mov reg/bx reg). If a subprim's called once per function
it's a little bigger; if there's more than one call site, it can be smaller.
(And we don't have to find a temp register.) If we can map the subprims
to addresses within 32MB of the pure area, then purify can turn the PC-relative
branches/bls to the LDR instructions into direct branches/bls to the code.

Compared to the original scheme (branch/bl to mov pc, #n) we don't flush
the pipeline on every call and don't have any constraints on subprimitive
addresses (they don't have to be expressible as ARM constants.)

File size: 376.6 KB
Line 
1;;;-*-Mode: LISP; Package: CCL -*-
2;;;
3;;;   Copyright (C) 2010 Clozure Associates
4;;;   This file is part of Clozure CL. 
5;;;
6;;;   Clozure CL is licensed under the terms of the Lisp Lesser GNU Public
7;;;   License , known as the LLGPL and distributed with Clozure CL as the
8;;;   file "LICENSE".  The LLGPL consists of a preamble and the LGPL,
9;;;   which is distributed with Clozure CL as the file "LGPL".  Where these
10;;;   conflict, the preamble takes precedence. 
11;;;
12;;;   Clozure CL is referenced in the preamble as the "LIBRARY."
13;;;
14;;;   The LLGPL is also available online at
15;;;   http://opensource.franz.com/preamble.html
16
17(in-package "CCL")
18
19(eval-when (:compile-toplevel :execute)
20  (require "NXENV")
21  (require "ARMENV"))
22
23(eval-when (:load-toplevel :execute :compile-toplevel)
24  (require "ARM-BACKEND"))
25
26(defparameter *arm2-debug-mask* 0)
27(defconstant arm2-debug-verbose-bit 0)
28(defconstant arm2-debug-vinsns-bit 1)
29(defconstant arm2-debug-lcells-bit 2)
30(defparameter *arm2-target-lcell-size* 0)
31(defparameter *arm2-target-node-size* 0)
32(defparameter *arm2-target-fixnum-shift* 0)
33(defparameter *arm2-target-node-shift* 0)
34(defparameter *arm2-target-bits-in-word* 0)
35(defparameter *arm2-half-fixnum-type* '(signed-byte 29))
36(defparameter *arm2-target-half-fixnum-type* nil)
37(defparameter *arm2-operator-supports-u8-target* ())
38
39
40
41
42 
43
44(defmacro with-arm-p2-declarations (declsform &body body)
45  `(let* ((*arm2-tail-allow* *arm2-tail-allow*)
46          (*arm2-reckless* *arm2-reckless*)
47          (*arm2-open-code-inline* *arm2-open-code-inline*)
48          (*arm2-trust-declarations* *arm2-trust-declarations*)
49          (*arm2-full-safety* *arm2-full-safety*)
50          (*arm2-float-safety* *arm2-float-safety*))
51     (arm2-decls ,declsform)
52     ,@body))
53
54
55(defun arm2-emit-vinsn (vlist name vinsn-table &rest vregs)
56  (arm2-update-regmap (apply #'%emit-vinsn vlist name vinsn-table vregs)))
57
58(defmacro with-arm-local-vinsn-macros ((segvar &optional vreg-var xfer-var) &body body)
59  (declare (ignorable xfer-var))
60  (let* ((template-name-var (gensym))
61         (template-temp (gensym))
62         (args-var (gensym))
63         (labelnum-var (gensym))
64         (retvreg-var (gensym))
65         (label-var (gensym)))
66    `(macrolet ((! (,template-name-var &rest ,args-var)
67                  (let* ((,template-temp (get-vinsn-template-cell ,template-name-var (backend-p2-vinsn-templates *target-backend*))))
68                    (unless ,template-temp
69                      (warn "VINSN \"~A\" not defined" ,template-name-var))
70                    `(arm2-emit-vinsn ,',segvar ',,template-name-var (backend-p2-vinsn-templates *target-backend*) ,@,args-var))))
71       (macrolet ((<- (,retvreg-var)
72                    `(arm2-copy-register ,',segvar ,',vreg-var ,,retvreg-var))
73                  (@  (,labelnum-var)
74                    `(progn
75                      (arm2-invalidate-regmap)
76                      (backend-gen-label ,',segvar ,,labelnum-var)))
77                  (-> (,label-var)
78                    `(! jump (aref *backend-labels* ,,label-var)))
79                  (^ (&rest branch-args)
80                    `(arm2-branch ,',segvar ,',xfer-var ,',vreg-var ,@branch-args))
81                  (? (&key (class :gpr)
82                          (mode :lisp))
83                   (let* ((class-val
84                           (ecase class
85                             (:gpr hard-reg-class-gpr)
86                             (:fpr hard-reg-class-fpr)
87                             (:crf hard-reg-class-crf)))
88                          (mode-val
89                           (if (eq class :gpr)
90                             (gpr-mode-name-value mode)
91                             (if (eq class :fpr)
92                               (if (eq mode :single-float)
93                                 hard-reg-class-fpr-mode-single
94                                 hard-reg-class-fpr-mode-double)
95                               0))))
96                     `(make-unwired-lreg nil
97                       :class ,class-val
98                       :mode ,mode-val)))
99                  ($ (reg &key (class :gpr) (mode :lisp))
100                   (let* ((class-val
101                           (ecase class
102                             (:gpr hard-reg-class-gpr)
103                             (:fpr hard-reg-class-fpr)
104                             (:crf hard-reg-class-crf)))
105                          (mode-val
106                           (if (eq class :gpr)
107                             (gpr-mode-name-value mode)
108                             (if (eq class :fpr)
109                               (if (eq mode :single-float)
110                                 hard-reg-class-fpr-mode-single
111                                 hard-reg-class-fpr-mode-double)
112                               0))))
113                     `(make-wired-lreg ,reg
114                       :class ,class-val
115                       :mode ,mode-val))))
116         ,@body))))
117
118
119(defvar *arm-current-context-annotation* nil)
120(defvar *arm2-woi* nil)
121(defvar *arm2-open-code-inline* nil)
122(defvar *arm2-optimize-for-space* nil)
123(defvar *arm2-register-restore-count* 0)
124(defvar *arm2-register-restore-ea* nil)
125(defvar *arm2-compiler-register-save-label* nil)
126
127(defparameter *arm2-tail-call-aliases*
128  ()
129  #| '((%call-next-method . (%tail-call-next-method . 1))) |#
130 
131)
132
133(defvar *arm2-popreg-labels* nil)
134(defvar *arm2-popj-labels* nil)
135(defvar *arm2-valret-labels* nil)
136(defvar *arm2-nilret-labels* nil)
137
138(defvar *arm2-icode* nil)
139(defvar *arm2-undo-stack* nil)
140(defvar *arm2-undo-because* nil)
141
142
143(defvar *arm2-cur-afunc* nil)
144(defvar *arm2-vstack* 0)
145(defvar *arm2-cstack* 0)
146(defvar *arm2-undo-count* 0)
147(defvar *arm2-returning-values* nil)
148(defvar *arm2-vcells* nil)
149(defvar *arm2-fcells* nil)
150(defvar *arm2-entry-vsp-saved-p* nil)
151
152(defvar *arm2-entry-label* nil)
153(defvar *arm2-tail-label* nil)
154(defvar *arm2-tail-vsp* nil)
155(defvar *arm2-tail-nargs* nil)
156(defvar *arm2-tail-allow* t)
157(defvar *arm2-reckless* nil)
158(defvar *arm2-full-safety* nil)
159(defvar *arm2-float-safety* nil)
160(defvar *arm2-trust-declarations* nil)
161(defvar *arm2-entry-vstack* nil)
162(defvar *arm2-fixed-nargs* nil)
163(defvar *arm2-need-nargs* t)
164
165(defparameter *arm2-inhibit-register-allocation* nil)
166(defvar *arm2-record-symbols* nil)
167(defvar *arm2-recorded-symbols* nil)
168(defvar *arm2-emitted-source-notes* nil)
169
170(defvar *arm2-result-reg* arm::arg_z)
171(defvar *arm2-gpr-locations* nil)
172(defvar *arm2-gpr-locations-valid-mask* 0)
173
174
175
176
177
178
179
180(declaim (fixnum *arm2-vstack* *arm2-cstack*))
181
182 
183
184
185;;; Before any defarm2's, make the *arm2-specials* vector.
186
187(defvar *arm2-all-lcells* ())
188
189
190
191
192     
193(defun arm2-free-lcells ()
194  (without-interrupts 
195   (let* ((prev (pool.data *lcell-freelist*)))
196     (dolist (r *arm2-all-lcells*)
197       (setf (lcell-kind r) prev
198             prev r))
199     (setf (pool.data *lcell-freelist*) prev)
200     (setq *arm2-all-lcells* nil))))
201
202(defun arm2-note-lcell (c)
203  (push c *arm2-all-lcells*)
204  c)
205
206(defvar *arm2-top-vstack-lcell* ())
207(defvar *arm2-bottom-vstack-lcell* ())
208
209(defun arm2-new-lcell (kind parent width attributes info)
210  (arm2-note-lcell (make-lcell kind parent width attributes info)))
211
212(defun arm2-new-vstack-lcell (kind width attributes info)
213  (setq *arm2-top-vstack-lcell* (arm2-new-lcell kind *arm2-top-vstack-lcell* width attributes info)))
214
215(defun arm2-reserve-vstack-lcells (n)
216  (dotimes (i n) (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil)))
217
218(defun arm2-vstack-mark-top ()
219  (arm2-new-lcell :tos *arm2-top-vstack-lcell* 0 0 nil))
220
221;;; Alist mapping VARs to lcells/lregs
222(defvar *arm2-var-cells* ())
223
224(defun arm2-note-var-cell (var cell)
225  ;(format t "~& ~s -> ~s" (var-name var) cell)
226  (push (cons var cell) *arm2-var-cells*))
227
228(defun arm2-note-top-cell (var)
229  (arm2-note-var-cell var *arm2-top-vstack-lcell*))
230
231(defun arm2-lookup-var-cell (var)
232  (or (cdr (assq var *arm2-var-cells*))
233      (and nil (warn "Cell not found for ~s" (var-name var)))))
234
235(defun arm2-collect-lcells (kind &optional (bottom *arm2-bottom-vstack-lcell*) (top *arm2-top-vstack-lcell*))
236  (do* ((res ())
237        (cell top (lcell-parent cell)))
238       ((eq cell bottom) res)
239    (if (null cell)
240      (compiler-bug "Horrible compiler bug.")
241      (if (eq (lcell-kind cell) kind)
242        (push cell res)))))
243
244
245
246 
247;;; ensure that lcell's offset matches what we expect it to.
248;;; For bootstrapping.
249
250(defun arm2-ensure-lcell-offset (c expected)
251  (if c (= (calc-lcell-offset c) expected) (zerop expected)))
252
253(defun arm2-check-lcell-depth (&optional (context "wherever"))
254  (when (logbitp arm2-debug-verbose-bit *arm2-debug-mask*)
255    (let* ((depth (calc-lcell-depth *arm2-top-vstack-lcell*)))
256      (or (= depth *arm2-vstack*)
257          (warn "~a: lcell depth = ~d, vstack = ~d" context depth *arm2-vstack*)))))
258
259(defun arm2-do-lexical-reference (seg vreg ea)
260  (when vreg
261    (with-arm-local-vinsn-macros (seg vreg) 
262      (if (memory-spec-p ea)
263        (ensuring-node-target (target vreg)
264          (progn
265            (arm2-stack-to-register seg ea target)
266            (if (addrspec-vcell-p ea)
267              (! vcell-ref target target))))
268        (<- ea)))))
269
270(defun arm2-do-lexical-setq (seg vreg ea valreg)
271  (with-arm-local-vinsn-macros (seg vreg)
272    (cond ((typep ea 'lreg)
273            (arm2-copy-register seg ea valreg))
274          ((addrspec-vcell-p ea)     ; closed-over vcell
275           (arm2-copy-register seg arm::arg_z valreg)
276           (arm2-stack-to-register seg ea arm::arg_x)
277           (arm2-lri seg arm::arg_y 0)
278           (! call-subprim-3 arm::arg_z (subprim-name->offset '.SPgvset) arm::arg_x arm::arg_y arm::arg_z))
279          ((memory-spec-p ea)    ; vstack slot
280           (arm2-register-to-stack seg valreg ea))
281          (t
282           (arm2-copy-register seg ea valreg)))
283    (when vreg
284      (<- valreg))))
285
286;;; ensure that next-method-var is heap-consed (if it's closed over.)
287;;; it isn't ever setqed, is it ?
288(defun arm2-heap-cons-next-method-var (seg var)
289  (with-arm-local-vinsn-macros (seg)
290    (when (eq (ash 1 $vbitclosed)
291              (logand (logior (ash 1 $vbitclosed)
292                              (ash 1 $vbitcloseddownward))
293                      (the fixnum (nx-var-bits var))))
294      (let* ((ea (var-ea var))
295             (arg ($ arm::arg_z))
296             (result ($ arm::arg_z)))
297        (arm2-do-lexical-reference seg arg ea)
298        (arm2-set-nargs seg 1)
299        (! ref-constant ($ arm::fname) (backend-immediate-index (arm2-symbol-entry-locative '%cons-magic-next-method-arg)))
300        (! call-known-symbol arg)
301        (arm2-do-lexical-setq seg nil ea result)))))
302
303
304
305
306
307
308(defun acode-condition-to-arm-cr-bit (cond)
309  (condition-to-arm-cr-bit (cadr cond)))
310
311(defun condition-to-arm-cr-bit (cond)
312  (case cond
313    (:EQ (values arm::arm-cond-eq t))
314    (:NE (values arm::arm-cond-eq nil))
315    (:GT (values arm::arm-cond-gt t))
316    (:LE (values arm::arm-cond-gt nil))
317    (:LT (values arm::arm-cond-lt t))
318    (:GE (values arm::arm-cond-lt nil))))
319
320
321(defun arm-cr-bit-to-arm-unsigned-cr-bit (cr-bit)
322  (case cr-bit
323    (#.arm::arm-cond-eq arm::arm-cond-eq)
324    (#.arm::arm-cond-ne arm::arm-cond-ne)
325    (#.arm::arm-cond-gt arm::arm-cond-hi)
326    (#.arm::arm-cond-le arm::arm-cond-ls)
327    (#.arm::arm-cond-lt arm::arm-cond-lo)
328    (#.arm::arm-cond-ge arm::arm-cond-hs)))
329
330;;; If we have to change the order of operands in a comparison, we
331;;; generally need to change the condition we're testing.
332(defun arm2-cr-bit-for-reversed-comparison (cr-bit)
333  (ecase cr-bit
334    (#.arm::arm-cond-eq arm::arm-cond-eq)
335    (#.arm::arm-cond-ne arm::arm-cond-ne)
336    (#.arm::arm-cond-lt arm::arm-cond-gt)
337    (#.arm::arm-cond-le arm::arm-cond-ge)
338    (#.arm::arm-cond-gt arm::arm-cond-lt)
339    (#.arm::arm-cond-ge arm::arm-cond-le)))
340
341   
342   
343
344(defun arm2-ensure-binding-indices-for-vcells (vcells)
345  (dolist (cell vcells)
346    (ensure-binding-index (car cell)))
347  vcells)
348
349(defun arm2-compile (afunc &optional lambda-form *arm2-record-symbols*)
350  (progn
351    (dolist (a  (afunc-inner-functions afunc))
352      (unless (afunc-lfun a)
353        (arm2-compile a 
354                      (if lambda-form 
355                        (afunc-lambdaform a)) 
356                      *arm2-record-symbols*))) ; always compile inner guys
357    (let* ((*arm2-cur-afunc* afunc)
358           (*arm2-returning-values* nil)
359           (*arm-current-context-annotation* nil)
360           (*arm2-woi* nil)
361           (*next-lcell-id* -1)
362           (*arm2-open-code-inline* nil)
363           (*arm2-optimize-for-space* nil)
364           (*arm2-register-restore-count* nil)
365           (*arm2-compiler-register-save-label* nil)
366           (*arm2-register-restore-ea* nil)
367           (*arm2-vstack* 0)
368           (*arm2-cstack* 0)
369           (*arm2-target-lcell-size* (arch::target-lisp-node-size (backend-target-arch *target-backend*)))
370           (*arm2-target-fixnum-shift* (arch::target-fixnum-shift (backend-target-arch *target-backend*)))
371           (*arm2-target-node-shift* (arch::target-word-shift  (backend-target-arch *target-backend*)))
372           (*arm2-target-bits-in-word* (arch::target-nbits-in-word (backend-target-arch *target-backend*)))
373           (*arm2-target-node-size* *arm2-target-lcell-size*)
374           (*arm2-target-half-fixnum-type* *arm2-half-fixnum-type*)
375           (*arm2-all-lcells* ())
376           (*arm2-top-vstack-lcell* nil)
377           (*arm2-bottom-vstack-lcell* (arm2-new-vstack-lcell :bottom 0 0 nil))
378           (*arm2-var-cells* nil)
379           (*backend-vinsns* (backend-p2-vinsn-templates *target-backend*))
380           (*backend-node-regs* arm-node-regs)
381           (*backend-node-temps* arm-temp-node-regs)
382           (*available-backend-node-temps* arm-temp-node-regs)
383           (*backend-imm-temps* arm-imm-regs)
384           (*available-backend-imm-temps* arm-imm-regs)
385           (*backend-fp-temps* arm-temp-fp-regs)
386           (*available-backend-fp-temps* arm-temp-fp-regs)
387           (*backend-crf-temps* arm-cr-fields)
388           (*available-backend-crf-temps* arm-cr-fields)
389           (bits 0)
390           (*logical-register-counter* -1)
391           (*backend-all-lregs* ())
392           (*arm2-popj-labels* nil)
393           (*arm2-popreg-labels* nil)
394           (*arm2-valret-labels* nil)
395           (*arm2-nilret-labels* nil)
396           (*arm2-undo-count* 0)
397           (*backend-labels* (arm2-make-stack 64 target::subtag-simple-vector))
398           (*arm2-undo-stack* (arm2-make-stack 64  target::subtag-simple-vector))
399           (*arm2-undo-because* (arm2-make-stack 64))
400           (*backend-immediates* (arm2-make-stack 64  target::subtag-simple-vector))
401           (*arm2-entry-label* nil)
402           (*arm2-tail-label* nil)
403           (*arm2-tail-vsp* nil)
404           (*arm2-tail-nargs* nil)
405           (*arm2-inhibit-register-allocation* nil)
406           (*arm2-tail-allow* t)
407           (*arm2-reckless* nil)
408           (*arm2-full-safety* nil)
409           (*arm2-float-safety* nil)
410           (*arm2-trust-declarations* t)
411           (*arm2-entry-vstack* nil)
412           (*arm2-fixed-nargs* nil)
413           (*arm2-need-nargs* t)
414           (fname (afunc-name afunc))
415           (*arm2-entry-vsp-saved-p* nil)
416           (*arm2-vcells* (arm2-ensure-binding-indices-for-vcells (afunc-vcells afunc)))
417           (*arm2-fcells* (afunc-fcells afunc))
418           *arm2-recorded-symbols*
419           (*arm2-emitted-source-notes* '())
420           (*arm2-gpr-locations-valid-mask* 0)
421           (*arm2-gpr-locations* (make-array 16 :initial-element nil)))
422      (declare (dynamic-extent *arm2-gpr-locations*))
423      (set-fill-pointer
424       *backend-labels*
425       (set-fill-pointer
426        *arm2-undo-stack*
427        (set-fill-pointer 
428         *arm2-undo-because*
429         (set-fill-pointer
430          *backend-immediates* 0))))
431      (backend-get-next-label)          ; start @ label 1, 0 is confused with NIL in compound cd
432      (with-dll-node-freelist (vinsns *vinsn-freelist*)
433        (unwind-protect
434             (progn
435               (setq bits (arm2-toplevel-form vinsns (make-wired-lreg *arm2-result-reg*) $backend-return (afunc-acode afunc)))
436               (dotimes (i (length *backend-immediates*))
437                 (let ((imm (aref *backend-immediates* i)))
438                   (when (arm2-symbol-locative-p imm) (aset *backend-immediates* i (car imm)))))
439               (optimize-vinsns vinsns)
440               (when (logbitp arm2-debug-vinsns-bit *arm2-debug-mask*)
441                 (format t "~% vinsns for ~s (after generation)" (afunc-name afunc))
442                 (do-dll-nodes (v vinsns) (format t "~&~s" v))
443                 (format t "~%~%"))
444           
445               (with-dll-node-freelist (code arm::*lap-instruction-freelist*)
446                   (let* ((arm::*lap-labels* nil)
447                          (arm::*called-subprim-jmp-labels* nil)
448                          debug-info)
449                     (arm2-expand-vinsns vinsns code)
450                     (if (logbitp $fbitnonnullenv (the fixnum (afunc-bits afunc)))
451                       (setq bits (+ bits (ash 1 $lfbits-nonnullenv-bit))))
452                     (setq debug-info (afunc-lfun-info afunc))
453                     (when lambda-form
454                       (setq debug-info (list* 'function-lambda-expression lambda-form debug-info)))
455                     (when *arm2-recorded-symbols*
456                       (setq debug-info (list* 'function-symbol-map *arm2-recorded-symbols* debug-info)))
457                     (when (and (getf debug-info '%function-source-note) *arm2-emitted-source-notes*)
458                       (setq debug-info (list* 'pc-source-map *arm2-emitted-source-notes* debug-info)))
459                     (when debug-info
460                       (setq bits (logior (ash 1 $lfbits-info-bit) bits))
461                       (backend-new-immediate debug-info))
462                     (if (or fname lambda-form *arm2-recorded-symbols*)
463                       (backend-new-immediate fname)
464                       (setq bits (logior (ash -1 $lfbits-noname-bit) bits)))
465                     
466                     (unless (afunc-parent afunc)
467                       (arm2-fixup-fwd-refs afunc))
468                     (setf (afunc-all-vars afunc) nil)
469                     (setf (afunc-argsword afunc) bits)
470                     (setf (afunc-lfun afunc)
471                           (arm2-xmake-function
472                            code
473                            *backend-immediates*
474                            bits))
475                     (when (getf debug-info 'pc-source-map)
476                       (setf (getf debug-info 'pc-source-map) (arm2-generate-pc-source-map debug-info)))
477                     (when (getf debug-info 'function-symbol-map)
478                       (setf (getf debug-info 'function-symbol-map) (arm2-digest-symbols))))))
479          (backend-remove-labels))))
480    afunc))
481
482(defun arm2-xmake-function (code imms bits)
483  (collect ((lap-imms))
484    (dotimes (i (length imms))
485      (lap-imms (cons (aref imms i) i)))
486    (let* ((arm::*arm-constants* (lap-imms)))
487      (arm-lap-generate-code code
488                             (arm::arm-finalize code)
489                             bits))))
490
491
492     
493   
494(defun arm2-make-stack (size &optional (subtype target::subtag-s16-vector))
495  (make-uarray-1 subtype size t 0 nil nil nil nil t nil))
496
497(defun arm2-fixup-fwd-refs (afunc)
498  (dolist (f (afunc-inner-functions afunc))
499    (arm2-fixup-fwd-refs f))
500  (let ((fwd-refs (afunc-fwd-refs afunc)))
501    (when fwd-refs
502      (let* ((v (afunc-lfun afunc))
503             (vlen (uvsize v)))
504        (declare (fixnum vlen))
505        (dolist (ref fwd-refs)
506          (let* ((ref-fun (afunc-lfun ref)))
507            (do* ((i 1 (1+ i)))
508                 ((= i vlen))
509              (declare (fixnum i))
510              (if (eq (%svref v i) ref)
511                (setf (%svref v i) ref-fun)))))))))
512
513(eval-when (:compile-toplevel)
514  (declaim (inline arm2-invalidate-regmap)))
515
516(defun arm2-invalidate-regmap ()
517  (setq *arm2-gpr-locations-valid-mask* 0))
518
519(defun arm2-update-regmap (vinsn)
520  (if (vinsn-attribute-p vinsn :call)
521    (arm2-invalidate-regmap)
522    (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (vinsn-gprs-set vinsn))))
523  vinsn)
524
525(defun arm2-regmap-note-store (gpr loc)
526  (let* ((gpr (%hard-regspec-value gpr)))
527    ;; Any other GPRs that had contained loc no longer do so.
528    (dotimes (i 16)
529      (unless (eql i gpr)
530        (when (and (logbitp i *arm2-gpr-locations-valid-mask*)
531                   (memq loc (svref *arm2-gpr-locations* i)))
532          (when (null (setf (svref *arm2-gpr-locations* i)
533                            (delete loc (svref *arm2-gpr-locations* i))))
534            (setq *arm2-gpr-locations-valid-mask* (logandc2 *arm2-gpr-locations-valid-mask* (ash 1 i)))))))
535    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
536      (push loc (svref *arm2-gpr-locations* gpr))
537      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
538   
539    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr)))))
540 
541;;; For vpush: nothing else should claim to contain loc.
542(defun arm2-regmap-note-reg-location (gpr loc)
543  (let* ((gpr (%hard-regspec-value gpr)))
544    (if (logbitp gpr *arm2-gpr-locations-valid-mask*)
545      (push loc (svref *arm2-gpr-locations* gpr))
546      (setf (svref *arm2-gpr-locations* gpr) (list loc)))
547    (setq *arm2-gpr-locations-valid-mask* (logior *arm2-gpr-locations-valid-mask* (ash 1 gpr))))) 
548 
549(defun arm2-regmap-note-vstack-delta (new old)
550  (when (< new old)
551    (let* ((mask *arm2-gpr-locations-valid-mask*)
552           (info *arm2-gpr-locations*))
553    (unless (eql 0 mask)
554      (dotimes (i 16 (setq *arm2-gpr-locations-valid-mask* mask))
555        (when (logbitp i mask)
556          (let* ((locs (svref info i))
557                 (head (cons nil locs))
558                 (tail head))
559            (declare (dynamic-extent head))
560            (dolist (loc locs)
561              (if (>= loc new)
562                (setf (cdr tail) (cddr tail))
563                (setq tail (cdr tail))))
564            (when (null (setf (svref info i) (cdr head)))
565              (setq mask (logandc2 mask (ash 1 i)))))))))))
566
567(defun arm2-copy-regmap (mask from to)
568  (dotimes (i 16)
569    (when (logbitp i mask)
570      (setf (svref to i) (copy-list (svref from i))))))
571
572(defmacro with-arm2-saved-regmap ((mask map) &body body)
573  `(let* ((,mask *arm2-gpr-locations-valid-mask*)
574          (,map (make-array 16 :initial-element nil)))
575    (declare (dynamic-extent ,map))
576    (arm2-copy-regmap ,mask *arm2-gpr-locations* ,map)
577    ,@body))
578
579(defun arm2-generate-pc-source-map (debug-info)
580  (let* ((definition-source-note (getf debug-info '%function-source-note))
581         (emitted-source-notes (getf debug-info 'pc-source-map))
582         (def-start (source-note-start-pos definition-source-note))
583         (n (length emitted-source-notes))
584         (nvalid 0)
585         (max 0)
586         (pc-starts (make-array n))
587         (pc-ends (make-array n))
588         (text-starts (make-array n))
589         (text-ends (make-array n)))
590    (declare (fixnum n nvalid)
591             (dynamic-extent pc-starts pc-ends text-starts text-ends))
592    (dolist (start emitted-source-notes)
593      (let* ((pc-start (arm2-vinsn-note-label-address start t))
594             (pc-end (arm2-vinsn-note-label-address (vinsn-note-peer start) nil))
595             (source-note (aref (vinsn-note-info start) 0))
596             (text-start (- (source-note-start-pos source-note) def-start))
597             (text-end (- (source-note-end-pos source-note) def-start)))
598        (declare (fixnum pc-start pc-end text-start text-end))
599        (when (and (plusp pc-start)
600                   (plusp pc-end)
601                   (plusp text-start)
602                   (plusp text-end))
603          (if (> pc-start max) (setq max pc-start))
604          (if (> pc-end max) (setq max pc-end))
605          (if (> text-start max) (setq max text-start))
606          (if (> text-end max) (setq max text-end))
607          (setf (svref pc-starts nvalid) pc-start
608                (svref pc-ends nvalid) pc-end
609                (svref text-starts nvalid) text-start
610                (svref text-ends nvalid) text-end)
611          (incf nvalid))))
612    (let* ((nentries (* nvalid 4))
613           (vec (cond ((< max #x100) (make-array nentries :element-type '(unsigned-byte 8)))
614                      ((< max #x10000) (make-array nentries :element-type '(unsigned-byte 16)))
615                      (t (make-array nentries :element-type '(unsigned-byte 32))))))
616      (declare (fixnum nentries))
617      (do* ((i 0 (+ i 4))
618            (j 1 (+ j 4))
619            (k 2 (+ k 4))
620            (l 3 (+ l 4))
621            (idx 0 (1+ idx)))
622          ((= i nentries) vec)
623        (declare (fixnum i j k l idx))
624        (setf (aref vec i) (svref pc-starts idx)
625              (aref vec j) (svref pc-ends idx)
626              (aref vec k) (svref text-starts idx)
627              (aref vec l) (svref text-ends idx))))))
628
629(defun arm2-vinsn-note-label-address (note &optional start-p sym)
630  (let* ((label (vinsn-note-label note))
631         (lap-label (if label (vinsn-label-info label))))
632    (if lap-label
633      (arm::lap-label-address lap-label)
634      (compiler-bug "Missing or bad ~s label: ~s" 
635                    (if start-p 'start 'end) sym))))
636
637(defun arm2-digest-symbols ()
638  (when *arm2-recorded-symbols*
639    (setq *arm2-recorded-symbols* (nx2-recorded-symbols-in-arglist-order *arm2-recorded-symbols* *arm2-cur-afunc*))
640 (let* ((symlist *arm2-recorded-symbols*)
641           (len (length symlist))
642           (syms (make-array len))
643           (ptrs (make-array (%i+  (%i+ len len) len) :element-type '(unsigned-byte 32)))
644           (i -1)
645           (j -1))
646      (declare (fixnum i j))
647      (dolist (info symlist (progn (%rplaca symlist syms)
648                                   (%rplacd symlist ptrs)))
649        (destructuring-bind (var sym startlab endlab) info
650          (let* ((ea (var-ea var))
651                 (ea-val (ldb (byte 16 0) ea)))
652            (setf (aref ptrs (incf i)) (if (memory-spec-p ea)
653                                         (logior (ash ea-val 6) #o77)
654                                         ea-val)))
655          (setf (aref syms (incf j)) sym)
656          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address startlab t sym))
657          (setf (aref ptrs (incf i)) (arm2-vinsn-note-label-address endlab nil sym))))
658      *arm2-recorded-symbols*)))
659
660(defun arm2-decls (decls)
661  (if (fixnump decls)
662    (locally (declare (fixnum decls))
663      (setq *arm2-tail-allow* (neq 0 (%ilogand2 $decl_tailcalls decls))
664            *arm2-open-code-inline* (neq 0 (%ilogand2 $decl_opencodeinline decls))
665            *arm2-full-safety* (neq 0 (%ilogand2 $decl_full_safety decls))
666            *arm2-reckless* (neq 0 (%ilogand2 $decl_unsafe decls))
667            *arm2-float-safety* (not *arm2-reckless*)
668            *arm2-trust-declarations* (neq 0 (%ilogand2 $decl_trustdecls decls))))))
669
670
671
672
673
674         
675   
676;;; Vpush the last N non-volatile-registers.
677;;; Could use a STM here, especially if N is largish or optimizing for space.
678#+maybe-someday
679(defun arm2-save-nvrs (seg n)
680  (declare (fixnum n))
681  (when (> n 0)
682    (setq *arm2-compiler-register-save-label* (arm2-emit-note seg :regsave))
683    (with-arm-local-vinsn-macros (seg)
684      (if *arm2-open-code-inline*
685        (! save-nvrs-individually (- 32 n))
686        (! save-nvrs (- 32 n))))
687    (dotimes (i n)
688      (arm2-new-vstack-lcell :regsave *arm2-target-lcell-size* 0 (- arm::save0 i)))
689    (incf *arm2-vstack* (the fixnum (* n *arm2-target-node-size*)))
690    (setq *arm2-register-restore-ea* *arm2-vstack*
691          *arm2-register-restore-count* n)))
692
693
694;;; If there are an indefinite number of args/values on the vstack,
695;;; we have to restore from a register that matches the compiler's
696;;; notion of the vstack depth.  This can be computed by the caller
697;;; (sum of vsp & nargs, or copy of vsp  before indefinite number of
698;;; args pushed, etc.)
699;;; We DON'T try to compute this from the saved context, since the
700;;; saved vsp may belong to a different stack segment.  (It's cheaper
701;;; to compute/copy than to load it, anyway.)
702
703#+maybe-later-that-same-day
704(defun arm2-restore-nvrs (seg ea nregs &optional from-fp)
705  (when (null from-fp)
706    (setq from-fp arm::vsp))
707  (when (and ea nregs)
708    (with-arm-local-vinsn-macros (seg)
709      (let* ((first (- 32 nregs)))
710        (declare (fixnum first))
711        (! restore-nvrs first from-fp (- *arm2-vstack* ea))))))
712
713
714
715(defun arm2-bind-lambda (seg lcells req opt rest keys auxen optsupvloc passed-in-regs lexpr &optional inherited
716                             &aux (vloc 0) (numopt (list-length (%car opt)))
717                             (nkeys (list-length (%cadr keys))) 
718                             reg)
719  (declare (fixnum vloc))
720  (arm2-check-lcell-depth)
721  (dolist (arg inherited)
722    (if (memq arg passed-in-regs)
723      (arm2-set-var-ea seg arg (var-ea arg))
724      (let* ((lcell (pop lcells)))
725        (if (setq reg (nx2-assign-register-var arg))
726          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
727          (arm2-bind-var seg arg vloc lcell))
728        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
729  (dolist (arg req)
730    (if (memq arg passed-in-regs)
731      (arm2-set-var-ea seg arg (var-ea arg))
732      (let* ((lcell (pop lcells)))
733        (if (setq reg (nx2-assign-register-var arg))
734          (arm2-init-regvar seg arg reg (arm2-vloc-ea vloc))
735          (arm2-bind-var seg arg vloc lcell))
736        (setq vloc (%i+ vloc *arm2-target-node-size*)))))
737  (when opt
738    (if (arm2-hard-opt-p opt)
739      (setq vloc (apply #'arm2-initopt seg vloc optsupvloc lcells (nthcdr (- (length lcells) numopt) lcells) opt)
740            lcells (nthcdr numopt lcells))
741
742      (dolist (var (%car opt))
743        (if (memq var passed-in-regs)
744          (arm2-set-var-ea seg var (var-ea var))
745          (let* ((lcell (pop lcells)))
746            (if (setq reg (nx2-assign-register-var var))
747              (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
748              (arm2-bind-var seg var vloc lcell))
749            (setq vloc (+ vloc *arm2-target-node-size*)))))))
750  (when rest
751    (if lexpr
752      (progn
753        (if (setq reg (nx2-assign-register-var rest))
754          (progn
755            (arm2-load-lexpr-address seg reg)
756            (arm2-set-var-ea seg rest reg))
757          (with-imm-temps () ((nargs-cell :natural))
758            (arm2-load-lexpr-address seg nargs-cell)
759            (let* ((loc *arm2-vstack*))
760              (arm2-vpush-register seg nargs-cell :reserved)
761              (arm2-note-top-cell rest)
762              (arm2-bind-var seg rest loc *arm2-top-vstack-lcell*)))))
763      (let* ((rvloc (+ vloc (* 2 *arm2-target-node-size* nkeys))))
764        (if (setq reg (nx2-assign-register-var rest))
765          (arm2-init-regvar seg rest reg (arm2-vloc-ea rvloc))
766          (arm2-bind-var seg rest rvloc (pop lcells))))))
767  (when keys
768    (apply #'arm2-init-keys seg vloc lcells keys)) 
769  (arm2-seq-bind seg (%car auxen) (%cadr auxen)))
770
771(defun arm2-initopt (seg vloc spvloc lcells splcells vars inits spvars)
772  (with-arm-local-vinsn-macros (seg)
773    (dolist (var vars vloc)
774      (let* ((initform (pop inits))
775             (spvar (pop spvars))
776             (lcell (pop lcells))
777             (splcell (pop splcells))
778             (reg (nx2-assign-register-var var))
779             (sp-reg ($ arm::arg_z))
780             (regloadedlabel (if reg (backend-get-next-label))))
781        (unless (nx-null initform)
782          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
783          (let ((skipinitlabel (backend-get-next-label)))
784            (with-crf-target () crf
785              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
786            (if reg
787              (arm2-form seg reg regloadedlabel initform)
788              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
789            (@ skipinitlabel)))
790        (if reg
791          (progn
792            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
793            (@ regloadedlabel))
794          (arm2-bind-var seg var vloc lcell))
795        (when spvar
796          (if (setq reg (nx2-assign-register-var spvar))
797            (arm2-init-regvar seg spvar reg (arm2-vloc-ea spvloc))
798            (arm2-bind-var seg spvar spvloc splcell))))
799      (setq vloc (%i+ vloc *arm2-target-node-size*))
800      (if spvloc (setq spvloc (%i+ spvloc *arm2-target-node-size*))))))
801
802(defun arm2-init-keys (seg vloc lcells allow-others keyvars keysupp keyinits keykeys)
803  (declare (ignore keykeys allow-others))
804  (with-arm-local-vinsn-macros (seg)
805    (dolist (var keyvars)
806      (let* ((spvar (pop keysupp))
807             (initform (pop keyinits))
808             (reg (nx2-assign-register-var var))
809             (regloadedlabel (if reg (backend-get-next-label)))
810             (var-lcell (pop lcells))
811             (sp-lcell (pop lcells))
812             (sp-reg ($ arm::arg_z))
813             (sploc (%i+ vloc *arm2-target-node-size*)))
814        (unless (nx-null initform)
815          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
816          (let ((skipinitlabel (backend-get-next-label)))
817            (with-crf-target () crf
818              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg  arm::arm-cond-eq t))
819            (if reg
820              (arm2-form seg reg regloadedlabel initform)
821              (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc)))
822            (@ skipinitlabel)))
823        (if reg
824          (progn
825            (arm2-init-regvar seg var reg (arm2-vloc-ea vloc))
826            (@ regloadedlabel))
827          (arm2-bind-var seg var vloc var-lcell))
828        (when spvar
829          (if (setq reg (nx2-assign-register-var spvar))
830            (arm2-init-regvar seg spvar reg (arm2-vloc-ea sploc))
831            (arm2-bind-var seg spvar sploc sp-lcell))))
832      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
833
834;;; Vpush register r, unless var gets a globally-assigned register.
835;;; Return NIL if register was vpushed, else var.
836(defun arm2-vpush-arg-register (seg reg var)
837  (when var
838    (if (var-nvr var)
839      var
840      (progn 
841        (arm2-vpush-register seg reg :reserved)
842        nil))))
843
844
845;;; nargs has been validated, arguments defaulted and canonicalized.
846;;; Save caller's context, then vpush any argument registers that
847;;; didn't get global registers assigned to their variables.
848;;; Return a list of vars/nils for each argument register
849;;;  (nil if vpushed, var if still in arg_reg).
850(defun arm2-argregs-entry (seg revargs)
851  (with-arm-local-vinsn-macros (seg)
852    (let* ((nargs (length revargs))
853           (reg-vars ()))
854      (declare (type (unsigned-byte 16) nargs))
855      (if (<= nargs $numarmargregs)       ; caller didn't vpush anything
856        (! save-lisp-context-vsp)
857        (let* ((offset (* (the fixnum (- nargs $numarmargregs)) *arm2-target-node-size*)))
858          (declare (fixnum offset))
859          (! save-lisp-context-offset offset)))
860      (destructuring-bind (&optional zvar yvar xvar &rest stack-args) revargs
861        (declare (ignore xvar yvar))
862        (let* ((nstackargs (length stack-args)))
863          (arm2-set-vstack (* nstackargs *arm2-target-node-size*))
864          (dotimes (i nstackargs)
865            (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
866          (if (>= nargs 3)
867            (progn
868              (! vpush-xyz)
869              (arm2-regmap-note-store arm::arg_x *arm2-vstack*)
870              (arm2-regmap-note-store arm::arg_y (+ *arm2-target-node-size* *arm2-vstack*))
871              (arm2-regmap-note-store arm::arg_z (+ (* 2 *arm2-target-node-size*) *arm2-vstack*))
872              (dotimes (i 3)
873                (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
874              (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))
875            (if (= nargs 2)
876              (progn
877                (! vpush-yz)
878                (arm2-regmap-note-store arm::arg_y *arm2-vstack*)
879                (arm2-regmap-note-store arm::arg_z (+ *arm2-target-node-size* *arm2-vstack*))
880                (dotimes (i 2)
881                  (arm2-new-vstack-lcell :reserved *arm2-target-lcell-size* 0 nil))
882                (arm2-adjust-vstack (* 2 *arm2-target-node-size*)))
883              (if (= nargs 1)
884                (push (arm2-vpush-arg-register seg ($ arm::arg_z) zvar) reg-vars))))))
885      reg-vars)))
886
887;;; Just required args.
888;;; Since this is just a stupid bootstrapping port, always save
889;;; lisp context.
890(defun arm2-req-nargs-entry (seg rev-fixed-args)
891  (let* ((nargs (length rev-fixed-args)))
892    (declare (type (unsigned-byte 16) nargs))
893    (with-arm-local-vinsn-macros (seg)
894      (unless *arm2-reckless*
895        (if (arm::encode-arm-immediate (ash nargs arm::fixnumshift))
896          (! check-exact-nargs nargs)
897          (! check-exact-nargs-large nargs)))
898      (arm2-argregs-entry seg rev-fixed-args))))
899
900;;; No more than three &optional args; all default to NIL and none have
901;;; supplied-p vars.  No &key/&rest.
902(defun arm2-simple-opt-entry (seg rev-opt-args rev-req-args)
903  (let* ((min (length rev-req-args))
904         (nopt (length rev-opt-args))
905         (max (+ min nopt)))
906    (declare (type (unsigned-byte 16) min nopt max))
907    (with-arm-local-vinsn-macros (seg)
908      (unless *arm2-reckless*
909        (when rev-req-args
910          (if (arm::encode-arm-immediate min)
911            (! check-min-nargs min)
912            (! check-min-nargs-large min)))
913        (if (arm::encode-arm-immediate max)
914          (! check-max-nargs max)
915          (! check-max-nargs-large max)))
916      (if (= nopt 1)
917        (! default-1-arg min)
918        (if (= nopt 2)
919          (! default-2-args min)
920          (! default-3-args min)))
921      (arm2-argregs-entry seg (append rev-opt-args rev-req-args)))))
922
923;;; if "num-fixed" is > 0, we've already ensured that at least that many args
924;;; were provided; that may enable us to generate better code for saving the
925;;; argument registers.
926;;; We're responsible for computing the caller's VSP and saving
927;;; caller's state.
928(defun arm2-lexpr-entry (seg num-fixed)
929  (with-arm-local-vinsn-macros (seg)
930    (! save-lexpr-argregs num-fixed)
931    (dotimes (i num-fixed)
932      (! copy-lexpr-argument))
933    (! save-lisp-context-vsp)))
934
935(defun arm2-load-lexpr-address (seg dest)
936  (with-arm-local-vinsn-macros (seg)
937    (! load-vframe-address dest *arm2-vstack*)))
938
939
940(defun arm2-structured-initopt (seg lcells vloc context vars inits spvars)
941  (with-arm-local-vinsn-macros (seg)
942    (dolist (var vars vloc)
943      (let* ((initform (pop inits))
944             (spvar (pop spvars))
945             (spvloc (%i+ vloc *arm2-target-node-size*))
946             (var-lcell (pop lcells))
947             (sp-reg ($ arm::arg_z))
948             (sp-lcell (pop lcells)))
949        (unless (nx-null initform)
950          (arm2-stack-to-register seg (arm2-vloc-ea spvloc) sp-reg)
951          (let ((skipinitlabel (backend-get-next-label)))
952            (with-crf-target () crf
953              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
954            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
955            (@ skipinitlabel)))
956        (arm2-bind-structured-var seg var vloc var-lcell context)
957        (when spvar
958          (arm2-bind-var seg spvar spvloc sp-lcell)))
959      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
960
961
962
963(defun arm2-structured-init-keys (seg lcells vloc context allow-others keyvars keysupp keyinits keykeys)
964  (declare (ignore keykeys allow-others))
965  (with-arm-local-vinsn-macros (seg)
966    (dolist (var keyvars)
967      (let* ((spvar (pop keysupp))
968             (initform (pop keyinits))
969             (sploc (%i+ vloc *arm2-target-node-size*))
970             (var-lcell (pop lcells))
971             (sp-reg ($ arm::arg_z))
972             (sp-lcell (pop lcells)))
973        (unless (nx-null initform)
974          (arm2-stack-to-register seg (arm2-vloc-ea sploc) sp-reg)
975          (let ((skipinitlabel (backend-get-next-label)))
976            (with-crf-target () crf
977              (arm2-compare-register-to-nil seg crf (arm2-make-compound-cd 0 skipinitlabel) sp-reg arm::arm-cond-eq t))
978            (arm2-register-to-stack seg (arm2-one-untargeted-reg-form seg initform ($ arm::arg_z)) (arm2-vloc-ea vloc))
979            (@ skipinitlabel)))
980        (arm2-bind-structured-var seg var vloc var-lcell context)
981        (when spvar
982          (arm2-bind-var seg spvar sploc sp-lcell)))
983      (setq vloc (%i+ vloc (* 2 *arm2-target-node-size*))))))
984
985(defun arm2-vloc-ea (n &optional vcell-p)
986  (setq n (make-memory-spec (dpb memspec-frame-address memspec-type-byte n)))
987  (if vcell-p
988    (make-vcell-memory-spec n)
989    n))
990
991
992(defun arm2-acode-operator-function (form)
993  (or (and (acode-p form)
994           (svref *arm2-specials* (%ilogand #.operator-id-mask (acode-operator form))))
995      (compiler-bug "arm2-form ? ~s" form)))
996
997(defmacro with-note ((form-var seg-var &rest other-vars) &body body)
998  (let* ((note (gensym "NOTE"))
999         (code-note (gensym "CODE-NOTE"))
1000         (source-note (gensym "SOURCE-NOTE"))
1001         (start (gensym "START"))
1002         (end (gensym "END"))
1003         (with-note-body (gensym "WITH-NOTE-BODY")))
1004    `(flet ((,with-note-body (,form-var ,seg-var ,@other-vars) ,@body))
1005       (let ((,note (acode-note ,form-var)))
1006         (if ,note
1007           (let* ((,code-note (and (code-note-p ,note) ,note))
1008                  (,source-note (if ,code-note
1009                                  (code-note-source-note ,note)
1010                                  ,note))
1011                  (,start (and ,source-note
1012                               (arm2-emit-note ,seg-var :source-location-begin ,source-note))))
1013             (prog2
1014                 (when ,code-note
1015                   (with-arm-local-vinsn-macros (,seg-var)
1016                     (arm2-store-immediate ,seg-var ,code-note arm::temp0)
1017                     (with-node-temps (arm::temp0) (zero)
1018                       (! lri zero 0)
1019                       (! misc-set-c-node ($ zero) ($ arm::temp0) 1))))
1020                 (,with-note-body ,form-var ,seg-var ,@other-vars)
1021               (when ,source-note
1022                 (let ((,end (arm2-emit-note ,seg-var :source-location-end)))
1023                   (setf (vinsn-note-peer ,start) ,end
1024                         (vinsn-note-peer ,end) ,start)
1025                   (push ,start *arm2-emitted-source-notes*)))))
1026           (,with-note-body ,form-var ,seg-var ,@other-vars))))))
1027
1028(defun arm2-toplevel-form (seg vreg xfer form)
1029  (let* ((code-note (acode-note form))
1030         (args (if code-note `(,@(%cdr form) ,code-note) (%cdr form))))
1031    (apply (arm2-acode-operator-function form) seg vreg xfer args)))
1032
1033(defun arm2-form (seg vreg xfer form)
1034  (with-note (form seg vreg xfer)
1035    (if (nx-null form)
1036      (arm2-nil seg vreg xfer)
1037      (if (nx-t form)
1038        (arm2-t seg vreg xfer)
1039        (let ((fn (arm2-acode-operator-function form))
1040              (op (acode-operator form)))
1041          (if (and (null vreg)
1042                   (%ilogbitp operator-acode-subforms-bit op)
1043                   (%ilogbitp operator-assignment-free-bit op))
1044            (dolist (f (%cdr form) (arm2-branch seg xfer nil))
1045              (arm2-form seg nil nil f ))
1046            (apply fn seg vreg xfer (%cdr form))))))))
1047
1048;;; dest is a float reg - form is acode
1049(defun arm2-form-float (seg freg xfer form)
1050  (declare (ignore xfer))
1051  (with-note (form seg freg)
1052    (when (or (nx-null form)(nx-t form))(compiler-bug "arm2-form to freg ~s" form))
1053    (when (and (= (get-regspec-mode freg) hard-reg-class-fpr-mode-double)
1054               (arm2-form-typep form 'double-float))
1055                                        ; kind of screwy - encoding the source type in the dest register spec
1056      (set-node-regspec-type-modes freg hard-reg-class-fpr-type-double))
1057    (let* ((fn (arm2-acode-operator-function form)))
1058      (apply fn seg freg nil (%cdr form)))))
1059
1060
1061
1062(defun arm2-form-typep (form type)
1063  (acode-form-typep form type *arm2-trust-declarations*)
1064)
1065
1066(defun arm2-form-type (form)
1067  (acode-form-type form *arm2-trust-declarations*))
1068 
1069(defun arm2-use-operator (op seg vreg xfer &rest forms)
1070  (declare (dynamic-extent forms))
1071  (apply (svref *arm2-specials* (%ilogand operator-id-mask op)) seg vreg xfer forms))
1072
1073;;; Returns true iff lexical variable VAR isn't setq'ed in FORM.
1074;;; Punts a lot ...
1075(defun arm2-var-not-set-by-form-p (var form)
1076  (or (not (%ilogbitp $vbitsetq (nx-var-bits var)))
1077      (arm2-setqed-var-not-set-by-form-p var form)))
1078
1079(defun arm2-setqed-var-not-set-by-form-p (var form)
1080  (setq form (acode-unwrapped-form form))
1081  (or (atom form)
1082      (arm-constant-form-p form)
1083      (arm2-lexical-reference-p form)
1084      (let ((op (acode-operator form))
1085            (subforms nil))
1086        (if (eq op (%nx1-operator setq-lexical))
1087          (and (neq var (cadr form))
1088               (arm2-setqed-var-not-set-by-form-p var (caddr form)))
1089          (and (%ilogbitp operator-side-effect-free-bit op)
1090               (flet ((not-set-in-formlist (formlist)
1091                        (dolist (subform formlist t)
1092                          (unless (arm2-setqed-var-not-set-by-form-p var subform) (return)))))
1093                 (if
1094                   (cond ((%ilogbitp operator-acode-subforms-bit op) (setq subforms (%cdr form)))
1095                         ((%ilogbitp operator-acode-list-bit op) (setq subforms (cadr form))))
1096                   (not-set-in-formlist subforms)
1097                   (and (or (eq op (%nx1-operator call))
1098                            (eq op (%nx1-operator lexical-function-call)))
1099                        (arm2-setqed-var-not-set-by-form-p var (cadr form))
1100                        (setq subforms (caddr form))
1101                        (not-set-in-formlist (car subforms))
1102                        (not-set-in-formlist (cadr subforms))))))))))
1103 
1104(defun arm2-nil (seg vreg xfer)
1105  (with-arm-local-vinsn-macros (seg vreg xfer)
1106    (if (arm2-for-value-p vreg)
1107      (ensuring-node-target (target vreg)
1108        (! load-nil target)))
1109    (arm2-branch seg (arm2-cd-false xfer) vreg)))
1110
1111(defun arm2-t (seg vreg xfer)
1112  (with-arm-local-vinsn-macros (seg vreg xfer)
1113    (if (arm2-for-value-p vreg)
1114      (ensuring-node-target (target vreg)
1115        (! load-t target)))
1116    (arm2-branch seg (arm2-cd-true xfer) vreg)))
1117
1118(defun arm2-for-value-p (vreg)
1119  (and vreg (not (backend-crf-p vreg))))
1120
1121(defun arm2-mvpass (seg form &optional xfer)
1122  (with-arm-local-vinsn-macros (seg)
1123    (arm2-form seg  ($ arm::arg_z) (logior (or xfer 0) $backend-mvpass-mask) form)))
1124
1125(defun arm2-adjust-vstack (delta)
1126  (arm2-set-vstack (%i+ *arm2-vstack* delta)))
1127
1128(defun arm2-set-vstack (new)
1129  (arm2-regmap-note-vstack-delta new *arm2-vstack*)
1130  (setq *arm2-vstack* new))
1131
1132
1133;;; Emit a note at the end of the segment.
1134(defun arm2-emit-note (seg class &rest info)
1135  (declare (dynamic-extent info))
1136  (let* ((note (make-vinsn-note class info)))
1137    (append-dll-node (vinsn-note-label note) seg)
1138    note))
1139
1140;;; Emit a note immediately before the target vinsn.
1141(defun arm-prepend-note (vinsn class &rest info)
1142  (declare (dynamic-extent info))
1143  (let* ((note (make-vinsn-note class info)))
1144    (insert-dll-node-before (vinsn-note-label note) vinsn)
1145    note))
1146
1147(defun arm2-close-note (seg note)
1148  (let* ((end (close-vinsn-note note)))
1149    (append-dll-node (vinsn-note-label end) seg)
1150    end))
1151
1152
1153(defun arm2-register-for-frame-offset (offset &optional suggested)
1154  (let* ((mask *arm2-gpr-locations-valid-mask*)
1155         (info *arm2-gpr-locations*))
1156    (if (and suggested
1157             (logbitp suggested mask)
1158             (memq offset (svref info suggested)))
1159      suggested
1160      (dotimes (reg 16)
1161        (when (and (logbitp reg mask)
1162                   (memq offset (svref info reg)))
1163          (return reg))))))
1164
1165 
1166
1167
1168
1169(defun arm2-stack-to-register (seg memspec reg)
1170  (with-arm-local-vinsn-macros (seg)
1171    (let* ((offset (memspec-frame-address-offset memspec))
1172           (mask *arm2-gpr-locations-valid-mask*)
1173           (info *arm2-gpr-locations*)
1174           (regno (%hard-regspec-value reg))
1175           (other (arm2-register-for-frame-offset offset regno)))
1176      (unless (eql regno other)
1177        (cond (other
1178                 (let* ((vinsn (! copy-node-gpr reg other)))
1179                   (setq *arm2-gpr-locations-valid-mask*
1180                         (logior mask (ash 1 regno)))
1181                   (setf (svref info regno)
1182                         (copy-list (svref info other)))
1183                   vinsn))
1184                (t
1185                 (let* ((vinsn (! vframe-load reg offset *arm2-vstack*)))
1186                   (setq *arm2-gpr-locations-valid-mask*
1187                         (logior mask (ash 1 regno)))
1188                   (setf (svref info regno) (list offset))
1189                   vinsn)))))))
1190
1191(defun arm2-lcell-to-register (seg lcell reg)
1192  (with-arm-local-vinsn-macros (seg)
1193    (! lcell-load reg lcell (arm2-vstack-mark-top))))
1194
1195(defun arm2-register-to-lcell (seg reg lcell)
1196  (with-arm-local-vinsn-macros (seg)
1197    (! lcell-store reg lcell (arm2-vstack-mark-top))))
1198
1199(defun arm2-register-to-stack (seg reg memspec)
1200  (with-arm-local-vinsn-macros (seg)
1201    (let* ((offset (memspec-frame-address-offset memspec))
1202           (vinsn (! vframe-store reg offset *arm2-vstack*)))
1203      (arm2-regmap-note-store (%hard-regspec-value reg) offset)
1204      vinsn)))
1205
1206
1207(defun arm2-ea-open (ea)
1208  (if (and ea (not (typep ea 'lreg)) (addrspec-vcell-p ea))
1209    (make-memory-spec (memspec-frame-address-offset ea))
1210    ea))
1211
1212(defun arm2-set-NARGS (seg n)
1213  (if (> n call-arguments-limit)
1214    (compiler-bug "~s exceeded." call-arguments-limit)
1215    (if (< n 256)     
1216      (with-arm-local-vinsn-macros (seg)
1217        (! set-nargs n))
1218      (arm2-lri seg arm::nargs (ash n arm::word-shift)))))
1219
1220(defun arm2-single-float-bits (the-sf)
1221  (single-float-bits the-sf))
1222
1223(defun arm2-double-float-bits (the-df)
1224  (double-float-bits the-df))
1225
1226(defun arm2-immediate (seg vreg xfer form)
1227  (with-arm-local-vinsn-macros (seg vreg xfer)
1228    (if vreg
1229      (if (and (= (hard-regspec-class vreg) hard-reg-class-fpr)
1230               (or (and (typep form 'double-float) (= (get-regspec-mode vreg) hard-reg-class-fpr-mode-double))
1231                   (and (typep form 'short-float)(= (get-regspec-mode vreg) hard-reg-class-fpr-mode-single))))
1232        (if (zerop form)
1233          (if (eql form 0.0d0)
1234            (! zero-double-float-register vreg)
1235            (! zero-single-float-register vreg))
1236          (if (typep form 'short-float)
1237            (let* ((bits (arm2-single-float-bits form)))
1238              (with-imm-temps () ((bitsreg :u32))
1239                (! lri bitsreg bits)
1240                (! load-single-float-constant vreg bitsreg)))
1241            (multiple-value-bind (high low) (arm2-double-float-bits form)
1242              (declare (integer high low))
1243              (with-imm-temps () ((highreg :u32) (lowreg :u32))
1244                (! lri highreg high)
1245                (! lri lowreg low)
1246                (! load-double-float-constant vreg highreg lowreg)))))
1247        (if (and (typep form '(unsigned-byte 32))
1248                 (= (hard-regspec-class vreg) hard-reg-class-gpr)
1249                 (= (get-regspec-mode vreg)
1250                    hard-reg-class-gpr-mode-u32))
1251          (arm2-lri seg vreg form)
1252          (ensuring-node-target
1253           (target vreg)
1254           (if (characterp form)
1255             (! load-character-constant target (char-code form))
1256             (arm2-store-immediate seg form target)))))
1257      (if (and (listp form) *load-time-eval-token* (eq (car form) *load-time-eval-token*))
1258        (arm2-store-immediate seg form ($ arm::temp0))))
1259    (^)))
1260
1261(defun arm2-register-constant-p (form)
1262  (and (consp form)
1263           (or (memq form *arm2-vcells*)
1264               (memq form *arm2-fcells*))
1265           (%cdr form)))
1266
1267(defun arm2-store-immediate (seg imm dest)
1268  (with-arm-local-vinsn-macros (seg)
1269    (let* ((reg (arm2-register-constant-p imm)))
1270      (if reg
1271        (arm2-copy-register seg dest reg)
1272        (let* ((idx (backend-immediate-index imm)))
1273          (if (< idx 4094)
1274            (! ref-constant dest idx)
1275            (with-imm-target () (idxreg :s32)
1276              (arm2-lri seg idxreg (+ arm::misc-data-offset (ash (1+ idx) 2)))
1277              (! ref-indexed-constant dest idxreg)))))
1278      dest)))
1279
1280
1281;;; Returns label iff form is (local-go <tag>) and can go without adjusting stack.
1282(defun arm2-go-label (form)
1283  (let ((current-stack (arm2-encode-stack)))
1284    (while (and (acode-p form) (or (eq (acode-operator form) (%nx1-operator progn))
1285                                   (eq (acode-operator form) (%nx1-operator local-tagbody))))
1286      (setq form (caadr form)))
1287    (when (acode-p form)
1288      (let ((op (acode-operator form)))
1289        (if (and (eq op (%nx1-operator local-go))
1290                 (arm2-equal-encodings-p (%caddr (%cadr form)) current-stack))
1291          (%cadr (%cadr form))
1292          (if (and (eq op (%nx1-operator local-return-from))
1293                   (nx-null (caddr form)))
1294            (let ((tagdata (car (cadr form))))
1295              (and (arm2-equal-encodings-p (cdr tagdata) current-stack)
1296                   (null (caar tagdata))
1297                   (< 0 (cdar tagdata) $backend-mvpass)
1298                   (cdar tagdata)))))))))
1299
1300(defun arm2-single-valued-form-p (form)
1301  (setq form (acode-unwrapped-form-value form))
1302  (or (nx-null form)
1303      (nx-t form)
1304      (if (acode-p form)
1305        (let ((op (acode-operator form)))
1306          (or (%ilogbitp operator-single-valued-bit op)
1307              (and (eql op (%nx1-operator values))
1308                   (let ((values (cadr form)))
1309                     (and values (null (cdr values)))))
1310              nil                       ; Learn about functions someday
1311              )))))
1312
1313
1314(defun arm2-box-s32 (seg node-dest s32-src)
1315  (with-arm-local-vinsn-macros (seg)
1316    (if *arm2-open-code-inline*
1317      (! s32->integer node-dest s32-src)
1318      (let* ((arg_z ($ arm::arg_z))
1319             (imm0 ($ arm::imm0 :mode :s32)))
1320        (arm2-copy-register seg imm0 s32-src)
1321        (! call-subprim (subprim-name->offset '.SPmakes32))
1322        (arm2-copy-register seg node-dest arg_z)))))
1323
1324
1325
1326(defun arm2-box-u32 (seg node-dest u32-src)
1327  (with-arm-local-vinsn-macros (seg)
1328    (if *arm2-open-code-inline*
1329      (! u32->integer node-dest u32-src)
1330      (let* ((arg_z ($ arm::arg_z))
1331             (imm0 ($ arm::imm0 :mode :u32)))
1332        (arm2-copy-register seg imm0 u32-src)
1333        (! call-subprim (subprim-name->offset '.SPmakeu32))
1334        (arm2-copy-register seg node-dest arg_z)))))
1335
1336
1337
1338(defun arm2-vref1 (seg vreg xfer type-keyword src unscaled-idx index-known-fixnum)
1339  (with-arm-local-vinsn-macros (seg vreg xfer)
1340    (when vreg
1341      (let* ((arch (backend-target-arch *target-backend*))
1342             (is-node (member type-keyword (arch::target-gvector-types arch)))
1343             (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1344
1345             (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1346             (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1347             (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1348             (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1349             (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1350             (vreg-class (hard-regspec-class vreg))
1351             (vreg-mode
1352              (if (or (eql vreg-class hard-reg-class-gpr)
1353                      (eql vreg-class hard-reg-class-fpr))
1354                (get-regspec-mode vreg)
1355                hard-reg-class-gpr-mode-invalid))
1356             (temp-is-vreg nil))
1357        (cond
1358          (is-node
1359           (ensuring-node-target (target vreg)
1360             (if (and index-known-fixnum (<= index-known-fixnum
1361                                             (arch::target-max-32-bit-constant-index arch)))
1362               (! misc-ref-c-node target src index-known-fixnum)
1363               (with-imm-target () (idx-reg :u64)
1364                 (if index-known-fixnum
1365                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
1366                   (! scale-node-misc-index idx-reg unscaled-idx))
1367                 (! misc-ref-node target src idx-reg)))))
1368          (is-32-bit
1369           (with-imm-target () (temp :u32)
1370             (with-fp-target () (fp-val :single-float)
1371               (if (eql vreg-class hard-reg-class-gpr)
1372                 (if
1373                   (if is-signed
1374                     (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1375                         (eql vreg-mode hard-reg-class-gpr-mode-s64))
1376                     (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1377                         (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1378                   (setq temp vreg temp-is-vreg t)
1379                   (if is-signed
1380                     (set-regspec-mode temp hard-reg-class-gpr-mode-s32)))
1381                 (if (and (eql vreg-class hard-reg-class-fpr)
1382                          (eql vreg-mode hard-reg-class-fpr-mode-single))
1383                   (setf fp-val vreg temp-is-vreg t)))
1384               (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-32-bit-constant-index arch)))
1385                 (cond ((eq type-keyword :single-float-vector)
1386                        (! misc-ref-c-single-float fp-val src index-known-fixnum))
1387                       (t
1388                        (if is-signed
1389                          (! misc-ref-c-s32 temp src index-known-fixnum)
1390                          (! misc-ref-c-u32 temp src index-known-fixnum))))
1391                 (with-imm-target () idx-reg
1392                   (if index-known-fixnum
1393                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
1394                     (! scale-32bit-misc-index idx-reg unscaled-idx))
1395                   (cond ((eq type-keyword :single-float-vector)
1396                          (! misc-ref-single-float fp-val src idx-reg))
1397                         (t
1398                          (if is-signed
1399                            (! misc-ref-s32 temp src idx-reg)
1400                            (! misc-ref-u32 temp src idx-reg))))))
1401               (case type-keyword
1402                 (:single-float-vector
1403                  (if (eq vreg-class hard-reg-class-fpr)
1404                    (<- fp-val)
1405                    (ensuring-node-target (target vreg)
1406                      (! single->node target fp-val))))
1407                 (:signed-32-bit-vector
1408                  (unless temp-is-vreg
1409                    (ensuring-node-target (target vreg)
1410                      (arm2-box-s32 seg target temp))))
1411                 (:fixnum-vector
1412                  (unless temp-is-vreg
1413                    (ensuring-node-target (target vreg)
1414                      (! box-fixnum target temp))))
1415                 (:simple-string
1416                  (ensuring-node-target (target vreg)
1417                    (! u32->char target temp)))
1418                 (t
1419                  (unless temp-is-vreg
1420                    (ensuring-node-target (target vreg)
1421                      (arm2-box-u32 seg target temp))))))))
1422          (is-8-bit
1423           (with-imm-target () (temp :u8)
1424             (if (and (eql vreg-class hard-reg-class-gpr)
1425                      (or
1426                       (and is-signed
1427                            (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1428                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1429                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1430                                (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1431                       (and (not is-signed)
1432                            (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1433                                (eql vreg-mode hard-reg-class-gpr-mode-s16)
1434                                (eql vreg-mode hard-reg-class-gpr-mode-u16)
1435                                (eql vreg-mode hard-reg-class-gpr-mode-s32)
1436                                (eql vreg-mode hard-reg-class-gpr-mode-u32)
1437                                (eql vreg-mode hard-reg-class-gpr-mode-s64)
1438                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1439               (setq temp vreg temp-is-vreg t)
1440               (if is-signed
1441                 (set-regspec-mode temp hard-reg-class-gpr-mode-s8)))
1442             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-8-bit-constant-index arch)))
1443               (if is-signed
1444                 (! misc-ref-c-s8 temp src index-known-fixnum)
1445                 (! misc-ref-c-u8 temp src index-known-fixnum))
1446               (with-imm-target () idx-reg
1447                 (if index-known-fixnum
1448                   (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
1449                   (! scale-8bit-misc-index idx-reg unscaled-idx))
1450                 (if is-signed
1451                   (! misc-ref-s8 temp src idx-reg)
1452                   (! misc-ref-u8 temp src idx-reg))))
1453             (ecase type-keyword
1454               (:unsigned-8-bit-vector
1455                (unless temp-is-vreg
1456                  (ensuring-node-target (target vreg)
1457                    (! box-fixnum target temp))))
1458               (:signed-8-bit-vector
1459                (unless temp-is-vreg
1460                  (ensuring-node-target (target vreg)
1461                    (! box-fixnum target temp))))
1462               (:simple-string
1463                (ensuring-node-target (target vreg)
1464                  (! u32->char target temp))))))
1465          (is-16-bit
1466           (ensuring-node-target (target vreg)
1467             (with-imm-target () temp
1468               (if (and index-known-fixnum
1469                        (<= index-known-fixnum (arch::target-max-16-bit-constant-index arch)))
1470                 (if is-signed
1471                   (! misc-ref-c-s16 temp src index-known-fixnum)
1472                   (! misc-ref-c-u16 temp src index-known-fixnum))
1473                 (with-imm-target () idx-reg
1474                   (if index-known-fixnum
1475                     (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
1476                     (! scale-16bit-misc-index idx-reg unscaled-idx))
1477                   (if is-signed
1478                     (! misc-ref-s16 temp src idx-reg)
1479                     (! misc-ref-u16 temp src idx-reg))))
1480               (! box-fixnum target temp))))
1481          (is-64-bit
1482           (with-fp-target () (fp-val :double-float)
1483             (with-imm-target () (temp :u64)
1484               (if (and (eql vreg-class hard-reg-class-fpr)
1485                        (eql vreg-mode hard-reg-class-fpr-mode-double))
1486                 (setq fp-val vreg)
1487                 (if (eql vreg-class hard-reg-class-gpr)
1488                   (if (or (and is-signed
1489                                (eql vreg-mode hard-reg-class-gpr-mode-s64))
1490                           (and (not is-signed)
1491                                (eql vreg-mode hard-reg-class-gpr-mode-u64)))
1492                     (setf temp vreg temp-is-vreg t)
1493                     (if is-signed
1494                       (set-regspec-mode temp hard-reg-class-gpr-mode-s64)))))
1495               (case type-keyword
1496                 (:double-float-vector
1497                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1498                    (! misc-ref-c-double-float fp-val src index-known-fixnum)
1499                    (with-imm-target () idx-reg
1500                      (if index-known-fixnum
1501                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1502                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1503                      (! misc-ref-double-float fp-val src idx-reg)))
1504                  (if (eq vreg-class hard-reg-class-fpr)
1505                    (<- fp-val)
1506                    (ensuring-node-target (target vreg)
1507                      (! double->heap target fp-val))))
1508                 ((:signed-64-bit-vector :fixnum-vector)
1509                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1510                    (! misc-ref-c-s64 temp src index-known-fixnum)
1511                    (with-imm-target () idx-reg
1512                      (if index-known-fixnum
1513                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1514                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1515                      (! misc-ref-s64 temp src idx-reg)))
1516                  (if (eq type-keyword :fixnum-vector)
1517                    (ensuring-node-target (target vreg)
1518                      (! box-fixnum target temp))
1519                    (unless temp-is-vreg
1520                      (ensuring-node-target (target vreg)
1521                        (! s64->integer target temp)))))
1522                 (t
1523                  (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-64-bit-constant-index arch)))
1524                    (! misc-ref-c-u64 temp src index-known-fixnum)
1525                    (with-imm-target () idx-reg
1526                      (if index-known-fixnum
1527                        (arm2-absolute-natural seg idx-reg nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 3)))
1528                        (! scale-64bit-misc-index idx-reg unscaled-idx))
1529                      (! misc-ref-u64  temp src idx-reg)))
1530                  (unless temp-is-vreg
1531                    (ensuring-node-target (target vreg)
1532                      (! u64->integer target temp))))))))
1533          (t
1534           (unless is-1-bit
1535             (nx-error "~& unsupported vector type: ~s"
1536                       type-keyword))
1537           (ensuring-node-target (target vreg)
1538             (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
1539               (! misc-ref-c-bit-fixnum target src index-known-fixnum)
1540               (with-imm-temps () (word-index bitnum)
1541                 (if index-known-fixnum
1542                   (progn
1543                     (arm2-lri seg word-index (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum -5)))
1544                     (arm2-lri seg bitnum (logand index-known-fixnum #x1f)))
1545                   (! scale-1bit-misc-index word-index bitnum unscaled-idx))
1546                 (let* ((dest word-index))
1547                   (! misc-ref-u32 dest src word-index)
1548                   (! extract-variable-bit-fixnum target dest bitnum)))))))))
1549    (^)))
1550             
1551   
1552
1553;;; safe = T means assume "vector" is miscobj, do bounds check.
1554;;; safe = fixnum means check that subtag of vector = "safe" and do
1555;;;        bounds check.
1556;;; safe = nil means crash&burn.
1557;;; This mostly knows how to reference the elements of an immediate miscobj.
1558(defun arm2-vref (seg vreg xfer type-keyword vector index safe)
1559  (with-arm-local-vinsn-macros (seg vreg xfer)
1560    (let* ((index-known-fixnum (acode-fixnum-form-p index))
1561           (unscaled-idx nil)
1562           (src nil))
1563      (if (or safe (not index-known-fixnum))
1564        (multiple-value-setq (src unscaled-idx)
1565          (arm2-two-untargeted-reg-forms seg vector arm::arg_y index arm::arg_z))
1566        (setq src (arm2-one-untargeted-reg-form seg vector arm::arg_z)))
1567      (when safe
1568        (if (typep safe 'fixnum)
1569          (! trap-unless-typecode= src safe))
1570        (unless index-known-fixnum
1571          (! trap-unless-fixnum unscaled-idx))
1572        (! check-misc-bound unscaled-idx src))
1573      (arm2-vref1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum))))
1574
1575
1576
1577(defun arm2-aset2 (seg vreg xfer  array i j new safe type-keyword dim0 dim1)
1578  (with-arm-local-vinsn-macros (seg vreg xfer)
1579    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1580           (j-known-fixnum (acode-fixnum-form-p j))
1581           (arch (backend-target-arch *target-backend*))
1582           (is-node (member type-keyword (arch::target-gvector-types arch)))
1583           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1584           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1585           (src)
1586           (unscaled-i)
1587           (unscaled-j)
1588           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1589           (constidx
1590            (and dim0 dim1 i-known-fixnum j-known-fixnum
1591                 (>= i-known-fixnum 0)
1592                 (>= j-known-fixnum 0)
1593                 (< i-known-fixnum dim0)
1594                 (< j-known-fixnum dim1)
1595                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1596      (progn
1597        (if constidx
1598          (multiple-value-setq (src val-reg)
1599            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1600          (multiple-value-setq (src unscaled-i unscaled-j val-reg)
1601            (if needs-memoization
1602              (progn
1603                (arm2-four-targeted-reg-forms seg
1604                                              array ($ arm::temp0)
1605                                              i ($ arm::arg_x)
1606                                              j ($ arm::arg_y)
1607                                              new val-reg)
1608                (values ($ arm::temp0) ($ arm::arg_x) ($ arm::arg_y) ($ arm::arg_z)))
1609              (arm2-four-untargeted-reg-forms seg
1610                                              array ($ arm::temp0)
1611                                              i ($ arm::arg_x)
1612                                              j ($ arm::arg_y)
1613                                              new val-reg))))
1614        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1615          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1616                     (logbitp (hard-regspec-value val-reg)
1617                              *backend-imm-temps*))
1618            (use-imm-temp (hard-regspec-value val-reg)))
1619          (when safe     
1620            (when (typep safe 'fixnum)
1621              (let* ((*available-backend-node-temps* *available-backend-node-temps*))
1622                (when unscaled-i
1623                  (use-node-temp (hard-regspec-value unscaled-i)))
1624                (when unscaled-j
1625                  (use-node-temp (hard-regspec-value unscaled-j)))
1626                (with-node-target (src val-reg) expected
1627                  (! lri expected
1628                     (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1629                               (ash 1 $arh_simple_bit))
1630                          arm::fixnumshift))
1631                  (! trap-unless-simple-array-2 src expected))))
1632            (unless i-known-fixnum
1633              (! trap-unless-fixnum unscaled-i))
1634            (unless j-known-fixnum
1635              (! trap-unless-fixnum unscaled-j)))
1636          (with-imm-target () dim1
1637            (let* ((idx-reg ($ arm::arg_y)))
1638              (unless constidx
1639                (if safe                 
1640                  (! check-2d-bound dim1 unscaled-i unscaled-j src)
1641                  (! 2d-dim1 dim1 src))
1642                (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1643              (let* ((v ($ arm::arg_x)))
1644                (! array-data-vector-ref v src)
1645                (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization)))))))))
1646
1647
1648(defun arm2-aset3 (seg vreg xfer  array i j k new safe type-keyword  dim0 dim1 dim2)
1649  (with-arm-local-vinsn-macros (seg target)
1650    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1651           (j-known-fixnum (acode-fixnum-form-p j))
1652           (k-known-fixnum (acode-fixnum-form-p k))
1653           (arch (backend-target-arch *target-backend*))
1654           (is-node (member type-keyword (arch::target-gvector-types arch)))
1655           (constval (arm2-constant-value-ok-for-type-keyword type-keyword new))
1656           (needs-memoization (and is-node (arm2-acode-needs-memoization new)))
1657           (src)
1658           (unscaled-i)
1659           (unscaled-j)
1660           (unscaled-k)
1661           (val-reg (arm2-target-reg-for-aset vreg type-keyword))
1662           (constidx
1663            (and dim0 dim1 dim2 i-known-fixnum j-known-fixnum k-known-fixnum
1664                 (>= i-known-fixnum 0)
1665                 (>= j-known-fixnum 0)
1666                 (>= k-known-fixnum 0)
1667                 (< i-known-fixnum dim0)
1668                 (< j-known-fixnum dim1)
1669                 (< k-known-fixnum dim2)
1670                 (+ (* i-known-fixnum dim1 dim2)
1671                    (* j-known-fixnum dim2)
1672                    k-known-fixnum))))
1673      (progn
1674        (if constidx
1675          (multiple-value-setq (src val-reg)
1676            (arm2-two-targeted-reg-forms seg array ($ arm::temp0) new val-reg))
1677          (progn
1678            (setq src ($ arm::temp1)
1679                  unscaled-i ($ arm::temp0)
1680                  unscaled-j ($ arm::arg_x)
1681                  unscaled-k ($ arm::arg_y))
1682            (arm2-push-register
1683             seg
1684             (arm2-one-untargeted-reg-form seg array ($ arm::arg_z)))
1685            (arm2-four-targeted-reg-forms seg
1686                                          i ($ arm::temp0)
1687                                          j ($ arm::arg_x)
1688                                          k ($ arm::arg_y)
1689                                          new val-reg)
1690            (arm2-pop-register seg src)))
1691        (let* ((*available-backend-imm-temps* *available-backend-imm-temps*))
1692          (when (and (= (hard-regspec-class val-reg) hard-reg-class-gpr)
1693                     (logbitp (hard-regspec-value val-reg)
1694                              *backend-imm-temps*))
1695            (use-imm-temp (hard-regspec-value val-reg)))
1696
1697          (when safe     
1698            (when (typep safe 'fixnum)
1699              (with-node-target (src unscaled-i unscaled-j unscaled-k val-reg) expected
1700                (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1701                                          (ash 1 $arh_simple_bit))
1702                                     arm::fixnumshift))
1703              (! trap-unless-simple-array-3
1704                 src
1705                 expected)))
1706            (unless i-known-fixnum
1707              (! trap-unless-fixnum unscaled-i))
1708            (unless j-known-fixnum
1709              (! trap-unless-fixnum unscaled-j))
1710            (unless k-known-fixnum
1711              (! trap-unless-fixnum unscaled-k)))
1712          (with-imm-target () dim1
1713            (with-imm-target (dim1) dim2
1714              (let* ((idx-reg ($ arm::arg_y)))
1715                (unless constidx
1716                  (if safe                 
1717                    (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1718                    (! 3d-dims dim1 dim2 src))
1719                  (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))
1720                (let* ((v ($ arm::arg_x)))
1721                  (! array-data-vector-ref v src)
1722                  (arm2-vset1 seg vreg xfer type-keyword v idx-reg constidx val-reg (arm2-unboxed-reg-for-aset seg type-keyword val-reg safe constval) constval needs-memoization))))))))))
1723
1724(defun arm2-aref2 (seg vreg xfer array i j safe typekeyword &optional dim0 dim1)
1725  (with-arm-local-vinsn-macros (seg vreg xfer)
1726    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1727           (j-known-fixnum (acode-fixnum-form-p j))
1728           (src)
1729           (unscaled-i)
1730           (unscaled-j)
1731           (constidx
1732            (and dim0 dim1 i-known-fixnum j-known-fixnum
1733                 (>= i-known-fixnum 0)
1734                 (>= j-known-fixnum 0)
1735                 (< i-known-fixnum dim0)
1736                 (< j-known-fixnum dim1)
1737                 (+ (* i-known-fixnum dim1) j-known-fixnum))))
1738      (if constidx
1739        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1740        (multiple-value-setq (src unscaled-i unscaled-j)
1741          (arm2-three-untargeted-reg-forms seg
1742                                           array arm::arg_x
1743                                           i arm::arg_y
1744                                           j arm::arg_z)))
1745      (when safe       
1746        (when (typep safe 'fixnum)
1747          (let* ((*available-backend-node-temps* *available-backend-node-temps*))
1748            (when unscaled-i
1749              (setq *available-backend-node-temps* (logandc2 *available-backend-node-temps*
1750                                                             (ash 1 (hard-regspec-value unscaled-i)))))
1751            (when unscaled-j
1752              (setq *available-backend-node-temps* (logandc2 *available-backend-node-temps*
1753                                                             (ash 1 (hard-regspec-value unscaled-j)))))
1754            (with-node-target (src) expected
1755              (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1756                                        (ash 1 $arh_simple_bit))
1757                                   arm::fixnumshift))
1758              (! trap-unless-simple-array-2 src expected))))
1759        (unless i-known-fixnum
1760          (! trap-unless-fixnum unscaled-i))
1761        (unless j-known-fixnum
1762          (! trap-unless-fixnum unscaled-j)))
1763      (with-node-target (src) idx-reg
1764        (with-imm-target () dim1
1765          (unless constidx
1766            (if safe                   
1767              (! check-2d-bound dim1 unscaled-i unscaled-j src)
1768              (! 2d-dim1 dim1 src))
1769            (! 2d-unscaled-index idx-reg dim1 unscaled-i unscaled-j))
1770          (with-node-target (idx-reg) v
1771            (! array-data-vector-ref v src)
1772            (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx)))))))
1773
1774
1775
1776(defun arm2-aref3 (seg vreg xfer array i j k safe typekeyword &optional dim0 dim1 dim2)
1777  (with-arm-local-vinsn-macros (seg vreg xfer)
1778    (let* ((i-known-fixnum (acode-fixnum-form-p i))
1779           (j-known-fixnum (acode-fixnum-form-p j))
1780           (k-known-fixnum (acode-fixnum-form-p k))
1781           (src)
1782           (unscaled-i)
1783           (unscaled-j)
1784           (unscaled-k)
1785           (constidx
1786            (and dim0 dim1 i-known-fixnum j-known-fixnum k-known-fixnum
1787                 (>= i-known-fixnum 0)
1788                 (>= j-known-fixnum 0)
1789                 (>= k-known-fixnum 0)
1790                 (< i-known-fixnum dim0)
1791                 (< j-known-fixnum dim1)
1792                 (< k-known-fixnum dim2)
1793                 (+ (* i-known-fixnum dim1 dim2)
1794                    (* j-known-fixnum dim2)
1795                    k-known-fixnum))))
1796      (if constidx
1797        (setq src (arm2-one-targeted-reg-form seg array ($ arm::arg_z)))
1798        (multiple-value-setq (src unscaled-i unscaled-j unscaled-k)
1799          (arm2-four-untargeted-reg-forms seg
1800                                           array arm::temp0
1801                                           i arm::arg_x
1802                                           j arm::arg_y
1803                                           k arm::arg_z)))
1804      (when safe       
1805        (when (typep safe 'fixnum)
1806          (with-node-target (src unscaled-i unscaled-j unscaled-k) expected
1807            (! lri expected (ash (dpb safe target::arrayH.flags-cell-subtag-byte
1808                                      (ash 1 $arh_simple_bit))
1809                                 arm::fixnumshift))
1810            (! trap-unless-simple-array-3 src expected)))
1811        (unless i-known-fixnum
1812          (! trap-unless-fixnum unscaled-i))
1813        (unless j-known-fixnum
1814          (! trap-unless-fixnum unscaled-j))
1815        (unless k-known-fixnum
1816          (! trap-unless-fixnum unscaled-k)))
1817      (with-node-target (src) idx-reg
1818        (with-imm-target () dim1
1819          (with-imm-target (dim1) dim2
1820            (unless constidx
1821              (if safe                   
1822                (! check-3d-bound dim1 dim2 unscaled-i unscaled-j unscaled-k src)
1823                (! 3d-dims dim1 dim2 src))
1824              (! 3d-unscaled-index idx-reg dim1 dim2 unscaled-i unscaled-j unscaled-k))))
1825        (with-node-target (idx-reg) v
1826          (! array-data-vector-ref v src)
1827          (arm2-vref1 seg vreg xfer typekeyword v idx-reg constidx))))))
1828
1829
1830(defun arm2-constant-value-ok-for-type-keyword (type-keyword form)
1831  (if (and (acode-p (setq form (acode-unwrapped-form form)))
1832           (or (eq (acode-operator form) (%nx1-operator immediate))
1833               (eq (acode-operator form) (%nx1-operator fixnum))))
1834    (let* ((val (%cadr form))
1835           (typep (cond ((eq type-keyword :signed-32-bit-vector)
1836                         (typep val '(signed-byte 32)))
1837                        ((eq type-keyword :single-float-vector)
1838                         (typep val 'short-float))
1839                        ((eq type-keyword :double-float-vector)
1840                         (typep val 'double-float))
1841                        ((eq type-keyword :simple-string)
1842                         (typep val 'base-char))
1843                        ((eq type-keyword :signed-8-bit-vector)
1844                         (typep val '(signed-byte 8)))
1845                        ((eq type-keyword :unsigned-8-bit-vector)
1846                         (typep val '(unsigned-byte 8)))
1847                        ((eq type-keyword :signed-16-bit-vector) 
1848                         (typep val '(signed-byte 16)))
1849                        ((eq type-keyword :unsigned-16-bit-vector)
1850                         (typep val '(unsigned-byte 16)))
1851                        ((eq type-keyword :bit-vector)
1852                         (typep val 'bit)))))
1853      (if typep val))))
1854
1855(defun arm2-target-reg-for-aset (vreg type-keyword)
1856  (let* ((arch (backend-target-arch *target-backend*))
1857         (is-node (member type-keyword (arch::target-gvector-types arch)))
1858         (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
1859         (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1860         (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1861         (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1862         (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1863         (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1864         (vreg-class (if vreg (hard-regspec-class vreg)))
1865         (vreg-mode (if (or (eql vreg-class hard-reg-class-gpr)
1866                            (eql vreg-class hard-reg-class-fpr))
1867                      (get-regspec-mode vreg)))
1868         (next-imm-target (available-imm-temp  *available-backend-imm-temps*))
1869         (next-fp-target (available-fp-temp *available-backend-fp-temps*))
1870         (acc (make-wired-lreg arm::arg_z)))
1871    (cond ((or is-node
1872               is-1-bit
1873               (eq type-keyword :simple-string)
1874               (eq type-keyword :fixnum-vector)
1875               (and (eql vreg-class hard-reg-class-gpr)
1876                    (eql vreg-mode hard-reg-class-gpr-mode-node)))
1877           acc)
1878          ;; If there's no vreg - if we're setting for effect only, and
1879          ;; not for value - we can target an unboxed register directly.
1880          ;; Usually.
1881          ((null vreg)
1882           (cond (is-64-bit
1883                  (if (eq type-keyword :double-float-vector)
1884                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)
1885                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s64 hard-reg-class-gpr-mode-u64))))
1886                 (is-32-bit
1887                  (if (eq type-keyword :single-float-vector)
1888                    (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-single)
1889                    (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s32 hard-reg-class-gpr-mode-u32))))
1890                 (is-16-bit
1891                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s16 hard-reg-class-gpr-mode-u16)))
1892                 (is-8-bit
1893                  (make-unwired-lreg next-imm-target :mode (if is-signed hard-reg-class-gpr-mode-s8 hard-reg-class-gpr-mode-u8)))
1894                 (t "Bug: can't determine operand size for ~s" type-keyword)))
1895          ;; Vreg is non-null.  We might be able to use it directly.
1896          (t
1897           (let* ((lreg (if vreg-mode
1898                          (make-unwired-lreg (lreg-value vreg)))))
1899             (if 
1900               (cond
1901                 (is-64-bit
1902                  (if (eq type-keyword :double-float-vector)
1903                    (and (eql vreg-class hard-reg-class-fpr)
1904                         (eql vreg-mode hard-reg-class-fpr-mode-double))
1905                      (if is-signed
1906                        (and (eql vreg-class hard-reg-class-gpr)
1907                                 (eql vreg-mode hard-reg-class-gpr-mode-s64))
1908                        (and (eql vreg-class hard-reg-class-gpr)
1909                                 (eql vreg-mode hard-reg-class-gpr-mode-u64)))))
1910                   (is-32-bit
1911                    (if (eq type-keyword :single-float-vector)
1912                      (and (eql vreg-class hard-reg-class-fpr)
1913                               (eql vreg-mode hard-reg-class-fpr-mode-single))
1914                      (if is-signed
1915                        (and (eql vreg-class hard-reg-class-gpr)
1916                                 (or (eql vreg-mode hard-reg-class-gpr-mode-s32)
1917                                     (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1918                        (and (eql vreg-class hard-reg-class-gpr)
1919                                 (or (eql vreg-mode hard-reg-class-gpr-mode-u32)
1920                                     (eql vreg-mode hard-reg-class-gpr-mode-u64)
1921                                     (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1922                   (is-16-bit
1923                    (if is-signed
1924                      (and (eql vreg-class hard-reg-class-gpr)
1925                               (or (eql vreg-mode hard-reg-class-gpr-mode-s16)
1926                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1927                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1928                      (and (eql vreg-class hard-reg-class-gpr)
1929                               (or (eql vreg-mode hard-reg-class-gpr-mode-u16)
1930                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1931                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1932                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1933                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))))
1934                   (t
1935                    (if is-signed
1936                      (and (eql vreg-class hard-reg-class-gpr)
1937                               (or (eql vreg-mode hard-reg-class-gpr-mode-s8)
1938                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1939                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1940                                   (eql vreg-mode hard-reg-class-gpr-mode-s64)))
1941                      (and (eql vreg-class hard-reg-class-gpr)
1942                               (or (eql vreg-mode hard-reg-class-gpr-mode-u8)
1943                                   (eql vreg-mode hard-reg-class-gpr-mode-u16)
1944                                   (eql vreg-mode hard-reg-class-gpr-mode-u32)
1945                                   (eql vreg-mode hard-reg-class-gpr-mode-u64)
1946                                   (eql vreg-mode hard-reg-class-gpr-mode-s16)
1947                                   (eql vreg-mode hard-reg-class-gpr-mode-s32)
1948                                   (eql vreg-mode hard-reg-class-gpr-mode-s64))))))
1949               lreg
1950               acc))))))
1951
1952(defun arm2-unboxed-reg-for-aset (seg type-keyword result-reg safe constval)
1953  (with-arm-local-vinsn-macros (seg)
1954    (let* ((arch (backend-target-arch *target-backend*))
1955           (is-node (member type-keyword (arch::target-gvector-types arch)))
1956           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
1957           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
1958           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
1959           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
1960           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector)))
1961           (result-is-node-gpr (and (eql (hard-regspec-class result-reg)
1962                                         hard-reg-class-gpr)
1963                                    (eql (get-regspec-mode result-reg)
1964                                         hard-reg-class-gpr-mode-node)))
1965           (next-imm-target (available-imm-temp *available-backend-imm-temps*))
1966           (next-fp-target (available-fp-temp *available-backend-fp-temps*)))
1967      (if (or is-node (not result-is-node-gpr))
1968        result-reg
1969        (cond (is-64-bit
1970               (if (eq type-keyword :double-float-vector)
1971                 (let* ((reg (make-unwired-lreg next-fp-target :mode hard-reg-class-fpr-mode-double)))
1972                   (if safe
1973                     (! get-double? reg result-reg)
1974                     (! get-double reg result-reg))
1975                   reg)))
1976              (is-32-bit
1977               ;; Generally better to use a GPR for the :SINGLE-FLOAT-VECTOR
1978               ;; case here.
1979               (if is-signed             
1980                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s32)))
1981                   (if (eq type-keyword :fixnum-vector)
1982                     (progn
1983                       (when safe
1984                         (! trap-unless-fixnum result-reg))
1985                       (! fixnum->signed-natural reg result-reg))
1986                     (! unbox-s32 reg result-reg))
1987                   reg)
1988                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u32)))
1989                   (cond ((eq type-keyword :simple-string)
1990                          (if (characterp constval)
1991                            (arm2-lri seg reg (char-code constval))
1992                            (! unbox-base-char reg result-reg)))
1993                         ((eq type-keyword :single-float-vector)
1994                          (if (typep constval 'single-float)
1995                            (arm2-lri seg reg (single-float-bits constval))
1996                            (progn
1997                              (when safe
1998                                (! trap-unless-single-float result-reg))
1999                              (! single-float-bits reg result-reg))))
2000                         (t
2001                          (if (typep constval '(unsigned-byte 32))
2002                            (arm2-lri seg reg constval)
2003                            (! unbox-u32 reg result-reg))))
2004                   reg)))
2005              (is-16-bit
2006               (if is-signed
2007                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s16)))
2008                   (if (typep constval '(signed-byte 16))
2009                     (arm2-lri seg reg constval)
2010                     (! unbox-s16 reg result-reg))
2011                   reg)
2012                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u16)))
2013                   (if (typep constval '(unsigned-byte 16))
2014                     (arm2-lri seg reg constval)
2015                     (! unbox-u16 reg result-reg))
2016                   reg)))
2017              (is-8-bit
2018               (if is-signed
2019                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-s8)))
2020                   (if (typep constval '(signed-byte 8))
2021                     (arm2-lri seg reg constval)
2022                     (! unbox-s8 reg result-reg))
2023                   reg)
2024                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2025                   (if (typep constval '(unsigned-byte 8))
2026                     (arm2-lri seg reg constval)
2027                     (! unbox-u8 reg result-reg))
2028                   reg)))
2029              (t
2030                 (let* ((reg (make-unwired-lreg next-imm-target :mode hard-reg-class-gpr-mode-u8)))
2031                   (unless (typep constval 'bit)
2032                     (! unbox-bit reg result-reg))
2033                   reg)))))))
2034                   
2035     
2036;;; "val-reg" might be boxed, if the vreg requires it to be.
2037(defun arm2-vset1 (seg vreg xfer type-keyword src  unscaled-idx index-known-fixnum val-reg unboxed-val-reg constval &optional (node-value-needs-memoization t))
2038  (with-arm-local-vinsn-macros (seg vreg xfer)
2039    (let* ((arch (backend-target-arch *target-backend*))
2040           (is-node (member type-keyword (arch::target-gvector-types arch)))
2041           (is-1-bit (member type-keyword (arch::target-1-bit-ivector-types arch)))
2042           (is-8-bit (member type-keyword (arch::target-8-bit-ivector-types arch)))
2043           (is-16-bit (member type-keyword (arch::target-16-bit-ivector-types arch)))
2044           (is-32-bit (member type-keyword (arch::target-32-bit-ivector-types arch)))
2045           (is-64-bit (member type-keyword (arch::target-64-bit-ivector-types arch)))
2046           (is-signed (member type-keyword '(:signed-8-bit-vector :signed-16-bit-vector :signed-32-bit-vector :signed-64-bit-vector :fixnum-vector))))
2047      (cond ((and is-node node-value-needs-memoization)
2048             (unless (and (eql (hard-regspec-value src) arm::arg_x)
2049                          (eql (hard-regspec-value unscaled-idx) arm::arg_y)
2050                          (eql (hard-regspec-value val-reg) arm::arg_z))
2051               (compiler-bug "Bug: invalid register targeting for gvset: ~s" (list src unscaled-idx val-reg)))
2052             (! call-subprim-3 val-reg (subprim-name->offset '.SPgvset) src unscaled-idx val-reg))
2053            (is-node
2054             (if (and index-known-fixnum (<= index-known-fixnum
2055                                             (arch::target-max-32-bit-constant-index arch)))
2056               (! misc-set-c-node val-reg src index-known-fixnum)
2057               (with-imm-target () scaled-idx
2058
2059                 (if index-known-fixnum
2060                   (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum *arm2-target-node-shift*)))
2061                   (! scale-node-misc-index scaled-idx unscaled-idx))
2062                 (! misc-set-node val-reg src scaled-idx))))
2063            (t
2064             (cond
2065               (is-64-bit
2066                (with-imm-target (arm::imm0 arm::imm1) scaled-idx
2067                  (if (and index-known-fixnum
2068                           (<= index-known-fixnum
2069                               (arch::target-max-64-bit-constant-index arch)))
2070                    (! misc-set-c-double-float unboxed-val-reg src index-known-fixnum)
2071                    (progn
2072                      (if index-known-fixnum
2073                        (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-dfloat-offset arch) (ash index-known-fixnum 3)))
2074                        (! scale-64bit-misc-index scaled-idx unscaled-idx))
2075                      (! misc-set-double-float unboxed-val-reg src scaled-idx)))))
2076                 (t
2077                  (with-imm-target (unboxed-val-reg) scaled-idx
2078                    (cond
2079                      (is-32-bit
2080                       (if (and index-known-fixnum
2081                                (<= index-known-fixnum
2082                                    (arch::target-max-32-bit-constant-index arch)))
2083                         (if (eq type-keyword :single-float-vector)
2084                           (if (eq (hard-regspec-class unboxed-val-reg)
2085                                   hard-reg-class-fpr)
2086                             (! misc-set-c-single-float unboxed-val-reg src index-known-fixnum)
2087                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum))
2088                           (if is-signed
2089                             (! misc-set-c-s32 unboxed-val-reg src index-known-fixnum)
2090                             (! misc-set-c-u32 unboxed-val-reg src index-known-fixnum)))
2091                         (progn
2092                           (if index-known-fixnum
2093                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 2)))
2094                             (! scale-32bit-misc-index scaled-idx unscaled-idx))
2095                           (if (and (eq type-keyword :single-float-vector)
2096                                    (eql (hard-regspec-class unboxed-val-reg)
2097                                         hard-reg-class-fpr))
2098                             (! misc-set-single-float unboxed-val-reg src scaled-idx)
2099                             (if is-signed
2100                               (! misc-set-s32 unboxed-val-reg src scaled-idx)
2101                               (! misc-set-u32 unboxed-val-reg src scaled-idx))))))
2102                      (is-16-bit
2103                       (if (and index-known-fixnum
2104                                (<= index-known-fixnum
2105                                    (arch::target-max-16-bit-constant-index arch)))
2106                         (if is-signed
2107                           (! misc-set-c-s16 unboxed-val-reg src index-known-fixnum)
2108                           (! misc-set-c-u16 unboxed-val-reg src index-known-fixnum))
2109                         (progn
2110                           (if index-known-fixnum
2111                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) (ash index-known-fixnum 1)))
2112                             (! scale-16bit-misc-index scaled-idx unscaled-idx))
2113                           (if is-signed
2114                             (! misc-set-s16 unboxed-val-reg src scaled-idx)
2115                             (! misc-set-u16 unboxed-val-reg src scaled-idx)))))
2116                      (is-8-bit
2117                       (if (and index-known-fixnum
2118                                (<= index-known-fixnum
2119                                    (arch::target-max-8-bit-constant-index arch)))
2120                         (if is-signed
2121                           (! misc-set-c-s8 unboxed-val-reg src index-known-fixnum)
2122                           (! misc-set-c-u8  unboxed-val-reg src index-known-fixnum))
2123                         (progn
2124                           (if index-known-fixnum
2125                             (arm2-absolute-natural seg scaled-idx nil (+ (arch::target-misc-data-offset arch) index-known-fixnum))
2126                             (! scale-8bit-misc-index scaled-idx unscaled-idx))
2127                           (if is-signed
2128                             (! misc-set-s8 unboxed-val-reg src scaled-idx)
2129                             (! misc-set-u8 unboxed-val-reg src scaled-idx)))))
2130                      (t
2131                       (unless is-1-bit
2132                         (nx-error "~& unsupported vector type: ~s"
2133                                   type-keyword))
2134                       (if (and index-known-fixnum (<= index-known-fixnum (arch::target-max-1-bit-constant-index arch)))
2135                         (with-imm-target (unboxed-val-reg) word
2136                           (let* ((word-index (ash index-known-fixnum -5))
2137                                  (bit-number (logand index-known-fixnum #x1f)))
2138                             (! misc-ref-c-u32 word src word-index)
2139                             (if constval
2140                               (if (zerop constval)
2141                                 (! set-constant-arm-bit-to-0 word word bit-number)
2142                                 (! set-constant-arm-bit-to-1 word word bit-number))
2143                               (! set-constant-arm-bit-to-variable-value word word unboxed-val-reg bit-number))
2144                             (! misc-set-c-u32 word src word-index)))
2145                         (with-crf-target () crf
2146                           (with-imm-temps () (word-index bit-number temp)
2147                             (unless constval
2148                               (! compare-immediate crf unboxed-val-reg 0))
2149                             (! scale-1bit-misc-index word-index bit-number unscaled-idx)
2150                             (! lri temp 1)
2151                             (! shift-left-variable-word bit-number temp bit-number)
2152                             (! misc-ref-u32 temp src word-index)
2153                             (if constval
2154                               (if (zerop constval)
2155                                 (! u32logandc2 temp temp bit-number)
2156                                 (! u32logior temp temp bit-number))
2157                               (progn
2158                                 (! set-or-clear-bit temp temp bit-number crf)))
2159                             (! misc-set-u32 temp src word-index)))))))))))
2160      (when (and vreg val-reg) (<- val-reg))
2161    (^))))
2162                   
2163
2164(defun arm2-code-coverage-entry (seg note)
2165  (let* ((afunc *arm2-cur-afunc*))
2166    (setf (afunc-bits afunc) (%ilogior (afunc-bits afunc) (ash 1 $fbitccoverage)))
2167    (with-arm-local-vinsn-macros (seg)
2168      (let* ((ccreg ($ arm::temp0)))
2169        (arm2-store-immediate seg note ccreg)
2170        (with-node-temps (ccreg) (zero)
2171          (! lri zero 0)
2172          (! misc-set-c-node zero ccreg 1))))))
2173
2174(defun arm2-vset (seg vreg xfer type-keyword vector index value safe)
2175  (with-arm-local-vinsn-macros (seg)
2176    (let* ((arch (backend-target-arch *target-backend*))
2177           (is-node (member type-keyword (arch::target-gvector-types arch)))
2178           (constval (arm2-constant-value-ok-for-type-keyword type-keyword value))
2179           (needs-memoization (and is-node (arm2-acode-needs-memoization value)))
2180           (index-known-fixnum (acode-fixnum-form-p index)))
2181      (let* ((src ($ arm::arg_x))
2182             (unscaled-idx ($ arm::arg_y))
2183             (result-reg ($ arm::arg_z)))
2184        (cond (needs-memoization
2185               (arm2-three-targeted-reg-forms seg
2186                                              vector src
2187                                              index unscaled-idx
2188                                              value result-reg))
2189              (t
2190               (multiple-value-setq (src unscaled-idx result-reg)
2191                 (arm2-three-untargeted-reg-forms seg
2192                                              vector src
2193                                              index unscaled-idx
2194                                              value (arm2-target-reg-for-aset vreg type-keyword)))))
2195        (when safe
2196          (let* ((*available-backend-imm-temps* *available-backend-imm-temps*)
2197                 (value (if (eql (hard-regspec-class result-reg)
2198                                 hard-reg-class-gpr)
2199                          (hard-regspec-value result-reg))))
2200            (when (and value (logbitp value *available-backend-imm-temps*))
2201              (setq *available-backend-imm-temps* (bitclr value *available-backend-imm-temps*)))
2202            (if (typep safe 'fixnum)
2203              (! trap-unless-typecode= src safe))
2204            (unless index-known-fixnum
2205              (! trap-unless-fixnum unscaled-idx))
2206            (! check-misc-bound unscaled-idx src)))
2207        (arm2-vset1 seg vreg xfer type-keyword src unscaled-idx index-known-fixnum result-reg (arm2-unboxed-reg-for-aset seg type-keyword result-reg safe constval) constval needs-memoization)))))
2208
2209
2210(defun arm2-tail-call-alias (immref sym &optional arglist)
2211  (let ((alias (cdr (assq sym *arm2-tail-call-aliases*))))
2212    (if (and alias (or (null arglist) (eq (+ (length (car arglist)) (length (cadr arglist))) (cdr alias))))
2213      (make-acode (%nx1-operator immediate) (car alias))
2214      immref)))
2215
2216;;; If BODY is essentially an APPLY involving an &rest arg, try to avoid
2217;;; consing it.
2218(defun arm2-eliminate-&rest (body rest key-p auxen rest-values)
2219  (when (and rest (not key-p) (not (cadr auxen)) rest-values)
2220    (when (eq (logand (the fixnum (nx-var-bits rest))
2221                      (logior $vsetqmask (ash -1 $vbitspecial)
2222                              (ash 1 $vbitclosed) (ash 1 $vbitsetq) (ash 1 $vbitcloseddownward)))
2223              0)               ; Nothing but simple references
2224      (do* ()
2225           ((not (acode-p body)))
2226        (let* ((op (acode-operator body)))
2227          (if (or (eq op (%nx1-operator lexical-function-call))
2228                  (eq op (%nx1-operator call)))
2229            (destructuring-bind (fn-form (stack-args reg-args) &optional spread-p) (%cdr body)
2230               (unless (and (eq spread-p t)
2231                           (eq (arm2-lexical-reference-p (%car reg-args)) rest))
2232                (return nil))
2233              (flet ((independent-of-all-values (form)       
2234                       (setq form (acode-unwrapped-form-value form))
2235                       (or (arm-constant-form-p form)
2236                           (let* ((lexref (arm2-lexical-reference-p form)))
2237                             (and lexref 
2238                                  (neq lexref rest)
2239                                  (dolist (val rest-values t)
2240                                    (unless (arm2-var-not-set-by-form-p lexref val)
2241                                      (return))))))))
2242                (unless (or (eq op (%nx1-operator lexical-function-call))
2243                            (independent-of-all-values fn-form))
2244                  (return nil))
2245                (if (dolist (s stack-args t)
2246                          (unless (independent-of-all-values s)
2247                            (return nil)))
2248                  (let* ((arglist (append stack-args rest-values)))
2249                    (return
2250                     (make-acode op 
2251                                 fn-form 
2252                                 (if (<= (length arglist) $numarmargregs)
2253                                   (list nil (reverse arglist))
2254                                   (list (butlast arglist $numarmargregs)
2255                                         (reverse (last arglist $numarmargregs))))
2256                                 nil)))
2257                  (return nil))))
2258            (if (eq op (%nx1-operator local-block))
2259              (setq body (%cadr body))
2260              (if (and (eq op (%nx1-operator if))
2261                       (eq (arm2-lexical-reference-p (%cadr body)) rest))
2262                (setq body (%caddr body))
2263                (return nil)))))))))
2264
2265(defun arm2-call-fn (seg vreg xfer fn arglist spread-p)
2266  (with-arm-local-vinsn-macros (seg vreg xfer)
2267    (when spread-p
2268      (destructuring-bind (stack-args reg-args) arglist
2269        (when (and (null (cdr reg-args))
2270                   (nx-null (acode-unwrapped-form-value (car reg-args))))
2271          (setq spread-p nil)
2272          (let* ((nargs (length stack-args)))
2273            (declare (fixnum nargs))
2274            (if (<= nargs $numarmargregs)
2275              (setq arglist (list nil (reverse stack-args)))
2276              (setq arglist (list (butlast stack-args $numarmargregs) (reverse (last stack-args $numarmargregs)))))))))
2277    (let* ((lexref (arm2-lexical-reference-p fn))
2278           (simple-case (or (fixnump fn)
2279                            (typep fn 'lreg)
2280                            (arm2-immediate-function-p fn)
2281                            (and 
2282                             lexref
2283                             (not spread-p)
2284                             (flet ((all-simple (args)
2285                                      (dolist (arg args t)
2286                                        (when (and arg (not (arm2-var-not-set-by-form-p lexref arg)))
2287                                          (return)))))
2288                               (and (all-simple (car arglist))
2289                                    (all-simple (cadr arglist))
2290                                    (setq fn (var-ea lexref)))))))
2291           (cstack *arm2-cstack*)
2292           (top *arm2-top-vstack-lcell*)
2293           (vstack *arm2-vstack*))
2294      (setq xfer (or xfer 0))
2295      (when (and (eq xfer $backend-return)
2296                 (eq 0 *arm2-undo-count*)
2297                 (acode-p fn)
2298                 (eq (acode-operator fn) (%nx1-operator immediate))
2299                 (symbolp (cadr fn)))
2300        (setq fn (arm2-tail-call-alias fn (%cadr fn) arglist)))
2301     
2302      (if (and (eq xfer $backend-return) (not (arm2-tailcallok xfer)))
2303        (progn
2304          (arm2-call-fn seg vreg $backend-mvpass fn arglist spread-p)
2305          (arm2-set-vstack (%i+ (if simple-case 0 *arm2-target-node-size*) vstack))
2306          (setq  *arm2-cstack* cstack)
2307          (let ((*arm2-returning-values* t)) (arm2-do-return seg)))
2308        (let* ((mv-p (arm2-mv-p xfer)))
2309          (unless simple-case
2310            (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg fn arm::arg_z))
2311            (setq fn (arm2-vloc-ea vstack)))
2312          (arm2-invoke-fn seg fn (arm2-arglist seg arglist) spread-p xfer)
2313          (if (and (logbitp $backend-mvpass-bit xfer)
2314                   (not simple-case))
2315            (progn
2316              (! save-values)
2317              (! vstack-discard 1)
2318              (arm2-set-nargs seg 0)
2319              (! recover-values))
2320            (unless (or mv-p simple-case)
2321              (! vstack-discard 1)))
2322          (arm2-set-vstack vstack)
2323          (setq *arm2-top-vstack-lcell* top)
2324          (setq *arm2-cstack* cstack)
2325          (when (or (logbitp $backend-mvpass-bit xfer) (not mv-p))
2326            (<- arm::arg_z)
2327            (arm2-branch seg (logand (lognot $backend-mvpass-mask) xfer) vreg))))
2328      nil)))
2329
2330(defun arm2-restore-full-lisp-context (seg)
2331  (with-arm-local-vinsn-macros (seg)
2332    (! restore-full-lisp-context)))
2333
2334(defun arm2-call-symbol (seg jump-p)
2335  ; fname contains a symbol; we can either call it via
2336  ; a call to .SPjmpsym or expand the instructions inline.
2337  ; Since the branches are unconditional, the call doesn't
2338  ; cost much, but doing the instructions inline would give
2339  ; an instruction scheduler some opportunities to improve
2340  ; performance, so this isn't a strict time/speed tradeoff.
2341  ; This should probably dispatch on something other than
2342  ; *arm2-open-code-inline*, since that does imply a time/speed
2343  ; tradeoff.
2344  (with-arm-local-vinsn-macros (seg)
2345    (if *arm2-optimize-for-space*
2346      (if jump-p
2347        (! jump-known-symbol-ool)
2348        (! call-known-symbol-ool))
2349      (if jump-p
2350        (! jump-known-symbol)
2351        (! call-known-symbol arm::arg_z)))))
2352
2353;;; Nargs = nil -> multiple-value case.
2354(defun arm2-invoke-fn (seg fn nargs spread-p xfer)
2355  (with-arm-local-vinsn-macros (seg)
2356    (let* ((f-op (acode-unwrapped-form-value fn))
2357           (immp (and (consp f-op)
2358                      (eq (%car f-op) (%nx1-operator immediate))))
2359           (symp (and immp (symbolp (%cadr f-op))))
2360           (label-p (and (fixnump fn) 
2361                         (locally (declare (fixnum fn))
2362                           (and (= fn -1) (- fn)))))
2363           (tail-p (eq xfer $backend-return))
2364           (func (if (consp f-op) (%cadr f-op)))
2365           (a-reg nil)
2366           (lfunp (and (acode-p f-op) 
2367                       (eq (acode-operator f-op) (%nx1-operator simple-function))))
2368           (expression-p (or (typep fn 'lreg) (and (fixnump fn) (not label-p))))
2369           (callable (or symp lfunp label-p))
2370           (destreg (if symp ($ arm::fname) (if lfunp ($ arm::nfn) (unless label-p ($ arm::nfn)))))
2371           (alternate-tail-call
2372            (and tail-p label-p *arm2-tail-label* (eql nargs *arm2-tail-nargs*) (not spread-p)))
2373           )
2374      (when expression-p
2375        ;;Have to do this before spread args, since might be vsp-relative.
2376        (if nargs
2377          (arm2-do-lexical-reference seg destreg fn)
2378          (arm2-copy-register seg destreg fn)))
2379      (if (or symp lfunp)
2380        (setq func (if symp (arm2-symbol-entry-locative func)
2381                     (arm2-afunc-lfun-ref func))
2382              a-reg (arm2-register-constant-p func)))
2383      (when tail-p
2384        #-no-compiler-bugs
2385        (unless (or immp symp lfunp (typep fn 'lreg) (fixnump fn)) (compiler-bug "Well, well, well.  How could this have happened ?"))
2386        (when a-reg
2387          (arm2-copy-register seg destreg a-reg)))
2388      (if spread-p
2389        (progn
2390          (arm2-set-nargs seg (%i- nargs 1))
2391          (if (eq spread-p 0)
2392            (! spread-lexpr)
2393            (! spread-list)))
2394        (if nargs
2395          (unless alternate-tail-call (arm2-set-nargs seg nargs))
2396          (! pop-argument-registers)))
2397      (if callable
2398        (if (not tail-p)
2399          (if (arm2-mvpass-p xfer)
2400            (let* ((call-reg (if symp ($ arm::fname) ($ arm::nfn))))
2401              (if label-p
2402                (arm2-copy-register seg call-reg ($ arm::fn))
2403                (if a-reg
2404                  (arm2-copy-register seg call-reg  a-reg)
2405                  (arm2-store-immediate seg func call-reg)))
2406              (if symp
2407                (! pass-multiple-values-symbol)
2408                (! pass-multiple-values)))
2409            (progn 
2410              (if label-p
2411                (progn
2412                  (arm2-copy-register seg ($ arm::nfn) ($  arm::fn))
2413                  (! call-label (aref *backend-labels* 1)))
2414                (progn
2415                  (if a-reg
2416                    (arm2-copy-register seg destreg a-reg)
2417                    (arm2-store-immediate seg func destreg))
2418                  (if symp
2419                    (arm2-call-symbol seg nil)
2420                    (! call-known-function))))))
2421          (if alternate-tail-call
2422            (progn
2423              (arm2-unwind-stack seg xfer 0 0 *arm2-tail-vsp*)
2424              (! jump (aref *backend-labels* *arm2-tail-label*)))
2425            (progn
2426              (arm2-unwind-stack seg xfer 0 0 #x7fffff)
2427              (if (and (not spread-p) nargs (%i<= nargs $numarmargregs))
2428                (progn
2429                  (if label-p
2430                    (arm2-copy-register seg arm::nfn arm::fn))
2431                  (unless (or label-p a-reg) (arm2-store-immediate seg func destreg))
2432                  (arm2-restore-full-lisp-context seg)
2433                  (if label-p
2434                    (! jump (aref *backend-labels* 1))
2435                    (progn
2436                      (if symp
2437                        (arm2-call-symbol seg t)
2438                        (! jump-known-function)))))
2439                (progn
2440                  (if label-p
2441                    (arm2-copy-register seg arm::nfn arm::fn)
2442                    (unless a-reg (arm2-store-immediate seg func destreg)))
2443                  (cond ((or spread-p (null nargs))
2444                         (if symp
2445                           (! tail-call-sym-gen)
2446                           (! tail-call-fn-gen)))
2447                        ((%i> nargs $numarmargregs)
2448                         (if symp
2449                           (! tail-call-sym-slide)
2450                           (! tail-call-fn-slide)))
2451                        (t
2452                         (! restore-full-lisp-context)
2453                         (if symp
2454                           (! jump-known-symbol)
2455                           (! jump-known-function)))))))))
2456        ;; The general (funcall) case: we don't know (at compile-time)
2457        ;; for sure whether we've got a symbol or a (local, constant)
2458        ;; function.
2459        (progn
2460          (unless (or (fixnump fn) (typep fn 'lreg))
2461            (arm2-one-targeted-reg-form seg fn destreg))
2462          (if (not tail-p)
2463            (if (arm2-mvpass-p xfer)
2464              (! pass-multiple-values)
2465              (! funcall))                 
2466            (cond ((or (null nargs) spread-p)
2467                   (! tail-funcall-gen))
2468                  ((%i> nargs $numarmargregs)
2469                   (! tail-funcall-slide))
2470                  (t
2471                   (! tail-funcall-vsp)))))))
2472    nil))
2473
2474(defun arm2-seq-fbind (seg vreg xfer vars afuncs body p2decls)
2475  (let* ((old-stack (arm2-encode-stack))
2476         (copy afuncs)
2477         (func nil))
2478    (with-arm-p2-declarations p2decls 
2479      (dolist (var vars) 
2480        (when (neq 0 (afunc-fn-refcount (setq func (pop afuncs))))
2481          (arm2-seq-bind-var seg var (nx1-afunc-ref func))))
2482      (arm2-undo-body seg vreg xfer body old-stack)
2483      (dolist (var vars)
2484        (when (neq 0 (afunc-fn-refcount (setq func (pop copy))))
2485          (arm2-close-var seg var))))))
2486
2487(defun arm2-make-closure (seg afunc downward-p)
2488  (with-arm-local-vinsn-macros (seg)
2489    (flet ((var-to-reg (var target)
2490             (let* ((ea (var-ea (var-bits var))))
2491               (if ea
2492                 (arm2-addrspec-to-reg seg (arm2-ea-open ea) target)
2493                 (! load-nil target))
2494               target))
2495           (set-some-cells (dest cellno c0 c1 c2 c3)
2496             (declare (fixnum cellno))
2497             (! misc-set-c-node c0 dest cellno)
2498             (incf cellno)
2499             (when c1
2500               (! misc-set-c-node c1 dest cellno)
2501               (incf cellno)
2502               (when c2
2503                 (! misc-set-c-node c2 dest cellno)
2504                 (incf cellno)
2505                 (when c3
2506                   (! misc-set-c-node c3 dest cellno)
2507                   (incf cellno))))
2508             cellno))
2509      (let* ((inherited-vars (afunc-inherited-vars afunc))
2510             (arch (backend-target-arch *target-backend*))
2511             (dest ($ arm::arg_z))
2512             (vsize (+ (length inherited-vars) 
2513                       3                ; entrypoint,%closure-code%, afunc
2514                       2)))             ; name, lfun-bits
2515        (declare (list inherited-vars))
2516        (if downward-p
2517          (progn
2518            (let* ((*arm2-vstack* *arm2-vstack*)
2519                   (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
2520              (arm2-lri seg arm::arg_x (ash (nx-lookup-target-uvector-subtag :function) *arm2-target-fixnum-shift*))
2521              (arm2-lri seg arm::temp0 (subprim-name->offset '.SPfix-nfn-entrypoint))
2522              (! %closure-code% arm::arg_y)
2523              (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_z)
2524              (arm2-vpush-register-arg seg arm::arg_x)
2525              (arm2-vpush-register-arg seg arm::temp0)
2526              (arm2-vpush-register-arg seg arm::arg_y)
2527              (arm2-vpush-register-arg seg arm::arg_z)
2528              ;; Could be smarter about memory traffic here.
2529              (dolist (v inherited-vars)
2530                (arm2-vpush-register-arg seg (var-to-reg v arm::arg_z)))
2531              (! load-nil arm::arg_z)
2532              (arm2-vpush-register-arg seg arm::arg_z)
2533              (arm2-lri seg arm::arg_z (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2534              (arm2-vpush-register-arg seg arm::arg_z)
2535              (arm2-set-nargs seg (1+ vsize)) ; account for subtag
2536              (! make-stack-gvector))
2537            (arm2-open-undo $undostkblk))
2538          (let* ((cell 1))
2539            (declare (fixnum cell))
2540            (progn
2541              (arm2-lri seg
2542                        arm::imm0
2543                        (arch::make-vheader vsize (nx-lookup-target-uvector-subtag :function)))
2544              (! %alloc-misc-fixed dest arm::imm0 (ash vsize (arch::target-word-shift arch)))
2545              )
2546            (! lri arm::arg_x (subprim-name->offset '.SPfix-nfn-entrypoint))
2547            (! misc-set-c-node arm::arg_x dest 0)
2548            (! %closure-code% arm::arg_x)
2549            (arm2-store-immediate seg (arm2-afunc-lfun-ref afunc) arm::arg_y)
2550            (with-node-temps (arm::arg_z) (t0 t1 t2 t3)
2551              (do* ((ccode arm::arg_x nil)
2552                    (func arm::arg_y nil))
2553                   ((null inherited-vars))
2554                (let* ((t0r (or ccode (if inherited-vars (var-to-reg (pop inherited-vars) t0))))
2555                       (t1r (or func (if inherited-vars (var-to-reg (pop inherited-vars) t1))))
2556                       (t2r (if inherited-vars (var-to-reg (pop inherited-vars) t2)))
2557                       (t3r (if inherited-vars (var-to-reg (pop inherited-vars) t3))))
2558                  (setq cell (set-some-cells dest cell t0r t1r t2r t3r)))))
2559            (arm2-lri seg arm::arg_y (ash (ash 1 $lfbits-trampoline-bit) *arm2-target-fixnum-shift*))
2560            (! load-nil arm::arg_x)
2561            (! misc-set-c-node arm::arg_x dest cell)
2562            (! misc-set-c-node arm::arg_y dest (1+ cell))))
2563        dest))))
2564       
2565(defun arm2-symbol-entry-locative (sym)
2566  (setq sym (require-type sym 'symbol))
2567  (when (eq sym '%call-next-method-with-args)
2568    (setf (afunc-bits *arm2-cur-afunc*)
2569          (%ilogior (%ilsl $fbitnextmethargsp 1) (afunc-bits *arm2-cur-afunc*))))
2570  (or (assq sym *arm2-fcells*)
2571      (let ((new (list sym)))
2572        (push new *arm2-fcells*)
2573        new)))
2574
2575(defun arm2-symbol-value-cell (sym)
2576  (setq sym (require-type sym 'symbol))
2577  (or (assq sym *arm2-vcells*)
2578      (let ((new (list sym)))
2579        (push new *arm2-vcells*)
2580        (ensure-binding-index sym)
2581        new)))
2582
2583
2584(defun arm2-symbol-locative-p (imm)
2585  (and (consp imm)
2586       (or (memq imm *arm2-vcells*)
2587           (memq imm *arm2-fcells*))))
2588
2589
2590
2591
2592(defun arm2-immediate-function-p (f)
2593  (setq f (acode-unwrapped-form-value f))
2594  (and (acode-p f)
2595       (or (eq (%car f) (%nx1-operator immediate))
2596           (eq (%car f) (%nx1-operator simple-function)))))
2597
2598(defun arm-constant-form-p (form)
2599  (setq form (nx-untyped-form form))
2600  (if form
2601    (or (nx-null form)
2602        (nx-t form)
2603        (and (consp form)
2604             (or (eq (acode-operator form) (%nx1-operator immediate))
2605                 (eq (acode-operator form) (%nx1-operator fixnum))
2606                 (eq (acode-operator form) (%nx1-operator simple-function)))))))
2607
2608
2609 
2610(defun arm2-integer-constant-p (form mode)
2611  (let* ((val 
2612         (or (acode-fixnum-form-p (setq form (acode-unwrapped-form form)))
2613             (and (acode-p form)
2614                  (eq (acode-operator form) (%nx1-operator immediate))
2615                  (setq form (%cadr form))
2616                  (if (typep form 'integer)
2617                    form)))))
2618    (and val (%typep val (mode-specifier-type mode)) val)))
2619
2620
2621(defun arm-side-effect-free-form-p (form)
2622  (when (consp (setq form (acode-unwrapped-form-value form)))
2623    (or (arm-constant-form-p form)
2624        ;(eq (acode-operator form) (%nx1-operator bound-special-ref))
2625        (if (eq (acode-operator form) (%nx1-operator lexical-reference))
2626          (not (%ilogbitp $vbitsetq (nx-var-bits (%cadr form))))))))
2627
2628(defun arm2-formlist (seg stkargs &optional revregargs)
2629  (with-arm-local-vinsn-macros (seg) 
2630    (let* ((nregs (length revregargs))
2631           (n nregs))
2632      (declare (fixnum n))
2633      (dolist (arg stkargs)
2634        (let* ((reg (arm2-one-untargeted-reg-form seg arg arm::arg_z)))
2635          (arm2-vpush-register-arg seg reg)
2636          (incf n)))
2637      (when revregargs
2638        (let* ((zform (%car revregargs))
2639               (yform (%cadr revregargs))
2640               (xform (%caddr revregargs)))
2641          (if (eq 3 nregs)
2642            (arm2-three-targeted-reg-forms seg xform ($ arm::arg_x) yform ($ arm::arg_y) zform ($ arm::arg_z))
2643            (if (eq 2 nregs)
2644              (arm2-two-targeted-reg-forms seg yform ($ arm::arg_y) zform ($ arm::arg_z))
2645              (arm2-one-targeted-reg-form seg zform ($ arm::arg_z))))))
2646      n)))
2647
2648(defun arm2-arglist (seg args)
2649  (arm2-formlist seg (car args) (cadr args)))
2650
2651
2652
2653
2654
2655(defun arm2-unboxed-integer-arg-to-reg (seg form immreg &optional ffi-arg-type)
2656  (let* ((mode (case ffi-arg-type
2657                 ((nil) :natural)
2658                 (:signed-byte :s8)
2659                 (:unsigned-byte :u8)
2660                 (:signed-halfword :s16)
2661                 (:unsigned-halfword :u16)
2662                 (:signed-fullword :s32)
2663                 (:unsigned-fullword :u32)
2664                 (:unsigned-doubleword :u64)
2665                 (:signed-doubleword :s64)))
2666         (modeval (gpr-mode-name-value mode)))
2667    (with-arm-local-vinsn-macros (seg)
2668      (let* ((value (arm2-integer-constant-p form mode)))
2669        (if value
2670            (progn
2671              (unless (typep immreg 'lreg)
2672                (setq immreg (make-unwired-lreg immreg :mode modeval)))
2673              (arm2-lri seg immreg value)
2674              immreg)
2675          (progn 
2676            (arm2-one-targeted-reg-form seg form (make-wired-lreg arm::imm0 :mode modeval))))))))
2677
2678
2679(defun arm2-macptr-arg-to-reg (seg form address-reg) 
2680  (arm2-one-targeted-reg-form seg
2681                              form 
2682                              address-reg))
2683
2684
2685(defun arm2-one-lreg-form (seg form lreg)
2686  (let ((is-float (= (hard-regspec-class lreg) hard-reg-class-fpr)))
2687    (if is-float
2688      (arm2-form-float seg lreg nil form)
2689      (arm2-form seg lreg nil form))
2690    lreg))
2691
2692(defun arm2-one-targeted-reg-form (seg form reg)
2693  (arm2-one-lreg-form seg form reg))
2694
2695(defun arm2-one-untargeted-lreg-form (seg form reg)
2696  (arm2-one-lreg-form seg form (if (typep reg 'lreg) reg (make-unwired-lreg reg))))
2697
2698(defun arm2-one-untargeted-reg-form (seg form suggested)
2699  (with-arm-local-vinsn-macros (seg)
2700    (let* ((gpr-p (= (hard-regspec-class suggested) hard-reg-class-gpr))
2701           (node-p (if gpr-p (= (get-regspec-mode suggested) hard-reg-class-gpr-mode-node))))
2702      (if node-p
2703        (let* ((ref (arm2-lexical-reference-ea form))
2704               (reg (backend-ea-physical-reg ref hard-reg-class-gpr)))
2705          (if reg
2706            ref
2707            (if (nx-null form)
2708              (progn
2709                (! load-nil suggested)
2710                suggested)
2711              (if (and (acode-p form) 
2712                       (eq (acode-operator form) (%nx1-operator immediate)) 
2713                       (setq reg (arm2-register-constant-p (cadr form))))
2714                reg
2715                (if (and (acode-p form)
2716                         (eq (acode-operator form) (%nx1-operator %current-tcr)))
2717                  arm::rcontext
2718                  (arm2-one-untargeted-lreg-form seg form suggested))))))
2719        (arm2-one-untargeted-lreg-form seg form suggested)))))
2720             
2721
2722(defun arm2-push-register (seg areg)
2723  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2724         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2725         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2726         vinsn)
2727    (with-arm-local-vinsn-macros (seg)
2728      (if a-node
2729        (setq vinsn (arm2-vpush-register seg areg :node-temp))
2730        (progn
2731          (setq vinsn
2732                (if a-float
2733                  (if a-double
2734                    (! temp-push-double-float areg)
2735                    (! temp-push-single-float areg))
2736                  (! temp-push-unboxed-word areg)))
2737          (arm2-open-undo $undostkblk)))
2738      vinsn)))
2739
2740(defun arm2-pop-register (seg areg)
2741  (let* ((a-float (= (hard-regspec-class areg) hard-reg-class-fpr))
2742         (a-double (if a-float (= (get-regspec-mode areg) hard-reg-class-fpr-mode-double)))
2743         (a-node (unless a-float (= (get-regspec-mode areg) hard-reg-class-gpr-mode-node)))
2744         vinsn)
2745    (with-arm-local-vinsn-macros (seg)
2746      (if a-node
2747        (setq vinsn (arm2-vpop-register seg areg))
2748        (progn
2749          (setq vinsn
2750                (if a-float
2751                  (if a-double
2752                    (! temp-pop-double-float areg)
2753                    (! temp-pop-single-float areg))
2754                  (! temp-pop-unboxed-word areg)))
2755          (arm2-close-undo)))
2756      vinsn)))
2757
2758(defun arm2-acc-reg-for (reg)
2759  (with-arm-local-vinsn-macros (seg)
2760    (if (and (eql (hard-regspec-class reg) hard-reg-class-gpr)
2761             (eql (get-regspec-mode reg) hard-reg-class-gpr-mode-node))
2762      ($ arm::arg_z)
2763      reg)))
2764
2765;;; The compiler often generates superfluous pushes & pops.  Try to
2766;;; eliminate them.
2767;;; It's easier to elide pushes and pops to the TSP.
2768(defun arm2-elide-pushes (seg push-vinsn pop-vinsn)
2769  (with-arm-local-vinsn-macros (seg)
2770    (let* ((pushed-reg (svref (vinsn-variable-parts push-vinsn) 0))
2771           (popped-reg (svref (vinsn-variable-parts pop-vinsn) 0))
2772           (same-reg (eq (hard-regspec-value pushed-reg)
2773                         (hard-regspec-value popped-reg)))
2774           (sp-p (vinsn-attribute-p push-vinsn :sp)))
2775      (when (and sp-p t)               ; vsp case is harder.
2776        (unless (vinsn-sequence-has-attribute-p push-vinsn pop-vinsn :tsp :discard)
2777          (let* ((pushed-reg-is-set (vinsn-sequence-sets-reg-p
2778                                     push-vinsn pop-vinsn pushed-reg))
2779                 (popped-reg-is-set (if same-reg
2780                                      pushed-reg-is-set
2781                                      (vinsn-sequence-sets-reg-p
2782                                       push-vinsn pop-vinsn popped-reg))))
2783            (unless (and pushed-reg-is-set popped-reg-is-set)
2784              (unless same-reg
2785                (let* ((copy (if (eq (hard-regspec-class pushed-reg)
2786                                     hard-reg-class-fpr)
2787                               (if (eql (get-regspec-mode pushed-reg)
2788                                        hard-reg-class-fpr-mode-single)
2789                                 (! single-to-single popped-reg pushed-reg)
2790                                 (! double-to-double popped-reg pushed-reg))
2791                               (! copy-gpr popped-reg pushed-reg))))
2792                  (remove-dll-node copy)
2793                  (if pushed-reg-is-set
2794                    (insert-dll-node-after copy push-vinsn)
2795                    (insert-dll-node-before copy push-vinsn))))
2796              (elide-vinsn push-vinsn)
2797              (elide-vinsn pop-vinsn))))))))
2798               
2799       
2800;;; we never leave the first form pushed (the 68K compiler had some subprims that
2801;;; would vpop the first argument out of line.)
2802(defun arm2-two-targeted-reg-forms (seg aform areg bform breg)
2803  (let* ((avar (arm2-lexical-reference-p aform))
2804         (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2805         (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2806                                      (if avar (arm2-var-not-set-by-form-p avar bform)))))
2807         (apushed (not (or atriv aconst))))
2808    (progn
2809      (unless aconst
2810        (if atriv
2811          (arm2-one-targeted-reg-form seg aform areg)
2812          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2813      (arm2-one-targeted-reg-form seg bform breg)
2814      (if aconst
2815        (arm2-one-targeted-reg-form seg aform areg)
2816        (if apushed
2817          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2818    (values areg breg)))
2819
2820
2821(defun arm2-two-untargeted-reg-forms (seg aform areg bform breg)
2822  (with-arm-local-vinsn-macros (seg)
2823    (let* ((avar (arm2-lexical-reference-p aform))
2824           (adest areg)
2825           (bdest breg)
2826           (atriv (and (arm2-trivial-p bform) (nx2-node-gpr-p breg)))
2827           (aconst (and (not atriv) (or (arm-side-effect-free-form-p aform)
2828                                        (if avar (arm2-var-not-set-by-form-p avar bform)))))
2829           (apushed (not (or atriv aconst))))
2830      (progn
2831        (unless aconst
2832          (if atriv
2833            (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2834            (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2835        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2836        (if aconst
2837          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2838          (if apushed
2839            (arm2-elide-pushes seg apushed (arm2-pop-register seg areg)))))
2840      (values adest bdest))))
2841
2842
2843(defun arm2-four-targeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
2844  (let* ((bnode (nx2-node-gpr-p breg))
2845         (cnode (nx2-node-gpr-p creg))
2846         (dnode (nx2-node-gpr-p dreg))
2847         (atriv (or (null aform) 
2848                    (and (arm2-trivial-p bform)
2849                         (arm2-trivial-p cform)
2850                         (arm2-trivial-p dform)
2851                         bnode
2852                         cnode
2853                         dnode)))
2854         (btriv (or (null bform)
2855                    (and (arm2-trivial-p cform)
2856                         (arm2-trivial-p dform)
2857                         cnode
2858                         dnode)))
2859         (ctriv (or (null cform)
2860                    (and (arm2-trivial-p dform) dnode)))
2861         
2862         (aconst (and (not atriv) 
2863                      (or (arm-side-effect-free-form-p aform)
2864                          (let ((avar (arm2-lexical-reference-p aform)))
2865                            (and avar 
2866                                 (arm2-var-not-set-by-form-p avar bform)
2867                                 (arm2-var-not-set-by-form-p avar cform)
2868                                 (arm2-var-not-set-by-form-p avar dform))))))
2869         (bconst (and (not btriv)
2870                      (or (arm-side-effect-free-form-p bform)
2871                          (let ((bvar (arm2-lexical-reference-p bform)))
2872                            (and bvar
2873                                 (arm2-var-not-set-by-form-p bvar cform)
2874                                 (arm2-var-not-set-by-form-p bvar dform))))))
2875         (cconst (and (not ctriv)
2876                      (or (arm-side-effect-free-form-p cform)
2877                          (let ((cvar (arm2-lexical-reference-p cform)))
2878                            (and cvar
2879                                 (arm2-var-not-set-by-form-p cvar dform))))))
2880         (apushed nil)
2881         (bpushed nil)
2882         (cpushed nil))
2883    (if (and aform (not aconst))
2884      (if atriv
2885        (arm2-one-targeted-reg-form seg aform areg)
2886        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2887    (if (and bform (not bconst))
2888      (if btriv
2889        (arm2-one-targeted-reg-form seg bform breg)
2890        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2891    (if (and cform (not cconst))
2892      (if ctriv
2893        (arm2-one-targeted-reg-form seg cform creg)
2894        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
2895    (arm2-one-targeted-reg-form seg dform dreg)
2896    (unless ctriv
2897      (if cconst
2898        (arm2-one-targeted-reg-form seg cform creg)
2899        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
2900    (unless btriv 
2901      (if bconst
2902        (arm2-one-targeted-reg-form seg bform breg)
2903        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2904    (unless atriv
2905      (if aconst
2906        (arm2-one-targeted-reg-form seg aform areg)
2907        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2908    (values areg breg creg dreg)))
2909
2910(defun arm2-three-targeted-reg-forms (seg aform areg bform breg cform creg)
2911  (let* ((bnode (nx2-node-gpr-p breg))
2912         (cnode (nx2-node-gpr-p creg))
2913         (atriv (or (null aform) 
2914                    (and (arm2-trivial-p bform)
2915                         (arm2-trivial-p cform)
2916                         bnode
2917                         cnode)))
2918         (btriv (or (null bform)
2919                    (and (arm2-trivial-p cform)
2920                         cnode)))
2921         (aconst (and (not atriv) 
2922                      (or (arm-side-effect-free-form-p aform)
2923                          (let ((avar (arm2-lexical-reference-p aform)))
2924                            (and avar 
2925                                 (arm2-var-not-set-by-form-p avar bform)
2926                                 (arm2-var-not-set-by-form-p avar cform))))))
2927         (bconst (and (not btriv)
2928                      (or
2929                       (arm-side-effect-free-form-p bform)
2930                       (let ((bvar (arm2-lexical-reference-p bform)))
2931                         (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2932         (apushed nil)
2933         (bpushed nil))
2934    (if (and aform (not aconst))
2935      (if atriv
2936        (arm2-one-targeted-reg-form seg aform areg)
2937        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2938    (if (and bform (not bconst))
2939      (if btriv
2940        (arm2-one-targeted-reg-form seg bform breg)
2941        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2942    (arm2-one-targeted-reg-form seg cform creg)
2943    (unless btriv 
2944      (if bconst
2945        (arm2-one-targeted-reg-form seg bform breg)
2946        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2947    (unless atriv
2948      (if aconst
2949        (arm2-one-targeted-reg-form seg aform areg)
2950        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2951    (values areg breg creg)))
2952
2953(defun arm2-three-untargeted-reg-forms (seg aform areg bform breg cform creg)
2954  (with-arm-local-vinsn-macros (seg)
2955    (let* ((bnode (nx2-node-gpr-p breg))
2956           (cnode (nx2-node-gpr-p creg))
2957           (atriv (or (null aform) 
2958                      (and (arm2-trivial-p bform)
2959                           (arm2-trivial-p cform)
2960                           bnode
2961                           cnode)))
2962           (btriv (or (null bform)
2963                      (and (arm2-trivial-p cform)
2964                           cnode)))
2965           (aconst (and (not atriv) 
2966                        (or (arm-side-effect-free-form-p aform)
2967                            (let ((avar (arm2-lexical-reference-p aform)))
2968                              (and avar 
2969                                   (arm2-var-not-set-by-form-p avar bform)
2970                                   (arm2-var-not-set-by-form-p avar cform))))))
2971           (bconst (and (not btriv)
2972                        (or
2973                         (arm-side-effect-free-form-p bform)
2974                         (let ((bvar (arm2-lexical-reference-p bform)))
2975                           (and bvar (arm2-var-not-set-by-form-p bvar cform))))))
2976           (adest areg)
2977           (bdest breg)
2978           (cdest creg)
2979           (apushed nil)
2980           (bpushed nil))
2981      (if (and aform (not aconst))
2982        (if atriv
2983          (setq adest (arm2-one-untargeted-reg-form seg aform ($ areg)))
2984          (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
2985      (if (and bform (not bconst))
2986        (if btriv
2987          (setq bdest (arm2-one-untargeted-reg-form seg bform ($ breg)))
2988          (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
2989      (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
2990      (unless btriv 
2991        (if bconst
2992          (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
2993          (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
2994      (unless atriv
2995        (if aconst
2996          (setq adest (arm2-one-untargeted-reg-form seg aform areg))
2997          (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
2998      (values adest bdest cdest))))
2999
3000(defun arm2-four-untargeted-reg-forms (seg aform areg bform breg cform creg dform dreg)
3001  (let* ((bnode (nx2-node-gpr-p breg))
3002         (cnode (nx2-node-gpr-p creg))
3003         (dnode (nx2-node-gpr-p dreg))
3004         (atriv (or (null aform) 
3005                    (and (arm2-trivial-p bform)
3006                         (arm2-trivial-p cform)
3007                         (arm2-trivial-p dform)
3008                         bnode
3009                         cnode
3010                         dnode)))
3011         (btriv (or (null bform)
3012                    (and (arm2-trivial-p cform)
3013                         (arm2-trivial-p dform)
3014                         cnode
3015                         dnode)))
3016         (ctriv (or (null cform)
3017                    (and (arm2-trivial-p dform) dnode)))
3018         (aconst (and (not atriv) 
3019                      (or (arm-side-effect-free-form-p aform)
3020                          (let ((avar (arm2-lexical-reference-p aform)))
3021                            (and avar 
3022                                 (arm2-var-not-set-by-form-p avar bform)
3023                                 (arm2-var-not-set-by-form-p avar cform)
3024                                 (arm2-var-not-set-by-form-p avar dform))))))
3025         (bconst (and (not btriv)
3026                      (or
3027                       (arm-side-effect-free-form-p bform)
3028                       (let ((bvar (arm2-lexical-reference-p bform)))
3029                         (and bvar
3030                              (arm2-var-not-set-by-form-p bvar cform)
3031                              (arm2-var-not-set-by-form-p bvar dform))))))
3032         (cconst (and (not ctriv)
3033                      (or
3034                       (arm-side-effect-free-form-p cform)
3035                       (let ((cvar (arm2-lexical-reference-p cform)))
3036                         (and cvar
3037                              (arm2-var-not-set-by-form-p cvar dform))))))
3038         (adest areg)
3039         (bdest breg)
3040         (cdest creg)
3041         (ddest dreg)
3042         (apushed nil)
3043         (bpushed nil)
3044         (cpushed nil))
3045    (if (and aform (not aconst))
3046      (if atriv
3047        (setq adest (arm2-one-targeted-reg-form seg aform areg))
3048        (setq apushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg aform (arm2-acc-reg-for areg))))))
3049    (if (and bform (not bconst))
3050      (if btriv
3051        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3052        (setq bpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg bform (arm2-acc-reg-for breg))))))
3053    (if (and cform (not cconst))
3054      (if ctriv
3055        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3056        (setq cpushed (arm2-push-register seg (arm2-one-untargeted-reg-form seg cform (arm2-acc-reg-for creg))))))
3057    (setq ddest (arm2-one-untargeted-reg-form seg dform dreg))
3058    (unless ctriv 
3059      (if cconst
3060        (setq cdest (arm2-one-untargeted-reg-form seg cform creg))
3061        (arm2-elide-pushes seg cpushed (arm2-pop-register seg creg))))
3062    (unless btriv 
3063      (if bconst
3064        (setq bdest (arm2-one-untargeted-reg-form seg bform breg))
3065        (arm2-elide-pushes seg bpushed (arm2-pop-register seg breg))))
3066    (unless atriv
3067      (if aconst
3068        (setq adest (arm2-one-untargeted-reg-form seg aform areg))
3069        (arm2-elide-pushes seg apushed (arm2-pop-register seg areg))))
3070    (values adest bdest cdest ddest)))
3071
3072(defun arm2-lri (seg reg value)
3073  (with-arm-local-vinsn-macros (seg)
3074    (if (>= value 0)
3075      (! lri reg value)
3076      (! lri reg (logand value #xffffffff)))))
3077
3078
3079(defun arm2-multiple-value-body (seg form)
3080  (let* ((lab (backend-get-next-label))
3081         (*arm2-vstack* *arm2-vstack*)
3082         (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3083         (old-stack (arm2-encode-stack)))
3084    (with-arm-local-vinsn-macros (seg)
3085      (arm2-open-undo $undomvexpect)
3086      (arm2-undo-body seg nil (logior $backend-mvpass-mask lab) form old-stack)
3087      (@ lab))))
3088
3089(defun arm2-afunc-lfun-ref (afunc)
3090  (or
3091   (afunc-lfun afunc)
3092   (progn (pushnew afunc (afunc-fwd-refs *arm2-cur-afunc*) :test #'eq)
3093          afunc)))
3094
3095(defun arm2-augment-arglist (afunc arglist &optional (maxregs $numarmargregs))
3096  (let ((inherited-args (afunc-inherited-vars afunc)))
3097    (when inherited-args
3098      (let* ((current-afunc *arm2-cur-afunc*)
3099             (stkargs (car arglist))
3100             (regargs (cadr arglist))
3101             (inhforms nil)
3102             (numregs (length regargs))
3103             (own-inhvars (afunc-inherited-vars current-afunc)))
3104        (dolist (var inherited-args)
3105          (let* ((root-var (nx-root-var var))
3106                 (other-guy 
3107                  (dolist (v own-inhvars #|(compiler-bug "other guy not found")|# root-var)
3108                    (when (eq root-var (nx-root-var v)) (return v)))))
3109            (push (make-acode (%nx1-operator inherited-arg) other-guy) inhforms)))
3110        (dolist (form inhforms)
3111          (if (%i< numregs maxregs)
3112            (progn
3113              (setq regargs (nconc regargs (list form)))
3114              (setq numregs (%i+ numregs 1)))
3115            (push form stkargs)))
3116        (%rplaca (%cdr arglist) regargs) ; might have started out NIL.
3117        (%rplaca arglist stkargs)))) 
3118  arglist)
3119
3120(defun arm2-constant-for-compare-p (form)
3121  (setq form (acode-unwrapped-form form))
3122  (when (acode-p form)
3123    (let* ((op (acode-operator form)))
3124      (if (eql op (%nx1-operator fixnum))
3125        (let* ((val (ash (cadr form) arm::fixnumshift)))
3126          (if (or (arm::encode-arm-immediate val)
3127                  (arm::encode-arm-immediate (- val)))
3128            (logand val #xffffffff)))
3129        (if (eql op (%nx1-operator %unbound-marker))
3130          arm::unbound-marker
3131          (if (eql op (%nx1-operator %slot-unbound-marker))
3132            arm::slot-unbound-marker))))))
3133
3134(defun arm2-acode-operator-supports-u8 (form)
3135  (setq form (acode-unwrapped-form-value form))
3136  (when (acode-p form)
3137    (let* ((operator (acode-operator form)))
3138      (if (member operator *arm2-operator-supports-u8-target*)
3139        (values operator (acode-operand 1 form))))))
3140
3141(defun arm2-compare-u8 (seg vreg xfer form u8constant cr-bit true-p u8-operator)
3142  (with-arm-local-vinsn-macros (seg vreg xfer)
3143    (with-imm-target () (u8 :u8)
3144      (with-crf-target () crf
3145        (if (and (eql u8-operator (%nx1-operator lisptag))
3146                 (eql 0 u8constant)
3147                 (eql cr-bit arm::arm-cond-eq))
3148          (let* ((formreg (arm2-one-untargeted-reg-form seg form arm::arg_z)))
3149            (! test-fixnum crf formreg))
3150          (progn
3151           (arm2-use-operator u8-operator seg u8 nil form)
3152           (! compare-immediate crf u8 u8constant))))
3153      ;; Flags set.  Branch or return a boolean value ?
3154      (regspec-crf-gpr-case 
3155       (vreg dest)
3156       (^ cr-bit true-p)
3157       (progn
3158         (ensuring-node-target (target dest)
3159           (if (not true-p)
3160             (setq cr-bit (logxor 1 cr-bit)))
3161           (! cond->boolean target cr-bit))
3162         (^))))))
3163
3164;;; There are other cases involving constants that are worth exploiting.
3165(defun arm2-compare (seg vreg xfer i j cr-bit true-p)
3166  (with-arm-local-vinsn-macros (seg vreg xfer)
3167    (let* ((iu8 (let* ((i-fixnum (acode-fixnum-form-p i)))
3168                  (if (typep i-fixnum '(unsigned-byte 8))
3169                    i-fixnum)))
3170           (ju8 (let* ((j-fixnum (acode-fixnum-form-p j)))
3171                  (if (typep j-fixnum '(unsigned-byte 8))
3172                    j-fixnum)))
3173           (u8 (or iu8 ju8))
3174           (other-u8 (if iu8 j (if ju8 i)))
3175           (jconst (arm2-constant-for-compare-p j))
3176           (iconst (arm2-constant-for-compare-p i))
3177           (boolean (backend-crf-p vreg)))
3178      (multiple-value-bind (u8-operator u8-operand) (if other-u8 (arm2-acode-operator-supports-u8 other-u8))
3179        (if u8-operator
3180          (arm2-compare-u8 seg vreg xfer u8-operand u8 (if (and iu8 (not (eq cr-bit arm::arm-cond-eq))) (logxor 1 cr-bit) cr-bit) true-p u8-operator)
3181          (if (and boolean (or iconst jconst))
3182            (let* ((reg (arm2-one-untargeted-reg-form seg (if jconst i j) arm::arg_z)))
3183              (! compare-immediate vreg reg (or jconst iconst))
3184              (unless (or jconst (eq cr-bit arm::arm-cond-eq))
3185                (setq cr-bit (arm2-cr-bit-for-reversed-comparison cr-bit)))
3186              (^ cr-bit true-p))
3187            (if (and (eq cr-bit arm::arm-cond-eq) 
3188                     (or jconst iconst))
3189              (arm2-test-reg-%izerop 
3190               seg 
3191               vreg 
3192               xfer 
3193               (arm2-one-untargeted-reg-form 
3194                seg 
3195                (if jconst i j) 
3196                arm::arg_z) 
3197               cr-bit 
3198               true-p 
3199               (or jconst iconst))
3200              (multiple-value-bind (ireg jreg) (arm2-two-untargeted-reg-forms seg i arm::arg_y j arm::arg_z)
3201                (arm2-compare-registers seg vreg xfer ireg jreg cr-bit true-p)))))))))
3202
3203
3204
3205(defun arm2-compare-registers (seg vreg xfer ireg jreg cr-bit true-p)
3206  (with-arm-local-vinsn-macros (seg vreg xfer)
3207    (if vreg
3208      (regspec-crf-gpr-case 
3209       (vreg dest)
3210       (progn
3211         (! compare dest ireg jreg)
3212         (^ cr-bit true-p))
3213       (with-crf-target () crf
3214         (! compare crf ireg jreg)
3215         (ensuring-node-target (target vreg)
3216           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3217         (^)))
3218      (^))))
3219
3220(defun arm2-compare-register-to-nil (seg vreg xfer ireg cr-bit true-p)
3221  (with-arm-local-vinsn-macros (seg vreg xfer)
3222    (if vreg
3223      (regspec-crf-gpr-case 
3224       (vreg dest)
3225       (progn
3226         (! compare-to-nil dest ireg)
3227         (^ cr-bit true-p))
3228       (with-crf-target () crf
3229         (! compare-to-nil crf ireg)
3230         (ensuring-node-target (target dest)
3231           (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3232         (^)))
3233      (^))))
3234
3235(defun arm2-compare-double-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3236  (with-arm-local-vinsn-macros (seg vreg xfer)
3237    (if vreg
3238      (regspec-crf-gpr-case 
3239       (vreg dest)
3240       (progn
3241         (! double-float-compare dest ireg jreg)
3242         (^ cr-bit true-p))
3243       (progn
3244         (with-crf-target () flags
3245           (! double-float-compare flags ireg jreg)
3246
3247           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3248         (^)))
3249      (^))))
3250
3251(defun arm2-compare-single-float-registers (seg vreg xfer ireg jreg cr-bit true-p)
3252  (with-arm-local-vinsn-macros (seg vreg xfer)
3253    (if vreg
3254      (regspec-crf-gpr-case 
3255       (vreg dest)
3256       (progn
3257         (! single-float-compare dest ireg jreg)
3258         (^ cr-bit true-p))
3259       (progn
3260         (with-crf-target () flags
3261           (! single-float-compare flags ireg jreg)
3262
3263           (! cond->boolean dest (if true-p cr-bit (logxor cr-bit 1))))
3264         (^)))
3265      (^))))
3266
3267
3268
3269
3270(defun arm2-immediate-form-p (form)
3271  (if (and (consp form)
3272           (or (eq (%car form) (%nx1-operator immediate))
3273               (eq (%car form) (%nx1-operator simple-function))))
3274    t))
3275
3276(defun arm2-test-%izerop (seg vreg xfer form cr-bit true-p)
3277  (arm2-test-reg-%izerop seg vreg xfer (arm2-one-untargeted-reg-form seg form arm::arg_z) cr-bit true-p 0))
3278
3279(defun arm2-test-reg-%izerop (seg vreg xfer reg cr-bit true-p  zero)
3280  (declare (fixnum reg))
3281  (with-arm-local-vinsn-macros (seg vreg xfer)
3282    (regspec-crf-gpr-case 
3283     (vreg dest)
3284     (progn
3285       (if (or (arm::encode-arm-immediate zero)
3286               (arm::encode-arm-immediate (- zero)))
3287         (! compare-immediate dest reg zero)
3288         (with-node-target (reg) other
3289           (arm2-lri seg other zero)
3290           (! compare dest reg other)))
3291       (^ cr-bit true-p))
3292     (with-crf-target () crf
3293       (if (or (arm::encode-arm-immediate zero)
3294               (arm::encode-arm-immediate (- zero)))
3295         (! compare-immediate crf reg (logand #xffffffff zero))
3296         (with-node-target (reg) other
3297           (arm2-lri seg other zero)
3298           (! compare crf reg other)))
3299       (ensuring-node-target (target dest)
3300         (! cond->boolean target (if true-p cr-bit (logxor cr-bit 1))))
3301       (^)))))
3302
3303(defun arm2-lexical-reference-ea (form &optional (no-closed-p t))
3304  (when (acode-p (setq form (acode-unwrapped-form-value form)))
3305    (if (eq (acode-operator form) (%nx1-operator lexical-reference))
3306      (let* ((addr (var-ea (%cadr form))))
3307        (if (typep addr 'lreg)
3308          addr
3309          (unless (and no-closed-p (addrspec-vcell-p addr ))
3310            addr))))))
3311
3312
3313(defun arm2-vpush-register (seg src &optional why info attr)
3314  (with-arm-local-vinsn-macros (seg)
3315    (prog1
3316      (! vpush-register src)
3317      (arm2-regmap-note-store src *arm2-vstack*)
3318      (arm2-new-vstack-lcell (or why :node) *arm2-target-lcell-size* (or attr 0) info)
3319      (arm2-adjust-vstack *arm2-target-node-size*))))
3320
3321(defun arm2-vpush-register-arg (seg src)
3322  (arm2-vpush-register seg src :outgoing-argument))
3323
3324
3325(defun arm2-vpop-register (seg dest)
3326  (with-arm-local-vinsn-macros (seg)
3327    (prog1
3328      (! vpop-register dest)
3329      (setq *arm2-top-vstack-lcell* (lcell-parent *arm2-top-vstack-lcell*))
3330      (arm2-adjust-vstack (- *arm2-target-node-size*)))))
3331
3332(defun arm2-copy-register (seg dest src)
3333  (with-arm-local-vinsn-macros (seg)
3334    (when dest
3335      (let* ((dest-gpr (backend-ea-physical-reg dest hard-reg-class-gpr))
3336             (src-gpr (if src (backend-ea-physical-reg src hard-reg-class-gpr)))
3337             (dest-fpr (backend-ea-physical-reg dest hard-reg-class-fpr))
3338             (src-fpr (if src (backend-ea-physical-reg src hard-reg-class-fpr)))
3339             (src-mode (if src (get-regspec-mode src)))
3340             (dest-mode (get-regspec-mode dest))
3341             (dest-crf (backend-ea-physical-reg dest hard-reg-class-crf)))
3342        (if (null src)
3343          (if dest-gpr
3344            (! load-nil dest-gpr)
3345            (if dest-crf
3346              (! set-eq-bit dest-crf)))
3347          (if (and dest-crf src-gpr)
3348            ;; "Copying" a GPR to a CR field means comparing it to rnil
3349            (! compare-to-nil dest src)
3350            (if (and dest-gpr src-gpr)
3351              (case dest-mode
3352                (#.hard-reg-class-gpr-mode-node ; boxed result.
3353                 (case src-mode
3354                   (#.hard-reg-class-gpr-mode-node
3355                    (unless (eql  dest-gpr src-gpr)
3356                      (! copy-gpr dest src)))
3357                   (#.hard-reg-class-gpr-mode-u32
3358                    (arm2-box-u32 seg dest src))
3359                   (#.hard-reg-class-gpr-mode-s32
3360                    (arm2-box-s32 seg dest src))
3361                   (#.hard-reg-class-gpr-mode-u16
3362                    (! u16->fixnum dest src))
3363                   (#.hard-reg-class-gpr-mode-s16
3364                    (! s16->fixnum dest src))
3365                   (#.hard-reg-class-gpr-mode-u8
3366                    (! u8->fixnum dest src))
3367                   (#.hard-reg-class-gpr-mode-s8
3368                    (! s8->fixnum dest src))
3369                   (#.hard-reg-class-gpr-mode-address
3370                    (! macptr->heap dest src))))
3371                ((#.hard-reg-class-gpr-mode-u32
3372                  #.hard-reg-class-gpr-mode-address)
3373                 (case src-mode
3374                   (#.hard-reg-class-gpr-mode-node
3375                    (let* ((src-type (get-node-regspec-type-modes src)))
3376                      (declare (fixnum src-type))
3377                      (case dest-mode
3378                        (#.hard-reg-class-gpr-mode-u32
3379                         (! unbox-u32 dest src))
3380                        (#.hard-reg-class-gpr-mode-address
3381                         (unless (or (logbitp #.hard-reg-class-gpr-mode-address src-type)
3382                                     *arm2-reckless*)
3383                           (! trap-unless-macptr src))
3384                         (! deref-macptr dest src)))))
3385                   ((#.hard-reg-class-gpr-mode-u32
3386                     #.hard-reg-class-gpr-mode-s32
3387                     #.hard-reg-class-gpr-mode-address)
3388                    (unless (eql  dest-gpr src-gpr)
3389                      (! copy-gpr dest src)))
3390                   ((#.hard-reg-class-gpr-mode-u16
3391                     #.hard-reg-class-gpr-mode-s16)
3392                    (! u16->u32 dest src))
3393                   ((#.hard-reg-class-gpr-mode-u8
3394                     #.hard-reg-class-gpr-mode-s8)
3395                    (! u8->u32 dest src))))
3396                (#.hard-reg-class-gpr-mode-s32
3397                 (case src-mode
3398                   (#.hard-reg-class-gpr-mode-node
3399                    (! unbox-s32 dest src))
3400                   ((#.hard-reg-class-gpr-mode-u32
3401                     #.hard-reg-class-gpr-mode-s32
3402                     #.hard-reg-class-gpr-mode-address)
3403                    (unless (eql  dest-gpr src-gpr)
3404                      (! copy-gpr dest src)))
3405                   (#.hard-reg-class-gpr-mode-u16
3406                    (! u16->u32 dest src))                 
3407                   (#.hard-reg-class-gpr-mode-s16
3408                    (! s16->s32 dest src))
3409                   (#.hard-reg-class-gpr-mode-u8
3410                    (! u8->u32 dest src))
3411                   (#.hard-reg-class-gpr-mode-s8
3412                    (! s8->s32 dest src))))
3413                (#.hard-reg-class-gpr-mode-u16
3414                 (case src-mode
3415                   (#.hard-reg-class-gpr-mode-node
3416                    (! unbox-u16 dest src))
3417                   ((#.hard-reg-class-gpr-mode-u8
3418                     #.hard-reg-class-gpr-mode-s8)
3419                    (! u8->u32 dest src))
3420                   (t
3421                    (unless (eql dest-gpr src-gpr)
3422                      (! copy-gpr dest src)))))
3423                (#.hard-reg-class-gpr-mode-s16
3424                 (case src-mode
3425                   (#.hard-reg-class-gpr-mode-node
3426                    (! unbox-s16 dest src))
3427                   (#.hard-reg-class-gpr-mode-s8
3428                    (! s8->s32 dest src))
3429                   (#.hard-reg-class-gpr-mode-u8
3430                    (! u8->u32 dest src))
3431                   (t
3432                    (unless (eql dest-gpr src-gpr)
3433                      (! copy-gpr dest src)))))
3434                (#.hard-reg-class-gpr-mode-u8
3435                 (case src-mode
3436                   (#.hard-reg-class-gpr-mode-node
3437                    (if *arm2-reckless*
3438                      (! %unbox-u8 dest src)
3439                      (! unbox-u8 dest src)))
3440                   (t
3441                    (unless (eql dest-gpr src-gpr)
3442                      (! copy-gpr dest src)))))
3443                (#.hard-reg-class-gpr-mode-s8
3444                 (case src-mode
3445                   (#.hard-reg-class-gpr-mode-node
3446                    (! unbox-s8 dest src))
3447                   (t
3448                    (unless (eql dest-gpr src-gpr)
3449                      (! copy-gpr dest src))))))
3450              (if src-gpr
3451                (if dest-fpr
3452                  (progn
3453                    (case src-mode
3454                      (#.hard-reg-class-gpr-mode-node
3455                       (case dest-mode
3456                         (#.hard-reg-class-fpr-mode-double
3457                          (unless (or (logbitp hard-reg-class-fpr-type-double 
3458                                               (get-node-regspec-type-modes src))
3459                                      *arm2-reckless*)
3460                            (! trap-unless-double-float src))
3461                          (! get-double dest src))
3462                         (#.hard-reg-class-fpr-mode-single
3463                          (unless *arm2-reckless*
3464                            (! trap-unless-single-float src))
3465                          (! get-single dest src)))))))
3466                (if dest-gpr
3467                  (case dest-mode
3468                    (#.hard-reg-class-gpr-mode-node
3469                     (case src-mode
3470                       (#.hard-reg-class-fpr-mode-double
3471                        (! double->heap dest src))
3472                       (#.hard-reg-class-fpr-mode-single
3473                        (! single->node dest src)))))
3474                  (if (and src-fpr dest-fpr)
3475                    (unless (eql dest-fpr src-fpr)
3476                      (case src-mode
3477                        (#.hard-reg-class-fpr-mode-single
3478                         (case dest-mode
3479                           (#.hard-reg-class-fpr-mode-single
3480                            (! single-to-single dest src))
3481                           (#.hard-reg-class-fpr-mode-double
3482                            (! single-to-double dest src))))
3483                        (#.hard-reg-class-fpr-mode-double
3484                         (case dest-mode
3485                           (#.hard-reg-class-fpr-mode-single
3486                            (! double-to-single dest src))
3487                           (#.hard-reg-class-fpr-mode-double
3488                            (! double-to-double dest src))))))))))))))))
3489 
3490(defun arm2-unreachable-store (&optional vreg)
3491  ;; I don't think that anything needs to be done here,
3492  ;; but leave this guy around until we're sure.
3493  ;; (ARM2-VPUSH-REGISTER will always vpush something, even
3494  ;; if code to -load- that "something" never gets generated.
3495  ;; If I'm right about this, that means that the compile-time
3496  ;; stack-discipline problem that this is supposed to deal
3497  ;; with can't happen.)
3498  (declare (ignore vreg))
3499  nil)
3500
3501;;; bind vars to initforms, as per let*, &aux.
3502(defun arm2-seq-bind (seg vars initforms)
3503  (dolist (var vars)
3504    (arm2-seq-bind-var seg var (pop initforms))))
3505
3506(defun arm2-dynamic-extent-form (seg curstack val &aux (form val))
3507  (when (acode-p form)
3508    (with-note (form seg curstack) ; note this rebinds form/seg/curstack so can't setq
3509      (with-arm-local-vinsn-macros (seg)
3510        (let* ((op (acode-operator form)))
3511          (cond ((eq op (%nx1-operator list))
3512                 (let* ((*arm2-vstack* *arm2-vstack*)
3513                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3514                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3515                   (arm2-open-undo $undostkblk curstack)
3516                   (! stack-cons-list))
3517                 (setq val arm::arg_z))
3518                ((eq op (%nx1-operator list*))
3519                 (let* ((arglist (%cadr form)))                   
3520                   (let* ((*arm2-vstack* *arm2-vstack*)
3521                          (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3522                     (arm2-arglist seg arglist))
3523                   (when (car arglist)
3524                     (arm2-set-nargs seg (length (%car arglist)))
3525                     (! stack-cons-list*)
3526                     (arm2-open-undo $undostkblk curstack))
3527                   (setq val arm::arg_z)))
3528                ((eq op (%nx1-operator multiple-value-list))
3529                 (arm2-multiple-value-body seg (%cadr form))
3530                 (arm2-open-undo $undostkblk curstack)
3531                 (! stack-cons-list)
3532                 (setq val arm::arg_z))
3533                ((eq op (%nx1-operator cons))
3534                 (let* ((y ($ arm::arg_y))
3535                        (z ($ arm::arg_z))
3536                        (result ($ arm::arg_z)))
3537                   (arm2-two-targeted-reg-forms seg (%cadr form) y (%caddr form) z)
3538                   (arm2-open-undo $undostkblk )
3539                   (! make-stack-cons result y z) 
3540                   (setq val result)))
3541                ((eq op (%nx1-operator %consmacptr%))
3542                 (with-imm-target () (address :address)
3543                   (arm2-one-targeted-reg-form seg form address)
3544                   (with-node-temps () (node)
3545                     (! macptr->stack node address)
3546                     (arm2-open-undo $undostkblk)
3547                     (setq val node))))
3548                ((eq op (%nx1-operator %new-ptr))
3549                 (let* ((clear-form (caddr form))
3550                        (cval (nx2-constant-form-value clear-form)))
3551                   (if cval
3552                       (progn 
3553                         (arm2-one-targeted-reg-form seg (%cadr form) ($ arm::arg_z))
3554                         (if (nx-null cval)
3555                             (! make-stack-block)
3556                             (! make-stack-block0)))
3557                       (with-crf-target () crf
3558                         (let ((stack-block-0-label (backend-get-next-label))
3559                               (done-label (backend-get-next-label))
3560                               (rval ($ arm::arg_z))
3561                               (rclear ($ arm::arg_y)))
3562                           (arm2-two-targeted-reg-forms seg (%cadr form) rval clear-form rclear)
3563                           (! compare-to-nil crf rclear)
3564                           (! cbranch-false (aref *backend-labels* stack-block-0-label) crf arm::arm-cond-eq)
3565                           (! make-stack-block)
3566                           (-> done-label)
3567                           (@ stack-block-0-label)
3568                           (! make-stack-block0)
3569                           (@ done-label)))))
3570                 (arm2-open-undo $undostkblk)
3571                 (setq val ($ arm::arg_z)))
3572                ((eq op (%nx1-operator make-list))
3573                 (arm2-two-targeted-reg-forms seg (%cadr form) ($ arm::arg_y) (%caddr form) ($ arm::arg_z))
3574                 (arm2-open-undo $undostkblk curstack)
3575                 (! make-stack-list)
3576                 (setq val arm::arg_z))       
3577                ((eq op (%nx1-operator vector))
3578                 (let* ((*arm2-vstack* *arm2-vstack*)
3579                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*))
3580                   (arm2-set-nargs seg (arm2-formlist seg (%cadr form) nil))
3581                   (! make-stack-vector))
3582                 (arm2-open-undo $undostkblk)
3583                 (setq val arm::arg_z))
3584                ((eq op (%nx1-operator %gvector))
3585                 (let* ((*arm2-vstack* *arm2-vstack*)
3586                        (*arm2-top-vstack-lcell* *arm2-top-vstack-lcell*)
3587                        (arglist (%cadr form)))
3588                   (arm2-set-nargs seg (arm2-formlist seg (append (car arglist) (reverse (cadr arglist))) nil))
3589                   (! make-stack-gvector))
3590                 (arm2-open-undo $undostkblk)
3591                 (setq val arm::arg_z)) 
3592                ((eq op (%nx1-operator closed-function)) 
3593                 (setq val (arm2-make-closure seg (cadr form) t))) ; can't error
3594                ((eq op (%nx1-operator %make-uvector))
3595                 (destructuring-bind (element-count subtag &optional (init 0 init-p)) (%cdr form)
3596                   (if init-p
3597                       (progn
3598                         (arm2-three-targeted-reg-forms seg element-count ($ arm::arg_x) subtag ($ arm::arg_y) init ($ arm::arg_z))
3599                         (! stack-misc-alloc-init))
3600                       (progn
3601                         (arm2-two-targeted-reg-forms seg element-count ($ arm::arg_y)  subtag ($ arm::arg_z))
3602                         (! stack-misc-alloc)))
3603                   (arm2-open-undo $undostkblk)
3604                   (setq val ($ arm::arg_z)))))))))
3605  val)
3606
3607(defun arm2-addrspec-to-reg (seg addrspec reg)
3608  (if (memory-spec-p addrspec)
3609    (arm2-stack-to-register seg addrspec reg)
3610    (arm2-copy-register seg reg addrspec)))
3611 
3612(defun arm2-seq-bind-var (seg var val)
3613  (with-arm-local-vinsn-macros (seg)
3614    (let* ((sym (var-name var))
3615           (bits (nx-var-bits var))
3616           (closed-p (and (%ilogbitp $vbitclosed bits)
3617                          (%ilogbitp $vbitsetq bits)))
3618           (curstack (arm2-encode-stack))
3619           (make-vcell (and closed-p (eq bits (var-bits var))))
3620           (closed-downward (and closed-p (%ilogbitp $vbitcloseddownward bits))))
3621      (unless (fixnump val)
3622        (setq val (nx-untyped-form val))
3623        (when (and (%ilogbitp $vbitdynamicextent bits) (acode-p val))
3624          (setq val (arm2-dynamic-extent-form seg curstack val))))
3625      (if (%ilogbitp $vbitspecial bits)
3626        (progn
3627          (arm2-dbind seg val sym)
3628          (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*))))
3629        (let ((puntval nil))
3630          (flet ((arm2-puntable-binding-p (var initform)
3631                   ; The value returned is acode.
3632                   (let* ((bits (nx-var-bits var)))
3633                     (if (%ilogbitp $vbitpuntable bits)
3634                       initform))))
3635            (declare (inline arm2-puntable-binding-p))
3636            (if (and (not (arm2-load-ea-p val))
3637                     (setq puntval (arm2-puntable-binding-p var val)))
3638              (progn
3639                (nx-set-var-bits var (%ilogior (%ilsl $vbitpunted 1) bits))
3640                (nx2-replace-var-refs var puntval)
3641                (arm2-set-var-ea seg var puntval))
3642              (progn
3643                (let* ((vloc *arm2-vstack*)
3644                       (reg (let* ((r (nx2-assign-register-var var)))
3645                              (if r ($ r)))))
3646                  (if (arm2-load-ea-p val)
3647                    (if reg
3648                      (arm2-addrspec-to-reg seg val reg)
3649                      (if (memory-spec-p val)
3650                        (with-node-temps () (temp)
3651                          (arm2-addrspec-to-reg seg val temp)
3652                          (arm2-vpush-register seg temp :node var bits))
3653                        (arm2-vpush-register seg val :node var bits)))
3654                    (if reg
3655                      (arm2-one-targeted-reg-form seg val reg)
3656                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg val arm::arg_z) :node var bits)))
3657                  (arm2-set-var-ea seg var (or reg (arm2-vloc-ea vloc closed-p)))
3658                  (if reg
3659                    (arm2-note-var-cell var reg)
3660                    (arm2-note-top-cell var))
3661                  (when make-vcell
3662                    (with-node-temps () (vcell closed)
3663                        (arm2-stack-to-register seg vloc closed)
3664                        (if closed-downward
3665                          (progn
3666                            (! make-stack-vcell vcell closed)
3667                            (arm2-open-undo $undostkblk))
3668                          (! make-vcell vcell closed))
3669                        (arm2-register-to-stack seg vcell vloc))))))))))))
3670
3671
3672
3673;;; Never make a vcell if this is an inherited var.
3674;;; If the var's inherited, its bits won't be a fixnum (and will
3675;;; therefore be different from what NX-VAR-BITS returns.)
3676(defun arm2-bind-var (seg var vloc &optional lcell &aux 
3677                          (bits (nx-var-bits var)) 
3678                          (closed-p (and (%ilogbitp $vbitclosed bits) (%ilogbitp $vbitsetq bits)))
3679                          (closed-downward (if closed-p (%ilogbitp $vbitcloseddownward bits)))
3680                          (make-vcell (and closed-p (eq bits (var-bits var))))
3681                          (addr (arm2-vloc-ea vloc)))
3682  (with-arm-local-vinsn-macros (seg)
3683    (if (%ilogbitp $vbitspecial bits)
3684      (progn
3685        (arm2-dbind seg addr (var-name var))
3686        (arm2-set-var-ea seg var (arm2-vloc-ea (- *arm2-vstack* *arm2-target-node-size*)))
3687        t)
3688      (progn
3689        (when (%ilogbitp $vbitpunted bits)
3690          (compiler-bug "bind-var: var ~s was punted" var))
3691        (when make-vcell
3692          (with-node-temps () (vcell closed)
3693            (arm2-stack-to-register seg vloc closed)
3694            (if closed-downward
3695              (progn
3696                (! make-stack-vcell vcell closed)
3697                (arm2-open-undo $undostkblk))
3698              (! make-vcell vcell closed))
3699            (arm2-register-to-stack seg vcell vloc)))
3700        (when lcell
3701          (setf (lcell-kind lcell) :node
3702                (lcell-attributes lcell) bits
3703                (lcell-info lcell) var)
3704          (arm2-note-var-cell var lcell))         
3705        (arm2-set-var-ea seg var (arm2-vloc-ea vloc closed-p))       
3706        closed-downward))))
3707
3708(defun arm2-set-var-ea (seg var ea)
3709  (setf (var-ea var) ea)
3710  (when (and *arm2-record-symbols* (or (typep ea 'lreg) (typep ea 'fixnum)))
3711    (let* ((start (arm2-emit-note seg :begin-variable-scope)))
3712      (push (list var (var-name var) start (close-vinsn-note start))
3713            *arm2-recorded-symbols*)))
3714  ea)
3715
3716(defun arm2-close-var (seg var)
3717  (let ((bits (nx-var-bits var)))
3718    (when (and *arm2-record-symbols*
3719               (or (logbitp $vbitspecial bits)
3720                   (not (logbitp $vbitpunted bits))))
3721      (let ((endnote (%car (%cdddr (assq var *arm2-recorded-symbols*)))))
3722        (unless endnote (compiler-bug "arm2-close-var for ~s ?" (var-name var)))
3723        (setf (vinsn-note-class endnote) :end-variable-scope)
3724        (append-dll-node (vinsn-note-label endnote) seg)))))
3725
3726(defun arm2-load-ea-p (ea)
3727  (or (typep ea 'fixnum)
3728      (typep ea 'lreg)
3729      (typep ea 'lcell)))
3730
3731(defun arm2-dbind (seg value sym)
3732  (with-arm-local-vinsn-macros (seg)
3733    (let* ((ea-p (arm2-load-ea-p value))
3734           (nil-p (unless ea-p (nx-null (setq value (nx-untyped-form value)))))
3735           (self-p (unless ea-p (and (or
3736                                      (eq (acode-operator value) (%nx1-operator bound-special-ref))
3737                                      (eq (acode-operator value) (%nx1-operator special-ref)))
3738                                     (eq (cadr value) sym)))))
3739      (cond ((eq sym '*interrupt-level*)
3740             (let* ((fixval (acode-fixnum-form-p value)))
3741               (cond ((eql fixval 0) (if *arm2-open-code-inline*
3742                                       (! bind-interrupt-level-0-inline)
3743                                       (! bind-interrupt-level-0)))
3744                     ((eql fixval -1) (if *arm2-open-code-inline*
3745                                        (! bind-interrupt-level-m1-inline)
3746                                        (! bind-interrupt-level-m1)))
3747                     (t
3748                      (if ea-p 
3749                        (arm2-store-ea seg value arm::arg_z)
3750                        (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3751                      (! bind-interrupt-level))))
3752             (arm2-open-undo $undointerruptlevel))
3753            (t
3754             (if (or nil-p self-p)
3755               (progn
3756                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) arm::arg_z)
3757                 (if nil-p
3758                   (! bind-nil)
3759                   (if (or *arm2-reckless* (eq (acode-operator value) (%nx1-operator special-ref)))
3760                     (! bind-self)
3761                     (! bind-self-boundp-check))))
3762               (progn
3763                 (if ea-p 
3764                   (arm2-store-ea seg value arm::arg_z)
3765                   (arm2-one-targeted-reg-form seg value ($ arm::arg_z)))
3766                 (arm2-store-immediate seg (arm2-symbol-value-cell sym) ($ arm::arg_y))
3767                 (! bind)))
3768             (arm2-open-undo $undospecial)))
3769      (arm2-new-vstack-lcell :special-value *arm2-target-lcell-size* 0 sym)
3770      (arm2-new-vstack-lcell :special *arm2-target-lcell-size* (ash 1 $vbitspecial) sym)
3771      (arm2-new-vstack-lcell :special-link *arm2-target-lcell-size* 0 sym)
3772      (arm2-adjust-vstack (* 3 *arm2-target-node-size*)))))
3773
3774;;; Store the contents of EA - which denotes either a vframe location
3775;;; or a hard register - in reg.
3776
3777(defun arm2-store-ea (seg ea reg)
3778  (if (typep ea 'fixnum)
3779    (if (memory-spec-p ea)
3780      (arm2-stack-to-register seg ea reg)
3781      (arm2-copy-register seg reg ea))
3782    (if (typep ea 'lreg)
3783      (arm2-copy-register seg reg ea)
3784      (if (typep ea 'lcell)
3785        (arm2-lcell-to-register seg ea reg)))))
3786
3787
3788     
3789
3790;;; Callers should really be sure that this is what they want to use.
3791(defun arm2-absolute-natural (seg vreg xfer value)
3792  (with-arm-local-vinsn-macros (seg vreg xfer)
3793    (when vreg
3794      (arm2-lri seg vreg value))
3795    (^)))
3796
3797
3798
3799(defun arm2-store-macptr (seg vreg address-reg)
3800  (with-arm-local-vinsn-macros (seg vreg)
3801    (when (arm2-for-value-p vreg)
3802      (if (logbitp vreg arm-imm-regs)
3803        (<- address-reg)
3804        (! macptr->heap vreg address-reg)))))
3805
3806(defun arm2-store-signed-longword (seg vreg imm-reg)
3807  (with-arm-local-vinsn-macros (seg vreg)
3808    (when (arm2-for-value-p vreg)
3809      (if (logbitp vreg arm-imm-regs)
3810        (<- imm-reg)
3811        (arm2-box-s32 seg vreg imm-reg)))))
3812
3813(defun arm2-store-signed-halfword (seg vreg imm-reg)
3814  (with-arm-local-vinsn-macros (seg vreg)
3815    (when (arm2-for-value-p vreg)
3816      (if (logbitp vreg arm-imm-regs)
3817        (<- imm-reg)
3818        (! s16->fixnum vreg imm-reg)))))
3819
3820
3821(defun arm2-store-unsigned-halfword (seg vreg imm-reg)
3822  (with-arm-local-vinsn-macros (seg vreg)
3823    (when (arm2-for-value-p vreg)
3824      (if (logbitp vreg arm-imm-regs)
3825        (<- imm-reg)
3826        (! u16->fixnum vreg imm-reg)))))
3827
3828
3829
3830;;; If "value-first-p" is true and both "offset" and "val" need to be
3831;;; evaluated, evaluate "val" before evaluating "offset".
3832(defun arm2-%immediate-set-ptr (seg vreg xfer  ptr offset val)
3833  (with-arm-local-vinsn-macros (seg vreg xfer)
3834    (let* ((intval (acode-absolute-ptr-p val))
3835           (offval (acode-fixnum-form-p offset))
3836           (for-value (arm2-for-value-p vreg)))
3837      (flet ((address-and-node-regs ()
3838               (if for-value
3839                 (progn
3840                   (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3841                   (progn
3842                     (if intval
3843                       (arm2-lri seg arm::imm0 intval)
3844                       (! deref-macptr arm::imm0 arm::arg_z))
3845                     (values arm::imm0 arm::arg_z)))
3846                 (values (arm2-macptr-arg-to-reg seg val ($ arm::imm0 :mode :address)) nil))))
3847
3848        (and offval (%i> (integer-length offval) 11) (setq offval nil))
3849        (if offval
3850                                        ; Easier: need one less register than in the general case.
3851          (with-imm-target () (ptr-reg :address)
3852            (arm2-one-targeted-reg-form seg ptr ptr-reg)
3853            (if intval
3854              (with-imm-target (ptr-reg) (val-target :address)
3855                (arm2-lri seg val-target intval)
3856                (! mem-set-c-address val-target ptr-reg offval)
3857                (if for-value
3858                  (<- (set-regspec-mode val-target (gpr-mode-name-value :address)))))
3859              (progn
3860                (! temp-push-unboxed-word ptr-reg)
3861                (arm2-open-undo $undostkblk)
3862                (multiple-value-bind (address node) (address-and-node-regs)
3863                  (with-imm-target (address) (ptr-reg :address)
3864                    (! temp-pop-unboxed-word ptr-reg)
3865                    (arm2-close-undo)
3866                    (! mem-set-c-address address ptr-reg offval)
3867                    (if for-value
3868                      (<- node)))))))
3869          ;; No (16-bit) constant offset.  Might still have a 32-bit
3870          ;; constant offset; might have a constant value.  Might
3871          ;; not.  Might not.  Easiest to special-case the
3872          ;; constant-value case first ...
3873          (let* ((xptr-reg nil)
3874                 (xoff-reg nil)
3875                 (xval-reg nil)
3876                 (node-arg_z nil)
3877                 (constant-offset (acode-fixnum-form-p offset)))
3878            (if intval
3879              (if constant-offset
3880                (with-imm-target () (ptr-reg :address)
3881                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
3882                  (with-imm-target (ptr-reg) (off-reg :signed-natural)
3883                    (arm2-lri seg off-reg constant-offset)
3884                    (with-imm-target (ptr-reg off-reg) (val-reg :address)
3885                      (arm2-lri seg val-reg intval)
3886                      (setq xptr-reg ptr-reg
3887                            xoff-reg off-reg
3888                            xval-reg val-reg))))
3889                ;; Offset's non-constant.  Temp-push the pointer, evaluate
3890                ;; and unbox the offset, load the value, pop the pointer.
3891                (progn
3892                  (with-imm-target () (ptr-reg :address)
3893                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
3894                    (! temp-push-unboxed-word ptr-reg)
3895                    (arm2-open-undo $undostkblk))
3896                  (with-imm-target () (off-reg :signed-natural)
3897                    (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
3898                    (with-imm-target (off-reg) (val-reg :signed-natural)
3899                      (arm2-lri seg val-reg intval)
3900                      (with-imm-target (off-reg val-reg) (ptr-reg :address)
3901                        (! temp-pop-unboxed-word ptr-reg)
3902                        (arm2-close-undo)
3903                        (setq xptr-reg ptr-reg
3904                              xoff-reg off-reg
3905                              xval-reg val-reg))))))
3906              ;; No intval; maybe constant-offset.
3907              (with-imm-target () (ptr-reg :address)
3908                (arm2-one-targeted-reg-form seg ptr ptr-reg)
3909                (! temp-push-unboxed-word ptr-reg)
3910                (arm2-open-undo $undostkblk)
3911                (progn
3912                  (if (not constant-offset)
3913                    (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
3914                  (multiple-value-bind (address node) (address-and-node-regs)
3915                    (with-imm-target (address) (off-reg :s32)
3916                      (if constant-offset
3917                        (arm2-lri seg off-reg constant-offset)
3918                        (with-node-temps (arm::arg_z) (temp)
3919                          (arm2-vpop-register seg temp)
3920                          (! fixnum->signed-natural off-reg temp)))
3921                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
3922                        (! temp-pop-unboxed-word ptr-reg)
3923                        (arm2-close-undo)
3924                        (setq xptr-reg ptr-reg
3925                              xoff-reg off-reg
3926                              xval-reg address
3927                              node-arg_z node)))))))
3928            (! mem-set-address xval-reg xptr-reg xoff-reg)
3929            (when for-value
3930              (if node-arg_z
3931                (<- node-arg_z)
3932                (<- (set-regspec-mode 
3933                     xval-reg
3934                     (gpr-mode-name-value :address)))))))
3935        (^)))))
3936 
3937(defun arm2-memory-store-displaced (seg valreg basereg displacement size)
3938  (with-arm-local-vinsn-macros (seg)
3939    (case size
3940      (8 (! mem-set-c-doubleword valreg basereg displacement))
3941      (4 (! mem-set-c-fullword valreg basereg displacement))
3942      (2 (! mem-set-c-halfword valreg basereg displacement))
3943      (1 (! mem-set-c-byte valreg basereg displacement)))))
3944
3945(defun arm2-memory-store-indexed (seg valreg basereg idxreg size)
3946  (with-arm-local-vinsn-macros (seg)
3947    (case size
3948      (8 (! mem-set-doubleword valreg basereg idxreg))
3949      (4 (! mem-set-fullword valreg basereg idxreg))
3950      (2 (! mem-set-halfword valreg basereg idxreg))
3951      (1 (! mem-set-byte valreg basereg idxreg)))))
3952     
3953(defun arm2-%immediate-store  (seg vreg xfer bits ptr offset val)
3954  (with-arm-local-vinsn-macros (seg vreg xfer)
3955    (if (eql 0 (%ilogand #xf bits))
3956      (arm2-%immediate-set-ptr seg vreg xfer  ptr offset val)
3957      (let* ((size (logand #xf bits))
3958             (nbits (ash size 3))
3959             (signed (not (logbitp 5 bits)))
3960             (intval (acode-integer-constant-p val nbits))
3961             (offval (acode-fixnum-form-p offset))
3962             (for-value (arm2-for-value-p vreg)))
3963        (declare (fixnum size))
3964        (flet ((val-to-argz-and-imm0 ()
3965                 (arm2-one-targeted-reg-form seg val ($ arm::arg_z))
3966                 (if (eq size 8)
3967                   (if signed
3968                     (! gets64)
3969                     (! getu64))
3970                   (if (eq size 4)
3971                     (if signed
3972                       (! gets32)
3973                       (! getu32))
3974                     (! fixnum->signed-natural arm::imm0 arm::arg_z)))))
3975
3976          (and offval (%i> (integer-length offval) 11) (setq offval nil))
3977          (if offval
3978                                        ; Easier: need one less register than in the general case.
3979            (with-imm-target () (ptr-reg :address)
3980              (arm2-one-targeted-reg-form seg ptr ptr-reg)
3981              (if intval
3982                (with-imm-target (ptr-reg) (val-target :s32)                   
3983                  (arm2-lri seg val-target intval)
3984                  (arm2-memory-store-displaced seg val-target ptr-reg offval size)
3985                  (if for-value
3986                    (<- (set-regspec-mode 
3987                         val-target 
3988                         (gpr-mode-name-value
3989                          (case size
3990                            (8 (if signed :s64 :u64))
3991                            (4 (if signed :s32 :u32))
3992                            (2 (if signed :s16 :u16))
3993                            (1 (if signed :s8 :u8))))))))
3994                (progn
3995                  (! temp-push-unboxed-word ptr-reg)
3996                  (arm2-open-undo $undostkblk)
3997                  (val-to-argz-and-imm0)                 
3998                  (with-imm-target (arm::imm0) (ptr-reg :address)
3999                    (! temp-pop-unboxed-word ptr-reg)
4000                    (arm2-close-undo)
4001                    (arm2-memory-store-displaced seg arm::imm0 ptr-reg offval size)                   
4002                    (if for-value
4003                      (<- arm::arg_z))))))
4004            ;; No (16-bit) constant offset.  Might still have a 32-bit constant offset;
4005            ;; might have a constant value.  Might not.  Might not.
4006            ;; Easiest to special-case the constant-value case first ...
4007            (let* ((xptr-reg nil)
4008                   (xoff-reg nil)
4009                   (xval-reg nil)
4010                   (node-arg_z nil)
4011                   (constant-offset (acode-fixnum-form-p offset)))
4012              (if intval
4013                (if constant-offset
4014                  (with-imm-target () (ptr-reg :address)
4015                    (arm2-one-targeted-reg-form seg ptr ptr-reg)
4016                    (with-imm-target (ptr-reg) (off-reg :s32)
4017                      (arm2-lri seg off-reg constant-offset)
4018                      (with-imm-target (ptr-reg off-reg) (val-reg :s32)
4019                        (arm2-lri seg val-reg intval)
4020                        (setq xptr-reg ptr-reg
4021                              xoff-reg off-reg
4022                              xval-reg val-reg))))
4023                                        ; Offset's non-constant.  Temp-push the pointer, evaluate
4024                                        ; and unbox the offset, load the value, pop the pointer.
4025                  (progn
4026                    (with-imm-target () (ptr-reg :address)
4027                      (arm2-one-targeted-reg-form seg ptr ptr-reg)
4028                      (! temp-push-unboxed-word ptr-reg)
4029                      (arm2-open-undo $undostkblk))
4030                    (with-imm-target () (off-reg :s32)
4031                      (! fixnum->signed-natural off-reg (arm2-one-targeted-reg-form seg offset ($ arm::arg_z)))
4032                      (with-imm-target (off-reg) (val-reg :s32)
4033                        (arm2-lri seg val-reg intval)
4034                        (with-imm-target (off-reg val-reg) (ptr-reg :address)
4035                          (! temp-pop-unboxed-word ptr-reg)
4036                          (arm2-close-undo)
4037                          (setq xptr-reg ptr-reg
4038                                xoff-reg off-reg
4039                                xval-reg val-reg))))))
4040                ;; No intval; maybe constant-offset.
4041                (with-imm-target () (ptr-reg :address)
4042                  (arm2-one-targeted-reg-form seg ptr ptr-reg)
4043                  (! temp-push-unboxed-word ptr-reg)
4044                  (arm2-open-undo $undostkblk)
4045                  (progn
4046                    (if (not constant-offset)
4047                      (arm2-vpush-register seg (arm2-one-untargeted-reg-form seg offset arm::arg_z)))
4048                    (val-to-argz-and-imm0)
4049                    (with-imm-target (arm::imm0) (off-reg :signed-natural)
4050                      (if constant-offset
4051                        (arm2-lri seg off-reg constant-offset)
4052                        (with-node-temps (arm::arg_z) (temp)
4053                          (arm2-vpop-register seg temp)
4054                          (! fixnum->signed-natural off-reg temp)))
4055                      (with-imm-target (arm::imm0 off-reg) (ptr-reg :address)
4056                        (! temp-pop-unboxed-word ptr-reg)
4057                        (arm2-close-undo)
4058                        (setq xptr-reg ptr-reg
4059                              xoff-reg off-reg
4060                              xval-reg arm::imm0
4061                              node-arg_z t))))))
4062              (arm2-memory-store-indexed seg xval-reg xptr-reg xoff-reg size)
4063              (when for-value
4064                (if node-arg_z
4065                  (<- arm::arg_z)
4066                  (<- (set-regspec-mode 
4067                       xval-reg
4068                       (gpr-mode-name-value
4069                        (case size
4070                          (8 (if signed :s64 :u64))
4071                          (4 (if signed :s32 :u32))
4072                          (2 (if signed :s16 :u16))
4073                          (1 (if signed :s8 :u8))))))))))
4074          (^))))))
4075
4076
4077
4078
4079
4080(defun arm2-encoding-undo-count (encoding)
4081 (svref encoding 0))
4082
4083(defun arm2-encoding-cstack-depth (encoding)    ; hardly ever interesting
4084  (svref encoding 1))
4085
4086(defun arm2-encoding-vstack-depth (encoding)
4087  (svref encoding 2))
4088
4089(defun arm2-encoding-vstack-top (encoding)
4090  (svref encoding 3))
4091
4092(defun arm2-encode-stack ()
4093  (vector *arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*))
4094
4095(defun arm2-decode-stack (encoding)
4096  (values (arm2-encoding-undo-count encoding)
4097          (arm2-encoding-cstack-depth encoding)
4098          (arm2-encoding-vstack-depth encoding)
4099          (arm2-encoding-vstack-top encoding)))
4100
4101(defun arm2-equal-encodings-p (a b)
4102  (dotimes (i 3 t)
4103    (unless (eq (svref a i) (svref b i)) (return))))
4104
4105(defun arm2-open-undo (&optional (reason $undocatch) (curstack (arm2-encode-stack)))
4106  (set-fill-pointer 
4107   *arm2-undo-stack*
4108   (set-fill-pointer *arm2-undo-because* *arm2-undo-count*))
4109  (vector-push-extend curstack *arm2-undo-stack*)
4110  (vector-push-extend reason *arm2-undo-because*)
4111  (setq *arm2-undo-count* (%i+ *arm2-undo-count* 1)))
4112
4113(defun arm2-close-undo (&aux
4114                        (new-count (%i- *arm2-undo-count* 1))
4115                        (i (aref *arm2-undo-stack* new-count)))
4116  (multiple-value-setq (*arm2-undo-count* *arm2-cstack* *arm2-vstack* *arm2-top-vstack-lcell*)
4117    (arm2-decode-stack i))
4118  (set-fill-pointer 
4119   *arm2-undo-stack*
4120   (set-fill-pointer *arm2-undo-because* new-count)))
4121
4122
4123
4124
4125
4126;;; "Trivial" means can be evaluated without allocating or modifying registers.
4127;;; Interim definition, which will probably stay here forever.
4128(defun arm2-trivial-p (form &aux op bits)
4129  (setq form (nx-untyped-form form))
4130  (and
4131   (consp form)
4132   (not (eq (setq op (%car form)) (%nx1-operator call)))
4133   (or
4134    (nx-null form)
4135    (nx-t form)
4136    (eq op (%nx1-operator simple-function))
4137    (eq op (%nx1-operator fixnum))
4138    (eq op (%nx1-operator immediate))
4139    #+nil
4140    (eq op (%nx1-operator bound-special-ref))
4141    (and (or (eq op (%nx1-operator inherited-arg)) 
4142             (eq op (%nx1-operator lexical-reference)))
4143         (or (%ilogbitp $vbitpunted (setq bits (nx-var-bits (cadr form))))
4144             (neq (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1))
4145                  (%ilogand (%ilogior (%ilsl $vbitclosed 1) (%ilsl $vbitsetq 1)) bits)))))))
4146
4147(defun arm2-lexical-reference-p (form)
4148  (when (acode-p form)
4149    (let ((op (acode-operator (setq form (acode-unwrapped-form-value form)))))
4150      (when (or (eq op (%nx1-operator lexical-reference))
4151                (eq op (%nx1-operator inherited-arg)))
4152        (%cadr form)))))
4153
4154
4155
4156(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp)
4157  (declare (ignorable check-boundp))
4158  (setq check-boundp (not *arm2-reckless*))
4159  (with-arm-local-vinsn-macros (seg vreg xfer)
4160    (when (or check-boundp vreg)
4161      (unless vreg (setq vreg ($ arm::arg_z)))
4162      (if (eq sym '*interrupt-level*)
4163          (ensuring-node-target (target vreg)
4164            (! ref-interrupt-level target))
4165          (if *arm2-open-code-inline*
4166            (ensuring-node-target (target vreg)
4167              (with-node-target (target) src
4168                (let* ((vcell (arm2-symbol-value-cell sym))
4169                       (reg (arm2-register-constant-p vcell)))
4170                  (if reg
4171                    (setq src reg)
4172                    (arm2-store-immediate seg vcell src)))
4173                (if check-boundp
4174                  (! ref-symbol-value-inline target src)
4175                  (! %ref-symbol-value-inline target src))))
4176            (let* ((src ($ arm::arg_z))
4177                   (dest ($ arm::arg_z)))
4178              (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4179              (if check-boundp
4180                (! ref-symbol-value dest src)
4181                (! %ref-symbol-value dest src))
4182              (<- dest)))))
4183    (^)))
4184
4185#|
4186(defun arm2-ref-symbol-value (seg vreg xfer sym check-boundp) 
4187  (with-arm-local-vinsn-macros (seg vreg xfer)
4188    (when vreg
4189      (if (eq sym '*interrupt-level*)
4190        (ensuring-node-target (target vreg)
4191          (! ref-interrupt-level target))
4192        (let* ((src ($ arm::arg_z))
4193               (dest ($ arm::arg_z)))
4194          (arm2-store-immediate seg (arm2-symbol-value-cell sym) src)
4195          (if check-boundp
4196            (! ref-symbol-value dest src)
4197            (! %ref-symbol-value dest src))
4198          (<- dest))))
4199    (^)))
4200||#
4201
4202;;; Should be less eager to box result
4203(defun arm2-extract-charcode (seg vreg xfer char safe)
4204  (with-arm-local-vinsn-macros (seg vreg xfer)
4205    (let* ((src (arm2-one-untargeted-reg-form seg char arm::arg_z)))
4206      (when safe
4207        (! trap-unless-character src))
4208      (if vreg
4209        (ensuring-node-target (target vreg)
4210          (! character->fixnum target src)))
4211      (^))))
4212 
4213
4214(defun arm2-reference-list (seg vreg xfer listform safe refcdr)
4215  (if (arm2-form-typep listform 'list)
4216    (setq safe nil))                    ; May also have been passed as NIL.
4217  (with-arm-local-vins